TWI766540B - 電子封裝件及其製法 - Google Patents

電子封裝件及其製法 Download PDF

Info

Publication number
TWI766540B
TWI766540B TW110101290A TW110101290A TWI766540B TW I766540 B TWI766540 B TW I766540B TW 110101290 A TW110101290 A TW 110101290A TW 110101290 A TW110101290 A TW 110101290A TW I766540 B TWI766540 B TW I766540B
Authority
TW
Taiwan
Prior art keywords
heat
electronic
electronic package
heat dissipation
materials
Prior art date
Application number
TW110101290A
Other languages
English (en)
Other versions
TW202228255A (zh
Inventor
黃玉龍
黃致明
余國華
林長甫
Original Assignee
矽品精密工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 矽品精密工業股份有限公司 filed Critical 矽品精密工業股份有限公司
Priority to TW110101290A priority Critical patent/TWI766540B/zh
Priority to CN202110191613.8A priority patent/CN114765142A/zh
Application granted granted Critical
Publication of TWI766540B publication Critical patent/TWI766540B/zh
Publication of TW202228255A publication Critical patent/TW202228255A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3736Metallic materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

一種電子封裝件,係將至少二散熱材形成於一電子元件上,再將散熱件藉由該至少二散熱材結合該電子元件,且該至少二散熱材之其中一者係為液態金屬,以利於提升該電子元件之熱點區之散熱效果。

Description

電子封裝件及其製法
本發明係有關一種封裝結構,尤指一種具散熱件之電子封裝件及其製法。
隨著電子產品在功能及處理速度之需求的提升,作為電子產品之核心組件的半導體晶片需具有更高密度之電子元件(Electronic Components)及電子電路(Electronic Circuits),故半導體晶片在運作時將隨之產生更大量的熱能。再者,由於傳統包覆該半導體晶片之封裝膠體係為一種導熱係數僅0.8(單位W.m-1.k-1)之不良傳熱材質(即熱量之逸散效率不佳),因而若不能有效逸散半導體晶片所產生之熱量,將會造成半導體晶片之損害與產品信賴性問題。
因此,為了迅速將熱能散逸至外部,業界通常在半導體封裝件中配置散熱片(Heat Sink或Heat Spreader),該散熱片通常藉由散熱膠,如導熱介面材(Thermal Interface Material,簡稱TIM),結合至半導體晶片背面,以藉散熱膠與散熱片逸散出半導體晶片所產生之熱量,再者,通 常令散熱片之頂面外露出封裝膠體或直接外露於大氣中,俾取得較佳之散熱效果。
如圖1所示,習知半導體封裝件1之製法係先將一半導體晶片11以其作用面11a利用覆晶接合方式(即透過導電凸塊110與底膠111)設於一封裝基板10上,再將一散熱件13以其頂片130藉由TIM層12結合於該半導體晶片11之非作用面11b上,且該散熱件13之支撐腳131透過黏著層14架設於該封裝基板10上。接著,進行封裝壓模作業,以供封裝膠體(圖略)包覆該半導體晶片11及散熱件13,並使該散熱件13之頂片130外露出封裝膠體。
於運作時,該半導體晶片11所產生之熱能係經由該非作用面11b、TIM層12而傳導至該散熱件13之頂片130以散熱至該半導體封裝件1之外部。
惟,習知半導體封裝件1中,僅採用單一種散熱膠作為TIM層12,其熱傳導能力不佳,導致散熱效果受限,尤其是該半導體晶片11之熱點(hot spot)區(如該非作用面11b之中間處或角落處)散熱不佳,因而難以滿足該半導體封裝件1之高散熱需求。
再者,當面臨半導體封裝件1之厚度薄化,且面積增大需求時,該散熱件13與該TIM層12之間因為熱膨脹係數差異(CTE Mismatch)導致變形的情況(即翹曲程度)更加明顯,而當變形量過大時,該散熱件13之頂片130與該TIM層12(或與該半導體晶片11)之間容易發生脫層,不僅造成導熱效果下降,且會造成該半導體晶片11或底膠111發生碎裂,而導致該半導體封裝件1之可靠性不佳及製程良率低等問題。
因此,如何克服上述習知技術之種種問題,實已成為目前業界亟待克服之難題。
鑑於上述習知技術之種種缺失,本發明提供一種電子封裝件,係包括:電子元件;至少二散熱材,係設於該電子元件上,其中,該至少二散熱材之其中一者係為液態金屬;以及散熱件,係藉由該至少二散熱材結合該電子元件。
本發明亦提供一種電子封裝件之製法,係包括:形成至少二散熱材於一電子元件上,其中,該至少二散熱材之其中一者係為液態金屬;以及將散熱件藉由該至少二散熱材結合該電子元件。
前述之電子封裝件及其製法中,該電子元件與該至少二散熱材之間係形成有導熱層,且該導熱層係包含一設於該電子元件上之金屬部及形成於該金屬部上之凹凸部。例如,該凹凸部係為網格形,且該至少二散熱材結合該凹凸部。
前述之電子封裝件及其製法中,該液態金屬之導熱係數係大於該至少二散熱材之其它者之導熱係數。
前述之電子封裝件及其製法中,該散熱件係包含有一散熱體與設於該散熱體上之支撐腳,且該至少二散熱材係位於該散熱體與該電子元件之間。例如,該散熱體與該至少二散熱材之間係形成有導熱層,且該導熱層係包含一設於該散熱體上之金屬部及形成於該金屬部上之凹凸部。進一步,該凹凸部係為網格形,且該至少二散熱材結合該凹凸部。
前述之電子封裝件及其製法中,該散熱件朝向該至少二散熱材之側係形成有凹槽。例如,該凹槽之其中一部分區域中係填充有該液態金屬,而該凹槽之另一部分區域係為真空區。
前述之電子封裝件及其製法中,復包括以承載結構承載及電性連接該電子元件。
前述之電子封裝件及其製法中,復包括以封裝層包覆該電子元件,且該電子元件外露於該封裝層,以令該至少二散熱材復設於該封裝層上。
由上可知,本發明之電子封裝件及其製法,主要藉由該電子元件上佈設至少二散熱材,使該第一散熱材降低或分散應力,且該第二散熱材(液態金屬)提升該電子元件之熱點區之散熱效果,故相較於習知技術,本發明之電子封裝件能避免結構應力集中於該電子元件上,以避免後續製程中,該電子元件發生碎裂而導致可靠性不佳及製程良率低之問題。
再者,藉由該導熱層之凹凸部之設計,以增加該導熱層之表面積及增強該散熱材的結合強度,故本發明不僅能提升導熱效果,且不會造成該電子元件發生碎裂,因而能提升該電子封裝件之可靠性及製程良率。
1:半導體封裝件
10:封裝基板
11:半導體晶片
11a,21a:作用面
11b,21b:非作用面
110,210:導電凸塊
111,211:底膠
12,3a:TIM層
13,23:散熱件
130:頂片
131,231:支撐腳
14,24:黏著層
2:電子封裝件
2a:封裝模組
20:承載結構
200:導電體
201,202:載板
21,21’:電子元件
22:封裝層
22a:第一表面
22b:第二表面
230:散熱體
232:凹槽
25:導電元件
30:液態金屬
31:第一散熱材
310:開口
32:第一導熱層
32’:第二導熱層
320:金屬部
321:凹凸部
321a:網格
A:垂直投影區域
P:真空區
S:中空區
圖1係為習知半導體封裝件之剖視示意圖。
圖2A至圖2E係為本發明之電子封裝件之製法之剖視示意圖。
圖2B-1係為圖2B之局部放大示意圖。
圖2D-1係為圖2D之局部上視示意圖。
圖3A至圖3D係為圖2E之導熱層之局部上視示意圖。
以下藉由特定的具體實施例說明本發明之實施方式,熟悉此技藝之人士可由本說明書所揭示之內容輕易地瞭解本發明之其他優點及功效。
須知,本說明書所附圖式所繪示之結構、比例、大小等,均僅用以配合說明書所揭示之內容,以供熟悉此技藝之人士之瞭解與閱讀,並非用以限定本發明可實施之限定條件,故不具技術上之實質意義,任何結構之修飾、比例關係之改變或大小之調整,在不影響本發明所能產生之功效及所能達成之目的下,均應仍落在本發明所揭示之技術內容得能涵蓋之範圍內。同時,本說明書中所引用之如「上」、「第一」、「第二」及「一」等之用語,亦僅為便於敘述之明瞭,而非用以限定本發明可實施之範圍,其相對關係之改變或調整,在無實質變更技術內容下,當亦視為本發明可實施之範疇。
圖2A至圖2E係為本發明之電子封裝件2之製法之剖面示意圖。
如圖2A所示,提供一封裝模組2a,其包含有一承載結構20、複數電子元件21,21’及封裝層22,且該些電子元件21,21’係相互分離地配置於該承載結構20上側,使該封裝層22形成於該承載結構20上以包覆該些電子元件21,21’。
於本實施例中,該承載結構20係為透過複數導電體200(可由底膠211包覆)相互電性堆疊之多載板201,202形式,且該載板例如為具有核心層與線路結構之封裝基板、無核心層(coreless)形式線路結構之封裝基板、具導電矽穿孔(Through-silicon via,簡稱TSV)之矽中介板(Through Silicon interposer,簡稱TSI)或其它板型,其包含至少一絕緣層及至少一結合該絕緣層之線路層,如至少一扇出(fan out)型重佈線路層(redistribution layer,簡稱RDL)。應可理解地,該承載結構20亦可為單一載板形式(圖未示)或為其它承載晶片之板材,如導線架(lead frame)、晶圓(wafer)、或其它具有金屬佈線(routing)之板體等,並不限於上述。
再者,可於該承載結構20下側設置複數導電元件25,以供後續製程藉由該些導電元件25接置一如電路板之電子裝置(圖略)。該導電元件25可為如銅柱之金屬柱、包覆有絕緣塊之金屬凸塊、銲球(solder ball)、具有核心銅球(Cu core ball)之銲球或其它導電構造等。
又,該電子元件21,21’係為主動元件、被動元件或其組合者,其中,該主動元件係例如半導體晶片,而該被動元件係例如電阻、電容及電感。於本實施例中,該電子元件21,21’係為半導體晶片,其具有相對之作用面21a與非作用面21b,並使該作用面21a藉由複數如銲錫材料、金屬柱(pillar)或其它等之導電凸塊210以覆晶方式設於該承載結構20之線路層上並電性連接該線路層,且以底膠211包覆該些導電凸塊210;或者,該電子元件21,21’可藉由複數銲線(圖未示)以打線方式電性連接該承載結構20之線路層;亦或,該電子元件21,21’可直接接觸該承載結構20之線路層。因此,可於該承載結構20上接置所需類型及數量之電子元件,以提升其電 性功能,且有關電子元件21,21’電性連接承載結構20之方式繁多,並不限於上述。
另外,該封裝層22係具有相對之第一表面22a與第二表面22b,並以該第一表面22a結合該承載結構20,且該電子元件21之非作用面21b齊平該封裝層22之第二表面22b,以令該些電子元件21之非作用面21b外露於該封裝層22之第二表面22b。例如,形成該封裝層22之材質係為絕緣材,如聚醯亞胺(PI)、環氧樹脂(epoxy)之封裝膠體或封裝材,其可用模壓(molding)、壓合(lamination)或塗佈(coating)之方式形成之。
如圖2B所示,形成第一導熱層32於該電子元件21之非作用面21b與該封裝層22之第二表面22b上。
於本實施例中,該第一導熱層32係包含一設於該電子元件21與該封裝層22上之金屬部320及一形成於該金屬部320上之凹凸部321,如圖2B-1所示。例如,該凹凸部321係為網格形(mesh),如圖3A至圖3D所示之高密度次微米蜂巢微結構,且該凹凸部321具有複數不同規格之網格321a(如圖3A所示)或相同規格之網格321a(如圖3B至圖3D所示之三角形、正方形或多邊形等)。
再者,該凹凸部321之製作方式可將金屬材氧化,使該金屬部320與該凹凸部321可採用同一金屬層(如鎵、銦、鎳、金、銀、銅或其它等)製作。
如圖2C所示,形成一第一散熱材31於該第一導熱層32上,使該第一散熱材31結合該凹凸部321,且該第一散熱材31於對應該電子元件21處形成有至少一開口310,以外露部分該第一導熱層32。
於本實施例中,該第一散熱材31係視為導熱介面材(Thermal Interface Material,簡稱TIM),其具有低導熱係數,約2~20瓦/(公尺.克耳文)(Wm-1K-1)。例如,該第一散熱材31係為矽膠材或如壓克力材之紫外線(UV)膠,其包含金屬顆粒、石墨材或其它適當充填物。具體地,該矽膠材不僅具有高延展性,且其熱傳導係數亦高於UV膠,故相較於UV膠,該第一散熱材31選用矽膠材較佳。
再者,該第一散熱材31係填入該凹凸部321之網格321a中,如圖2B-1所示,且該第一散熱材31可依需求填滿或未填滿(如圖2B-1所示之中空區S)該網格321a。例如,該中空區S可產生真空拉力,以利於控制該第一散熱材31之形變量。
又,該開口310係對應該電子元件21之熱點(hot spot)區進行配置。例如,該電子元件21之中間處(或角落處)係為熱點區。
如圖2D所示,形成作為第二散熱材之液態金屬30於該開口310中,以令該液態金屬30接觸該第一導熱層32,使該液態金屬30對應位於該電子元件21之熱點區上,以增加該電子元件21之熱點區的散熱效率。
於本實施例中,該液態金屬30亦視為導熱介面材(TIM),其具有高導熱係數,約30~80Wm-1K-1,即該液態金屬30之導熱係數係大於該第一散熱材31之導熱係數。例如,該液態金屬30係為純質,其不包含膠材。
再者,該液態金屬30之上表面與該第一散熱材31之上表面係齊平,使該液態金屬30填滿該凹凸部321之網格321a中(即不會形成該中 空區S),且該第一散熱材31係用以限制該液態金屬30之流動範圍,以防止該液態金屬30溢流。
又,利用該開口310之設計,以利於針對該電子元件21之熱點區設置該液態金屬30,故無需於該非作用面21b之整面上方形成該液態金屬30,因而能減少該液態金屬30之使用量,以節省製程材料成本。
如圖2E所示,將一散熱件23設於該承載結構20上,以遮蓋該第一散熱材31與該液態金屬30。
於本實施例中,該散熱件23係具有一散熱體230與複數自該散熱體230邊緣向下延伸之支撐腳231,且該散熱體230係為散熱片型式,其下側壓合該第一散熱材31與第二散熱材(即液態金屬30),以令該第一散熱材31與該液態金屬30位於該散熱體230與該電子元件21之間,而該支撐腳231係藉由黏著層24結合於該承載結構20上。例如,該散熱體230與該第一散熱材31(及/或該液態金屬30)之間係形成有第二導熱層32’,且該第二導熱層32’之構造係同於該第一導熱層32之構造,如圖2B-1所示,故該第二導熱層32’之金屬部320設於該散熱體230上,且其凹凸部321之製作方式可將金屬材氧化,使該散熱體230、金屬部320與該凹凸部321可採用同一金屬層(如鎵、銦、鎳、金、銀、銅或其它等)製作。
再者,該支撐腳231之端部亦可採用凹凸部之設計,以強化該黏著層24之結合性。
又,該散熱件23(如散熱體230)朝向該第一散熱材31之側可形成一用以容置該液態金屬30之凹槽232,以防止該液態金屬30溢流。例 如,該凹槽232之其中一部分區域中係填充有該液態金屬30,而另一部分區域(如剩餘區域)係為真空區P。
因此,本發明之製法主要藉由該電子元件21之非作用面21b之垂直投影區域A上佈設至少二散熱材(如圖2D-1所示之第一散熱材31及該液態金屬30),使該第一散熱材31降低或分散應力,且該液態金屬30提升該電子元件21之熱點區之散熱效果,故相較於習知技術,本發明之電子封裝件2於該承載結構20之整體平面封裝面積愈大時,能避免結構應力集中於該電子元件21,21’之角落處,進而避免後續製程中,該些電子元件21,21’或底膠211發生碎裂而導致可靠性不佳及製程良率低之問題。
進一步,該第一散熱材31為可撓性物質,以藉由形變而有效分散熱應力,致能有效控制該電子元件21及/或散熱體230之變形量(翹曲量)而防止該電子元件21(及/或散熱體230)與該第一散熱材31之間發生脫層之問題,且該液態金屬30的高熱導係數可提高TIM層3a(由至少二散熱材組成,如第一散熱材31及液態金屬30)之整體熱傳效率,並藉由該液態金屬30之表面張力大之特性,使該第一散熱材31能拘束該液態金屬30於該電子元件21之表面(如該非作用面21b)上之流動,令該液態金屬30附著於該電子元件21(或該第一導熱層32)上,故相較於習知技術,本發明之電子封裝件2之TIM層3a不僅具有更好的散熱效果,且能防止該電子元件21,21’或散熱件23發生應力集中而過度翹曲之問題。
再者,藉由該中空區S(或凹槽232)之設計,以於升溫時,該液態金屬30之體積會膨脹而能流入該中空區S(或凹槽232)中,因而緩 衝該液態金屬30之流動,故能避免該液態金屬30受壓迫而從該第一散熱材31與該電子元件21(或該散熱件23)之間的界面洩漏。
又,藉由該凹凸部321之設計,以增加該第一導熱層32及/或第二導熱層32’之表面積,故相較於習知技術,本發明之TIM層3a之散熱面積增加,使該電子元件21及/或散熱體230因散熱面積增加而具有更好的散熱效果,以滿足該電子封裝件2之高散熱需求。
另外,藉由該凹凸部321之設計,以增強該第一散熱材31的結合強度並有效分散熱應力,致能避免熱應力集中於該TIM層3a,以進一步控制該電子元件21(及/或散熱體230)之變形量(翹曲量),因而能進一步避免該電子元件21及/或散熱體230與該TIM層3a之間發生脫層之問題,故相較於習知技術,本發明之製法不僅能提升導熱效果,且不會造成該電子元件21或底膠211發生碎裂,因而能提升該電子封裝件2之可靠性及製程良率。
本發明復提供一種電子封裝件2,係包括:一電子元件21、設於該電子元件21上之至少二散熱材(如第一散熱材31及第二散熱材)以及一設於該至少二散熱材上之散熱件23,且其中一散熱材(如第二散熱材)係為液態金屬30。
所述之散熱件23係藉由該第一散熱材31與第二散熱材(液態金屬30)結合該電子元件21。
於一實施例中,該電子元件21與該第一散熱材31及該液態金屬30之間係形成有第一導熱層32。例如,該第一導熱層32係包含一設於該電子元件21上之金屬部320及形成於該金屬部320上之凹凸部321。較佳者, 該凹凸部321係為網格形,且該凹凸部321係為氧化金屬材,以令該第一散熱材31及該液態金屬30結合該凹凸部321。
於一實施例中,該液態金屬30之導熱係數係大於該第一散熱材31之導熱係數。
於一實施例中,該散熱件23係包含有一散熱體230與設於該散熱體230上之支撐腳231,該散熱體230係藉由該第一散熱材31及該液態金屬30結合該電子元件21。例如,該散熱體230係藉由第二導熱層32’結合該第一散熱材31及該液態金屬30,且該第二導熱層32’係包含一設於該散熱體230上之金屬部320及形成於該金屬部320上之凹凸部321。較佳者,該凹凸部321係為網格形,且該凹凸部321係為氧化金屬材,以令該第一散熱材31及該液態金屬30結合該凹凸部321。
於一實施例中,該電子封裝件2復包括一承載及電性連接該電子元件21之承載結構20。
於一實施例中,該電子封裝件2復包括一包覆該電子元件21且外露該電子元件21之封裝層22,以令該第一散熱材31復設於該封裝層22上。
綜上所述,本發明之電子封裝件及其製法,係藉由該電子元件上佈設至少二散熱材,使該第一散熱材降低或分散應力,且該第二散熱材(液態金屬)提升該電子元件之熱點區之散熱效果,故本發明之電子封裝件能避免結構應力集中於該電子元件上,以避免後續製程中,該電子元件發生碎裂而導致可靠性不佳及製程良率低之問題。
再者,藉由該導熱層之凹凸部之設計,以增加該導熱層之表面積及增強該散熱材的結合強度,故本發明不僅能提升導熱效果,且不會造成該電子元件發生碎裂,因而能提升該電子封裝件之可靠性及製程良率。
上述實施例係用以例示性說明本發明之原理及其功效,而非用於限制本發明。任何熟習此項技藝之人士均可在不違背本發明之精神及範疇下,對上述實施例進行修改。因此本發明之權利保護範圍,應如後述之申請專利範圍所列。
2:電子封裝件
20:承載結構
200:導電體
201,202:載板
21,21’:電子元件
210:導電凸塊
211:底膠
22:封裝層
23:散熱件
230:散熱體
231:支撐腳
232:凹槽
24:黏著層
25:導電元件
30:液態金屬
31:第一散熱材
32:第一導熱層
32’:第二導熱層
A:垂直投影區域
P:真空區

Claims (26)

  1. 一種電子封裝件,係包括:
    電子元件;
    至少二散熱材,係設於該電子元件上,其中,該至少二散熱材之其中一者係為液態金屬;以及
    散熱件,係藉由該至少二散熱材結合該電子元件。
  2. 如請求項1所述之電子封裝件,其中,該電子元件與該至少二散熱材之間係形成有導熱層,且該導熱層係包含一設於該電子元件上之金屬部及形成於該金屬部上之凹凸部。
  3. 如請求項2所述之電子封裝件,其中,該凹凸部係為網格形。
  4. 如請求項2所述之電子封裝件,其中,該至少二散熱材係結合該凹凸部。
  5. 如請求項1所述之電子封裝件,其中,該液態金屬之導熱係數係大於其它散熱材之導熱係數。
  6. 如請求項1所述之電子封裝件,其中,該散熱件係包含有一散熱體與設於該散熱體上之支撐腳,且該至少二散熱材係位於該散熱體與該電子元件之間。
  7. 如請求項6所述之電子封裝件,其中,該散熱體與該至少二散熱材之間係形成有導熱層,且該導熱層係包含一設於該散熱體上之金屬部及形成於該金屬部上之凹凸部。
  8. 如請求項7所述之電子封裝件,其中,該凹凸部係為網格形。
  9. 如請求項7所述之電子封裝件,其中,該至少二散熱材係結合該凹凸部。
  10. 如請求項1所述之電子封裝件,其中,該散熱件朝向該至少二散熱材之側係形成有凹槽。
  11. 如請求項10所述之電子封裝件,其中,該凹槽之其中一部分區域中係填充有該液態金屬,而該凹槽之另一部分區域係為真空區。
  12. 如請求項1所述之電子封裝件,復包括承載及電性連接該電子元件之承載結構。
  13. 如請求項1所述之電子封裝件,復包括包覆該電子元件且外露部分該電子元件之封裝層,以令該至少二散熱材復設於該封裝層上。
  14. 一種電子封裝件之製法,係包括:
    形成至少二散熱材於一電子元件上,其中,該至少二散熱材之其中一者係為液態金屬;以及
    將散熱件藉由該至少二散熱材結合該電子元件。
  15. 如請求項14所述之電子封裝件之製法,其中,該電子元件與該至少二散熱材之間係形成有導熱層,且該導熱層係包含一設於該電子元件上之金屬部及形成於該金屬部上之凹凸部。
  16. 如請求項15所述之電子封裝件之製法,其中,該凹凸部係為網格形。
  17. 如請求項15所述之電子封裝件之製法,其中,該至少二散熱材係結合該凹凸部。
  18. 如請求項14所述之電子封裝件之製法,其中,該液態金屬之導熱係數係大於其它散熱材之導熱係數。
  19. 如請求項14所述之電子封裝件之製法,其中,該散熱件係包含有一散熱體與設於該散熱體上之支撐腳,且該至少二散熱材係位於該散熱體與該電子元件之間。
  20. 如請求項19所述之電子封裝件之製法,其中,該散熱體與該至少二散熱材之間係形成有導熱層,且該導熱層係包含一設於該散熱體上之金屬部及形成於該金屬部上之凹凸部。
  21. 如請求項20所述之電子封裝件之製法,其中,該凹凸部係為網格形。
  22. 如請求項20所述之電子封裝件之製法,其中,該至少二散熱材係結合該凹凸部。
  23. 如請求項14所述之電子封裝件之製法,其中,該散熱件朝向該至少二散熱材之側係形成有凹槽。
  24. 如請求項23所述之電子封裝件之製法,其中,該凹槽之其中一部分區域中係填充有該液態金屬,而該凹槽之另一部分區域係為真空區。
  25. 如請求項14所述之電子封裝件之製法,復包括以承載結構承載及電性連接該電子元件。
  26. 如請求項14所述之電子封裝件之製法,復包括以封裝層包覆該電子元件,且令部分該電子元件外露於該封裝層,以使該至少二散熱材復設於該封裝層上。
TW110101290A 2021-01-13 2021-01-13 電子封裝件及其製法 TWI766540B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110101290A TWI766540B (zh) 2021-01-13 2021-01-13 電子封裝件及其製法
CN202110191613.8A CN114765142A (zh) 2021-01-13 2021-02-19 电子封装件及其制法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110101290A TWI766540B (zh) 2021-01-13 2021-01-13 電子封裝件及其製法

Publications (2)

Publication Number Publication Date
TWI766540B true TWI766540B (zh) 2022-06-01
TW202228255A TW202228255A (zh) 2022-07-16

Family

ID=82364974

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110101290A TWI766540B (zh) 2021-01-13 2021-01-13 電子封裝件及其製法

Country Status (2)

Country Link
CN (1) CN114765142A (zh)
TW (1) TWI766540B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200822388A (en) * 2006-11-06 2008-05-16 Ind Tech Res Inst Light emitting diode package structure
US7677765B2 (en) * 2006-06-15 2010-03-16 Avago Technologies General Ip (Singapore) Pte. Ltd. Light emitting device having a metal can package for improved heat dissipation
TW201117428A (en) * 2009-11-12 2011-05-16 Ind Tech Res Inst Method of manufacturing light emitting diode packaging
JP2012029028A (ja) * 2010-07-23 2012-02-09 Panasonic Corp センサパッケージ、撮像装置及び携帯電子機器
TW201214661A (en) * 2010-09-24 2012-04-01 Advanced Optoelectronic Tech LED package structure and the method of manufacturing the same
US9024435B2 (en) * 2011-04-30 2015-05-05 Institute of Microelectronics, Chinese Academy of Sciences Semiconductor device, formation method thereof, and package structure
TW201523821A (zh) * 2013-09-26 2015-06-16 Gen Electric 嵌入式半導體裝置封裝及其製造方法
CN110416097A (zh) * 2019-06-12 2019-11-05 苏州通富超威半导体有限公司 防止铟金属溢出的封装结构及封装方法
TW202021068A (zh) * 2018-11-22 2020-06-01 矽品精密工業股份有限公司 電子封裝件及其製法與散熱件
TW202040760A (zh) * 2019-04-18 2020-11-01 矽品精密工業股份有限公司 電子封裝件及其製法與承載結構

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7677765B2 (en) * 2006-06-15 2010-03-16 Avago Technologies General Ip (Singapore) Pte. Ltd. Light emitting device having a metal can package for improved heat dissipation
TW200822388A (en) * 2006-11-06 2008-05-16 Ind Tech Res Inst Light emitting diode package structure
TW201117428A (en) * 2009-11-12 2011-05-16 Ind Tech Res Inst Method of manufacturing light emitting diode packaging
JP2012029028A (ja) * 2010-07-23 2012-02-09 Panasonic Corp センサパッケージ、撮像装置及び携帯電子機器
TW201214661A (en) * 2010-09-24 2012-04-01 Advanced Optoelectronic Tech LED package structure and the method of manufacturing the same
US9024435B2 (en) * 2011-04-30 2015-05-05 Institute of Microelectronics, Chinese Academy of Sciences Semiconductor device, formation method thereof, and package structure
TW201523821A (zh) * 2013-09-26 2015-06-16 Gen Electric 嵌入式半導體裝置封裝及其製造方法
TW202021068A (zh) * 2018-11-22 2020-06-01 矽品精密工業股份有限公司 電子封裝件及其製法與散熱件
TW202040760A (zh) * 2019-04-18 2020-11-01 矽品精密工業股份有限公司 電子封裝件及其製法與承載結構
CN110416097A (zh) * 2019-06-12 2019-11-05 苏州通富超威半导体有限公司 防止铟金属溢出的封装结构及封装方法

Also Published As

Publication number Publication date
CN114765142A (zh) 2022-07-19
TW202228255A (zh) 2022-07-16

Similar Documents

Publication Publication Date Title
TWI506743B (zh) 半導體裝置的熱能管理結構及其製造方法
TWI555147B (zh) 散熱型封裝結構及其散熱件
TWI764316B (zh) 半導體結構及其製造方法
US20230420420A1 (en) Carrying substrate, electronic package having the carrying substrate, and methods for manufacturing the same
TWI659509B (zh) 電子封裝件及其製法
US20220336323A1 (en) Electronic package and fabrication method thereof
TWI691025B (zh) 電子封裝件及其製法與承載結構
TWI733142B (zh) 電子封裝件
TWI734401B (zh) 電子封裝件
CN113496966A (zh) 电子封装件
TWI766540B (zh) 電子封裝件及其製法
TW202320271A (zh) 半導體晶粒封裝
TWI837021B (zh) 電子封裝件
TWI647802B (zh) 散熱型封裝結構
TWI820922B (zh) 電子封裝件之製法
CN111883505A (zh) 电子封装件及其承载基板与制法
TWI773360B (zh) 電子封裝件及其承載結構與製法
TWI841420B (zh) 電子封裝件及其製法
US20230111192A1 (en) Electronic package and manufacturing method thereof
TWI839645B (zh) 電子封裝件及其製法
TWI796694B (zh) 電子封裝件及其製法
TWI735398B (zh) 電子封裝件及其製法
CN115472574A (zh) 电子封装件及其制法
TW202414629A (zh) 電子封裝件之製法
TW516197B (en) Heat sink structure of semiconductor package