TWI763653B - 基板處理裝置 - Google Patents

基板處理裝置

Info

Publication number
TWI763653B
TWI763653B TW106105748A TW106105748A TWI763653B TW I763653 B TWI763653 B TW I763653B TW 106105748 A TW106105748 A TW 106105748A TW 106105748 A TW106105748 A TW 106105748A TW I763653 B TWI763653 B TW I763653B
Authority
TW
Taiwan
Prior art keywords
processing container
substrate processing
substrate
gas
space
Prior art date
Application number
TW106105748A
Other languages
English (en)
Other versions
TW201742147A (zh
Inventor
土場重樹
小川裕之
內藤啓
清水昭貴
松土龍夫
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW201742147A publication Critical patent/TW201742147A/zh
Application granted granted Critical
Publication of TWI763653B publication Critical patent/TWI763653B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32458Vessel
    • H01J37/32477Vessel characterised by the means for protecting vessels or internal parts, e.g. coatings
    • H01J37/32486Means for reducing recombination coefficient
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32357Generation remote from the workpiece, e.g. down-stream
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/321Radio frequency generated discharge the radio frequency energy being inductively coupled to the plasma
    • H01J37/3211Antennas, e.g. particular shapes of coils
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/321Radio frequency generated discharge the radio frequency energy being inductively coupled to the plasma
    • H01J37/32119Windows
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32422Arrangement for selecting ions or species in the plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32458Vessel
    • H01J37/32467Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32458Vessel
    • H01J37/32477Vessel characterised by the means for protecting vessels or internal parts, e.g. coatings
    • H01J37/32495Means for protecting the vessel against plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J49/00Particle spectrometers or separator tubes
    • H01J49/02Details
    • H01J49/10Ion sources; Ion guns
    • H01J49/105Ion sources; Ion guns using high-frequency excitation, e.g. microwave excitation, Inductively Coupled Plasma [ICP]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching

Abstract

以抑制自由基之失活,謀求蝕刻之均勻性為目 的。

提供一種基板處理裝置,其係藉由高頻之 能量從氣體生成電漿,藉由所生成之電漿中之自由基,在處理容器之內部對基板進行蝕刻處理之基板處理裝置,具有:高頻電源,其係對上述處理容器之內部供給高頻之能量;氣體供給源,其係將氣體導入至上述處理容器之內部;載置台,其係載置上述基板;及區隔板,其係被設置在上述處理容器之內部,將上述處理容器之內部區隔成電漿生成空間和基板處理空間,抑制離子之穿透,上述處理容器之內壁表面中之至少較上述載置台上方之部分,和上述區隔板,被再結合係數為0.002以下之介電質覆蓋。

Description

基板處理裝置
本發明係關於基板處理裝置。
提案有藉由電漿中之主要的自由基,對處理容器內之半導體晶圓(以下,稱為「晶圓」)進行蝕刻處理之方法(例如,參照專利文獻1)。在主要藉由自由基對晶圓進行蝕刻之情況下,欲抑制電漿中之離子作用於晶圓。因此,在處理容器之內部配置區隔電漿生成空間和基板處理空間之區隔板。電漿中之離子藉由區隔板從電漿生成空間穿透至基板處理空間之情形被抑制。
另外,電漿中之自由基係穿透區隔板而朝基板處理空間移動,有助於晶圓之蝕刻。依此,可以一面抑制離子到達至晶圓表面,一面進行藉由自由基的蝕刻處理。此時,不使自由基失活,而使到達至晶圓表面,依此提高蝕刻率,可以促進蝕刻處理。另外,自由基之失活係指容易失去自由基之活性。
[先行技術文獻] [專利文獻]
[專利文獻1]國際公開第2013/175897號冊子
但是,自由基在擴散之時,當吸附於處理容器之內壁表面或處理容器內之構件時會失活。尤其,當被載置於處理容器之晶圓,和處理容器之內壁之距離近時,自由基容易吸附於處理容器之內壁,失活的自由基增加。依此,晶圓之外周側相較於內周側,其蝕刻率下降,蝕刻之面內均勻性變差。
針對上述課題,本發明之一觀點係以抑制自由基之失活,且謀求蝕刻之均勻性為目的。
為了解決上述課題,若藉由一態樣,提供一種基板處理裝置,其係藉由高頻之能量從氣體生成電漿,藉由所生成之電漿中之自由基,在處理容器之內部對基板進行蝕刻處理之基板處理裝置,其具有:高頻電源,其係對上述處理容器之內部供給高頻之能量;氣體供給源,其係將氣體導入至上述處理容器之內部;載置台,其係載置上述基板;及區隔板,其係被設置在上述處理容器之內部,將上述處理容器之內部區隔成電漿生成空間和基板處理空間,抑制離子之穿透,上述處理容器之內壁表面中之至少較上述載置台上方之部分,和上述區隔板,被再結合 係數為0.002以下之介電質覆蓋。
若藉由一觀點時,可以抑制自由基之失活,可以謀求蝕刻之均勻性。
1‧‧‧基板處理系統
2‧‧‧搬入搬出部
3‧‧‧裝載鎖定室
4‧‧‧PHT處理裝置
5‧‧‧自由基處理裝置
6‧‧‧控制部
40‧‧‧處理容器
40a‧‧‧側壁部
41‧‧‧載置台
42a‧‧‧氣體導入管
42b‧‧‧氣體導入管
45‧‧‧升降機構
52‧‧‧蓋體
52a‧‧‧內壁面
90‧‧‧控制部
100‧‧‧石英之襯墊構件
154‧‧‧RF天線
156‧‧‧天線室
162‧‧‧高頻供電部
164‧‧‧高頻電源
210‧‧‧氣體供給源
211‧‧‧氣體供給源
220‧‧‧區隔板
230‧‧‧板狀構件
231‧‧‧板狀構件
P‧‧‧電漿生成空間
S‧‧‧基板處理空間
圖1表示具有與一實施形態有關之自由基處理裝置之基板處理系統之一例的圖示。
圖2表示具有與一實施形態有關之自由基處理裝置之縱剖面圖之一例的圖示。
圖3為表示自由基之表面再結合機率的圖示。
圖4為表示自由基之表面再結合機率的圖示。
圖5為表示使用與一實施形態有關之自由基處理裝置之蝕刻結果及比較例之蝕刻結果之一例的圖示。
以下,針對用以實施本發明之形態,參照圖面予以說明。另外,本說明書及圖面中,針對實質上相同之構成,藉由賦予相同之符號,省略重覆之說明。
[基板處理系統之構成]
首先,針對具有與本發明之一實施形態有關之自由基 處理裝置之基板處理系統,一面參照圖1一面予以說明。自由基處理裝置為基板處理裝置之一例。
與本實施形態有關之基板處理系統1具有搬入搬出部2、兩個裝載鎖定室(L/L)3、兩個PHT處理裝置4及兩個自由基處理裝置5。搬入搬出部2係搬入搬出作為被處理基板之一例的晶圓W。裝載鎖定室3係與搬入搬出部2鄰接被設置2個。PHT處理裝置4分別與各裝載鎖定室3鄰接設置,對晶圓W進行PHT(Post Heat Treatment)處理。自由基處理裝置5分別與各PHT處理裝置4鄰接設置,對晶圓W進行自由基處理。
裝載鎖定室3、PHT處理裝置4及自由基處理裝置5依此順序在一直線上排列設置。PHT處理裝置4及自由基處理裝置5對晶圓W每次進行一片處理。但是,PHT處理裝置4及自由基處理裝置5即使被構成對晶圓W每次進行兩片處理亦可。
搬入搬出部2具有在內部設置有用以搬運晶圓W之第1晶圓搬運機構11的搬運室(L/M)12。第1晶圓搬運機構11具有將晶圓W保持略水平之兩個搬運臂11a、11b。在搬運室12之長邊方向之側部,設置有載置台13,在該載置台13,可以連接例如3個能夠收容複數片晶圓W之載體C。再者,與搬運室12鄰接,設置有定位器14,其係用以使晶圓W旋轉光學性地求出偏心量而執行位置對準。
在搬入搬出部2中,晶圓W係藉由搬運臂 11a、11b而被保持,藉由第1晶圓搬運機構11之驅動在略水平面內直進移動,又升降,依此被搬運至期待之位置。而且,藉由搬運臂11a、11b分別對載置台13上之載體C、定位器14、裝載鎖定室3進退,迫使搬入搬出。
各裝載鎖定室3係在與搬運室12之間分別存在閘閥16之狀態下,分別與搬運室12連結。在各裝載鎖定室3內設置有搬運晶圓W之第2晶圓搬運機構17。再者,裝載鎖定室3能夠減壓至特定之真空度。
第2晶圓搬運機構17具有多關節臂構造,具有略水平地保持晶圓W之拾取器。在該第2晶圓搬運機構17中,在多關節臂縮收之狀態下,拾取器位於裝載鎖定室3內,能夠藉由伸展多關節臂,使拾取器到達至PHT處理裝置4,且藉由進一步伸展而到達至自由基處理裝置5。依此,能夠在裝載鎖定室3、PHT處理裝置4及自由基處理裝置5間搬運晶圓W。
PHT處理裝置4具有能夠抽真空之處理容器20、在其中在水平狀態下載置晶圓W之載置台23,在載置台23埋設加熱器,進行藉由該加熱器加熱自由基處理被施予之後之晶圓W而使藉由自由基處理而生成之反應生成物昇華的PHT處理。於PHT處理之時,在處理容器20內被導入N2氣體等之惰性氣體。在處理容器20之裝載鎖定室3側設置有閘閥22,在處理容器20之自由基處理裝置5側設置有閘閥54。
與本實施形態有關之自由基處理裝置5係對 在處理容器40內被載置於載置台41之晶圓W之表面之氧化膜,藉由含氟氣體和含氫氣體(例如,NH3)氣體進行自由基處理。即是,使用使含氟氣體活性化而取得之自由基。另外,可以適用於至少使用使含氟氣體活性化而取得之自由基,蝕刻氮化矽膜(SiN)等之氮化膜或矽(Si)之情況。再者,亦可以適用於至少藉由使含氯氣體活性化而取得之自由基,蝕刻金屬膜之情況。
控制部6具有基板處理系統1之各構成部之微處理器(電腦)的製程控制器91。在製程控制器91連接有使用者介面92,其具有操作員為了管理基板處理系統1進行指令之輸入操作等的鍵盤,或使基板處理系統1之運轉狀況可視化而予以顯示之顯示器等。再者,製程控制器91連接有記憶部93,其儲存有作為用以利用製程控制器91之控制實現在基板處理系統1中被實行之各種處理,例如在自由基處理裝置5中之處理氣體之供給或處理容器40之內部的排氣等之控制程式,或用以因應處理條件使基板處理系統1之各構成部實行特定之處理的控制程式之處理配方,或各種資料庫等。配方係被記憶於記憶部93中之適當之記憶媒體(無圖示)。而且,依其所需,藉由從記憶部93叫出任意之配方而使製程控制器91實行,在製程控制器91之控制下,執行基板處理系統1中之期待的處理。
[基板處理系統之動作]
接著,針對如此之基板處理系統1之處理動作予以說明。首先,在載體C內收納表面形成矽氧化膜之晶圓W,搬運至基板處理系統1。在基板處理系統1中,在打開大氣側之閘閥16之狀態下從搬入搬出部2之載體C,藉由第1晶圓搬運機構11之搬運臂11a、11b中之任一者,將晶圓W搬運至一片裝載鎖定室3,並接交至裝載鎖定室3內之第2晶圓搬運機構17之拾取器。
之後,關閉大氣側之閘閥16而使裝載鎖定室3內真空排氣,接著打開閘閥22、54,使拾取器延伸至自由基處理裝置5而將晶圓W搬運至自由基處理裝置5。之後,使拾取器返回至裝載鎖定室3,並關閉閘閥22、54,在自由基處理裝置5進行自由基處理。自由基處理係使含氟氣體、含氫氣體(例如,NH3)氣體,和被形成在晶圓W表面之SiO2膜反應,生成能夠藉由熱進行分解除去之氟矽酸銨(AFS)。
於自由基處理結束之後,開啟閘閥22、54,藉由第2晶圓搬運機構17之拾取器接取處理後之晶圓W,載置於PHT處理裝置4之處理容器40內之載置台41上。而且,使拾取器退避至裝載鎖定室3,關閉閘閥22、54,在PHT處理裝置4之處理容器40內加熱晶圓W而進行PHT處理。依此,藉由上述自由基處理而產生之氟矽酸銨(AFS)之反應生成物被加熱而昇華,且被除去。
於PHT處理裝置4中之熱處理結束之後,打開閘閥22,藉由第2晶圓搬運機構17之拾取器,使載置 台23上之蝕刻處理後之晶圓W退避至裝載鎖定室3,並藉由第1晶圓搬運機構11之搬運臂11a、11b中之任一者返回至載體C。依此,結束一片晶圓之處理。僅以被收容在載體C內之晶圓W之數量重複如此之一連串之處理。
[自由基處理裝置之構成]
接著,針對與本實施形態有關之自由基處理裝置5予以說明。圖2為表示與本實施形態有關之自由基處理裝置之一例的剖面圖。自由基處理裝置5具有密閉構造之處理容器40。處理容器40係由例如鋁或鋁合金所構成,上部開口。開口係被成為頂棚部的蓋體52封閉。在處理容器40之側壁部40a,設置有用以在PHT處理裝置4之間搬運晶圓W之搬入搬出口(無圖示),該搬入搬出口成為能夠藉由圖1之閘閥54而開關。
在處理容器40之內部具有用以每次一片在水平狀態下載置晶圓W之載置台41,和升降載置台41之升降機構45。
載置台41構成略圓柱狀,具有:擁有晶圓W之載置面之載置板61,和支撐載置板61之基座塊62。在載置板61之內部,設置對晶圓W調溫之溫度調節機構63。溫度調節機構63具備例如溫度調節用媒體(例如水等)循環之管路,藉由與在如此之管路內流動之溫度調節用媒體進行熱交換,執行晶圓W的溫度控制。再者,在載置台41,以能夠對晶圓之載置面突陷之方式,設置搬 運晶圓W之時所使用之複數之升降銷(無圖示)。
從基板處理空間S至排氣空間68之排氣均勻被排出,藉由排氣機構47被排氣。
在處理容器40之外部,設置氣體供給源210及氣體供給源211,成為可以對處理容器40內供給含氟氣體、含氫氣體(例如,NH3)氣體,及Ar氣體或N2氣體等之稀釋氣體等之期待的氣體。氣體供給源210係從氣體導入管42a對電漿生成空間P導入氣體。氣體供給源211係從氣體導入管42b對基板處理空間S導入氣體。
在與本實施形態有關之蝕刻中,因藉由電漿中之主要的自由基,對晶圓W進行蝕刻處理,故使自由基均勻地到達至晶圓W為重要。但是,如NH3氣體般,某種之氣體具有當自由化時,有蝕刻率減少之情形。即是,為了蝕刻氧化膜,必須生成NH4F使附於晶圓,但是當使NH3氣體電漿化時,不生成該NH4F。此情況之氣體以如不被電漿化般,導入至基板處理空間S為佳。依此,如此之氣體不導入至電漿生成空間P,而係從氣體供給源211經由氣體導入管42b導入至基板處理空間S,不使成為電漿化。如此一來,因應蝕刻之膜種或所使用之氣體種類,選擇將氣體導入至電漿生成空間及基板處理空間中之任一者。
如上述般,在與本實施形態有關之自由基處理裝置5中,可以因應氣體種類,選擇將氣體僅導入至電漿生成空間P,或將氣體導入至電漿生成空間P和基板處 理空間S之雙方。
升降機構45被配置在處理容器40之外部。升降機構45具有能夠升降載置台41之致動器81,和從致動器81延伸而侵入至伸縮體84內之驅動軸82。
排氣機構47具有與被形成在處理容器40之底部之排氣口(無圖示)連接之排氣配管101,並且具有被設置在排氣配管101之用於控制處理容器40內之壓力之自動壓力控制閥(APC)102及用以排氣處理容器40內之真空泵103。
(區隔板)
在處理容器40之內部,設置將空間區隔成電漿生成空間P及基板處理空間S之區隔板220。電漿生成空間P係生成電漿之空間。基板處理空間S係處理晶圓W之空間。區隔板220具備至少兩個板狀構件230及板狀構件231。兩個板狀構件230及板狀構件231係從電漿生成空間P朝向基板處理空間S重疊配置。在板狀構件230和板狀構件231之間,配置有將兩者之間隔維持在特定之值的間隔物232。在板狀構件230及板狀構件231,形成朝重疊方向貫通的複數之縫隙230a及縫隙231a。另外,縫隙230a及縫隙231a即使為貫通孔亦可。再者,在板狀構件230中之各縫隙230a從重疊方向觀看,被配置成不與在其他之板狀構件231中之各縫隙231a重疊。板狀構件230及板狀構件231即使分別以格子狀地形成縫隙230a 及縫隙231a亦可。即使在此時,在板狀構件230中之各縫隙230a從重疊方向觀看,被配置成不與在其他之板狀構件231中之各縫隙231a重疊。
作為板狀構件230及板狀構件231之材料,使用例如石英玻璃。作為間隔物232之材料,雖然以例如石英為佳,但是即使為鋁(Al)或矽(Si)亦可。區隔電漿生成空間P及基板處理空間S之區隔板220係當作抑制離子及真空紫外光之穿透的所謂離子陷阱而發揮功能。依此,因基板處理空間S側之離子之數量減少,故可以降低因離子朝晶圓W衝突所產生之損傷。
(天線)
與本實施形態有關之自由基處理裝置5係作為使用平面線圈型之RF天線之感應耦合型之電漿蝕刻裝置而被構成。說明在該電感耦合型電漿蝕刻裝置中與電漿生成有關係之各部的構成。
成為處理容器40之頂棚部之蓋體52,係從載置台41隔著比較大之距離間隔而被設置,例如從圓形之石英板所形成,作為介電質窗而被構成。在蓋體52之上方,與處理容器40一體地設置有從外部電磁性地遮蔽而收容用以在處理容器40內生成感應耦合之電漿之環狀的RF天線154之天線室156。
在天線室156之內部,為了在徑向可變控制被生成在處理容器40內之處理空間之感應耦合電漿之密 度分布,漩渦狀地設置有藉由RF天線154和電磁感應能夠耦合之具有可變電容器158之環狀的浮置線圈160。
高頻供電部162具有高頻電源164、匹配器166、高頻供電線168及反馳線170。高頻供電線168電性連接匹配器166之輸出端子和RF天線154之RF輸入端。反馳線170係接地電位之接地線,電性連接RF天線154之RF出口端,和被電性保持在接地電位之接地電位構件(例如,處理容器40或其他構件)。
高頻電源164係可以以可變之功率輸出適合於根據感應耦合之高頻放電的電漿之生成之一定頻率(通常13.56MHz以上)的高頻。依此,高頻電源164係對處理容器40之內部供給特定之高頻之能量。匹配器166收容有用以在高頻電源164側之阻抗和負荷(主要RF天線、電漿)側之阻抗之間取得匹配之電抗可變之匹配電路。可變電容器158成為在控制部90之控制下,藉由容量可變部182,在一定範圍內任意可變。
控制部90包含例如微電腦,控制自由基處理裝置5內之各部,例如排氣機構47(真空泵103)、高頻電源164、匹配器166、氣體供給源210、氣體供給源211、容量可變部182、冷卻單元、傳熱氣體供給部等之各個動作及裝置全體之動作(序列)。
控制部90具有CPU、ROM(Read Only Memory)、RAM(Random Access Memory),依照被設定成記憶於RAM等之配方的程序,對晶圓W控制蝕刻處理或 溫度調節。另外,控制部90之功能即使使用軟體而實現亦可,即使使用硬體而實現亦可。
在與本實施形態有關之自由基處理裝置5中,為了生成感應耦合電漿,進行蝕刻,首先,使閘閥成為開啟狀態而將加工對象之晶圓W搬入至處理容器40內,而載置在載置台41之上。接著,關閉閘閥後,從氣體供給源210及氣體供給源211輸出蝕刻氣體,經由氣體導入管42a及氣體導入管42b而以特定之流量及流量比被導入至處理容器40內。再者,藉由排氣機構47使處理容器40內之壓力成為設定值。並且,使高頻供電部162之高頻電源164成為接通而以特定之RF功率輸出電漿生成用之高頻,經由匹配器166、高頻供電線168及反馳線170而對RF天線154供給高頻之電流。
在載置台41設置靜電夾具之情況下,對靜電夾具和晶圓W之間之接觸界面,供給傳熱氣體(He氣體),同時藉由靜電夾具之靜電吸附力將傳熱氣體封閉在上述接觸界面。依此,將晶圓W保持在載置台41,同時可以提高晶圓背面中之傳熱效果。
在處理容器40內,蝕刻氣體從氣體導入管42a被導入至處理容器40內之電漿生成空間P。再者,藉由在RF天線154之線圈區段流動之高頻之電流及在浮動線圈160流動之感應電流產生之磁力線(磁通)貫通蓋體52而橫貫處理容器40內之電漿生成空間P,在處理空間內產生方位角方向之感應電場。然後,藉由該感應電場在方 位角方向被加速之電子與蝕刻氣體之分子或原子引起電離衝突,生成甜甜圈狀之電漿。
該甜甜圈狀電漿之自由基或離子在寬廣空間向四方擴散。其中的自由基一面以各向同性地射入,穿透區隔板220,而從電漿生成空間P朝基板處理空間S移動,有助於晶圓之蝕刻。另一方面,離子藉由區隔板220被捕捉,抑制到達至晶圓表面。依此,可以促進藉由自由基對晶圓W的蝕刻。
在此,「甜甜圈狀之電漿」並非嚴格限定於如在處理容器40之徑方向內側(中心部)電漿不上升卻僅在徑方向外側電漿上升般之環狀的電漿,與其說係意指徑方向外側之電漿體積或密度大於處理容器40之徑方向內側。再者,依據處理氣體所使用之氣體種類或處理容器40內之壓力之值等之條件不同,也有不成為在此所稱之「甜甜圈狀之電漿」之情形。
[根據自由基處理裝置之處理動作]
接著,針對藉根據如此所構成之自由基處理裝置5的處理動作予以說明。首先,藉由致動器81,經驅動軸82而使載置台41下降之狀態下,開啟閘閥,將晶圓W搬入至處理容器40內,載置於各載置台41上。
接著,使致動器81動作而使載置台41上昇,形成期待之基板處理空間S。
接著,從氣體供給源210及氣體供給源211, 導入含氟氣體、含氫氣體(例如,NH3)氣體,及N2氣體或Ar氣體等之惰性氣體,藉由從高頻電源164被輸出之高頻之能量從氣體生成電漿。藉由所生成的電漿之主要的自由基,對晶圓W表面之SiO2膜施予自由基處理。自由基處理係使含氟氣體、含氫氣體(例如,NH3)氣體,和被形成在晶圓W表面之SiO2膜反應,生成能夠藉由熱進行分解除去之氟矽酸銨(AFS)。
於自由基處理結束之後,藉由升降機構45之致動器81,使成為載置台41下降之狀態,開啟閘閥而搬出處理完之晶圓W。
[根據石英之塗佈]
與本實施形態有關之自由基處理裝置5之中,處理容器40之內壁面之中,至少較載置台41上方之部分,被再結合係數為0.002以下之介電質覆蓋。覆蓋處理容器40之內壁表面之介電質若再結合係數為0.0005以下為佳。
作為覆蓋處理容器40之內壁表面的介電體之一例,可舉出能夠更換之石英的襯墊構件100。再者,區隔板220藉由石英所形成。
石英難以吸附自由基。圖3之表係表示氫(H)自由基、氮(N)自由基、氧(O)自由基在構件之表面再結合,失活的機率(以下,稱為「表面再結合機率」)。圖3之典故出處係H.C.M.Knoops et all.,J.Electrochem.Soc.,157(2010),G241-G249。
若藉由此,在氫自由基之情況,構件之表面為石英(Silica)之時,表面再結合機率(Recombination Probability r)為「0.00004±0.00003」。
對此,在氫自由基之情況下,構件之表面為氧化鋁(Al2O3)陶瓷之時,表面再結合機率為「0.0018±0.0003」,比起構件之表面為石英之時,成為45倍。即是,可知構件之表面為氧化鋁陶瓷之情況,比起構件之表面為石英之情況,45倍容易在構件之表面吸附,容易使自由基失活。
並且,在氫自由基之情況,當構件之表面為鋁(Al)之時,表面再結合機率為「0.29」,構件之表面成為氧化鋁陶瓷之時之160倍。
即使在氮自由基之情況,於構件之表面為石英之時,表面再結合機率為「0.0003±0.0002」。對此,在氮自由基之情況,當構件之表面為鋁(Al)之時,表面再結合機率為「0.0018」,為構件之表面為石英之時的6倍。
即使在氮自由基之情況,於構件之表面為石英之時,表面再結合機率為「0.0002±0.0001」。對此,在氫自由基之情況,當構件之表面為氧化鋁(Al(OH)3)之時,表面再結合機率為「0.0021」,為構件之表面為石英之時的10倍。
圖4表示氟(F)自由基之表面再結合機率(Recombination Probability r)。圖4之典故出處為P.C.NORDINE and J.D.LEGRANGE,"Heterogeneous fluorine atom recombination/reaction on several materials of construction",AIAA Journal,Vol.14,No.5(1976),pp.644-647。
若藉由此,在氟(F)自由基中,構件之表面為石英(Quartz)之時,表面再結合機率為「0.00016」。
對此,在氟自由基之情況,於構件之表面為氧化鋁(Al2O3)陶瓷之時,表面再結合機率為「0.000064」。
並且,在氟自由基之情況,於構件之表面為鋁(Al)之時,表面再結合機率為「0.0018」,比起構件之表面為石英(Quartz)或氧化鋁(Al2O3)陶瓷之時,氟自由基在構件之表面再結合,失活之機率高出一位數或二位數。
由上述可知,在本實施形態中,係以石英覆蓋處理容器40之內壁表面中,至少較使載置台41下降最多之時上方之部分及配置在較載置台41上方之區隔板220。依此,不使鋁等之金屬露出至電漿生成空間P或基板處理空間S。依此,可以降低在處理容器40之內壁表面之自由基之吸附及再結合的機率。即是,以石英覆蓋處理容器40之內壁表面,並且以石英形成區隔板220,依此至自由基到達晶圓W,可以使自由基難吸附至內壁或區隔板220。依此,可以抑制自由基之失活,尤其改善晶圓W與內壁之距離近的外緣側之蝕刻率的下降,提高蝕刻率之面內均勻性。另外,即使以氧化鋁取代石英覆蓋處理容器40之內壁表面中,至少較使載置台41下降最多之時上方之部分及配置在較載置台41上方之區隔板220亦可。但是,以更能夠抑止自由基之失活的石英為佳。
依此,若藉由與本實施形態有關之自由基處理裝置5時,如圖2所示般,從被載置於載置台41之晶圓W之外周部至處理容器40之內壁之距離Wd若10mm以上即可。換言之,因不用在意自由基之失活,故可以縮短從晶圓之外周部至處理容器40之內壁的距離,因此可以盡可能地縮小處理容器之容積。
另外,在本實施形態中,雖然覆蓋處理容器40之內壁表面的介電質使用石英,但是介電質不限於石英。例如,覆蓋處理容器40之內壁表面的介電質,可以使用再結合係數為0.002以下之介電質。若為再結合系數為0.02以下之介電質時,可以抑制失活直至自由基到達至晶圓W,改善在晶圓W之外緣側之蝕刻率的下降,提高在晶圓W之面內之蝕刻率的均勻性。例如,覆蓋處理容器40之內壁表面的介電質,可以使用矽氧化物(SiOx)、矽氮化物(SiN)、矽碳化物S(SiC)、氧化鋁(Al2O3)陶瓷或藍寶石中之任一者。
另外,於以介電質覆蓋處理容器40之內壁表面之情況,藉由噴鍍,形成介電質之膜時,藉由表面之凸凹,表面積變大。因此,自由基在內壁表面容易失活。依此,覆蓋處理容器40之內壁之介電質以噴鍍以外之方法形成為佳。
並且,覆蓋處理容器40之內壁表面的介電質為具有電漿耐性之材料,限制於在根據微粒之金屬污染中不會成為問題的材料。即是,覆蓋處理容器40之內壁表 面之介電質,必須為自由基難以失活之材料,耐電漿性優良,並且對自由基非反應性者。
再者,區隔板220雖然係藉由石英所構成,但是若再結合係數為0.002以下之介電質時,即使使用任何亦可。再者,即使將區隔板220之表面設為被再結合係數為0.002以下之介電質覆蓋亦可。
[效果之一例]
圖5為表示使用與本實施形態有關之自由基處理裝置5之矽氮化膜(SiN)之蝕刻結果及相對於同膜之比較例之蝕刻結果之一例。圖5(a)表示以(a-1)鋁覆蓋處理容器40之內壁之情況(比較例)之蝕刻率,和以(a-2)覆蓋之情況(本實施形態)之蝕刻率。橫軸為表示晶圓W之徑向之位置,縱軸表示蝕刻率。
其結果,可知與(a-1)之以鋁覆蓋處理容器40之內壁之情況做比較,(a-2)之以石英覆蓋之情況,晶圓W之徑向之蝕刻率之均勻性高。從上述可知,若藉由與本實施形態有關之自由基處理裝置5時,藉由自由基難失活之石英覆蓋處理容器40之內壁表面,可以謀求蝕刻率之均勻性,促進蝕刻。
如圖2所示般,在與本實施形態有關之自由基處理裝置5中,處理容器40之頂棚部之內壁面(蓋體52之下面)52a形成平面。依此,如圖5之(b-2)所示般,可以將電漿生成空間P之直徑設為321mm。
對此,在內壁面52a之外周側設置階差之情況(比較例),電漿生成空間P之直徑小於321mm。例如,因在內壁面52a之外周側設置階差,故在圖5之(b-1)中,電漿生成空間P之直徑為284mm。
可知圖5之(b-1)和圖5之(b-2)係當藉由形成在內壁面52a之階差,妨礙自由基之擴散時,蝕刻率下降,同時均勻性變低。另外,可知若藉由與本實施形態有關之自由基處理裝置5時,藉由使內壁面52a成為平面,自由基擴散,改善蝕刻率下降和蝕刻之均勻性之下降,蝕刻之均勻性變高,並且蝕刻率提升同時均勻性變高。
[其他之適用]
並且,本發明並限定於上述實施形態,當然可做各種變形。例如,在上述實施形態中,雖然針對每次處理一片作為被處理體之一例的晶圓W之例,但是並不限定於此,即使在自由基處理裝置5及PHT處理裝置4中,每次處理兩片之逐片式之基板處理系統1亦可。再者,在自由基處理裝置5及PHT處理裝置4中,即使每次處理三片以上之基板處理系統1亦可。
如上述般,若藉由與本實施形態有關之自由基處理裝置5時,藉由以自由基難失活之石英覆蓋處理容器40之內壁表面,可以將從晶圓W之外周部至處理容器40之內壁為止之距離Wd最短縮短至10mm。因此,即使在處理複數片之自由基處理裝置5中,亦可以使晶圓W 之載置位置較以往更靠近內壁側,可以更確保設計之自由度。
再者,在上述實施形態中,雖然表示適用自由基處理之例,但是並不限定於此,若為藉由氣體進行的處理,亦可以適用於藉由例如化學蒸鍍法(CVD(Chemical Vapor Deposition)法)進行的成膜處理等之其他處理。
再者,在上述實施形態中,經由氣體導入管42a及氣體導入管42b,將氣體從處理容器40之側壁導入,但是並不限定於此,即使從頂棚部噴淋狀地導入亦可。
再者,在上述實施形態中,雖然被處理基板以晶圓為例進行說明,但是並不限定於此,即使為被使用於LCD(Liquid Crystal Display)、FPD(Flat Panel Display)等之各種基板,或光罩、CD基板、印刷基板等亦可。
以上,雖然藉由上述實施形態說明基板處理裝置,但是與本發明有關之基板處理裝置並不限定於上述實施形態,能夠在本發明之範圍內做各種變形及改良。被記載於上述複數之實施形態之事項可以在不矛盾之範圍做組合。
例如,與本發明有關之基板處理裝置不僅感應耦合電漿(ICP:Inductively Coupled Plasma)蝕刻裝置,能夠適用於其他之基板處理裝置。作為其他之基板處理裝置,即使為使用電容耦合電漿(CCP:Capacitively Coupled Plasma)之基板處理裝置、使用徑向線槽天線之基板處理 裝置、螺旋波激勵型電漿(HWP:Helicon Wave Plasma)裝置、電子迴旋諧振電漿(ECR:Electron Cyclotron Resonance Plasma)裝置等亦可。

Claims (8)

  1. 一種基板處理裝置,其係藉由高頻之能量從氣體生成電漿,藉由所生成之電漿中之自由基,在處理容器之內部對基板進行蝕刻處理之基板處理裝置,其特徵在於,具有:高頻電源,其係對上述處理容器之內部供給高頻之能量;氣體供給源,其係將氣體導入至上述處理容器之內部;載置台,其係載置上述基板;及區隔板,其係被設置在上述處理容器之內部,將上述處理容器之內部區隔成電漿生成空間和基板處理空間,抑制離子之穿透,上述處理容器之內壁表面中之至少較上述載置台上方之部分,和上述區隔板,被再結合係數為0.002以下之介電質覆蓋,上述區隔板係包含在從上述電漿生成空間朝向上述基板處理空間的重疊方向重疊的至少兩個板狀構件,在上述至少兩個板狀構件形成朝重疊方向貫通的複數縫隙,各板狀構件之各縫隙被配置成從重疊方向觀看彼此不重疊,從被載置於上述載置台之基板之外緣部至上述處理容器之內壁之距離為10mm以上。
  2. 如請求項1之基板處理裝置,其中上述處理容器之內壁表面之全面被上述再結合係數為0.0005以下之介電質覆蓋。
  3. 如請求項1或2之基板處理裝置,其中上述介電質為矽氧化物(SiOx)、矽氮化物(SiN)、矽碳化物(SiC)、氧化鋁(Al2O3)陶瓷或藍寶石中之任一者。
  4. 如請求項1或2之基板處理裝置,其中上述介電質為石英。
  5. 如請求項1或2之基板處理裝置,其中覆蓋上述處理容器之內壁表面之介電質為能夠更換之襯墊構件。
  6. 如請求項1或2之基板處理裝置,其中上述氣體供給源係將氣體導入至上述電漿生成空間及上述基板處理空間中,僅上述電漿生成空間,或上述電漿生成空間和上述基板處理空間之雙方。
  7. 如請求項1或2之基板處理裝置,其中從被設置在上述處理容器之頂棚部之外壁側的天線室穿透上述頂棚部之介電質窗,上述電漿生成空間被供給高頻之能量。
  8. 如請求項1或2之基板處理裝置,其中上述處理容器之頂棚部之內壁面為平面。
TW106105748A 2016-03-04 2017-02-21 基板處理裝置 TWI763653B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016042010A JP2017157778A (ja) 2016-03-04 2016-03-04 基板処理装置
JP2016-042010 2016-03-04

Publications (2)

Publication Number Publication Date
TW201742147A TW201742147A (zh) 2017-12-01
TWI763653B true TWI763653B (zh) 2022-05-11

Family

ID=59722301

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106105748A TWI763653B (zh) 2016-03-04 2017-02-21 基板處理裝置

Country Status (5)

Country Link
US (2) US10734201B2 (zh)
JP (1) JP2017157778A (zh)
KR (1) KR102015697B1 (zh)
CN (1) CN107154333B (zh)
TW (1) TWI763653B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017157778A (ja) * 2016-03-04 2017-09-07 東京エレクトロン株式会社 基板処理装置
US11694911B2 (en) * 2016-12-20 2023-07-04 Lam Research Corporation Systems and methods for metastable activated radical selective strip and etch using dual plenum showerhead
US10790119B2 (en) * 2017-06-09 2020-09-29 Mattson Technology, Inc Plasma processing apparatus with post plasma gas injection
JP7008974B2 (ja) 2017-08-18 2022-01-25 ナノフォトン株式会社 光学顕微鏡、及び分光測定方法
JP2019075517A (ja) * 2017-10-19 2019-05-16 東京エレクトロン株式会社 処理装置及び拡散路を有する部材
JP7071884B2 (ja) * 2018-06-15 2022-05-19 東京エレクトロン株式会社 エッチング方法及びプラズマ処理装置
KR102563925B1 (ko) * 2018-08-31 2023-08-04 삼성전자 주식회사 반도체 제조 장치
JP7450512B2 (ja) 2020-10-07 2024-03-15 東京エレクトロン株式会社 基板処理方法及び基板処理装置
KR20230015004A (ko) * 2021-07-22 2023-01-31 세메스 주식회사 기판 처리 장치
KR20230073860A (ko) 2021-11-19 2023-05-26 김혜진 영유아용 놀이 프로그램 제공 장치 및 방법
US20230215702A1 (en) * 2021-12-30 2023-07-06 Applied Materials, Inc. Uniformity control for plasma processing using wall recombination

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100078129A1 (en) * 2008-09-26 2010-04-01 Tokyo Electron Limited Mounting table for plasma processing apparatus

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2538987A1 (fr) * 1983-01-05 1984-07-06 Commissariat Energie Atomique Enceinte pour le traitement et notamment la gravure de substrats par la methode du plasma reactif
JP3231426B2 (ja) * 1992-10-28 2001-11-19 富士通株式会社 水素プラズマダウンフロー処理方法及び水素プラズマダウンフロー処理装置
JPH10199699A (ja) * 1997-01-11 1998-07-31 Tokyo Electron Ltd プラズマ処理装置
JPH10298786A (ja) * 1997-02-19 1998-11-10 Anelva Corp 表面処理装置
KR20010062209A (ko) * 1999-12-10 2001-07-07 히가시 데쓰로 고내식성 막이 내부에 형성된 챔버를 구비하는 처리 장치
JP4673063B2 (ja) * 2002-11-20 2011-04-20 東京エレクトロン株式会社 プラズマ処理装置
JP4584565B2 (ja) * 2002-11-26 2010-11-24 東京エレクトロン株式会社 プラズマ処理装置及びプラズマ処理方法
RU2008108012A (ru) * 2005-08-02 2009-09-10 Массачусетс Инститьют Оф Текнолоджи (Us) Способ применения nf3 для удаления поверхностных отложений
JP5213150B2 (ja) * 2005-08-12 2013-06-19 国立大学法人東北大学 プラズマ処理装置及びプラズマ処理装置を用いた製品の製造方法
US7658802B2 (en) * 2005-11-22 2010-02-09 Applied Materials, Inc. Apparatus and a method for cleaning a dielectric film
JP2007281150A (ja) * 2006-04-05 2007-10-25 Tokyo Electron Ltd 処理装置
CN101647103B (zh) * 2007-03-27 2012-05-23 佳能安内华股份有限公司 真空处理装置
US7942969B2 (en) * 2007-05-30 2011-05-17 Applied Materials, Inc. Substrate cleaning chamber and components
JP2011077321A (ja) * 2009-09-30 2011-04-14 Tokyo Electron Ltd 選択的プラズマ窒化処理方法及びプラズマ窒化処理装置
CN103003926B (zh) * 2010-06-25 2016-05-25 应用材料公司 具有减少的离子流的预清洁腔室
JP2013178917A (ja) * 2012-02-28 2013-09-09 Nagoya Univ 導電性膜の形成方法
KR102107256B1 (ko) * 2012-05-23 2020-05-06 도쿄엘렉트론가부시키가이샤 기판 처리 장치 및 기판 처리 방법
KR101586181B1 (ko) * 2013-03-28 2016-01-15 시바우라 메카트로닉스 가부시끼가이샤 적재대 및 플라즈마 처리 장치
US20140357092A1 (en) * 2013-06-04 2014-12-04 Lam Research Corporation Chamber wall of a plasma processing apparatus including a flowing protective liquid layer
JP2016086099A (ja) * 2014-10-27 2016-05-19 東京エレクトロン株式会社 プラズマ処理装置
JP2017157778A (ja) * 2016-03-04 2017-09-07 東京エレクトロン株式会社 基板処理装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100078129A1 (en) * 2008-09-26 2010-04-01 Tokyo Electron Limited Mounting table for plasma processing apparatus

Also Published As

Publication number Publication date
JP2017157778A (ja) 2017-09-07
TW201742147A (zh) 2017-12-01
CN107154333A (zh) 2017-09-12
US11328904B2 (en) 2022-05-10
CN107154333B (zh) 2019-10-08
KR102015697B1 (ko) 2019-08-28
US10734201B2 (en) 2020-08-04
US20200321195A1 (en) 2020-10-08
KR20170103672A (ko) 2017-09-13
US20170256382A1 (en) 2017-09-07

Similar Documents

Publication Publication Date Title
TWI763653B (zh) 基板處理裝置
US9028191B2 (en) Substrate processing apparatus and method of manufacturing semiconductor device
KR101495288B1 (ko) 기판 처리 장치 및 방법
KR102576634B1 (ko) 에칭 방법 및 에칭 장치
JP6014661B2 (ja) プラズマ処理装置、及びプラズマ処理方法
US20120211164A1 (en) Systems for plasma enhanced chemical vapor deposition and bevel edge etching
TWI797293B (zh) 電漿處理裝置及被處理體之搬運方法
KR101257985B1 (ko) 플라즈마 처리 방법 및 플라즈마 처리 장치
US20160284581A1 (en) Method of Manufacturing Semiconductor Device
KR102241740B1 (ko) 온도 제어 방법 및 플라즈마 처리 장치
JP2012054399A (ja) 半導体製造装置及び半導体製造方法
US20230335409A1 (en) Substrate processing method and substrate processing apparatus
CN112309851A (zh) 基片处理方法、基片处理装置和清洁装置
US20180151380A1 (en) Substrate processing apparatus and heat shield plate
JP6529943B2 (ja) 半導体素子の製造方法及びその製造方法に用いられるプラズマエッチング装置
JP5825948B2 (ja) 基板処理装置及び半導体装置の製造方法
JPWO2006118215A1 (ja) 基板処理装置および半導体デバイスの製造方法
JP2003163206A (ja) プラズマ処理装置、プラズマ処理方法及びマルチチャンバシステム
JP7214021B2 (ja) プラズマ処理装置、及び被処理体の搬送方法
JPWO2005055298A1 (ja) プラズマ処理装置及びマルチチャンバシステム
KR102052337B1 (ko) 기판 처리 장치 및 기판 처리 방법
TW202230510A (zh) 基板處理方法
JP2007059527A (ja) 基板処理装置
JP4436098B2 (ja) 半導体製造装置
KR20230032622A (ko) 기판 처리 장치 및 유전체 판 정렬 방법