TWI759663B - 放大器裝置與偏移消除方法 - Google Patents
放大器裝置與偏移消除方法 Download PDFInfo
- Publication number
- TWI759663B TWI759663B TW108145383A TW108145383A TWI759663B TW I759663 B TWI759663 B TW I759663B TW 108145383 A TW108145383 A TW 108145383A TW 108145383 A TW108145383 A TW 108145383A TW I759663 B TWI759663 B TW I759663B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- transistor
- circuit
- current
- coupled
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
- H03F3/45973—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedback circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
- H03F3/45192—Folded cascode stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45632—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
- H03F3/45744—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45632—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
- H03F3/45744—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction
- H03F3/45748—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using a feedback circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0021—Modifications of threshold
- H03K19/0027—Modifications of threshold in field effect transistor circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45644—Indexing scheme relating to differential amplifiers the LC comprising a cross coupling circuit, e.g. comprising two cross-coupled transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Amplifiers (AREA)
Abstract
放大器裝置包含放大器電路系統、控制電路系統以及誤差消除電路系統。放大器電路系統用以放大第一輸入訊號與第二輸入訊號,以產生第一輸出訊號與第二輸出訊號。控制電路系統用以根據該第一輸出訊號與該第二輸出訊號產生第一控制訊號與第二控制訊號。誤差消除電路系統用以提供一負電容至該放大器電路系統,並根據該第一控制訊號與該第二控制訊號調整流經該誤差消除電路系統中用以產生該負電容的一電路的至少一電流量,以消除該放大器電路系統之一偏移。
Description
本案是有關於一種放大器裝置,且特別是有關於具有誤差消除電路的放大器裝置與偏移消除方法。
放大器常見於各種電子裝置中。在實際應用中,因為各種變異或電路偏移等影響,放大器中將會產生偏移,而使得放大器的操作不準確或出現失敗。在一些技術中,額外的誤差消除電路被使用來校正放大器的偏移。然而,在這些技術中,誤差消除電路將引入額外的電容負載給放大器,使得放大器的頻寬明顯降低。
為解決上述問題,本案之一些態樣提供一種放大器裝置,其包含放大器電路系統、控制電路系統以及誤差消除電路系統。放大器電路系統用以放大一第一輸入訊號與一第二輸入訊號,以產生一第一輸出訊號與一第二輸出訊號。控制電路系統用以根據該第一輸出訊號與該第二輸出訊號產生一第一控制訊號與一第二控制訊號。誤差消除電路系
統用以提供一負電容至該放大器電路系統,並根據該第一控制訊號與該第二控制訊號調整流經該誤差消除電路系統中用以產生該負電容的一電路的至少一電流量,以消除該放大器電路系統之一偏移。
於一些實施例中,誤差消除電路系統包含阻抗轉換電路以及校正電路。阻抗轉換電路用以提供該負電容。校正電路耦接該阻抗轉換電路於一第一節點與一第二節點,並用以根據該第一控制訊號與該第二控制訊號調整流經阻抗轉換電路的該至少一電流。
於一些實施例中,阻抗轉換電路包含第一電晶體、第二電晶體與電容。該第一電晶體的一第一端耦接至該放大器電路系統的一第一輸出端,且該第一電晶體的一第二端耦接至該第一節點。該第二電晶體的一第一端耦接至該放大器電路系統的一第二輸出端與該第一電晶體的一控制端,該第二電晶體的一第二端耦接至該第二節點,且該第二電晶體的一控制端耦接至該第一電晶體的該第一端。電容耦接於該第一節點與該第二節點之間。
於一些實施例中,校正電路包含第三電晶體、第四電晶體、第五電晶體與第六電晶體。第三電晶體耦接至該第一節點,並用以根據一偏壓訊號產生一第一偏壓電流。第四電晶體耦接至該第二節點,並用以根據該偏壓訊號產生一第二偏壓電流。第五電晶體耦接至該第一節點,並用以根據該第一控制訊號調整該第一偏壓電流中流至該第一電晶體的一電流量。第六電晶體耦接至該第二節點,並用以根據
該第二控制訊號調整該第二偏壓電流中流至該第二電晶體的一電流量。
於一些實施例中,校正電路包含第三電晶體、第四電晶體、第一電流源電路以及第二電流源電路。第三電晶體耦接至該第一節點,並用以根據一偏壓訊號產生一第一偏壓電流。第四電晶體耦接至該第二節點,並用以根據該偏壓訊號產生一第二偏壓電流。第一電流源電路耦接至該第一節點,並用以根據該第一控制訊號產生一第二電流源電路第一電流,以調整導向至該第一電晶體的一第一電流量。第二電流源電路耦接至該第二節點,並用以根據該第二控制訊號產生一第二電流,以調整導向至該第二電晶體的一第二電流量。
於一些實施例中,控制電路系統包含第一電阻、第二電阻、比較器電路、正反器電路以及計數器電路。第一電阻用以基於該第一輸出訊號產生一第一電壓。第二電阻用以基於該第二輸出訊號產生一第二電壓。比較器電路用以比較該第一電壓與該第二電壓,以產生一計數訊號。正反器電路用以根據一時脈訊號輸出該計數訊號。計數器電路用以根據該時脈訊號自該正反器電路接收該計數訊號,並根據該計數訊號產生該第一控制訊號與該第二控制訊號。
本案另一態樣用於提供一種偏移消除方法,其包含下列操作:藉由一阻抗轉換電路提供一負電容至一放大器電路系統;以及響應於該放大器電路系統的一第一輸出訊號與一第二輸出訊號調整流經該阻抗轉換電路的至少一電
流量,以消除該放大器電路系統的一偏移。
於一些實施例中,調整流經該阻抗轉換電路的該至少一電流量包含:藉由一第一電晶體根據一偏壓訊號產生一第一偏壓電流;藉由一第二電晶體根據該偏壓訊號產生一第二偏壓電流;藉由一第三電晶體根據一第一控制訊號調整該第一偏壓電流中流至該阻抗轉換電路的一第一電流量;以及藉由一第四電晶體用以根據一第二控制訊號調整該第二偏壓電流中流至該阻抗轉換電路的一第二電流量。
於一些實施例中,調整流經該阻抗轉換電路的該至少一電流量包含:藉由一第一電晶體根據一偏壓訊號產生一第一偏壓電流;藉由一第二電晶體根據該偏壓訊號產生一第二偏壓電流;藉由一第一電流源電路根據一第一控制訊號產生一第一電流,以協同該第一電壓電流決定導向至該阻抗轉換電路的一第一電流量;以及藉由一第二電流源電路根據一第二控制訊號產生一第二電流,以協同該第二偏壓電流決定導向至該第二電晶體的一第二電流量。
於一些實施例中,偏移消除方法更包含:基於該第一輸出訊號與該第二輸出訊號產生一第一電壓與一第二電壓;比較該第一電壓與該第二電壓,以產生一計數訊號;以及根據一時脈訊號接收該計數訊號,並根據該計數訊號產生該第一控制訊號與該第二控制訊號。
綜上所述,本案一些實施例提供的放大器裝置與偏移消除方法可藉由負電容來改善放大器裝置的頻寬,並藉由調整流經用於產生負電容的電路上的電流來消除放大
器裝置的偏移。
100:放大器裝置
120:放大器電路系統
140:誤差消除電路系統
160:控制電路系統
VIP、VIN:輸入訊號
VOP、VON:輸出訊號
SP、SN:控制訊號
SP1、SP2:補償訊號
CEQ:負電容
RS1、RS2:電阻
V1、V2:電壓
162:比較器電路
164:正反器電路
166:計數器電路
CLK:時脈訊號
up/dn:計數訊號
M1~M8、M30:電晶體
R1~R2:電阻
VDD、VSS:電壓
VD:偏壓訊號
142:阻抗轉換電路
144:校正電路
C1~C3:電容
N1、N2:節點
IB1、IB2:偏壓電流
301、302:電流源電路
IA1、IA2:電流
400:偏移消除方法
S410、S420:操作
本案所附圖式之說明如下:
第1圖為根據本案一些實施例所繪製的放大器裝置的示意圖;
第2圖為根據本案一些實施例所繪示第1圖中的放大器電路系統與誤差消除電路系統的示意圖;
第3圖為根據本案一些實施例所繪示第1圖中的放大器電路系統與誤差消除電路系統的示意圖;以及
第4圖為根據本案一些實施例所繪製的一種校正方法的流程圖。
本文所使用的所有詞彙具有其通常的意涵。上述之詞彙在普遍常用之字典中之定義,在本說明書的內容中包含任一於此討論的詞彙之使用例子僅為示例,不應限制到本揭示內容之範圍與意涵。同樣地,本揭示內容亦不僅以於此說明書所示出的各種實施例為限。
在本文中,使用第一、第二與第三等等之詞彙,是用於描述各種元件、組件、區域、層與/或區塊是可以被理解的。但是這些元件、組件、區域、層與/或區塊不應該被這些術語所限制。這些詞彙只限於用來辨別單一元件、組件、區域、層與/或區塊。因此,在下文中的一第一元件、
組件、區域、層與/或區塊也可被稱為第二元件、組件、區域、層與/或區塊,而不脫離本案的本意。本文中所使用之『與/或』包含一或多個相關聯的項目中的任一者以及所有組合。
關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,亦可指二或多個元件相互操作或動作。
於本文中,用語『電路系統(circuitry)』泛指包含一或多個電路(circuit)所形成的單一系統。用語『電路』泛指由一或多個電晶體與/或一或多個主被動元件按一定方式連接以處理訊號的物件。
參照第1圖,第1圖為根據本案一些實施例所繪製的放大器裝置100的示意圖。
放大器裝置100包含放大器電路系統120、誤差消除電路系統140以及控制電路系統160。放大器電路系統120用以放大輸入訊號VIP以及輸入訊號VIN,以產生輸出訊號VOP與輸出訊號VON。於一些實施例中,輸入訊號VIP與輸入訊號VIN為差動訊號,相應地,輸出訊號VOP與輸出訊號VON亦為差動訊號。
誤差消除電路系統140耦接至放大器電路系統120以及控制電路系統160。於一些實施例中,誤差消除電路系統140可等效地提供一負電容CEQ給放大器電路系統120,以降低來自誤差消除電路系統140的額外電容或放大
器電路系統120本身的寄生電容(如第2圖的電容C1~C2)對放大器電路系統120操作頻寬的影響。如此,放大器電路系統120的頻寬可進一步地被提升。
再者,誤差消除電路系統140可根據控制電路系統160傳送來的控制訊號SP與控制訊號SN以調整流經用於提供負電容CEQ的電路(如第2圖的阻抗轉換電路142)的至少一電流量,以產生補償訊號SP1與補償訊號SP2,藉此消除放大器電路系統120的偏移(offset)。於實際應用中,放大器電路系統120可能會因為內部電路元件的製程誤差或不匹配等不理想因素出現偏移,而造成輸出訊號VOP與VON不準確。需說明的是,依據不同的偏移,補償訊號SP1與/或補償訊號SP2可以是被輸入至放大器電路系統120,或是自放大器電路系統汲取而出(如第1圖所示),以提供(或汲取)對應的電流量來消除偏移。為了清楚示例,本案各圖式中關於補償訊號SP1~SP2的傳輸方向僅繪示單一方向,但本案並不以此為限。
控制電路系統160耦接至放大器電路系統120以接收輸出訊號VOP與輸出訊號VON,並耦接至誤差消除電路系統140以傳輸控制訊號SP與控制訊號SN。於一些實施例中,控制電路系統160可根據輸出訊號VOP與輸出訊號VON感測放大器電路系統120的偏移,以產生控制訊號SP與控制訊號SN。
例如,控制電路系統160可包含電阻RS1、電阻RS2、比較器電路162、正反器電路164以及計數器電路
166。電阻RS1與電阻RS2分別耦接至放大器電路系統120的輸出端上,以分別接收輸出訊號VOP與輸出訊號VON。電阻RS1基於輸出訊號VOP提供電壓V1,且電阻RS2基於輸出訊號VON提供電壓V2。比較器電路162的多個輸入端耦接至電阻RS1與電阻RS2,以接收電壓V1與電壓V2。比較器電路162用以比較電壓V1與電壓V2以產生計數訊號up/dn至正反器電路164。正反器電路164基於時脈訊號CLK輸出計數訊號up/dn給計數器電路166。計數器電路166根據計數訊號up/dn以及時脈訊號CLK進行上數/下數操作,以產生對應的控制訊號SP與控制訊號SN。於一些實施例中,計數器電路166可包含一或多個編碼電路(未繪示),且該一或多個編碼電路可在計數器電路166產生一計數值時,根據此計數值產生控制訊號SP與控制訊號SN。
舉例而言,當進入校正模式,輸入訊號VIN與輸入訊號VIP會被設置為一相同的共模電壓。於此條件下,理想上,輸出訊號VOP與輸出訊號VON上的直流電壓位準(相當於電壓V1與V2)應為相同。若放大器電路系統120存在有偏移,電壓V1與電壓V2之間會有差異。響應於此差異,比較器電路162輸出對應的計數訊號up/dn。
例如,當電壓V1大於電壓V2,比較器電路162輸出具有邏輯值1的計數訊號up/dn,且計數器電路166執行上數操作以更新控制訊號SP與SN。或者,當電壓V2大於電壓V1,比較器電路162輸出具有邏輯值0的計數訊號up/dn,且計數器電路166執行下數操作以更新控制訊號SP
與SN。依據不同的控制訊號SP與SN,誤差消除電路系統140將提供(或汲取)對應的補償訊號SP1與SP2,以消除放大器電路系統120的偏移。上述操作為一回授控制的操作,且藉由上述操作,輸出訊號VOP與輸出訊號VON上的直流電壓位準(相當於電壓V1與V2)可被校正為相同。
於一些實施例中,正反器電路164可為D型正反器。於一些實施例中,計數器電路166可為上/下數計數器。上述關於控制電路系統160的實施方式用於示例,且本案並不以此為限。於其他實施例中,控制電路系統160可由類比數位轉換器、數位類比轉換器與/或執行一特定演算法(例如為,但不限於,逐漸逼近演算法)的一混訊電路實施。
以下段落將提供多個實施例,以說明放大器裝置100的相關電路的實施方式,但本案並不以下實施例為限。
參照第2圖,第2圖為根據本案一些實施例所繪示第1圖中的放大器電路系統120與誤差消除電路系統140的示意圖。為易於理解,第1圖與第2圖中的類似元件將被指定為相同編號。
於一些實施例中,放大器電路系統120包含電晶體M1、M2、M30以及電阻R1~R2。電晶體M1~M2操作為一輸入對電路。電晶體M30操作為一電流源,以偏壓電晶體M1~M2。
詳細而言,電晶體M1的控制端用以接收輸入訊號VIP,且電晶體M1的第一端耦接至電阻R1的一端以產生
輸出訊號VON。電晶體M2的控制端用以接收輸入訊號VIN,且電晶體M2的第一端耦接至電阻R2的一端以產生輸出訊號VOP。電晶體M1~M2的多個第二端耦接至電晶體M30的第一端。電阻R1的另一端與電阻R2的另一端耦接至一電壓源,以接收電壓VDD。電晶體M30的控制端用以接收偏壓訊號VD,且電晶體M30的第二端耦接至電壓源,以接收電壓VSS(例如為,但不限於,地電壓)。於此例中,電壓VDD可設定為高於電壓VSS。
誤差消除電路系統140包含阻抗轉換電路142以及校正電路144。阻抗轉換電路142耦接至電晶體M1~M2的多個第一端(相當於第1圖中放大器電路系統120的多個輸出端)。阻抗轉換電路142用以對放大器電路系統120產生負電容CEQ,以提高放大器裝置100的整體頻寬。
例如,阻抗轉換電路142包含電晶體M3、電晶體M4以及電容C3。電晶體M3的第一端耦接至電晶體M2的第一端與電晶體M4的控制端,且電晶體M3的第二端耦接至電容C3的第一端(即節點N1)。電晶體M4的第一端耦接至電晶體M1的第一端與電晶體M3的控制端,且電晶體M4的第二端耦接至電容C3的第二端(即節點N2)。藉由此設置方式,阻抗轉換電路142可將電容C3轉換為負電容CEQ,其可表達為下式:
其中,Cgs為電晶體M3(或電晶體M4)的控制端與第二
端之間的寄生電容(未繪示),且gm為電晶體M3(或電晶體M4)的轉導值。此負電容CEQ可用於抵消放大器電路系統120的寄生電容(例如為電容C1與C2),並可用於抵消誤差消除電路系統140對放大器電路系統120所引入的其他寄生電容(未繪示)。如此一來,放大器電路系統120的多個輸出端上所具有的電容負載量可被補償,以提升放大器電路系統120的可應用頻寬。
校正電路144耦接至阻抗轉換電路142,並用以根據控制訊號SP與控制訊號SN調整流經阻抗轉換電路142的電流,以消除放大器電路系統120的偏移。
例如,校正電路144包含多個電晶體M5~M8。電晶體M5~M6的多個第一端耦接至電壓源以接收電壓VDD。電晶體M5的第二端耦接至節點N1以及電晶體M7的第一端。電晶體M5的控制端耦接至第1圖的控制電路系統160,以接收控制訊號SP。電晶體M5用以根據控制訊號SP導通,以產生對應的導通阻值。電晶體M7的第二端用以接收電壓VSS,且電晶體M7的控制端用以接收偏壓訊號VD。電晶體M7操作為一電流源,以根據偏壓訊號VD產生偏壓電流IB1以偏壓電晶體M3與電晶體M5。
藉由上述方式,電晶體M3與電晶體M5共享電晶體M7所產生的偏壓電流IB1。響應於控制訊號SP,電晶體M5提供對應的導通阻值。導通阻值越大,偏壓電流IB1中被導向(steer)至電晶體M5的電流量越小,且偏壓電流IB1中導向至電晶體M3的電流量(相當於第1圖的補償訊號
SP1)越大。反之,導通阻值越小,偏壓電流IB1中被導向至電晶體M5的電流量越大,且偏壓電流IB1中被導向至電晶體M3的電流量越小。據此,補償訊號SP1可等效地抵消放大器電路系統120的輸出端(如為產生輸出訊號VOP的輸出端)上的偏移。
同理,電晶體M6的第二端耦接至節點N2以及電晶體M8的第一端。電晶體M6的控制端耦接至第1圖的控制電路系統160,以接收控制訊號SN。電晶體M6用以根據控制訊號SN導通,以產生對應的導通阻值。電晶體M8的第二端用以接收電壓VSS,且電晶體M8的控制端用以接收偏壓訊號VD。電晶體M8操作為一電流源,以根據偏壓訊號VD產生偏壓電流IB2,以偏壓電晶體M4與電晶體M6。類似於前述操作,電晶體M6可響應於控制訊號SN產生不同的導通阻值,以決定偏壓電流IB2中被導向(steer)至電晶體M4的電流量(相當於第1圖的補償訊號SP2)。據此,補償訊號SP2可等效地抵消放大器電路系統120的一輸出端(如為產生輸出訊號VON的輸出端)上的偏移。
參照第3圖,第3圖為根據本案一些實施例所繪示第1圖中的放大器電路系統120與誤差消除電路系統140的示意圖。為易於理解,第3圖與第1~2圖中的類似元件將被指定為相同編號。
相較於第2圖,於此實施例中,校正電路144包含電流源電路301與電流源電路302,其分別替代了第2圖中的電晶體M5與電晶體M6。電流源電路301與電流源電路
302操作為一電流源導向式數位類比轉換器。電流源電路301耦接至節點N1,並用以根據控制訊號SP產生對應的電流IA1。於此例中,電流IA1與偏壓電流IB1共同決定了流經電晶體M3的電流量。例如,若電流IA1越大,導向電晶體M3的電流(相當於補償訊號SP1)就越大;反之,若電流IA1越小,導向電晶體M3的電流就越小。電流源電路302耦接至節點N2,並用以根據控制訊號SN產生對應的電流IA2。同理,電流IA2與偏壓電流IB2共同決定了流經電晶體M4的電流量。例如,若電流IA2越大,導向電晶體M4的電流(相當於補償訊號SP2)就越大;反之,若電流IA2越小,導向電晶體M4的電流就越小。如此一來,依據控制訊號SN與/或控制訊號SP,放大器電路系統120的偏移可被消除。
於一些相關技術中,若使用誤差消除電路來校正放大器的偏移,誤差消除電路的電路元件將引入額外的電容負載至放大器,將使得放大器的頻寬大幅降低。
相較於上述相關技術,本案一些實施例中的誤差消除電路系統140可提供一負電容CEQ來改善放大器電路系統120的頻寬。如此,放大器裝置100的增益-頻寬乘積可更為提升。再者,誤差消除電路系統140可調整流經產生此負電容CEQ的電路部分(即阻抗轉換電路142)來消除放大器電路系統120的偏移。如此一來,可以達到更高的系統整合度。
以上各圖式之實施例用於示例,且本案並不以上述各實施例的電路設置方式、電晶體型式(例如為:N型
/P型)與/或電晶體種類(例如為:場效電晶體、雙極性接面電晶體等等)為限。各種可完成相同操作的電路設置方式皆為本案所涵蓋的範圍。
參照第4圖,第4圖為根據本案一些實施例所繪製的一種偏移消除方法400的流程圖。
於操作S410,提供負電容給放大器電路系統。
於操作S420,響應於放大器電路系統的輸出訊號,調整流經產生負電容的至少一電路的電流量,以消除放大器電路系統的偏移。
上述各操作之說明可參照前述第1~3圖的各實施例,故不重複贅述。上述偏移消除方法400的多個操作僅為示例,並非限於上述示例的順序執行。在不違背本揭示內容的各實施例的操作方式與範圍下,在偏移消除方法400下的各種操作當可適當地增加、替換、省略或以不同順序執行。
綜上所述,本案一些實施例提供的放大器裝置與偏移消除方法可藉由負電容來改善放大器裝置的頻寬,並藉由調整流經用於產生負電容的電路上的電流來消除放大器裝置的偏移。
雖然本案已以實施方式揭露如上,然其並非限定本案,任何熟習此技藝者,在不脫離本案之精神和範圍內,當可作各種更動與潤飾,因此本案之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧放大器裝置
120‧‧‧放大器電路系統
140‧‧‧誤差消除電路系統
160‧‧‧控制電路系統
VIP、VIN‧‧‧輸入訊號
VOP、VON‧‧‧輸出訊號
SP、SN‧‧‧控制訊號
SP1、SP2‧‧‧補償訊號
CEQ‧‧‧負電容
RS1、RS2‧‧‧電阻
V1、V2‧‧‧電壓
162‧‧‧比較器電路
164‧‧‧正反器電路
166‧‧‧計數器電路
CLK‧‧‧時脈訊號
up/dn‧‧‧計數訊號
Claims (9)
- 一種放大器裝置,包含:一放大器電路系統,用以放大一第一輸入訊號與一第二輸入訊號,以產生一第一輸出訊號與一第二輸出訊號;一控制電路系統,用以根據該第一輸出訊號與該第二輸出訊號產生一第一控制訊號與一第二控制訊號;以及一誤差消除電路系統,耦接於該控制電路系統的一輸出端,該誤差消除電路系統包含:一阻抗轉換電路,用以提供一負電容至該放大器電路系統的該輸出端;以及一校正電路,耦接該阻抗轉換電路於一第一節點與一第二節點,並用以根據該第一控制訊號與該第二控制訊號調整流經阻抗轉換電路的至少一電流,以消除該放大器電路系統之一偏移。
- 如請求項1所述的放大器裝置,其中該阻抗轉換電路包含:一第一電晶體,其中該第一電晶體的一第一端耦接至該放大器電路系統的一第一輸出端,且該第一電晶體的一第二端耦接至該第一節點;一第二電晶體,其中該第二電晶體的一第一端耦接至該放大器電路系統的一第二輸出端與該第一電晶體的一控制端,該第二電晶體的一第二端耦接至該第二節點,且該第二電晶體的一控制端耦接至該第一電晶體的該第一端;以及 一電容,耦接於該第一節點與該第二節點之間。
- 如請求項1所述的放大器裝置,其中該校正電路包含:一第三電晶體,耦接至該第一節點,並用以根據一偏壓訊號產生一第一偏壓電流;一第四電晶體,耦接至該第二節點,並用以根據該偏壓訊號產生一第二偏壓電流;一第五電晶體,耦接至該第一節點,並用以根據該第一控制訊號調整該第一偏壓電流中流至該第一電晶體的一電流量;以及一第六電晶體,耦接至該第二節點,並用以根據該第二控制訊號調整該第二偏壓電流中流至該第二電晶體的一電流量。
- 如請求項1所述的放大器裝置,其中該校正電路包含:一第三電晶體,耦接至該第一節點,並用以根據一偏壓訊號產生一第一偏壓電流;一第四電晶體,耦接至該第二節點,並用以根據該偏壓訊號產生一第二偏壓電流;一第一電流源電路,耦接至該第一節點,並用以根據該第一控制訊號產生一第一電流,以調整導向至該第一電晶體的一第一電流量;以及一第二電流源電路,耦接至該第二節點,並用以根據 該第二控制訊號產生一第二電流,以調整導向至該第二電晶體的一第二電流量。
- 如請求項1所述的放大器裝置,其中該控制電路系統包含:一第一電阻,用以基於該第一輸出訊號產生一第一電壓;一第二電阻,用以基於該第二輸出訊號產生一第二電壓;一比較器電路,用以比較該第一電壓與該第二電壓,以產生一計數訊號;一正反器電路,用以根據一時脈訊號輸出該計數訊號;以及一計數器電路,用以根據該時脈訊號自該正反器電路接收該計數訊號,並根據該計數訊號產生該第一控制訊號與該第二控制訊號。
- 一種偏移消除方法,包含:藉由一誤差消除電路系統中的一阻抗轉換電路提供一負電容至一放大器電路系統的一輸出端;根據該放大器電路系統的一第一輸出訊號與一第二輸出訊號,一控制電路系統產生一第一控制訊號與一第二控制訊號,其中該誤差消除電路系統耦接於該控制電路系統的一輸出端;以及根據該第一控制訊號與該第二控制訊號,該誤差消除 電路系統中的一校正電路調整流經該阻抗轉換電路的至少一電流量,以消除該放大器電路系統的一偏移。
- 如請求項6所述的偏移消除方法,其中調整流經該阻抗轉換電路的該至少一電流量包含:藉由一第一電晶體根據一偏壓訊號產生一第一偏壓電流;藉由一第二電晶體根據該偏壓訊號產生一第二偏壓電流;藉由一第三電晶體根據一第一控制訊號調整該第一偏壓電流中流至該阻抗轉換電路的一第一電流量;以及藉由一第四電晶體用以根據一第二控制訊號調整該第二偏壓電流中流至該阻抗轉換電路的一第二電流量。
- 如請求項6所述的偏移消除方法,其中調整流經該阻抗轉換電路的該至少一電流量包含:藉由一第一電晶體根據一偏壓訊號產生一第一偏壓電流;藉由一第二電晶體根據該偏壓訊號產生一第二偏壓電流;藉由一第一電流源電路根據一第一控制訊號產生一第一電流,以協同該第一電壓電流決定導向至該阻抗轉換電路的一第一電流量;以及藉由一第二電流源電路根據一第二控制訊號產生一第二電流,以協同該第二偏壓電流決定導向至該第二電晶體 的一第二電流量。
- 如請求項7或8所述的偏移消除方法,更包含:基於該第一輸出訊號與該第二輸出訊號產生一第一電壓與一第二電壓;比較該第一電壓與該第二電壓,以產生一計數訊號;以及根據一時脈訊號接收該計數訊號,並根據該計數訊號產生該第一控制訊號與該第二控制訊號。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/575,408 US11101781B2 (en) | 2019-09-19 | 2019-09-19 | Amplifier device and offset cancellation method |
US16/575,408 | 2019-09-19 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202114348A TW202114348A (zh) | 2021-04-01 |
TWI759663B true TWI759663B (zh) | 2022-04-01 |
Family
ID=74882309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108145383A TWI759663B (zh) | 2019-09-19 | 2019-12-11 | 放大器裝置與偏移消除方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11101781B2 (zh) |
CN (1) | CN112532192B (zh) |
TW (1) | TWI759663B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7863980B2 (en) * | 2006-12-05 | 2011-01-04 | Intersil Americas Inc. | Amplifiers with negative capacitance circuits |
US20140036982A1 (en) * | 2012-08-06 | 2014-02-06 | Broadcom Corporation | High Bandwidth Equalizer and Limiting Amplifier |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7532065B2 (en) * | 2005-07-12 | 2009-05-12 | Agere Systems Inc. | Analog amplifier having DC offset cancellation circuit and method of offset cancellation for analog amplifiers |
US9184957B2 (en) * | 2012-12-27 | 2015-11-10 | Intel Corporation | High speed receivers circuits and methods |
CN104426490A (zh) * | 2013-08-30 | 2015-03-18 | 核芯科技股份有限公司 | 放大器电路及放大信号的方法 |
-
2019
- 2019-09-19 US US16/575,408 patent/US11101781B2/en active Active
- 2019-12-11 TW TW108145383A patent/TWI759663B/zh active
-
2020
- 2020-01-20 CN CN202010064759.1A patent/CN112532192B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7863980B2 (en) * | 2006-12-05 | 2011-01-04 | Intersil Americas Inc. | Amplifiers with negative capacitance circuits |
US20140036982A1 (en) * | 2012-08-06 | 2014-02-06 | Broadcom Corporation | High Bandwidth Equalizer and Limiting Amplifier |
Also Published As
Publication number | Publication date |
---|---|
CN112532192A (zh) | 2021-03-19 |
CN112532192B (zh) | 2023-10-13 |
US11101781B2 (en) | 2021-08-24 |
US20210091736A1 (en) | 2021-03-25 |
TW202114348A (zh) | 2021-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9973198B2 (en) | Telescopic amplifier with improved common mode settling | |
US7358805B2 (en) | Fully differential sensing apparatus and input common-mode feedback circuit thereof | |
CN106953606B (zh) | 全差分放大器及应用其的余量增益电路 | |
US6518906B2 (en) | Use of current folding to improve the performance of a current -steered DAC operating at low supply voltage | |
CN109831171B (zh) | 一种可变增益放大器 | |
US20110018633A1 (en) | Operational amplifier having dc offset cancellation capability | |
CN102291103A (zh) | 动态体偏置型c类反相器及其应用 | |
TWI487262B (zh) | 電壓/電流轉換電路 | |
US4714895A (en) | Internal all-differential operational amplifier for CMOS integrated circuits | |
TWI504139B (zh) | 運算放大器電路 | |
US7777655B2 (en) | Wideband switched current source | |
JP2011124647A (ja) | 可変利得増幅器 | |
US7728669B2 (en) | Output stage circuit and operational amplifier thereof | |
TWI759663B (zh) | 放大器裝置與偏移消除方法 | |
CN210745089U (zh) | 射频超宽带驱动放大器芯片 | |
JP2013005149A (ja) | 完全差動型オペアンプ | |
US7688145B2 (en) | Variable gain amplifying device | |
US7786802B2 (en) | Output stage circuit and operational amplifier thereof | |
CN107786185B (zh) | 相位内插器 | |
CN108702135B (zh) | 放大器装置和开关电容积分器 | |
US7986185B2 (en) | Rail-to-rail Miller compensation method without feed forward path | |
TWI747430B (zh) | 信號接收裝置 | |
US10998864B1 (en) | Non-linearity correction | |
CN112346505A (zh) | 增益调变电路 | |
US11677359B2 (en) | Circuit which reuses current to synthesize negative impedance |