TWI748800B - 電流導向式比較器與電容控制方法 - Google Patents

電流導向式比較器與電容控制方法 Download PDF

Info

Publication number
TWI748800B
TWI748800B TW109144639A TW109144639A TWI748800B TW I748800 B TWI748800 B TW I748800B TW 109144639 A TW109144639 A TW 109144639A TW 109144639 A TW109144639 A TW 109144639A TW I748800 B TWI748800 B TW I748800B
Authority
TW
Taiwan
Prior art keywords
signal
circuit
comparator
output
guided
Prior art date
Application number
TW109144639A
Other languages
English (en)
Other versions
TW202226753A (zh
Inventor
褚嶸興
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW109144639A priority Critical patent/TWI748800B/zh
Application granted granted Critical
Publication of TWI748800B publication Critical patent/TWI748800B/zh
Priority to US17/546,079 priority patent/US11482994B2/en
Publication of TW202226753A publication Critical patent/TW202226753A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • H03K5/2481Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/301Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in MOSFET amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/04Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/129Indexing scheme relating to amplifiers there being a feedback over the complete amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/447Indexing scheme relating to amplifiers the amplifier being protected to temperature influence
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45112Indexing scheme relating to differential amplifiers the biasing of the differential amplifier being controlled from the input or the output signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45461Indexing scheme relating to differential amplifiers the CSC comprising one or more switched capacitors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45504Indexing scheme relating to differential amplifiers the CSC comprising more than one switch

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Manipulation Of Pulses (AREA)
  • Amplifiers (AREA)

Abstract

電流導向式比較器包含放大器電路、偏壓電路、閂鎖器電路以及偵測電路。放大器電路用以於一比較期間比較一第一輸入訊號與一第二輸入訊號,以輸出一第一訊號與一第二訊號。偏壓電路用以於該比較期間利用一可調電容偏壓該放大器電路。閂鎖器電路用以於該比較期間根據該第一訊號與該第二訊號產生一第一輸出訊號與一第二輸出訊號。偵測電路用以根據一預設時脈訊號偵測該第一輸出訊號與該第二輸出訊號以產生一控制訊號,以調整該可調電容。

Description

電流導向式比較器與電容控制方法
本案是關於比較器電路,尤其是關於具有動態偏壓的電流導向式比較器與電容控制方法。
比較器電路常應用於量化器來轉換類比訊號為數位訊號。為了達到高解析度,比較器電路需具有較佳的雜訊表現。為了達到高轉換率,比較器電路需具有較快的操作速度。然而,在現有的比較器電路中,雜訊表現往往相反於操作速度。再者,由於製程/電壓/溫度變異,比較器電路的內部節點之位準不容易精準控制,導致較難以掌握比較器電路的效能。
於一些實施例中,電流導向式比較器包含放大器電路、偏壓電路、閂鎖器電路以及偵測電路。放大器電路用以於一比較期間比較一第一輸入訊號與一第二輸入訊號,以輸出一第一訊號與一第二訊號。偏壓電路用以於該比較期間利用一可調電容偏壓該放大器電路。閂鎖器電路用以於該比較期間根據該第一訊號與該第二訊號產生一第一輸出訊號與一第二輸出訊號。偵測電路 用以根據一預設時脈訊號偵測該第一輸出訊號與該第二輸出訊號以產生一控制訊號,以調整該可調電容。
於一些實施例中,電容控制方法包含下列操作:藉由具有一可調電容的一偏壓電路於一比較期間偏壓一電流導向式比較器的一放大器電路,其中該放大器電路於該比較期間比較一第一輸入訊號與一第二輸入訊號以輸出一第一訊號與一第二訊號,且該電流導向式比較器中之一閂鎖器電路於該比較期間根據該第一訊號與該第二訊號產生一第一輸出訊號與一第二輸出訊號;以及根據一預設時脈訊號偵測該第一輸出訊號與該第二輸出訊號以產生一控制訊號,以調整該可調電容。
有關本案的特徵、實作與功效,茲配合圖式作較佳實施例詳細說明如下。
100:電流導向式比較器
110:放大器電路
112:輸入對電路
114:重置電路
120:閂鎖器電路
130:偏壓電路
132,134:開關
136:電容陣列電路
140:偵測電路
310:邏輯閘電路
320:正反器電路
330:處理電路
400:電容控制方法
[0],[1],[2]:位元
C:電容
CLK,CLK':時脈訊號
CLKd:預設時脈訊號
Ctail:可調電容
IN1,IN2:輸入訊號
M1~M14:電晶體
N1~N4:節點
S1,S2:訊號
S410,S420:操作
SC:控制訊號
SD1,SD2:偵測訊號
SO1,SO2:輸出訊號
SW:開關
T:預設期間
Td:延遲時間
VDD:電壓
〔圖1〕為根據本案一些實施例繪製的一種電流導向式比較器的示意圖;〔圖2〕為根據本案一些實施例繪製圖1中的電容陣列電路的示意圖;〔圖3A〕為根據本案一些實施例繪製圖1中的偵測電路的示意圖;〔圖3B〕為根據本案一些實施例繪製圖1中的時脈訊號與預設時脈訊號的波形示意圖;以及〔圖4〕為根據本案一些實施例繪製一種電容控制偵測方法的流程圖。
本文所使用的所有詞彙具有其通常的意涵。上述之詞彙在普遍常用之字典中之定義,在本案的內容中包含任一於此討論的詞彙之使用例子僅為示例,不應限制到本案之範圍與意涵。同樣地,本案亦不僅以於此說明書所示出的各種實施例為限。
關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,亦可指二或多個元件相互操作或動作。如本文所用,用語『電路系統(circuitry)』可為由至少一電路(circuit)所形成的單一系統,且用語『電路』可為由至少一個電晶體與/或至少一個主被動元件按一定方式連接以處理訊號的裝置。
如本文所用,用語『與/或』包含了列出的關聯項目中的一個或多個的任何組合。在本文中,使用第一、第二與第三等等之詞彙,是用於描述並辨別各個元件。因此,在本文中的第一元件也可被稱為第二元件,而不脫離本案的本意。為易於理解,於各圖式中的類似元件將被指定為相同標號。
圖1為根據本案一些實施例繪製的一種電流導向式(current steering)比較器100的示意圖。於一些實施例中,電流導向式比較器100可應用於各種電路系統(例如可為,但不限於、數位類比轉換器電路系統與類比數位轉換器電路系統)。
電流導向式比較器100包含放大器電路110、閂鎖器電路120、偏壓電路130以及偵測電路140。放大器電路110用以於比較期間比較輸入訊號IN1以及輸入訊號IN2,以產生訊號S1以及訊號S2。閂鎖器電路120用以於比較期間根據訊號S1以及訊號S2產生輸出訊號SO1以及輸出訊號SO2。偏壓電路130具有一可調電容Ctail,其可用來降低放大器電路110的雜訊。偏壓電路130用以於比 較期間利用可調電容Ctail偏壓放大器電路110。於一些實施例中,前述的比較期間可為時脈訊號CLK為高位準的期間。
詳細而言,放大器電路110可包含輸入對電路112以及重置電路114。輸入對電路112用以於比較期間比較輸入訊號IN1以及輸入訊號IN2,以經由節點N1輸出訊號S1,並於經由節點N2輸出訊號S2。重置電路114用以於重置期間將節點N1的位準調整至預設位準(例如為電壓VDD),並將節點N2的位準調整至該預設位準。於一些實施例中,前述的重置期間可為時脈訊號CLK具有低位準的期間。
例如,輸入對電路112包含電晶體M1以及電晶體M2。電晶體M1的控制端(例如為閘極)接收輸入訊號IN1。電晶體M1的第一端(例如為汲極)耦接至節點N1。電晶體M1的第二端(例如為源極)耦接至偏壓電路130。電晶體M2的控制端接收輸入訊號IN2。電晶體M2的第一端耦接至節點N2。電晶體M2的第二端耦接至偏壓電路130。重置電路114包含電晶體M3以及電晶體M4。電晶體M3的第一端(例如為源極)以及電晶體M4的第一端接收電壓VDD。電晶體M3的第二端(例如為汲極)耦接至節點N1,且電晶體M4的第二端耦接至節點N2。電晶體M3的控制端與電晶體M4的控制端接收時脈訊號CLK。
於重置期間(例如為時脈訊號CLK具有低位準的期間),電晶體M3與電晶體M4導通,以傳輸電壓VDD至節點N1以及節點N2。於此條件下,節點N1的位準以及節點N2的位準可被重置至電壓VDD。於比較期間(例如為時脈訊號CLK具有高位準的期間),電晶體M3與電晶體M4不導通。於此條件下,電晶體M1以及電晶體M2可依據輸入訊號IN1以及輸入訊號IN2選擇拉低節 點N1與節點N2中之一者的位準,並保持節點N1與節點N2中之另一者的位準,以產生訊號S1以及訊號S2。
偏壓電路130包含開關132、開關134以及電容陣列電路136。開關132耦接於輸入對電路112與電容陣列電路136之間,並用以於比較期間導通。開關134用以於重置期間導通,以使電容陣列電路136進行放電。電容陣列電路136用以提供可調電容Ctail,其中可調電容Ctail的容值可根據控制訊號SC調整。
例如,開關132可由(但不限於)電晶體M5實施,且開關134可由(但不限於)電晶體M6實施。電晶體M5的第一端耦接至電晶體M1以及電晶體M2兩者的第二端。電晶體M5的第二端耦接至電容陣列電路136。電晶體M5的控制端接收時脈訊號CLK。電晶體M6的第一端耦接至電晶體M5的第二端。電晶體M6的第二端耦接至地。電晶體M6的控制端接收時脈訊號CLK'。時脈訊號CLK'之相位與時脈訊號CLK之相位相差180度。換言之,若時脈訊號CLK具有高位準,時脈訊號CLK'具有低位準。若時脈訊號CLK具有低位準,時脈訊號CLK'具有高位準。
在時脈訊號CLK具有低位準的期間(即重置期間),電晶體M6導通,以使電容陣列電路136進行放電。於此條件下,可調電容Ctail上之電壓為地電壓。於重置期間,電晶體M3與電晶體M4導通,以對耦接至節點N1的寄生電容(未示出)以及耦接至節點N2的寄生電容(未示出)進行充電。在時脈訊號CLK具有高位準的期間(即比較期間),電晶體M5導通且電晶體M6不導通。如此,耦接至節點N1與節點N2的寄生電容開始放電,以對可調電容Ctail進行充電。於此條件下,可調電容Ctail上的電壓變高,以減少電晶體M1的閘極-源 極間電壓,並減少電晶體M2的閘極-源極間電壓。等效地,可調電容Ctail可於比較期間內對輸入對電路112提供動態偏壓。藉由上述偏壓方式,可以降低放大器電路110的總輸入相關雜訊(input referred noise)。一般而言,可調電容Ctail的容值越低,放大器電路110的總輸入相關雜訊越低。然而,若容值過低,可能導致閂鎖器電路120的操作速度變慢。如後述說明,藉由偵測電路140,可調電容Ctail的容值可在操作速度與雜訊表現之間取得較好的平衡。
閂鎖器電路120包含多個電晶體M7~M14。多個電晶體M7~M8、M10~M12以及M14形成一正回授電路,其可用以根據訊號S1與訊號S2產生輸出訊號SO1以及輸出訊號SO2。電晶體M9以及電晶體M13於重置期間重置節點N3之位準以及節點N4之位準。例如,於重置期間,電晶體M9以及電晶體M13根據時脈訊號CLK'導通,以將節點N3之位準與節點N4之位準拉低至地。於比較期間,若訊號S1具有高位準且訊號S2具有低位準,電晶體M8不導通且電晶體M12導通。於此條件下,節點N4之位準被拉升至電壓VDD,以輸出具有高位準的輸出訊號SO1。響應於節點N4之位準,電晶體M7不導通且電晶體M10導通以將節點N3之位準拉低至地,以輸出具有低位準的輸出訊號SO2。
上述關於放大器電路110、閂鎖器電路120以及偏壓電路130之設置方式用於示例,且本案並不以此為限。於一些實施例中,多個電晶體M1、M2、M5、M6、M9、M10、M13以及M14可為N型電晶體,且多個電晶體M3、M4、M7、M8、M11以及M12可為P型電晶體。於一些實施例中,上述各個電晶體可由金屬氧化物場效電晶體(MOSFET)實施,但本案並不以此為限。可實施類似操作的各種類型之電晶體皆為本案所涵蓋的範圍。
偵測電路140用以根據預設時脈訊號CLKd偵測輸出訊號SO1與輸出訊號SO2,以產生控制訊號SC。於一些實施例中,偵測電路140可於放大器電路110根據時脈訊號CLK進入比較期間後的一預設期間(例如為圖3B的預設期間T)偵測輸出訊號SO1以及輸出訊號SO2,以確認放大器電路110以及閂鎖器電路120兩者的操作速度是否符合預設要求。若操作速度不符合預設要求,偵測電路140可輸出對應的控制訊號SC,以調整可調電容Ctail的容值。藉由調整可調電容Ctail的容值,可調整放大器電路110以及閂鎖器電路120兩者之操作速度。
於一些相關技術中,具有固定容值的電容被用來實施偏壓電路。於此些技術中,由於製程變異、電壓變異與/或溫度變異,輸入對電路的多個電晶體(例如為電晶體M1以及電晶體M2)的臨界電壓以及電源電壓(例如為電壓VDD)都會出現偏移。如此一來,無法準確地控制該電容之容值與比較器電路的內部節點(例如為節點N1與節點N2)的位準,導致電路操作可能失效或是影響下一級電路(例如為閂鎖器電路120)之操作。相較於上述相關技術,於本案的一些實施例中,藉由設置電容陣列電路136,偵測電路140可依據輸出訊號SO1以及輸出訊號SO2確認放大器電路110以及閂鎖器電路120之操作速度。若操作速度不符合預設要求,偵測電路140可輸出控制訊號SC,以調整可調電容Ctail之容值。如此一來,在製程變異、電壓變異與/或溫度變異的影響下,電流導向式比較器100的效能仍可符合預設要求。
圖2為根據本案一些實施例繪製圖1中的電容陣列電路136的示意圖。電容陣列電路136包含多個電容C以及多個開關SW。多個開關SW分別耦接至多個電容C,並根據控制訊號SC選擇性導通。例如,第一個開關SW接收控制 訊號SC的第一個位元[0],第二個開關SW接收控制訊號SC的第二個位元[1],且第三個開關SW接收控制訊號SC的第三個位元[2]。依此類推,應可理解多個開關SW與控制訊號SC的多個位元之間的對應關係。
於圖1的例子中,由於電晶體M8與電晶體M12為P型電晶體,節點N1之位準與節點N2之位準會直接影響閂鎖器電路120的操作速度。例如,節點N1之位準越低,電晶體M8的驅動電流越大,故操作速度會提升。反之,節點N1之位準越高,電晶體M8的驅動電流越小,故操作速度會降低。若偵測電路140判斷放大器電路110以及閂鎖器電路120兩者的操作速度過慢,偵測電路140可輸出對應的控制訊號SC,以使更多的開關SW導通。於此條件下,可調電容Ctail的容值增加,以降低節點N1之位準與節點N2之位準。如此,可提升閂鎖器電路120的操作速度。或者,若偵測電路140判斷操作速度過快,偵測電路140可輸出對應的控制訊號SC,以使更多的開關SW不導通。於此條件下,可調電容Ctail的容值降低,以提升節點N1之位準與節點N2之位準。如此,可降低閂鎖器電路120的操作速度。
圖3A為根據本案一些實施例繪製圖1中的偵測電路140的示意圖,且圖3B為根據本案一些實施例繪製圖1中的時脈訊號CLK與預設時脈訊號CLKd的波形示意圖。偵測電路140包含邏輯閘電路310、正反器電路320以及處理電路330。邏輯閘電路310用以根據輸出訊號SO1以及輸出訊號SO2產生偵測訊號SD1。於圖3A的例子中,邏輯閘電路310可為非或閘電路。於其他實施例中,根據放大器電路110的設置方式,邏輯閘電路310可為(但不限於)互斥或閘電路、非及閘電路等等。
如前所述,於重置期間,圖1中的節點N3的位準以及節點N4的位準重置為地電壓。因此,於重置期間,邏輯閘電路310可輸出具有邏輯值1的偵測訊號SD1。若放大器電路110與閂鎖器電路120可於比較期間產生比較結果,依據不同的比較結果,節點N3與節點N4中之一者會具有高位準(即輸出訊號SO1與輸出訊號SO2中之一者具有高位準),且節點N3與節點N4中之另一者會具有低位準(即輸出訊號SO1與輸出訊號SO2中之另一者具有低位準)。響應於輸出訊號SO1以及輸出訊號SO2,邏輯閘電路310可輸出具有邏輯值0的偵測訊號SD1。反之,若放大器電路110與閂鎖器電路120無法於比較期間產生比較結果,邏輯閘電路310仍輸出具有邏輯值1的偵測訊號SD1。
正反器電路320用以根據預設時脈訊號CLKd將偵測訊號SD1輸出為偵測訊號SD2。正反器電路320可在放大器電路110進入比較期間後的一段預設期間T內將偵測訊號SD1輸出為偵測訊號SD2。例如,如圖3B所示,時脈訊號CLK的轉態邊緣(例如可為,但不限於,上升邊緣)與預設時脈訊號CLKd的轉態邊緣(例如可為,但不限於,上升邊緣)之間具有一延遲時間Td。正反器電路320可為(但不限於)D型正反器電路,其可根據預設時脈訊號CLKd的上升邊緣將偵測訊號SD1輸出為偵測訊號SD2。
處理電路330用以根據偵測訊號SD2判斷放大器電路110與閂鎖器電路120兩者之操作速度是否符合預設需求,以產生控制訊號SC。例如,若偵測訊號SD2為邏輯值0,代表放大器電路110以及閂鎖器電路120無法在比較期間內產生比較結果(即放大器電路110以及閂鎖器電路120兩者的操作速度過慢而不符合預設需求)。於此條件下,處理電路330可輸出對應的控制訊號SC以提高可調電容Ctail的容值,以增加操作速度。或者,若偵測訊號SD2為邏輯值 1,代表放大器電路110以及閂鎖器電路120能夠在比較期間內產生比較結果(即放大器電路110以及閂鎖器電路120兩者的操作速度符合預設需求)。於此條件下,處理電路330可輸出對應的控制訊號SC以降低可調電容Ctail的容值。如此,可使放大器電路110的雜訊進一步地降低。藉由反覆地執行上述操作,可調電容Ctail的容值可在製程變異、電壓變異與/或溫度變異下於操作速度與雜訊表現之間取得較好的平衡。於一些實施例中,處理電路330可為微控制器電路、數位訊號處理電路或其他具有處理能力的數位電路實施。於一些實施例中,前述的預設需求可根據電流導向式比較器100的實際應用決定。例如,當電流導向式比較器100應用於類比數位轉換器電路時,預設需求可根據類比數位轉換器的轉換時間而定。
圖4為根據本案一些實施例繪製一種電容控制方法400的流程圖。於一些實施例中,電容控制方法400用於(但不限於)調整比較器電路中的一可變電容。
於操作S410,藉由具有可調電容的偏壓電路(例如為圖1的偏壓電路130)於比較期間偏壓電流導向式比較器的放大器電路(例如為圖1的放大器電路110),其中放大器電路於該比較期間比較第一輸入訊號與第二輸入訊號以輸出第一訊號與第二訊號,且該電流導向式比較器中之閂鎖器電路(例如為圖1的閂鎖器電路120)於比較期間根據第一訊號與第二訊號產生第一輸出訊號與第二輸出訊號。於操作S420,根據預設時脈訊號偵測第一輸出訊號與第二輸出訊號以產生控制訊號,以調整可調電容。
上述多個操作之說明可參照前述各個實施例,故不重複贅述。上述電容控制方法400的多個操作僅為示例,並非限定需依照此示例中的順序 執行。在不違背本案的各實施例的操作方式與範圍下,在電容控制方法400下的各種操作當可適當地增加、替換、省略或以不同順序執行(例如可以是同時執行或是部分同時執行)。
綜上所述,本案一些實施例中的電流導向式比較器與電容控制方法可在製程變異、電壓變異與/或溫度變異下準確地調整比較器中的可變電容之容值,以於雜訊表現以及操作速度之間取得較好的平衡。
雖然本案之實施例如上所述,然而該些實施例並非用來限定本案,本技術領域具有通常知識者可依據本案之明示或隱含之內容對本案之技術特徵施以變化,凡此種種變化均可能屬於本案所尋求之專利保護範疇,換言之,本案之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
100:電流導向式比較器
110:放大器電路
112:輸入對電路
114:重置電路
120:閂鎖器電路
130:偏壓電路
132,134:開關
136:電容陣列電路
140:偵測電路
CLK,CLK':時脈訊號
CLKd:預設時脈訊號
Ctail:可調電容
IN1,IN2:輸入訊號
M1~M14:電晶體
N1~N4:節點
S1,S2:訊號
SC:控制訊號
SO1,SO2:輸出訊號
VDD:電壓

Claims (10)

  1. 一種電流導向式比較器,包含:一放大器電路,用以於一比較期間比較一第一輸入訊號與一第二輸入訊號,以輸出一第一訊號與一第二訊號;一偏壓電路,用以於該比較期間利用一可調電容偏壓該放大器電路;一閂鎖器電路,用以於該比較期間根據該第一訊號與該第二訊號產生一第一輸出訊號與一第二輸出訊號;以及一偵測電路,用以根據一預設時脈訊號偵測該第一輸出訊號與該第二輸出訊號以產生一控制訊號,以調整該可調電容。
  2. 如請求項1之電流導向式比較器,其中該偵測電路用以在該放大器電路進入該比較期間後的一預設期間偵測該第一輸出訊號與該第二輸出訊號。
  3. 如請求項1之電流導向式比較器,其中該放大器電路用以根據一時脈訊號進入該比較期間,且該時脈訊號的一轉態邊緣與該預設時脈訊號的一轉態邊緣之間相差一延遲時間。
  4. 如請求項1之電流導向式比較器,其中該放大器電路包含:一重置電路,用以於一重置期間將一第一節點的位準調整至一預設位準,並將一第二節點的位準調整至該預設位準;以及一輸入對電路,用以比較該第一輸入訊號與該第二輸入訊號,以經由該第一節點輸出該第一訊號,並經由該第二節點輸出該第二訊號。
  5. 如請求項4之電流導向式比較器,其中該偏壓電路包含:一電容陣列電路,用以提供該可調電容; 一第一開關,耦接於該輸入對電路與該電容陣列電路之間,並用以於該比較期間導通;以及一第二開關,用以於該重置期間導通,以使該電容陣列電路進行放電。
  6. 如請求項5之電流導向式比較器,其中該電容陣列電路包含:複數個電容;以及複數個第三開關,分別耦接至該些電容,並用以根據該控制訊號選擇性地導通。
  7. 如請求項1之電流導向式比較器,其中該偵測電路包含:一邏輯閘電路,用以根據該第一輸出訊號與該第二輸出訊號產生一第一偵測訊號;一正反器電路,用以根據該預設時脈訊號將該第一偵測訊號輸出為一第二偵測訊號;以及一處理電路,用以根據該第二偵測訊號判斷該放大器電路與該閂鎖器電路兩者之一操作速度是否符合一預設需求,以產生該控制訊號。
  8. 如請求項7之電流導向式比較器,其中該正反器電路在該放大器電路進入該比較期間後之一預設期間內輸出該第二偵測訊號。
  9. 如請求項7之電流導向式比較器,其中若該操作速度不符合該預設需求,該處理電路輸出該控制訊號以增加該可調電容之容值。
  10. 一種電容控制方法,包含:藉由具有一可調電容的一偏壓電路於一比較期間偏壓一電流導向式比較器的一放大器電路,其中該放大器電路於該比較期間比較一第一輸入訊號與一第二輸入訊號以輸出一第一訊號與一第二訊號,且該電流導向式比較器中之 一閂鎖器電路於該比較期間根據該第一訊號與該第二訊號產生一第一輸出訊號與一第二輸出訊號;以及根據一預設時脈訊號偵測該第一輸出訊號與該第二輸出訊號以產生一控制訊號,以調整該可調電容。
TW109144639A 2020-12-17 2020-12-17 電流導向式比較器與電容控制方法 TWI748800B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109144639A TWI748800B (zh) 2020-12-17 2020-12-17 電流導向式比較器與電容控制方法
US17/546,079 US11482994B2 (en) 2020-12-17 2021-12-09 Current steering comparator and capacitor control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109144639A TWI748800B (zh) 2020-12-17 2020-12-17 電流導向式比較器與電容控制方法

Publications (2)

Publication Number Publication Date
TWI748800B true TWI748800B (zh) 2021-12-01
TW202226753A TW202226753A (zh) 2022-07-01

Family

ID=80680992

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109144639A TWI748800B (zh) 2020-12-17 2020-12-17 電流導向式比較器與電容控制方法

Country Status (2)

Country Link
US (1) US11482994B2 (zh)
TW (1) TWI748800B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI783694B (zh) * 2021-09-22 2022-11-11 瑞昱半導體股份有限公司 具有防止誤警機制的比較器電路及其操作方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201117562A (en) * 2009-11-04 2011-05-16 Pixart Imaging Inc Analog-to-digital converter and related calibratable comparator
CN103684424A (zh) * 2012-09-20 2014-03-26 复旦大学 一种基于源极退化电容的宽锁定范围电流模锁存分频器
US20140132437A1 (en) * 2012-11-12 2014-05-15 Fujitsu Limited Comparator and a/d converter
KR20140129545A (ko) * 2013-04-30 2014-11-07 인하대학교 산학협력단 전하 구동 방식 래치와 동적 전류모드 래치를 결합한 저전력 플립플롭 회로
US20150333746A1 (en) * 2014-05-13 2015-11-19 Fujitsu Limited Comparator system
US10418976B1 (en) * 2018-11-19 2019-09-17 IQ-Analog Corporation Charge steering transmitter
US10554453B1 (en) * 2019-04-09 2020-02-04 Ciena Corporation Quarter-rate charge-steering decision feedback equalizer (DFE)
CN110912542A (zh) * 2019-11-02 2020-03-24 复旦大学 一种低功耗动态偏置比较器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI506958B (zh) * 2012-09-27 2015-11-01 Ind Tech Res Inst 具有等化功能之動態比較器
TWI495268B (zh) 2013-01-14 2015-08-01 Realtek Semiconductor Corp 連續逼近式類比至數位轉換器及其轉換時間校正方法
WO2018085972A1 (zh) * 2016-11-08 2018-05-17 深圳市汇顶科技股份有限公司 电容检测电路及其控制方法
FR3076408B1 (fr) * 2018-01-04 2020-02-07 Commissariat A L'energie Atomique Et Aux Energies Alternatives Comparateur compense
CN110034765B (zh) * 2019-04-25 2021-06-01 电子科技大学 一种快速响应的动态锁存比较器

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201117562A (en) * 2009-11-04 2011-05-16 Pixart Imaging Inc Analog-to-digital converter and related calibratable comparator
CN103684424A (zh) * 2012-09-20 2014-03-26 复旦大学 一种基于源极退化电容的宽锁定范围电流模锁存分频器
US20140132437A1 (en) * 2012-11-12 2014-05-15 Fujitsu Limited Comparator and a/d converter
KR20140129545A (ko) * 2013-04-30 2014-11-07 인하대학교 산학협력단 전하 구동 방식 래치와 동적 전류모드 래치를 결합한 저전력 플립플롭 회로
US20150333746A1 (en) * 2014-05-13 2015-11-19 Fujitsu Limited Comparator system
US10418976B1 (en) * 2018-11-19 2019-09-17 IQ-Analog Corporation Charge steering transmitter
US10554453B1 (en) * 2019-04-09 2020-02-04 Ciena Corporation Quarter-rate charge-steering decision feedback equalizer (DFE)
CN110912542A (zh) * 2019-11-02 2020-03-24 复旦大学 一种低功耗动态偏置比较器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
2019年2月1日公開文件Mostafa Ayesh et. al. "A Low-Power 20-Gb/s Discrete-Time Analog Front-End for ADC-Based Serial Link Equalizers" https://arxiv.org/abs/1902.00233v1 *

Also Published As

Publication number Publication date
US11482994B2 (en) 2022-10-25
US20220200588A1 (en) 2022-06-23
TW202226753A (zh) 2022-07-01

Similar Documents

Publication Publication Date Title
US8319526B2 (en) Latched comparator circuit
US7570082B2 (en) Voltage comparator apparatus and method having improved kickback and jitter characteristics
US8829942B2 (en) Comparator and calibration thereof
KR100560942B1 (ko) Pvt 변화에 무관하게 안정적으로 동작하는 파워-업검출 회로 및 이를 포함하는 반도체 장치
KR100366626B1 (ko) 부정합에 둔감한 듀티사이클 검출회로
US20110115538A1 (en) High-speed latched comparator circuit
TW202030964A (zh) 零電流偵測系統
US6744284B2 (en) Receiver circuit of semiconductor integrated circuit
TWI748800B (zh) 電流導向式比較器與電容控制方法
US9209790B1 (en) Low voltage, self-biased, high-speed comparator
US20060164144A1 (en) Flip-flop circuit and semiconductor device
TWI389449B (zh) 訊號接收器以及電壓補償方法
US10985783B1 (en) Correction device
US9178499B2 (en) Low-power offset-stored latch
US10911033B2 (en) Level shifter with reduced duty cycle variation
TWI672002B (zh) 比較器電路系統
US7170329B2 (en) Current comparator with hysteresis
CN114679178A (zh) 电流导向式比较器与电容控制方法
TWI855684B (zh) 具速度控制元件之比較器電路
KR100762899B1 (ko) 반도체 메모리 장치
US11996858B2 (en) Comparator circuit with speed control element
KR102101003B1 (ko) 유사 차동 풀스윙 듀티 사이클 보정기 및 그 제어방법
US20220390492A1 (en) Overcurrent detection circuit and drive circuit
TWI792643B (zh) 相位內插器與相位緩衝器電路
US12107592B2 (en) Comparator offset correction