TWI738340B - 自旋軌道矩磁阻式隨機存取記憶體裝置、其製造方法和其使用方法 - Google Patents

自旋軌道矩磁阻式隨機存取記憶體裝置、其製造方法和其使用方法 Download PDF

Info

Publication number
TWI738340B
TWI738340B TW109116073A TW109116073A TWI738340B TW I738340 B TWI738340 B TW I738340B TW 109116073 A TW109116073 A TW 109116073A TW 109116073 A TW109116073 A TW 109116073A TW I738340 B TWI738340 B TW I738340B
Authority
TW
Taiwan
Prior art keywords
layer
spin
orbit
random access
access memory
Prior art date
Application number
TW109116073A
Other languages
English (en)
Other versions
TW202109871A (zh
Inventor
惠銘 蔡
宋明遠
林世杰
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202109871A publication Critical patent/TW202109871A/zh
Application granted granted Critical
Publication of TWI738340B publication Critical patent/TWI738340B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0078Write using current through the cell

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Abstract

一種方法包括沉積複數個層,其包括沉積自旋軌道耦合層,在自旋軌道耦合層上方沉積介電層,在介電層上方沉積自由層,在自由層上方沉積穿隧阻障層,以及在穿隧阻障層上方沉積參考層。此方法還包括執行第一圖案化製程以圖案化複數個層,以及執行第二圖案化製程以圖案化參考層、穿隧阻障層、自由層、和介電層。第二圖案化製程在自旋軌道耦合層的頂表面上停止。

Description

自旋軌道矩磁阻式隨機存取記憶體裝置、其製造方法和其使 用方法
本揭示內容係關於自旋軌道矩磁阻式隨機存取記憶體裝置、製造方法、以及使用方法。
半導體記憶體使用在用於電子應用的積體電路中,包括例如手機和個人電腦裝置。一種類型的半導體記憶體裝置是磁阻式隨機存取記憶體(MRAM),其涉及自旋電子器件,自旋電子器件將半導體技術與磁性材料和裝置相結合。電子的自旋,通過使用電子的磁矩(magnetic moment)而不是電子的電荷來儲存位元值。
習知的磁阻式隨機存取記憶體單元是自旋轉移矩(Spin-Transfer Torque,STT)磁阻式隨機存取記憶體單元。典型的自旋轉移矩磁阻式隨機存取記憶體(STT MRAM)單元可能包括磁性穿隧接面(Magnetic Tunnel Junction,MTJ)堆疊,磁性穿隧接面堆疊包括釘扎層、在釘扎層上方的被釘扎層、在被釘扎層上方的穿隧層、以 及在穿隧層上方的自由層。在磁阻式隨機存取記憶體單元的形成期間,首先沉積複數個毯覆層。然後,通過光蝕刻製程將毯覆層圖案化,以形成磁性穿隧接面(MTJ)堆疊。然後形成介電覆蓋層以保護磁性穿隧接面堆疊。介電覆蓋層包括在磁性穿隧接面堆疊的側壁上的一些部分、以及可能在磁性穿隧接面堆疊的頂表面上方的附加的部分。
由於編程電流必須通過穿越穿隧層的事實,因此退化或損壞穿隧層,因而自旋轉移矩磁阻式隨機存取記憶體單元遭受可靠性問題。因此,開發了自旋軌道矩(Spin Orbit Torque,SOT)磁阻式隨機存取記憶體。在對自旋軌道矩磁阻式隨機存取記憶體(SOT MRAM)單元編程時,編程電流不通過穿越穿隧層,因此改善了自旋軌道矩磁阻式隨機存取記憶體的可靠性,優於自旋轉移矩磁阻式隨機存取記憶體(STT MRAM)。
本揭示內容的一些實施方式提供了一種製造自旋軌道矩磁阻式隨機存取記憶體(SOT MRAM)的方法,此方法包含:沉積複數個層,包含:沉積自旋軌道耦合層,其中自旋軌道耦合層配置為產生多個自旋極化的載子;在自旋軌道耦合層上方沉積介電層,其中介電層配置為允許這些自旋極化的載子穿隧通過;在介電層上方沉積自由層;在自由層上方沉積穿隧阻障層;和在穿隧阻障層上方沉積參考層;執行第一圖案化製程以圖案化這些複數個層;以 及執行第二圖案化製程以圖案化參考層、穿隧阻障層、自由層、和介電層,其中第二圖案化製程在自旋軌道耦合層的頂表面上停止。
本揭示內容的一些實施方式提供了一種自旋軌道矩磁阻式隨機存取記憶體(SOT MRAM)裝置,包含:自旋軌道耦合層、介電層、以及磁性穿隧接面(MTJ)堆疊。介電層在自旋軌道耦合層上方。磁性穿隧接面(MTJ)堆疊包含:自由層、穿隧阻障層、和參考層。自由層在介電層上方。穿隧阻障層在自由層上方。參考層在穿隧阻障層上方,其中自旋軌道耦合層在第一方向和與第一方向相對的第二方向上延伸超過磁性穿隧接面堆疊的多個邊緣。
本揭示內容的一些實施方式提供了一種使用自旋軌道矩磁阻式隨機存取記憶體的方法,此方法包含:對自旋軌道矩(SOT)磁阻式隨機存取記憶體(MRAM)單元編程,其中自旋軌道矩磁阻式隨機存取記憶體單元包含:自旋軌道耦合層、介電層、以及自由層。介電層在自旋軌道耦合層上方。自由層在介電層上方。其中所述編程包含:施加一電流以流動通過自旋軌道耦合層以編程自由層的極化方向。
10:半導體晶圓
20:晶種層
20’:晶種層
22:自旋軌道耦合層
22’:自旋軌道耦合層
22S’:虛線
24:介電界面層
24’:介電界面層
26:自由層
26’:自由層
28:穿隧阻障層
28’:穿隧阻障層
30:參考層
30’:參考層
32:耦合層
32’:耦合層
34:硬層
34’:硬層
35:合成的反鐵磁層
35’:合成的反鐵磁層
36:反鐵磁層
36’:反鐵磁層
38:磁性穿隧接面堆疊
38’:磁性穿隧接面
40:覆蓋層
40’:頂部電極
42:蝕刻遮罩
46:蝕刻遮罩
50:介電覆蓋層
52:介電材料
54:磁阻式隨機存取記憶體單元
56:蝕刻停止層
58:介電層
60:阻障層
62:導電區域
64:導電特徵
70:端子
72:端子
74:端子
80:自旋極化方向
82:自旋極化方向
200:製程流程
202:製程
204:製程
206:製程
208:製程
210:製程
212:製程
214:製程
216:製程
218:製程
220:製程
222:製程
224:製程
226:製程
GND:電性接地
I1:電流
T1:厚度
T2:厚度
T3:厚度
T4:厚度
T5:厚度
T6:厚度
T7:厚度
T8:厚度
VDD:正電源供應電壓
VS1:電壓源
VS2:電壓源
W1:寬度
W2:寬度
本揭示內容的各方面,可由以下的詳細描述,並與所附圖式一起閱讀,而得到最佳的理解。要注意的是,根據 產業界的標準慣例,各個特徵並未按比例繪製。事實上,為了討論上的清楚起見,各個特徵的尺寸可能任意地增加或減小。
第1圖至第10圖繪示了根據一些實施方式的在形成自旋軌道矩(SOT)磁阻式隨機存取記憶體(MRAM)單元時的多個中間階段的多個截面視圖和俯視圖。
第11圖繪示根據一些實施方式的平面內自旋軌道矩磁阻式隨機存取記憶體單元的截面視圖。
第12圖繪示根據一些實施方式的自旋軌道矩磁阻式隨機存取記憶體單元的寫入(編程)操作。
第13圖繪示根據一些實施方式的自旋軌道矩磁阻式隨機存取記憶體單元的讀取操作。
第14圖和第15圖繪示根據一些實施方式的幾個自旋軌道矩磁阻式隨機存取記憶體單元的結果的比較,這些自旋軌道矩磁阻式隨機存取記憶體單元具有插入在介於相應的自旋軌道耦合層和自由層之間的不同的材料。
第16圖繪示根據一些實施方式的用於形成自旋軌道矩磁阻式隨機存取記憶體單元的製程流程。
之後的揭示內容提供了許多不同的實施方式或實施例,以實現所提供的揭示內容的不同的特徵。以下描述組件和配置的具體實施例,以簡化本揭示內容。這些當然僅是實施例,並不意圖限定。例如,在隨後的描述中,第 二特徵形成在第一特徵上方或之上,可能包括其中第一和第二特徵形成直接接觸的實施方式,並且還可能形成附加的特徵在介於第一和第二特徵之間,因此可能包括第一和第二特徵不為直接接觸的實施方式。此外,本揭示內容可能在各個實施例中重複參考標號和/或字母。這樣的重複,是為了是簡化和清楚起見,重複本身並不是意指所討論的各個實施方式之間和/或配置之間的關係。
此外,為了便於描述一個元件或特徵與另一個元件或特徵之間,如圖式中所繪示的關係,在此可能使用空間上的相對用語,諸如「在…下方」、「低於」、「較低」、「在…上方」、和「較高」和類似者。除了圖式中繪示的位向之外,空間上的相對用語旨在涵蓋裝置在使用中或操作中的不同位向。設備可以以其他方式定向(旋轉90度或以其他定向),並且在此使用的空間相對描述語可能同樣地被相應地解釋。
根據各種實施方式,提供了一種自旋軌道矩(SOT)磁阻式隨機存取記憶體(MRAM)單元及其形成的方法。根據一些實施方式,繪示在形成自旋軌道矩磁阻式隨機存取記憶體單元時的多個中間階段。討論了一些實施方式的一些變異。本文所討論的實施方式將提供實施例,以能夠製造或使用本揭示內容的主題,並且本領域一般技術人員將容易地理解可以進行的修改,同時這些修改仍然在不同的實施方式的構思的範圍中。貫穿各個視圖和說明性實施方式,相似的參考標號用於指示相似的元件。儘管方法實施 方式可能被討論為以特定的順序執行,但是其他方法實施方式可能以任何邏輯順序執行。
根據本揭示內容的一些實施方式,自旋軌道矩磁阻式隨機存取記憶體單元包括自旋軌道耦合層和自由層,以及插入在介於自旋軌道耦合層和自由層之間的介電界面層。介電界面層具有提高自旋極化效率的效果,並且可能增加自旋極化的電流。因此,可能在不犧牲自旋極化的電流的情況下減小流動通過自旋軌道耦合層的編程電流。
第1圖至第10圖繪示了根據本揭示內容的一些實施方式的形成自旋軌道矩磁阻式隨機存取記憶體單元時的多個中間階段的截面視圖和俯視圖。相應的製程也示意性地反映在第16圖中所示的製程流程200中。
參看第1圖,形成複數個堆疊的層。根據本揭示內容的一些實施方式,在半導體晶圓10中形成複數個堆疊的層,形成半導體晶圓10可能基於半導體基板,諸如矽基板。積體電路(未示出)可能包括形成在半導體基板上的主動裝置(諸如電晶體和二極管)、以及被動裝置(諸如電阻器、電容器、電感器、或類似者)。可能在半導體基板上形成用於操作自旋軌道矩磁阻式隨機存取記憶體單元的電路,此電路可能包括電流源、電壓源、選擇器(用以選擇用於操作的自旋軌道矩磁阻式隨機存取記憶體單元)、或類似者。
根據一些實施方式,可能在晶圓(和相應的裝置晶片)的互連結構中形成所繪示的複數個層。例如,複數個堆疊的層可能形成在金屬間介電(Inter-Metal Dielectric,IMD)層中,金屬間介電層可能由低介電常數介電材料形成。金屬間介電層用於形成金屬線和導孔,金屬線和導孔用於在裝置晶片中互相連接多個積體電路裝置。
根據本揭示內容的一些實施方式,形成晶種層20。在第16圖中所示的製程流程200中,相應的製程繪示為製程202。晶種層20可能由具有良好的晶體結構的材料形成,並且例如可能由諸如MgO的介電層而形成。晶種層20的晶體結構具有改善上覆的自旋軌道耦合層22的性能的效果。晶種層20的形成方法可能包括例如物理氣相沉積(PVD)。
首先通過沉積而形成自旋軌道耦合層22。在第16圖中所示的製程流程200中,相應的製程繪示為製程204。自旋軌道耦合層22用作自旋極化的電流的發生器。經由傳導流動通過自旋軌道耦合層22的電流,自旋軌道耦合層22在橫向方向上產生自旋極化的電流,自旋軌道耦合層22的自旋極化的電流用以對上覆的自由層編程。根據本揭示內容的一些實施方式,自旋軌道耦合層22由重金屬或金屬合金而形成,重金屬或金屬合金可能選自W、Ta、Pt、AuPt、W3Ta、BixSey、BiSeTe,其多層,和/或其合金。自旋軌道耦合層22的厚度T1可能在介於約1奈米(nm)和約10奈米之間的範圍內。根據一些實施方式,通過物理氣相沉積(PVD),執行自旋軌道耦合層22的形成,並且可能使用其他可適用的方法(取決於材料),諸如鍍覆、 化學氣相沉積(CVD)、或類似者。
介電界面層24形成在自旋軌道耦合層22上方並接觸自旋軌道耦合層22。在第16圖中所示的製程流程200中,相應的製程繪示為製程206。根據一些實施方式,介電界面層24由介電材料而形成,介電材料諸如氮化物、氧化物、其合金、其多層、或類似者。例如,氧化物可能包括但不限於MgO、HfOx、AlOx、AgOx、CuO、SrO、或其組合。氮化物可能包括但不限於HfN、AlN、AgN、SrN、或其合金。介電材料也可能是上述的氮化物和氧化物的組合。
應當理解,在隨後圖案化的自旋軌道耦合層22中產生的自旋極化的電流將流入至上覆的自由層26,以改變上覆的自由層26的自旋極化方向。因此,介電界面層24的厚度T2足夠小,以允許自旋極化的電流(和諸如電子的載子)的有效穿隧以流動通過介電界面層24。根據本揭示內容的一些實施方式,厚度T2小於約10埃(Å),並且可能在介於約1埃和約5埃之間的範圍內。實驗結果表明,隨著厚度T2的增加(例如,大於約5Å),具有介電界面層24的益處開始減少,並且進一步增加介電界面層24的厚度,此益處可能完全失效,並且可能導致所得的自旋軌道矩磁阻式隨機存取記憶體單元故障,例如,當厚度T2大於約10Å或15Å(取決於編程電流)時。形成介電界面層24可能使用原子層沉積(ALD)、化學氣相沉積(CVD)、或類似者。
自由層26沉積在介電界面層24上方作為狀態保持層,並且自由層26的狀態決定了所得的自旋軌道矩磁阻式隨機存取記憶體單元的狀態。在第16圖中所示的製程流程200中,相應的製程繪示為製程208。自由層26可能由鐵磁材料形成,鐵磁材料可能由CoFe、NiFe、CoFeB、CoFeBW,其合金、或類似者形成,或包含CoFe、NiFe、CoFeB、CoFeBW、其合金、或類似者。形成自由層26可能使用沉積方法,諸如物理氣相沉積、化學氣相沉積、或類似者。根據一些實施方式,所得的自旋軌道矩磁阻式隨機存取記憶體單元是垂直的自旋軌道矩磁阻式隨機存取記憶體單元(如在第10圖中所示),其自旋極化方向垂直於自由層26和上覆的參考層30的主要表面(平面)。垂直的自旋軌道矩磁阻式隨機存取記憶體單元的自由層26的厚度T3小於約1.2奈米,並且可能在介於約0.4奈米和約1.2奈米之間的範圍內,以產生垂直的自旋極化方向。
根據本揭示內容的其他實施方式,所得的自旋軌道矩磁阻式隨機存取記憶體單元是平面內(in-plane)自旋軌道矩磁阻式隨機存取記憶體單元(如在第11圖中所示),其自旋極化方向平行於自由層26和上覆的參考層30的主要表面(平面)。相應地,自由層26的厚度T3大於約1.2奈米,並且可能在介於約1.2奈米和約3.0奈米之間的範圍內,以產生平面內自旋極化。
在自由層26上方,沉積穿隧阻障層28。在第16圖中所示的製程流程200中,相應的製程繪示為製程210。 根據本揭示內容的一些實施方式,穿隧阻障層28由介電材料形成,介電材料諸如MgO、AlO、AlN、或類似者。穿隧阻障層28的厚度T4可能在介於約0.1奈米和約1.5奈米之間的範圍之內。穿隧阻障層28的形成方法包括化學氣相沉積、物理氣相沉積、原子層沉積、或類似者。
然後,在穿隧阻障層28上方沉積合成的反鐵磁(Synthetic Anti-Ferromagnetic,SAF)層35。在第16圖中所示的製程流程200中,相應的製程繪示為製程212。根據本揭示內容的一些實施方式,合成的反鐵磁層35包括參考層30、在參考層30上方的耦合層32、以及在耦合層32上方的硬層34。
根據本揭示內容的一些實施方式,參考層30由鐵磁材料形成,鐵磁材料可能由CoFe、NiFe、CoFeB、CoFeBW、其合金、或類似者而形成,或包含CoFe、NiFe、CoFeB、CoFeBW、其合金、或類似者。參考層30的厚度T5可能大於約0.5奈米,並且可能在介於約0.5奈米和約3奈米之間的範圍內。參考層30的形成方法可能包括沉積方法,諸如物理氣相沉積、化學氣相沉積、或類似者。
耦合層32沉積在參考層30上方。根據本揭示內容的一些實施方式,耦合層32由Cu、Ru、Ir、Pt、W、Ta、Mg、其合金、或類似者而形成。耦合層32的厚度T6可能在介於約0.2奈米和約2奈米之間的範圍內。耦合層32的形成方法包括物理氣相沉積、化學氣相沉積、或類似者。
在耦合層32上方沉積硬層34。根據本揭示內容的一些實施方式,硬層34由鐵磁材料形成或包含鐵磁材料,鐵磁磁材諸如CoFe、NiFe、CoFeB、CoFeBW、其合金、或類似者。硬層34的厚度T7可能在介於約0.5奈米和約3奈米之間的範圍內。硬層34的形成方法包括物理氣相沉積、化學氣相沉積、或類似者。
根據一些實施方式,如在第1圖中所示,合成的反鐵磁層35可能具有包括三個層30、32和34的三層結構。根據替代性實施方式,合成的反鐵磁層35可能由被複數個非磁性間隔層隔開的複數個鐵磁性金屬層而形成,或包含被複數個非磁性間隔層隔開的複數個鐵磁性金屬層。磁性金屬層可能由Co、Fe、Ni、或類似者而形成,其可能是以CoFe、NiFe、CoFeB、CoFeBW、其合金、或類似者的形式。非磁性間隔物層可能由Cu、Ru、Ir、Pt、W、Ta、Mg、或類似者而形成。例如,磁性層可能具有Co層,並且在Co層上方具有重複的(Pt/Co)x層,其中x代表重複的數目並且可能是等於或大於1的任何整數。
根據一些實施方式,反鐵磁層36形成在合成的反鐵磁層35上方。在第16圖中所示的製程流程200中,相應的製程繪示為製程214。根據本揭示內容的一些實施方式,反鐵磁層36由PtMn、IrMn、RhMn、NiMn、PdPtMn、FeMn、Os、Mn、或類似者而形成。反鐵磁層36的厚度T8可能在介於約1奈米和5奈米之間的範圍內。反鐵磁層36的形成方法包括物理氣相沉積、化學氣相沉積、或類似 者。反鐵磁層36用以將參考層30的自旋極化方向釘住(pin)至固定方向。這樣確保所得的磁性穿隧接面的正常功能。在參考層30的自旋極化方向被固定的情況下,可能經由改變自由層26的自旋極化方向來控制相應的自旋軌道矩磁阻式隨機存取記憶體單元的低電阻狀態和高電阻狀態。在本揭示內容的整個描述中,層24、26、28、30、32、34、和36統稱為磁性穿隧接面(MTJ)堆疊38。
在磁性穿隧接面堆疊38上方,沉積覆蓋層40。在第16圖中所示的製程流程200中,相應的製程繪示為製程216。根據本揭示內容的一些實施方式,覆蓋層40由導電材料形成,導電材料諸如W、Ti、TiN、Ta、TaN、Ru、Zr、其組合、和其多層。覆蓋層40也用作隨後形成的磁性穿隧接面的頂部電極(在隨後的圖案化製程之後)。
參照第2圖,形成並圖案化蝕刻遮罩42。根據本揭示內容的一些實施方式,蝕刻遮罩42包括圖案化的光阻。根據本揭示內容的其他實施方式,蝕刻遮罩42包括硬遮罩和在硬遮罩上方的光阻。光阻可能用以圖案化硬遮罩,並且硬遮罩可能用以圖案化在下方的多個層。例如,硬遮罩可能由TiN、TaN、或類似的材料而形成。
然後,在各向異性的(anisotropic)圖案化製程中對在下方的覆蓋層40、磁性穿隧接面堆疊38、自旋軌道耦合層22進行圖案化。在第16圖中所示的製程流程200中,相應的製程繪示為製程218。所得的結構如在第3圖中所示。蝕刻方法可能包括電漿蝕刻方法,電漿蝕刻方 法可能包括反應性離子束蝕刻(reactive Ion Beam Etching,IBE)。實施蝕刻可能使用輝光放電電漿(Glow Discharge Plasma,GDP)、電容耦合電漿(Capacitive Coupled Plasma,CCP)、電感耦合電漿(Inductively Coupled Plasma,ICP)、或類似者。
蝕刻氣體可能選自Cl2、N2、CH4、He、CHxFy、SF6、NF3、BCl3、O2、Ar、CxFy、HBr、或其組合,並且根據層的材料選擇用於蝕刻特定層的合適的氣體。N2、Ar和/或He可能用作載氣(carrier gases)。例如,為了蝕刻鈦、鈦氮化物、鉭、鉭氮化物、或類似者,可能使用Cl2,伴隨其他氣體,諸如載氣。為了蝕刻鎢,可能使用CHxFy,伴隨其他氣體,諸如載氣。由於經蝕刻的層包括由不同的材料形成的複數個層,因此可能根據經蝕刻的層的蝕刻順序來選擇複數種蝕刻氣體。使用每個所選擇的蝕刻氣體,可能蝕刻一層或多層,然後改變蝕刻氣體、和/或調整蝕刻配方,以蝕刻隨後暴露的在下方的層。根據一些實施方式,蝕刻持續進行直到晶種層20被蝕刻穿透。蝕刻也可能在晶種層20上停止,而沒有圖案化晶種層20。在隨後的段落中,晶種層20(如果被圖案化)和自旋軌道耦合層22的其餘部分分別地稱為晶種層20’和自旋軌道耦合層22’。在蝕刻製程之後,移除蝕刻遮罩42(第2圖)。
第4圖繪示圖案化的蝕刻遮罩46的形成。形成圖案化的蝕刻遮罩46可能使用選自用於形成蝕刻遮罩42(第2圖)的同一組候選材料的材料。例如,圖案化的蝕 刻遮罩46可能包括圖案化的光阻,並且可能包括或可能不包括在圖案化的光阻下方的硬遮罩。
使用圖案化的蝕刻遮罩46作為蝕刻遮罩,以蝕刻在下方的層24、26、28、30、32、34、36、和40。在第16圖中所示的製程流程200中,相應的製程繪示為製程220。蝕刻在自旋軌道耦合層22’上停止,同時蝕刻穿透介電界面層24。蝕刻氣體可能選自Cl2、N2、CH4、He、CHxFy、SF6、NF3、BCl3、O2、Ar、CxFy、HBr、或其組合,並且根據層的材料選擇用於蝕刻特定層的合適的氣體。也可能添加載氣,諸如N2、Ar和/或He。如在第5圖中所示,層24、26、28、30、32、34、和36的其餘部分在下文中分別地稱之為24’、26’、28’、30’、32’、34’、和36’,並且統稱為磁性穿隧接面(堆疊)38’。在下文中,覆蓋層40的其餘部分也稱為頂部電極40’。在蝕刻製程之後,移除蝕刻遮罩46。在第6圖中示出所得的結構。理解的是,儘管一個自旋軌道耦合層22和一個磁性穿隧接面38’繪示為一個自旋軌道矩磁阻式隨機存取記憶體單元,但是可能同時地形成複數個自旋軌道矩磁阻式隨機存取記憶體單元,例如,複數個自旋軌道矩磁阻式隨機存取記憶體單元可能形成一陣列。
理解的是,可能發生過度蝕刻,並且可能蝕刻自旋軌道耦合層22的頂表面部分。在第5圖和第6圖中的虛線22S’示意性地示出由於過度蝕刻而導致的自旋軌道耦合層22的頂表面的位置。結果,自旋軌道耦合層22的頂 部分具有側壁其與上覆的介電界面層24’的相應的側壁齊平。
第7圖繪示在第6圖中所示的結構的平面視圖(俯視圖)。如在第6圖和第7圖中所示,自旋軌道耦合層22’可能形成為長的條帶。磁性穿隧接面38’(包括介電界面層24’)和頂部電極40’與自旋軌道耦合層22’的一部分重疊。根據本揭示內容的一些實施方式,磁性穿隧接面38’的寬度W1小於自旋軌道耦合層22’的相應的寬度W2。根據替代性實施方式,磁性穿隧接面38’的寬度W1等於自旋軌道耦合層22’的相應的寬度W2。因此,磁性穿隧接面38’和介電界面層24’的兩個邊緣(所繪示的上邊緣和下邊緣)將會與自旋軌道耦合層22’的相應的兩個邊緣齊平,並且相應的磁性穿隧接面38’用虛線示出。
第8圖繪示了根據一些實施方式的介電覆蓋層50的形成。在第16圖中所示的製程流程200中,相應的製程繪示為製程222。根據本揭示內容的一些實施方式,介電覆蓋層50由矽氮化物、矽氧氮化物、或類似者而形成。形成製程可能是化學氣相沉積製程、原子層沉積製程、電漿增強化學氣相沉積製程(PECVD)、或類似者。介電覆蓋層50可能形成為保形層(conformal layer)。
接下來,執行間隙填充製程,其中將介電材料52填充到介於多個磁性穿隧接面38’(繪示了一個磁性穿隧接面38’)之間的間隙中。在第16圖中所示的製程流程200中,相應的製程繪示為製程224。介電材料52可能 由氧化矽、磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼摻雜的磷矽酸鹽玻璃(BPSG)、未摻雜的矽酸鹽玻璃(USG)、氟矽酸鹽玻璃(FSG)、SiOCH、可流動的氧化物、多孔的氧化物、或類似者、或其組合而形成,或是包含氧化矽、磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼摻雜的磷矽酸鹽玻璃、未摻雜的矽酸鹽玻璃、氟矽酸鹽玻璃、SiOCH、可流動的氧化物、多孔的氧化物、或類似者、或其組合。介電材料52也可能由低介電常數介電材料形成。形成方法可能包括化學氣相沉積、電漿輔助化學氣相沉積、原子層沉積、流動式化學氣相沉積(FCVD)、旋塗、或類似者。在間隙填充製程之後,可能執行平坦化製程,諸如化學機械研磨(CMP)製程或機械研磨製程。執行平坦化製程可能使用介電覆蓋層50或頂部電極40’作為化學機械研磨停止層。因此,介電材料52的頂表面可能與介電覆蓋層50的頂表面或頂部電極40’的頂表面齊平。因此形成磁阻式隨機存取記憶體單元54。
參看第9圖,沉積蝕刻停止層56和介電層58。根據一些實施方式,蝕刻停止層56由矽氧化物、矽氮化物、矽碳化物、矽氧氮化物、矽氧碳氮化物、或類似者來形成。介電層58可能是(或可能不是)由選自用於形成介電材料52的相同(或不同)群組的候選材料的介電材料而形成。
第10圖繪示在形成導電特徵64之後的結構,導電特徵64可能是導孔(vias)、導線(其可能是字元線或位元線)、或類似者。在第16圖中所示的製程流程200中, 相應的製程繪示為製程226。根據本揭示內容的一些實施方式,導電特徵64包括阻障層60和在阻障層60上方的導電區域62。導電阻障層60可能由鈦、鈦氮化物、鉭、鉭氮化物、Co、或類似者而形成。導電區域62可能由諸如銅、鋁、鎢、鈷、或類似者的金屬、或這些金屬的合金而形成。自旋軌道矩磁阻式隨機存取記憶體單元54包括三個端子70、72、和74,端子70、72、和74在寫入和讀取操作期間連接到分別的晶片中的電流源(未示出)或電壓源(未示出)。
自旋軌道矩磁阻式隨機存取記憶體單元54可能被放置在裝置晶片中的複數個位置中,並且可能是自旋軌道矩磁阻式隨機存取記憶體陣列的一部分。根據本揭示內容的一些實施方式,裝置晶片可能包括電晶體(作為選擇器),電晶體形成在半導體基板的表面處。在選擇器電晶體上方形成複數個介電層,諸如層間介電質(ILD,其中形成接觸栓)、金屬間介電質(IMD,其中形成金屬線和導孔)、鈍化層、和類似者。層間介電質和金屬間介電質可能是低介電常數(low-k)介電層或非低介電常數(non-low-k)介電層。自旋軌道矩磁阻式隨機存取記憶體單元54可能形成在層間介電質層或金屬間介電質層中的其中一者中。根據一些實施方式,自旋軌道矩磁阻式隨機存取記憶體單元54形成在多個金屬間介電質層的其中一層中,諸如與M3、M2、M1、或類似者相同的金屬間介電質層。端子70和72中的一者,諸如端子70(第10圖),可能電性連接至第一選 擇器電晶體的源極/汲極區域,並且第一選擇器電晶體的閘極可能連接到相應的自旋軌道矩磁阻式隨機存取記憶體陣列的讀取字元線。自旋軌道矩磁阻式隨機存取記憶體單元54的另一個端子(例如72)可能連接至自旋軌道矩磁阻式隨機存取記憶體陣列的寫入字元線。端子74(第10圖)可能電性連接至第二選擇器電晶體的源極/汲極區域,並且第二選擇器電晶體的閘極可能連接到相應的自旋軌道矩磁阻式隨機存取記憶體陣列的寫入字元線。
使用前述的製程形成的自旋軌道矩磁阻式隨機存取記憶體單元54可能是垂直的磁阻式隨機存取記憶體單元或平面內的磁阻式隨機存取記憶體單元。例如,第10圖繪示根據一些實施方式的垂直的磁阻式隨機存取記憶體單元54的示例性自旋極化方向,自由層26’、參考層30’、和硬層34’的自旋極化方向為在+Z或-Z方向。在所繪示的實施例中,參考層30’和硬層34’的自旋極化方向分別地在+Z方向和-Z方向上,並且是固定的。根據其他的實施方式,這些方向可能是相反的。自由層26’的自旋極化方向可能被編程為在+Z方向上或者在-Z方向上任一者。如果自由層26’的自旋極化方向與參考層30’的自旋極化方向相同,則自旋軌道矩磁阻式隨機存取記憶體單元54處於低電阻狀態。相反地,如果自由層26’的自旋極化方向與參考層30’的自旋極化方向相反,則自旋軌道矩磁阻式隨機存取記憶體單元54處於高電阻狀態。反鐵磁層36’的極化在+Z和-Z方向上,反鐵磁層36’的極化用以產生 雜散場(stray field)並導致反鐵磁性(Ruderman-Kittel-Kasuya-Yosida)RKKY其耦合至在下方的硬層34’。
第11圖繪示根據一些實施方式的平面內自旋軌道矩磁阻式隨機存取記憶體單元54的自旋極化方向,自由層26’、參考層30’、和硬層34’的自旋極化方向在+X或-X方向上。在所繪示的實施例中,參考層30’和硬層34’的自旋極化方向分別地在-X方向和+X方向上,並且是固定的。根據其他實施方式,這些方向可能是相反的。自由層26’的自旋極化方向可能被編程為在+X方向上或在-X方向上任一者。如果自由層26’的自旋極化方向與參考層30’的自旋極化方向平行(在相同方向上),則自旋軌道矩磁阻式隨機存取記憶體單元54處於低電阻狀態。相反地,如果自由層26’的自旋極化方向與參考層30’的自旋極化方向反向平行(在相反方向上),則自旋軌道矩磁阻式隨機存取記憶體單元54處於高電阻狀態。反鐵磁層36’的自旋極化在+X和-X方向上。
如在第10圖和第11圖中所示的自旋軌道矩磁阻式隨機存取記憶體單元54是使用基本相同的製程形成的,參考第1圖至第10圖作為實施例討論這些製程。經由對於自由層26’選擇適當的厚度T3(第1圖),可能將自旋極化方向設置為如在第10圖中或在第11圖中所示。例如,當厚度T3小於約1.2奈米時,將自旋極化方向設置為如在第10圖中所示,並且所得到的自旋軌道矩磁阻式隨機存 取記憶體單元54是垂直的自旋軌道矩磁阻式隨機存取記憶體單元。相反地,當厚度T3大於約1.2奈米時,將自旋極化方向設置為如在第11圖中所示,並且所得到的自旋軌道矩磁阻式隨機存取記憶體單元54是平面內自旋軌道矩磁阻式隨機存取記憶體單元。
第12圖繪示根據一些實施方式的示例性寫入操作。為了寫入自旋軌道矩磁阻式隨機存取記憶體單元54,施加編程電流I1,這可能經由在介於端子70和72之間連接電壓源VS1(或電流源)來實現。例如,端子70和72可能分別地連接到正電源供應電壓VDD和電性接地GND。端子74可能與任何電壓源和任何電流源斷開。在編程電流I1流動通過自旋軌道耦合層22’的情況下,自旋軌道耦合層22’產生自旋極化的電流,一些自旋極化的電流具有的自旋極化方向不在所繪示的平面內(由點80表示),而其他具有自旋極化方向的自旋極化的電流進入至所繪示的平面內(由「x」符號82表示)。具有自旋極化方向80的自旋極化的電流(載子)向上流動,穿透通過介電界面層24’,並流入至自由層26’。在自由層26中,自旋極化的電流(載子)將其自旋轉移到自由層26’,並因此對自由層26’編程。然後,具有自旋極化方向82的自旋極化的電流向下流動,並累積在介於自旋軌道耦合層22’與在下方的晶種層20’之間的界面處。具有自旋極化方向80的自旋極化的電流,在流動進入至自由層26’(自旋轉移至自由層26’)之後,將以正確的方向流動,然後向下流回自旋軌道耦合 層22’中,並流動至端子72。在編程操作期間,施加外部磁場(未示出),並且自由層26’的所得的自旋極化方向取決於外部磁場和電流I1的方向。在執行編程操作之後,自旋軌道矩磁阻式隨機存取記憶體單元54如預期的處於高電阻狀態或低電阻狀態。如果將自旋軌道矩磁阻式隨機存取記憶體單元54編程為與在第12圖中所示的實施例不同的狀態,則編程電流I1的流動方向可能與所繪示的方向相反,或者可能使外部磁場相反。
習知的自旋軌道矩磁阻式隨機存取記憶體單元具有自旋軌道耦合層,此自旋軌道耦合層直接地接觸相應的自由層。在本揭示內容的實施方式中,由於介電界面層24’的存在,即使自旋軌道矩磁阻式隨機存取記憶體單元54和習知的自旋軌道矩磁阻式隨機存取記憶體單元兩者都以相同的編程電流來編程,自旋軌道矩磁阻式隨機存取記憶體單元54的自旋極化的電流也比習知的自旋軌道矩磁阻式隨機存取記憶體的自旋極化的電流增加。因此,改善了來自於編程電流的自旋極化的電流的產生上的效率。改善可能是由於介在自旋軌道耦合層22’和介電界面層24’之間的界面處的散射增加。
第13圖繪示根據一些實施方式的示例性讀取操作。為了讀取自旋軌道矩磁阻式隨機存取記憶體單元54,例如經由電壓源VS2,在端子74、以及端子70和72中的其中一者上施加電壓。例如,端子74和72可能分別地連接到正電源供應電壓VDD和電性接地GND。自由層26’ 相對於參考層30’的自旋極化方向確定了自旋軌道矩磁阻式隨機存取記憶體單元54的電阻,並且流動通過自旋軌道矩磁阻式隨機存取記憶體單元54的所得的電流I2反映了自旋軌道矩磁阻式隨機存取記憶體單元54的電阻。例如,當自由層26’和參考層30’的自旋極化方向平行(相同方向)時,自旋軌道矩磁阻式隨機存取記憶體單元54處於低電阻狀態。相反地,當自由層26’和參考層30’的自旋極化方向反向平行(在相反方向)時,自旋軌道矩磁阻式隨機存取記憶體單元54處於高電阻狀態。
第14圖繪示了一些實驗結果,其中示出了幾個樣本自旋軌道矩磁阻式隨機存取記憶體單元的電流感應有效場(Hzeff)數值。電流感應的有效場數值表示經由將編程電流傳導到自旋軌道耦合層中可以產生多有效的自旋極化的電流。Y軸代表標準化後的(normalized)電流感應有效場Hzeff。X軸代表五個樣品,其中在介電界面層24’的位置(第10圖或第11圖)處,可能替代地使用不同的材料。經由使用這些樣本在不同電流下測量平面內矯頑力Hc,估算出電流感應有效場數值Hzeff。用語「無」(none)代表沒有層形成在介於自旋軌道耦合層22’和自由層26’之間。用語「Co」、「FeB」、「Mg」、和「MgO」分別地表示在介電界面層24’所處的位置處形成了鈷層、FeB層、Mg層、或MgO層。實驗結果表明,在五個樣品中,包括MgO層的樣品自旋軌道矩磁阻式隨機存取記憶體單元的電流感應有效場數值最高,表示此介電界面層24’的 效果優於所有其他的樣品。
第15圖繪示了實驗結果,其中測量了用於有效地編程幾個樣本自旋軌道矩磁阻式隨機存取記憶體單元的自旋軌道矩磁阻式隨機存取記憶體單元54(第10圖或第11圖)所需的編程電流。Y軸表示所需的編程電流(標準化後的)。X軸代表四個樣本。再次地,用語「無」(none)代表沒有層形成在介於自旋軌道耦合層22’和自由層26’之間。用語「Co」、「Mg」、和「MgO」分別地表示在介電界面層24’所在的位置形成了鈷層、Mg層、或MgO層。實驗結果表明,對具有MgO層的自旋軌道矩磁阻式隨機存取記憶體單元進行編程所需的電流最低,這表示此介電界面層24’的效果優於所有其他的樣品。
本揭示內容的實施方式具有一些有利的特徵。經由在介於自旋軌道耦合層和自由層之間形成薄的介電界面層,與如果沒有形成介電界面層相比,由傳導通過自旋軌道耦合層的電流所產生的自旋極化的電流增加,並且與如果形成金屬性界面層相比,由傳導通過自旋軌道耦合層的電流產生自旋極化的電流增加。因此,與習知的自旋軌道矩磁阻式隨機存取記憶體單元相比,可以用較小的編程電流對自由層的自旋極化方向編程。因此改善了編程效率。
根據本揭示內容的一些實施方式,一種方法包含:沉積複數個層,沉積複數個層包含沉積自旋軌道耦合層;在自旋軌道耦合層上方沉積介電層;在介電層上方沉積自由層;在自由層上方沉積穿隧阻障層;以及在穿隧阻障層 上方沉積參考層;執行第一圖案化製程以圖案化複數個層;以及執行第二圖案化製程以圖案化參考層、穿隧阻障層、自由層、以及介電層,其中第二圖案化製程在自旋軌道耦合層的頂表面上停止。在一實施方式中,自旋軌道耦合層配置為產生自旋極化的載子,並且介電層配置為允許自旋極化的載子穿隧通過。在一實施方式中,沉積介電層至一厚度其小於約10Å。在一實施方式中,沉積自旋軌道耦合層包含物理氣相沉積。在一實施方式中,此方法還包含形成鎂氧化物晶種層其在自旋軌道耦合層下方並且接觸自旋軌道耦合層。在一實施方式中,在第一圖案化製程中圖案化鎂氧化物晶種層。在一實施方式中,此方法還包含沉積介電覆蓋層,其中介電覆蓋層接觸介電層的側壁。在一實施方式中,沉積介電層包含沉積氮化物層。在一實施方式中,沉積介電層包含沉積氧化物層。
在一些實施方式中,在製造自旋軌道矩磁阻式隨機存取記憶體的方法中,在第一圖案化製程之後,自旋軌道耦合層的其餘部分形成條帶,並且此方法更包含將一電壓源的多個相對的端子連接至自旋軌道耦合層。
根據本揭示內容的一些實施方式,一種方法包含:形成金屬層;在金屬層上方形成磁性穿隧接面,其中磁性穿隧接面包含介電層其在金屬層上方;自由層其在介電層上方,其中介電層具有一厚度,此厚度配置為允許在金屬層中的自旋極化的載子流動穿越介電層進入至自由層;穿隧阻障層其在自由層上方;和參考層其在穿隧阻障層上方; 以及沉積一介電覆蓋層其在磁性穿隧接面的側壁上,其中介電覆蓋層接觸介電層的多個邊緣,並且在金屬層的頂表面上延伸。在一實施方式中,形成介電層是經由原子層沉積來執行。在一實施方式中,形成介電層包含沉積一材料,此材料選自由MgO、HfOx、AlOx、AgOx、CuO、SrO、HfN、AlN、AgN、SrN、和其組合所組成的群組。在一實施方式中,自由層具有平面內自旋極化方向。在一實施方式中,自由層具有垂直的自旋極化方向。
根據本揭示內容的一些實施方式,一種裝置包含自旋軌道耦合層和磁性穿隧接面堆疊,以及在自旋軌道耦合層上方的介電層。磁性穿隧接面堆疊包含在介電層上方的自由層;在自由層上方的穿隧阻障層;以及在穿隧阻障層上方的參考層。自旋軌道耦合層在第一方向和與第一方向相對的第二方向上延伸超過磁性穿隧接面堆疊的多個邊緣。在一實施方式中,介電層包含氮化物或氧化物。在一實施方式中,自由層和參考層由多種鐵磁材料形成。在一實施方式中,介電層具有一厚度,此厚度允許在自旋軌道耦合層中的自旋極化的載子穿隧通過並流入至自由層。在一實施方式中,自旋軌道耦合層在垂直於第一方向和第二方向的第三方向上橫向延伸超過磁性穿隧接面堆疊的多個邊緣。在一實施方式中,自旋軌道耦合層具有第一邊緣,第一邊緣與磁性穿隧接面堆疊的第二邊緣齊平。
根據本揭示內容的一些實施方式,一種方法包含:對自旋軌道矩磁阻式隨機存取記憶體單元編程,其中自旋 軌道矩磁阻式隨機存取記憶體單元包含自旋軌道耦合層;介電層其在自旋軌道耦合層上方;以及自由層其在介電層上方,其中編程包含施加電流以流動通過自旋軌道耦合層,以編程自由層的極化方向。在一實施方式中,自旋軌道矩磁阻式隨機存取記憶體單元還包含在自由層上方的一合成的反鐵磁(SAF)層,其中此合成的反鐵磁層具有第一自旋極化方向,並且將自由層的第二自旋極化方向編程為平行或反向平行於第一自旋極化方向。在一實施方式中,此方法更包含施加電壓以產生電流其流動通過自由層、介電層、和自旋軌道耦合層;以及量測電流以確定自旋軌道矩磁阻式隨機存取記憶體的高電阻狀態或低電阻狀態。在一實施方式中,電流進一步流動通過在自由層上方的合成的反鐵磁(SAF)層上方的反鐵磁層。在一實施方式中,在編程期間,在自旋軌道耦合層中的自旋極化的載子穿隧通過介電層以流動進入至自由層。
以上概述了數個實施方式,以便本領域技術人員可較佳地理解本揭示內容的多個態樣。彼等熟習此技術者應理解,其可將本揭示內容用作設計或修飾其他製程與結構的基礎,以實現與本文介紹的實施方式或實施例相同的目的和/或達到相同的優點。本領域技術人員亦會理解,與這些均等的建構不脫離本揭示內容的精神和範圍,並且他們可能在不脫離本揭示內容的精神和範圍的情況下,進行各種改變、替換、和變更。
10:半導體晶圓
20:晶種層
22:自旋軌道耦合層
24:介電界面層
26:自由層
28:穿隧阻障層
30:參考層
32:耦合層
34:硬層
35:合成的反鐵磁層
36:反鐵磁層
38:磁性穿隧接面堆疊
40:覆蓋層
T1:厚度
T2:厚度
T3:厚度
T4:厚度
T5:厚度
T6:厚度
T7:厚度
T8:厚度

Claims (10)

  1. 一種製造自旋軌道矩磁阻式隨機存取記憶體(SOT MRAM)的方法,該方法包含:沉積複數個層,包含:沉積一自旋軌道耦合層,其中該自旋軌道耦合層配置為產生多個自旋極化的載子;在該自旋軌道耦合層上方沉積一介電界面層,其中該介電界面層配置為允許該些自旋極化的載子穿隧通過;在該介電界面層上方沉積一自由層;在該自由層上方沉積一穿隧阻障層;在該穿隧阻障層上方沉積一參考層;在該參考層上方沉積一耦合層;在該耦合層上方沉積一硬層;和在該硬層上方沉積一反鐵磁層;執行一第一圖案化製程以圖案化該些複數個層;以及執行一第二圖案化製程以圖案化該參考層、該穿隧阻障層、該自由層、和該介電界面層,其中該第二圖案化製程在該自旋軌道耦合層的一頂表面上停止。
  2. 如請求項1所述之製造自旋軌道矩磁阻式隨機存取記憶體的方法,其中在該第一圖案化製程之後,該自旋軌道耦合層的一其餘部分形成一條帶,並且該方法更包含將一電壓源的多個相對的端子連接至該自旋軌道耦合 層。
  3. 如請求項1所述之製造自旋軌道矩磁阻式隨機存取記憶體的方法,其中沉積該介電界面層至一厚度,該厚度小於約10Å。
  4. 如請求項1所述之製造自旋軌道矩磁阻式隨機存取記憶體的方法,更包含在該自旋軌道耦合層下方形成一鎂氧化物晶種層,且該鎂氧化物晶種層接觸該自旋軌道耦合層。
  5. 一種自旋軌道矩磁阻式隨機存取記憶體(SOT MRAM)裝置,包含:一自旋軌道耦合層;一介電界面層其在該自旋軌道耦合層上方;以及一磁性穿隧接面(MTJ)堆疊,包含:一自由層其在該介電界面層上方;一穿隧阻障層其在該自由層上方;一參考層其在該穿隧阻障層上方;一耦合層其在該參考層上方;一硬層其在該耦合層上方;和一反鐵磁層其在該硬層上方;其中該自旋軌道耦合層在一第一方向和與該第一方向相對的一第二方向上延伸超過該磁性穿隧接面堆疊的 多個邊緣。
  6. 如請求項5所述之自旋軌道矩磁阻式隨機存取記憶體裝置,其中,該介電界面層包含氮化物或氧化物。
  7. 如請求項5所述之自旋軌道矩磁阻式隨機存取記憶體裝置,其中該自由層和該參考層由多種鐵磁材料形成。
  8. 如請求項5所述之自旋軌道矩磁阻式隨機存取記憶體裝置,其中該介電界面層具有一厚度,該厚度允許在該自旋軌道耦合層中的多個自旋極化的載子穿隧通過並且流入至該自由層。
  9. 一種使用自旋軌道矩磁阻式隨機存取記憶體的方法,該方法包含:對一自旋軌道矩(SOT)磁阻式隨機存取記憶體(MRAM)單元編程,其中該自旋軌道矩磁阻式隨機存取記憶體單元包含:一自旋軌道耦合層;一介電界面層其在該自旋軌道耦合層上方;一自由層其在該介電界面層上方;一穿隧阻障層其在該自由層上方;一合成的反鐵層磁其在該穿隧阻障層上方,其中 該合成的反鐵磁層包含:一參考層其在該穿隧阻障層上方、一耦合層其在該參考層上方、和一硬層其在該耦合層上方;和一反鐵磁層其在該合成的反鐵磁層的該硬層上方;其中所述編程包含:施加一電流以流動通過該自旋軌道耦合層,以編程該自由層的一極化方向。
  10. 如請求項9所述之使用自旋軌道矩磁阻式隨機存取記憶體的方法,其中該合成的反鐵磁層具有一第一自旋極化方向,以及將該自由層的一第二自旋極化方向編程為與該第一自旋極化方向平行或反向平行。
TW109116073A 2019-05-17 2020-05-14 自旋軌道矩磁阻式隨機存取記憶體裝置、其製造方法和其使用方法 TWI738340B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962849322P 2019-05-17 2019-05-17
US62/849,322 2019-05-17
US16/806,203 2020-03-02
US16/806,203 US11469267B2 (en) 2019-05-17 2020-03-02 SOT MRAM having dielectric interfacial layer and method forming same

Publications (2)

Publication Number Publication Date
TW202109871A TW202109871A (zh) 2021-03-01
TWI738340B true TWI738340B (zh) 2021-09-01

Family

ID=73018962

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109116073A TWI738340B (zh) 2019-05-17 2020-05-14 自旋軌道矩磁阻式隨機存取記憶體裝置、其製造方法和其使用方法

Country Status (5)

Country Link
US (2) US11469267B2 (zh)
KR (1) KR102354657B1 (zh)
CN (1) CN111952444A (zh)
DE (1) DE102020107569A1 (zh)
TW (1) TWI738340B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11251360B2 (en) * 2020-02-06 2022-02-15 International Business Machines Corporation MTJ capping layer structure for improved write error rate slopes and thermal stability
US11706999B2 (en) 2021-01-13 2023-07-18 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method of semiconductor device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140056060A1 (en) * 2012-08-26 2014-02-27 Alexey Vasilyevitch Khvalkovskiy Method and system for providing a magnetic tunneling junction using spin-orbit interaction based switching and memories utilizing the magnetic tunneling junction
EP2851903A1 (en) * 2013-09-19 2015-03-25 Crocus Technology S.A. Self-referenced memory device and method for operating the memory device
US20180123021A1 (en) * 2016-10-27 2018-05-03 Tdk Corporation Spin-orbit torque type magnetization reversal element, magnetic memory, and high frequency magnetic device

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8981502B2 (en) * 2010-03-29 2015-03-17 Qualcomm Incorporated Fabricating a magnetic tunnel junction storage element
US9159907B2 (en) * 2011-08-04 2015-10-13 Taiwan Semiconductor Manufacturing Company, Ltd. Hybrid film for protecting MTJ stacks of MRAM
US8753899B2 (en) * 2011-08-23 2014-06-17 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetoresistive random access memory (MRAM) device and fabrication methods thereof
US9245608B2 (en) * 2011-09-22 2016-01-26 Qualcomm Incorporated Thermally tolerant perpendicular magnetic anisotropy coupled elements for spin-transfer torque switching device
US8823118B2 (en) * 2012-01-05 2014-09-02 Headway Technologies, Inc. Spin torque transfer magnetic tunnel junction fabricated with a composite tunneling barrier layer
JP6089081B1 (ja) 2015-09-16 2017-03-01 株式会社東芝 磁気メモリ
JP6271653B1 (ja) 2016-08-04 2018-01-31 株式会社東芝 磁気記憶装置及びその製造方法
JP6374452B2 (ja) 2016-08-04 2018-08-15 株式会社東芝 磁気メモリ
US10381060B2 (en) * 2016-08-25 2019-08-13 Qualcomm Incorporated High-speed, low power spin-orbit torque (SOT) assisted spin-transfer torque magnetic random access memory (STT-MRAM) bit cell array
US10878985B2 (en) * 2016-12-09 2020-12-29 Regents Of The University Of Minnesota Spin orbit torque generating materials
US10121961B2 (en) 2017-02-01 2018-11-06 Samsung Electronics Co., Ltd. Magnetic devices including magnetic junctions having tilted easy axes and enhanced damping programmable using spin orbit torque
WO2019005156A1 (en) 2017-06-30 2019-01-03 Intel Corporation SPIN-ORBIT (SOT) COUPLING MEMORY DEVICES WITH ENHANCED SWITCH CAPACITY AND METHODS OF MAKING THE SAME
US11508903B2 (en) * 2018-06-28 2022-11-22 Intel Corporation Spin orbit torque device with insertion layer between spin orbit torque electrode and free layer for improved performance
US11444237B2 (en) * 2018-06-29 2022-09-13 Intel Corporation Spin orbit torque (SOT) memory devices and methods of fabrication
US11276730B2 (en) * 2019-01-11 2022-03-15 Intel Corporation Spin orbit torque memory devices and methods of fabrication

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140056060A1 (en) * 2012-08-26 2014-02-27 Alexey Vasilyevitch Khvalkovskiy Method and system for providing a magnetic tunneling junction using spin-orbit interaction based switching and memories utilizing the magnetic tunneling junction
EP2851903A1 (en) * 2013-09-19 2015-03-25 Crocus Technology S.A. Self-referenced memory device and method for operating the memory device
US20180123021A1 (en) * 2016-10-27 2018-05-03 Tdk Corporation Spin-orbit torque type magnetization reversal element, magnetic memory, and high frequency magnetic device

Also Published As

Publication number Publication date
CN111952444A (zh) 2020-11-17
DE102020107569A1 (de) 2020-11-19
KR102354657B1 (ko) 2022-01-24
US11469267B2 (en) 2022-10-11
TW202109871A (zh) 2021-03-01
KR20200133182A (ko) 2020-11-26
US20200365653A1 (en) 2020-11-19
US20220328559A1 (en) 2022-10-13

Similar Documents

Publication Publication Date Title
US11683988B2 (en) Semiconductor device
US11063217B2 (en) Semiconductor device
US10770345B2 (en) Integrated circuit and fabrication method thereof
US11849645B2 (en) Integrated circuit
US11171284B2 (en) Memory device
US20230140896A1 (en) Semiconductor device and method for fabricating the same
US20220328559A1 (en) SOT MRAM Having Dielectric Interfacial Layer and Method Forming Same
US11502126B2 (en) Integrated circuit and fabrication method thereof
US11963460B2 (en) Method for manufacturing memory device having resistance switching layer
US20230065850A1 (en) Integrated circuit device and method for fabricating the same
US11778923B2 (en) Memory device