TWI736301B - 顯示面板的驅動電路及其驅動方法 - Google Patents
顯示面板的驅動電路及其驅動方法 Download PDFInfo
- Publication number
- TWI736301B TWI736301B TW109118367A TW109118367A TWI736301B TW I736301 B TWI736301 B TW I736301B TW 109118367 A TW109118367 A TW 109118367A TW 109118367 A TW109118367 A TW 109118367A TW I736301 B TWI736301 B TW I736301B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage level
- gate
- enabling
- pulse width
- electric energy
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本發明關於一種顯示面板的驅動電路與驅動方法,驅動電路包含一閘極驅動電路,閘極驅動電路可執行一驅動方法,驅動方法包含於一第一畫面驅動期間提供具有一第一致能電能之至少一第一閘極訊號,及於一第二畫面驅動期間提供具有一第二致能電能之至少一第二閘極訊號,第一致能電能大於第二致能電能。
Description
本發明關於一種驅動電路與驅動方法,尤其是一種顯示面板的驅動電路與驅動方法。
隨著穿戴產品與可攜式產品的發展,一般希望薄膜電晶體液晶顯示器在某些狀況下可以操作在較低的畫面更新頻率(frame rate)以達到較低功耗的需求,例如靜態畫面。然而,由於電晶體本身的特性,若長時間讓閘極電壓維持在禁能電壓,將使電晶體的電性特性發生變化,例如電晶體的門檻電壓偏移,如此即會讓電流-電壓曲線(I-V curve)偏移,導致電晶體的控制不如預期,進而影響顯示器的光學特性。這種現象可以統稱為電晶體劣化。
對於電晶體劣化的問題,一般像素結構如第一圖所示之習知顯示面板之像素結構,習知顯示面板40之每一像素結構42包含至少兩個電晶體M1、M2,顯示面板40的每一像素結構42包含相串聯之一防劣化電晶體M1與一像素電晶體M2,而用於避免電晶體劣化。像素結構42更包含一液晶電容LC與一儲存電容CS,並且該些像素結構42耦接複數閘極線GL1、GL2、GL3、GL4、GL5...GLn與複數源極線SL1、SL2、SL3...SLn。如此,該些像素結構42分別耦接複數閘極
訊號VG1、VG2、VG3、VG4、VG5...VGn與複數源極訊號。此外,該些像素結構42更耦接一共用電極COM,如此,該些像素結構42依據該些閘極訊號VG1...VGn而導通或截止,並依據該些源極訊號與共用電極COM之共用電壓顯示影像。
再者,該些防劣化電晶體M1與該些像素電晶體M2的控制方式,請參閱第二圖之習知閘極訊號的波形圖。如圖所示,驅動顯示面板40顯示第一畫面與第二畫面的期間包含一更新畫面期間與一解應力(De-stress)期間。在更新畫面期間,對應於每一列像素結構42的兩閘極訊號會同時導通劣化電晶體M1與像素電晶體M2,即該些閘極訊號VG1...VGn控制該些防劣化電晶體M1與該些像素電晶體M2導通而傳輸該些源極訊號。在解應力(防劣化)期間,對應於每一列像素結構42的兩閘極訊號會於不同時間分別導通劣化電晶體M1與像素電晶體M2,即該些閘極訊號VG1...VGn控制該些防劣化電晶體M1與該些像素電晶體M2分時導通。於解應力期間,當防劣化電晶體M1導通時像素電晶體M2不導通;相反地,當像素電晶體M2導通時防劣化電晶體M1不導通,而使該些防劣化電晶體M1與該些像素電晶體M2非長時間持續受相同的閘極電壓控制,而非持續受相同閘極電壓所造成的應力,例如第二圖所示的非長時間持續受負閘極電壓造成的應力。
然而,習知電晶體防劣化(解應力)的運作無法在更新畫面期間進行,即習知技術需要額外的解應力期間進行電晶體的防劣化。另外,運用習知電晶體防劣化的方式,每一像素結構42必須包含防劣化電晶體M1與像素電晶體M2與對應的兩條閘極線,如此即會增加製造成本,且會佔用顯示面板40的面積,而影響解析度。相對地,顯示面板40的驅動電路對應每一列像素結構42必須輸出
兩個閘極訊號,以控制防劣化電晶體M1與像素電晶體M2,且必須配合更新畫面期間與解應力期間而有不同控制方式,如此增加驅動電路驅動顯示面板40的複雜度。
鑒於上述問題,本發明提供一種顯示面板的驅動電路及其驅動方法,其使像素結構無須因電晶體的解應力需求而增加像素結構之電晶體的數量與閘極線的數量,且不需要增加額外的解應力期間即可完成電晶體之解應力。
本發明之目的,在於提供一種顯示面板的驅動電路與驅動方法,其使像素結構無須因電晶體之解應力需求而增加電晶體的數量與閘極線的數量,且不需要增加額外的解應力期間即可完成電晶體之解應力。
本發明提供一種顯示面板的驅動方法,其包含於一第一畫面驅動期間提供具有一第一致能電能之至少一第一閘極訊號。於一第二畫面驅動期間提供具有一第二致能電能之至少一第二閘極訊號。而且,第一致能電能大於第二致能電能。
再者,每一第一閘極訊號包含一第一掃描電壓準位及一第一脈波寬度而具有第一致能電能,每一第二閘極訊號包含一第二掃描電壓準位及一第二脈波寬度而具有第二致能電能。第一掃描電壓準位大於第二掃描電壓準位及/或第一脈波寬度大於第二脈波寬度。
本發明提供一種顯示面板的驅動電路,其包含一閘極驅動電路。於一第一畫面驅動期間輸出具有一第一致能電能之至少一第一閘極訊號,及於
一第二畫面驅動期間輸出具有一第二致能電能之至少一第二閘極訊號,且第一致能電能大於第二致能電能。
本發明提供顯示面板的另一驅動方法,其提供複數閘極訊號,該些閘極訊號的一致能電能最少為該些閘極訊號的一禁能電能的1/13000倍。此外,致能電能最多為禁能電能的1/2000倍。
本發明提供顯示面板的另一驅動電路,其包含一閘極驅動電路。閘極驅動電路輸出複數閘極訊號,該些閘極訊號具有一致能電能與一禁能電能,致能電能最少為禁能電能的1/13000倍。此外,致能電能最多為禁能電能的1/2000倍。
10:源極驅動電路
11:伽瑪電路
20:閘極驅動電路
30:時序控制電路
40:顯示面板
42:像素結構
50:顯示面板
52:像素結構
60:閘極驅動單元
61:切換電路
COM:共用電極
CS:儲存電容
G1:閘極訊號
G11:第一閘極訊號
G12:第一閘極訊號
G13:第一閘極訊號
G1n:第一閘極訊號
G2:閘極訊號
G21:第二閘極訊號
G22:第二閘極訊號
G23:第二閘極訊號
G2n:第二閘極訊號
G3:閘極訊號
GL1:閘極線
GL2:閘極線
GL3:閘極線
GL4:閘極線
GL5:閘極線
GLn:閘極線
Gn:閘極訊號
Gt:閘極時序訊號
H1:電壓差
IN:輸入端
LC:液晶電容
M1:防劣化電晶體
M2:像素電晶體
OUT:輸出端
S1:源極訊號
S2:源極訊號
S3:源極訊號
SL1:源極線
SL2:源極線
SL3:源極線
SLn:源極線
Sn:源極訊號
St:源極時序訊號
SW:切換訊號
T1:像素電晶體
T2:P型電晶體
T3:N型電晶體
Vcom:共用電壓
VDD:供應電壓
VDD1:第一電源電壓
VDD2:第二電源電壓
VG1:閘極訊號
VG2:閘極訊號
VG3:閘極訊號
VG4:閘極訊號
VG5:閘極訊號
Vga:伽瑪電壓
VGn:閘極訊號
VIN:輸入訊號
VOUT:輸出訊號
VSS:參考電壓
W1:脈寬差
第一圖:其為習知顯示面板之像素結構的示意圖;第二圖:其為習知閘極訊號的波形圖;第三圖:其為本發明之驅動電路驅動像素電晶體解應力之實施例的電路圖;第四圖:其為本發明之閘極訊號控制像素電晶體解應力之第一實施例的波形圖;第五圖:其為本發明之閘極訊號控制像素電晶體解應力之第二實施例的波形圖;第六圖:其為本發明之閘極訊號控制像素電晶體解應力之第三實施例的波形圖;第七圖:其為本發明之閘極訊號控制像素電晶體解應力之第四實施例的波形圖;及第八圖:其為本發明之閘極驅動電路之閘極驅動單元的電路圖。
在說明書及請求項當中使用了某些詞彙指稱特定的元件,然,所屬本發明技術領域中具有通常知識者應可理解,製造商可能會用不同的名詞稱呼同一個元件,而且,本說明書及請求項並不以名稱的差異作為區分元件的方式,而是以元件在整體技術上的差異作為區分的準則。在通篇說明書及請求項當中所提及的「包含」為一開放式用語,故應解釋成「包含但不限定於」。再者,「耦接」一詞在此包含任何直接及間接的連接手段。因此,若文中描述一第一裝置耦接一第二裝置,則代表第一裝置可直接連接第二裝置,或可透過其他裝置或其他連接手段間接地連接至第二裝置。
請參閱第三圖,其為本發明之驅動電路驅動像素電晶體解應力之實施例的電路圖。如圖所示,驅動一顯示面板50之驅動電路包含一閘極驅動電路20,閘極驅動電路20耦接顯示面板50的複數像素結構52,該些像素結構52分別包含單一像素電晶體T1。為了避免每一像素結構52的每一像素電晶體T1長時間持續承受禁能電壓而導致電性特性發生變化,例如操作曲線偏移,例如電晶體之門檻電壓(VT)的變化。驅動電路提升複數閘極訊號G1、G2、G3...Gn於一驅動期間所具有的一致能電能,於第三圖實施例中是閘極驅動電路20提升該些閘極訊號G1...Gn於驅動期間所具有的致能電能。因此,驅動電路提升像素電晶體T1的致能電能(正電能),可以減少像素電晶體T1長時間承受禁能電能(負電能)的影響,如此,可以維持像素電晶體T1的電性特性,例如可以維持像素電晶體T1的操作曲線。換言之,驅動電路可以使像素結構52在不增加額外電晶體與閘極線下完成解應力(De-stress)運作。即第三圖實施例的驅動電路可以在具有單一像素電晶體T1的像素結構52的架構下,解決像素電晶體T1長時間承受禁能電能而
導致電性特性偏移的問題。所以,本發明驅動電路使顯示面板50在符合解應力需求下不額外增加電晶體於畫素結構52與不額外增加閘極線,如此顯示面板50相較於習知顯示面板40有較低的製造成本與避免影響解析度。
再者,該些像素結構52僅具有單一像素電晶體T1,驅動電路於驅動顯示面板50之該些畫素結構52更新畫面時,可以同時進行解應力運作,即導通像素電晶體T1傳遞源極訊號S1、S2、S3...Sn時,可以同時進行解應力運作。即第三圖實施例中的驅動電路無需在如第二圖額外的解應力期間進行解應力運作。驅動電路的閘極驅動電路20可輸出不同的該些閘極訊號G1...Gn,例如於解應力運作下產生的閘極訊號G1...Gn可以稱第一閘極訊號(如第四圖的G11、G12、G13...G1n),而於非解應力運作下產生的該些閘極訊號G1...Gn可以稱為第二閘極訊號(如第四圖的G21、G22、G23...G2n)。換言之,閘極驅動電路20可以針對需要藉由解應力運作維持像素電晶體T1的電氣特性,其於驅動顯示面板50顯示第一畫面的一第一畫面驅動期間輸出具有第一致能電能之第一閘極訊號(如第四圖的G11、G12、G13...G1n)控制該像素電晶體T1。第一致能電能是第一閘極訊號於致能期間(掃描期間)導通像素電晶體T1的電能。閘極驅動電路50於驅動顯示面板50顯示第二畫面的一第二畫面驅動期間若無解應力運作,閘極驅動電路20可以輸出具有一第二致能電能之第二閘極訊號(如第四圖的G21、G22、G23...G2n)控制該像素電晶體T1。第二致能電能是第二閘極訊號於致能期間(掃描期間)導通像素電晶體T1的電能。因此,解應力運作的第一致能電能大於非解應力運作的第二致能電能。此外,閘極驅動電路20可以針對需要提升致能電能的像素結構52,提供具有較高致能電能的閘極訊號,換言之,實施例未限制全部的
閘極訊號G1...Gn皆需符合解應力運作的需求,如此可以僅有一閘極訊號或數個閘極訊號具有提升的致能電能。
比較第一圖習知技術與第三圖本發明實施例,習知技術需在更新畫面後,將每一列像素結構42所接收的該些閘極訊號VG1-VGn的準位轉變為導通(致能)準位,再轉變為截止(禁能)準位,以變換該些電晶體M1、M2的狀態。如此控制該些電晶體M1、M2交互承受不同的應力。所以,習知的解應力方式需於更新畫面期間後,額外進行解應力運作,並控制每一列像素結構42之該些電晶體M1、M2不會同時導通,而完成解應力運作。然而,由第三圖實施例可知,本發明驅動方法可以同時進行顯示畫面運作與解應力運作,且無需於不同時間額外增加閘極訊號驅動每一像素結構52進行解應力運作。本發明實施例控制像素電晶體T1所承受不同電能(致能電能與禁能電能)的強度差異於一範圍內,以達像素電晶體T1解應力的需求,而非習知技術分時控制該些電晶體M1、M2交互承受不同電能。
復參閱第三圖,驅動電路更包含一源極驅動電路10。顯示面板50包含複數閘極線GL1、GL2、GL3...GLn與複數源極線SL1、SL2、SL3...SLn。源極驅動電路10與閘極驅動電路20分別經由該些源極線SL1-SLn與該些閘極線GL1-GLn耦接該些像素結構52,且分別輸出複數源極訊號S1、S2、S3...Sn與該些閘極訊號G1...Gn至顯示面板50的該些像素結構52,以控制顯示面板52顯示複數畫面。該些像素結構52的像素電晶體T1耦接一液晶電容LC與一儲存電容CS,液晶電容LC並聯儲存電容CS且耦接一共用電壓Vcom。該些液晶電容LC儲存的複數液晶電壓控制液晶的轉動,該些儲存電容CS儲存複數儲存電壓以維持該些液晶電壓的電壓準位。此外,該些液晶電容LC與該些儲存電容CS除了可以耦接
共用電壓Vcom外,亦可以耦接一接地端。每一像素結構52的像素電晶體T1耦接該些閘極訊號G1...Gn之一與該些源極訊號S1...Sn之一,其中,每個閘極訊號G1...Gn分別掃描每一列該些像素結構52,每個源極訊號S1...Sn傳輸至每一行的該些像素結構52。
驅動電路更包含一時序控制電路30,時序控制電路30耦接源極驅動電路10與閘極驅動電路20。時序控制電路30產生一源極時序訊號St與一閘極時序訊號Gt,而控制源極驅動電路10與閘極驅動電路20運作的時序。例如,時序控制電路30可以設定源極驅動電路10與閘極驅動電路20輸出該些閘極訊號G1...Gn與該些源極訊號S1...Sn的時序。於實施例中,該些閘極訊號G1...Gn的電壓準位為一導通準位(例如高準位)時導通該些像素電晶體T1,如此,該些像素電晶體T1傳輸該些源極訊號S1...Sn至該些液晶電容LC。反之,該些閘極訊號G1...Gn的電壓準位為一截止準位(例如低準位)時截止該些像素電晶體T1,如此,該些像素電晶體T1無法傳輸該些源極訊號S1...Sn至該些液晶電容LC,即無法驅動顯示面板50顯示畫面或更新畫面。
驅動電路包含一伽瑪電路11,如第三圖所示,伽瑪電路11可以選擇設置於源極驅動電路10外,但其非實施例所限。伽瑪電路11產生複數伽瑪電壓Vga,該些伽瑪電壓Vga可以包含複數灰階電壓。源極驅動電路10耦接伽瑪電路11,且依據一輸入像素資料選擇該些伽瑪電壓Vga而輸出該些源極訊號S1...Sn,即源極驅動電路10依據輸入像素資料選擇該些灰階電壓而輸出該些源極訊號S1...Sn,以驅動顯示面板50顯示影像。換言之,顯示面板50顯示的影像相關於該些灰階電壓的電壓準位。
請參閱第四圖,其為本發明之閘極訊號控制像素電晶體解應力之第一實施例的波形圖。如圖所示,該些閘極訊號G1...Gn包含兩個電壓準位,例如前述的高準位、低準位或稱為導通準位、截止準位,其中低準位或者截止準位可以低於0,而為負準位。所以,驅動電路的閘極驅動電路20可以執行本發明之驅動方法,對像素電晶體T1解應力的驅動方法包含,於驅動顯示面板50顯示一第一畫面之第一畫面驅動期間,提供具有第一致能電能的該些閘極訊號G1...Gn(如第一閘極訊號G11、G12、G13...G1n)掃描該些像素結構52,所以,該些第一閘極訊號G11、G12、G13...G1n導通該些像素電晶體T1的電壓準位可以稱為第一掃描電壓準位。再者,驅動電路未提高致能電能而驅動顯示面板50顯示一第二畫面,於第二畫面驅動期間,提供具有第二致能電能的該些閘極訊號G1...Gn(如第二閘極訊號G21、G22、G23...G2n)掃描該些像素結構52,所以,該些第二閘極訊號G21、G22、G23...G2n導通該些像素電晶體T1的電壓準位可以稱為第二掃描電壓準位。而且,如第四圖實施例所示,位於第一畫面驅動期間的第一掃描電壓準位大於位於第二畫面驅動期間的第二掃描電壓準位,其電壓差標示為H1。該些第一閘極訊號G11、G12、G13...G1n於電壓準位為第一掃描電壓準位的期間具有第一致能電能,而第二閘極訊號G21、G22、G23...G2n於電壓準位為第二掃描電壓準位的期間具有第二致能電能。
此外,第四圖實施例所示提高致能電能控制該些像素電晶體T1的驅動方法,可以選擇特定畫面運作,例如第一畫面驅動期間更新畫面同時進行解應力運作,而第二畫面驅動期間並未提高致能電能控制該些像素電晶體T1,之後於第N畫面驅動期間再提高致能電能控制該些像素電晶體T1。換言之,提高致能電能控制該些像素電晶體T1運作的頻率可以依需求變化,非本實施例所限。
復參閱第四圖,第一閘極訊號G11、G12、G13...G1n與第二閘極訊號G21、G22、G23...G2n未掃描該些像素結構52而截止該些像素電晶體T1時,其電壓準位為低準位,所以第一閘極訊號G11、G12、G13...G1n與第二閘極訊號G21、G22、G23...G2n的低準位可以稱為一第一非掃描電壓準位與一第二非掃描電壓準位。而且,第一非掃描電壓準位與第二非掃描電壓準位小於高準位(導通準位),即小於第一掃描電壓準位與第二掃描電壓準位。如此,每一第一閘極訊號G11、G12、G13...G1n之電壓準位包含第一掃描電壓準位與第一非掃描電壓準位,每一第二閘極訊號G21、G22、G23...G2n之電壓準位包含第二掃描電壓準位與第二非掃描電壓準位。於本發明之一實施例中,第一非掃描電壓準位與第二非掃描電壓準位可相同或者不同。
請參閱第五圖,其為本發明之閘極訊號控制像素電晶體解應力之第二實施例的波形圖。如圖所示,提升該些第一閘極訊號G11、G12、G13...G1n所具有的第一致能電能除了第四圖實施例的提升電壓準位外,亦可以變化為第五圖實施例的增加該些第一閘極訊號G11、G12、G13...G1n的脈波寬度。所以,於第一畫面驅動期間,每一第一閘極訊號G11、G12、G13...G1n之脈波寬度包含一第一脈波寬度,即導通準位之脈波寬度,而於第二畫面驅動期間,每一第二閘極訊號G21、G22、G23...G2n之脈波寬度包含一第二脈波寬度,即導通準位之脈波寬度。而且,第一脈波寬度大於第二脈波寬度,其脈寬差標示為W1。換言之,第一閘極訊號G11、G12、G13...G1n於脈波寬度為第一脈波寬度的期間具有第一致能電能,第二閘極訊號G21、G22、G23...G2n於脈波寬度為第二脈波寬度的期間具有第二致能電能。而且,第一脈波寬度期間的第一致能電能大於第二脈波寬
度期間的第二致能電能。同樣的,提升致能電能運作的頻率如第五圖所示,可以間隔至少一畫面驅動期間而執行提高致能電能運作。
請參閱第六圖,其為本發明之閘極訊號控制像素電晶體解應力之第三實施例的波形圖。第六圖實施例是結合第四圖實施例的提升該些閘極訊號G1...Gn的電壓準位與第五圖實施例的增加該些閘極訊號G1...Gn的脈波寬度,而提升致能電能運作的頻率如第四圖與第五圖實施例非運作於每一畫面驅動期間。再者,第六圖之該些第一閘極訊號G11、G12、G13...G1n的第一致能電能提升幅度可以高於或等於第四圖與第五圖實施例的驅動方法。所以,該些第一閘極訊號G11、G12、G13...G1n之第一致能電能的提升幅度可以依據不同顯示面板而調整。換言之,每一第一閘極訊號G11、G12、G13...G1n可以包含第一掃描電壓準位與第一脈波寬度而具有第一致能電能,每一第二閘極訊號G21、G22、G23...G2n可以包含第二掃描電壓準位與第二脈波寬度而具有第二致能電能。而且,第一掃描電壓準位大於第二掃描電壓準位及/或第一脈波寬度大於第二脈波寬度。
請參閱第七圖,其為本發明之閘極訊號控制像素電晶體解應力之第四實施例的波形圖。第七圖實施例對像素電晶體T1的驅動方法不同於第六圖實施例,其差異在於第七圖實施例的每一畫面驅動期間皆包含提升致能電能運作。所以,該些閘極訊號G1...Gn是具有第一致能電能的該些第一閘極訊號G11、G12、G13...G1n,且該些第一閘極訊號G11、G12、G13...G1n的電壓準位與脈波寬度皆增加。第七圖實施例中閘極驅動電路20執行的驅動方法,控制該些閘極訊號G1...Gn之致能電能最小為該些閘極訊號G1...Gn之禁能電能的1/13000倍,即該些第一閘極訊號G11、G12、G13...G1n的致能電能最小為禁能電能的1/13000
倍,其中較佳電能差異的範圍是1/2000~1/13000倍,即致能電能最多為禁能電能的1/2000倍。上述所有實施例也適用此致能電能與禁能電能的差異關係。禁能電能是該些第一閘極訊號G11、G12、G13...G1n於禁能期間(非掃描期間)截止該些像素電晶體T1的電能。此外,第四圖至第七圖所繪內容皆是說明之用,非限制訊號的波形、時序與振幅。再者,上述各實施例的像素電晶體T1是以NMOS為說明基礎,惟像素電晶體T1可以改為PMOS型態。所以,上述實施例未限制致能電能與禁能電能為正或負電能,即對於NMOS的實施例而言,致能電能為正電能而禁能電能為負電能,反之,對於PMOS的實施例而言,致能電能為負電能而禁能電能為正電能。
請參閱第八圖,其為本發明之閘極驅動電路之閘極驅動單元的電路圖。閘極驅動電路20包含複數閘極驅動單元60而產生該些閘極訊號G1...Gn。如圖所示,每一閘極驅動單元60包含一切換電路61、一P型電晶體T2與一N型電晶體T3。閘極驅動單元60耦接一第一電源電壓VDD1、第二電源電壓VDD2與一參考電壓VSS。切換電路61耦接第一電源電壓VDD1與第二電源電壓VDD2,並依據第一電源電壓VDD1或第二電源電壓VDD2而作為一供應電壓VDD並輸出。P型電晶體T2耦接切換電路61而耦接供應電壓VDD,P型電晶體T2更耦接閘極驅動單元60的一輸入端IN與一輸出端OUT而耦接一輸入訊號VIN或產生一輸出訊號VOUT。N型電晶體T3耦接參考電壓VSS與P型電晶體T2,且N型電晶體T3更耦接輸入端IN與輸出端OUT而耦接輸入訊號VIN或產生輸出訊號VOUT。輸出訊號VOUT為上述實施例之閘極訊號。
再者,第一電源電壓VDD1的準位不同於第二電源電壓VDD2的準位,所以,一切換訊號SW控制切換電路61依據第一電源電壓VDD1或第二電源
電壓VDD2,而產生供應電壓VDD。如此,當輸入訊號VIN控制P型電晶體T2導通而N型電晶體T3截止時,閘極驅動單元60可以輸出不同準位的輸出訊號VOUT。由於第八圖實施例的閘極驅動單元60用於產生該些閘極訊號G1...Gn,所以該些閘極訊號G1...Gn之導通準位可以為不同電壓準位而具有不同致能電能。此外,當輸入訊號VIN控制P型電晶體T2截止,而控制N型電晶體T3導通時,輸出訊號VOUT之電壓準位降低至參考電壓VSS的準位,即該些閘極訊號G1...Gn從導通準位(高準位)轉變為截止準位(低準位),其中,截止準位(低準位)可以相同於參考電壓VSS的準位。
復參閱第八圖,對於增加該些閘極訊號G1...Gn的脈波寬度,可以藉由輸入訊號VIN控制P型電晶體T2與N型電晶體T3的導通時間而決定。此外,輸入訊號VIN與切換訊號SW可以是任一適合的電路產生,其非實施例所限。再者,閘極驅動單元60可以利用其他電路取代切換電路61。例如閘極驅動單元60包含兩顆P型電晶體,且第一電源電壓VDD1與第二電源電壓VDD2分別經由不同的P型電晶體傳輸至閘極驅動單元60的輸出端OUT,而改變該些閘極訊號G1...Gn所具有的致能電能。此外,當顯示面板50之像素電晶體T1改為PMOS型態的像素電晶體T1,N型電晶體T3需耦接兩個不同準位的參考電壓,而P型電晶體T2改為耦接相同電壓準位的供應電壓VDD。所以,切換電路61改用於產生不同準位的參考電壓,其餘技術內容對應變化,不再贅述。另外,本實施例之閘極驅動單元60僅用於舉例說明本發明如何提升該些閘極訊號G1...Gn具有的致能電能,並非限制僅能利用第八圖實施例之閘極驅動單元60產生該些閘極訊號G1...Gn,本領域技術人員當知可以利用不同電路產生該些閘極訊號G1...Gn,且可提升該些閘極訊號G1...Gn之致能電能。
綜上所述,本發明關於一種顯示面板的驅動電路與驅動方法,驅動電路包含閘極驅動電路,閘極驅動電路可執行驅動方法,驅動方法包含於第一畫面驅動期間提供具有第一致能電能之至少一第一閘極訊號,及於第二畫面驅動期間提供具有第二致能電能之至少一第二閘極訊號,第一致能電能大於第二致能電能,如此可對畫素結構之像素電晶體解除應力,避免像素電晶體的電氣特性變化。
G11:第一閘極訊號
G12:第一閘極訊號
G13:第一閘極訊號
G1n:第一閘極訊號
G21:第二閘極訊號
G22:第二閘極訊號
G23:第二閘極訊號
G2n:第二閘極訊號
H1:電壓差
Claims (14)
- 一種顯示面板的驅動方法,其包含: 於一第一畫面驅動期間,提供具有一第一致能電能之至少一第一閘極訊號;及 於一第二畫面驅動期間,提供具有一第二致能電能之至少一第二閘極訊號; 其中,該第一致能電能大於該第二致能電能。
- 如請求項1所述之顯示面板的驅動方法,其中,該每一第一閘極訊號包含一第一掃描電壓準位,該每一第二閘極訊號包含一第二掃描電壓準位,該第一掃描電壓準位大於該第二掃描電壓準位,該第一閘極訊號於電壓準位為該第一掃描電壓準位的期間具有該第一致能電能,該第二閘極訊號於電壓準位為該第二掃描電壓準位的期間具有該第二致能電能。
- 如請求項2所述之顯示面板的驅動方法,其中,該每一第一閘極訊號更包含一第一非掃描電壓準位,該第一非掃描電壓準位小於該第一掃描電壓準位與該第二掃描電壓準位,該每一第二閘極訊號更包含一第二非掃描電壓準位,該第二非掃描電壓準位小於該第一掃描電壓準位與該第二掃描電壓準位。
- 如請求項1所述之顯示面板的驅動方法,其中,該每一第一閘極訊號包含一第一脈波寬度,該每一第二閘極訊號包含一第二脈波寬度,該第一脈波寬度大於該第二脈波寬度,該第一閘極訊號於脈波寬度為該第一脈波寬度的期間具有該第一致能電能,該第二閘極訊號於脈波寬度為該第二脈波寬度的期間具有該第二致能電能。
- 如請求項1所述之顯示面板的驅動方法,其中,該每一第一閘極訊號包含一第一掃描電壓準位與一第一脈波寬度而具有該第一致能電能,該每一第二閘極訊號包含一第二掃描電壓準位與一第二脈波寬度而具有該第二致能電能,該第一掃描電壓準位大於該第二掃描電壓準位以及/或者該第一脈波寬度大於該第二脈波寬度。
- 一種顯示面板的驅動電路,其包含: 一閘極驅動電路,於一第一畫面驅動期間輸出具有一第一致能電能之至少一第一閘極訊號,於一第二畫面驅動期間輸出具有一第二致能電能之至少一第二閘極訊號,該第一致能電能大於該第二致能電能。
- 如請求項6所述之顯示面板的驅動電路,其中,該每一第一閘極訊號包含一第一掃描電壓準位,該每一第二閘極訊號包含一第二掃描電壓準位,該第一掃描電壓準位大於該第二掃描電壓準位,該第一閘極訊號於電壓準位為該第一掃描電壓準位的期間具有該第一致能電能,該第二閘極訊號於電壓準位為該第二掃描電壓準位的期間具有該第二致能電能。
- 如請求項7所述之顯示面板的驅動電路,其中,該每一第一閘極訊號更包含一第一非掃描電壓準位,該第一非掃描電壓準位小於該第一掃描電壓準位與該第二掃描電壓準位,該每一第二閘極訊號更包含一第二非掃描電壓準位,該第二非掃描電壓準位小於該第一掃描電壓準位與該第二掃描電壓準位。
- 如請求項6所述之顯示面板的驅動電路,其中,該每一第一閘極訊號包含一第一脈波寬度,該每一第二閘極訊號包含一第二脈波寬度,該第一脈波寬度大於該第二脈波寬度,該第一閘極訊號於脈波寬度為該第一脈波寬度的期間具有該第一致能電能,該第二閘極訊號於脈波寬度為該第二脈波寬度的期間具有該第二致能電能。
- 如請求項6所述之顯示面板的驅動電路,其中,該每一第一閘極訊號包含一第一掃描電壓準位與一第一脈波寬度而具有該第一致能電能,該每一第二閘極訊號包含一第二掃描電壓準位與一第二脈波寬度而具有該第二致能電能,該第一掃描電壓準位大於該第二掃描電壓準位以及/或者該第一脈波寬度大於該第二脈波寬度。
- 一種顯示面板的驅動方法,其包含: 提供複數閘極訊號,該些閘極訊號的一致能電能最少為該些閘極訊號的一禁能電能的1/13000倍。
- 如請求項11所述之顯示面板的驅動方法,其中該致能電能最多為該禁能電能的1/2000倍。
- 一種顯示面板的驅動電路,其包含: 一閘極驅動電路,輸出複數閘極訊號,該些閘極訊號具有一致能電能與一禁能電能,該致能電能最少為該禁能電能的1/13000倍。
- 如請求項13所述之顯示面板的驅動電路,其中該致能電能最多為該禁能電能的1/2000倍。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962855264P | 2019-05-31 | 2019-05-31 | |
US62/855,264 | 2019-05-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202113779A TW202113779A (zh) | 2021-04-01 |
TWI736301B true TWI736301B (zh) | 2021-08-11 |
Family
ID=73507065
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109118367A TWI736301B (zh) | 2019-05-31 | 2020-06-01 | 顯示面板的驅動電路及其驅動方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN112017606B (zh) |
TW (1) | TWI736301B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI820687B (zh) * | 2022-04-26 | 2023-11-01 | 友達光電股份有限公司 | 影像感測器及其驅動方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101447177A (zh) * | 2009-01-05 | 2009-06-03 | 友达光电股份有限公司 | 可主动调整驱动电压的显示器、电压补偿电路及驱动方法 |
TW201331905A (zh) * | 2012-01-18 | 2013-08-01 | Himax Tech Ltd | 液晶顯示器及其運作方法 |
CN104538003A (zh) * | 2015-01-22 | 2015-04-22 | 合肥京东方光电科技有限公司 | 显示面板的驱动方法和显示装置 |
CN104751757A (zh) * | 2013-12-31 | 2015-07-01 | 乐金显示有限公司 | 能够以低速驱动的显示装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI398849B (zh) * | 2008-12-10 | 2013-06-11 | Au Optronics Corp | 顯示面板的驅動方法 |
TWI409749B (zh) * | 2009-12-11 | 2013-09-21 | Au Optronics Corp | 電泳顯示裝置及其驅動方法 |
KR101117733B1 (ko) * | 2010-01-21 | 2012-02-24 | 삼성모바일디스플레이주식회사 | 화소 회로, 이를 이용한 표시 장치 및 표시 장치 구동 방법 |
KR101125571B1 (ko) * | 2010-02-05 | 2012-03-22 | 삼성모바일디스플레이주식회사 | 화소, 이를 이용한 표시 장치 및 그 구동 방법 |
KR101995218B1 (ko) * | 2012-03-27 | 2019-07-02 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
KR102054760B1 (ko) * | 2013-12-17 | 2019-12-11 | 엘지디스플레이 주식회사 | 유기발광표시장치 및 이의 동작방법 |
CN104900211B (zh) * | 2015-06-30 | 2017-04-05 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及其驱动方法、显示装置 |
CN204857151U (zh) * | 2015-08-04 | 2015-12-09 | 凌巨科技股份有限公司 | 显示驱动电路、显示驱动芯片及显示器 |
TWI607429B (zh) * | 2016-02-01 | 2017-12-01 | 矽創電子股份有限公司 | 用於顯示裝置的驅動方法及相關的驅動裝置 |
TWI566219B (zh) * | 2016-02-04 | 2017-01-11 | 友達光電股份有限公司 | 顯示裝置及其驅動方法 |
CN105632409B (zh) * | 2016-03-23 | 2018-10-12 | 信利(惠州)智能显示有限公司 | 有机显示面板像素驱动方法及电路 |
CN105957473B (zh) * | 2016-06-30 | 2019-03-08 | 上海天马有机发光显示技术有限公司 | 一种有机发光显示面板及其驱动方法 |
-
2020
- 2020-06-01 CN CN202010485189.3A patent/CN112017606B/zh active Active
- 2020-06-01 TW TW109118367A patent/TWI736301B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101447177A (zh) * | 2009-01-05 | 2009-06-03 | 友达光电股份有限公司 | 可主动调整驱动电压的显示器、电压补偿电路及驱动方法 |
TW201331905A (zh) * | 2012-01-18 | 2013-08-01 | Himax Tech Ltd | 液晶顯示器及其運作方法 |
CN104751757A (zh) * | 2013-12-31 | 2015-07-01 | 乐金显示有限公司 | 能够以低速驱动的显示装置 |
CN104538003A (zh) * | 2015-01-22 | 2015-04-22 | 合肥京东方光电科技有限公司 | 显示面板的驱动方法和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
TW202113779A (zh) | 2021-04-01 |
CN112017606A (zh) | 2020-12-01 |
CN112017606B (zh) | 2023-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11263942B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
US11688351B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
US10825537B2 (en) | Shift register unit, driving method, gate driving circuit and display device | |
US8155261B2 (en) | Shift register and gate driver therefor | |
US10235958B2 (en) | Gate driving circuits and liquid crystal devices | |
US11373613B2 (en) | Shift register unit including pull-up node state maintenance circuit, driving method thereof, gate driving circuit and display device | |
US10475409B2 (en) | Gate drive circuit, display panel, and driving method for the gate drive circuit | |
US8154500B2 (en) | Gate driver and method of driving display apparatus having the same | |
US7916114B2 (en) | Shift register units, display panels utilizing the same, and methods for improving current leakage thereof | |
US20160372063A1 (en) | Shift register unit and driving method thereof, gate driving circuit and display apparatus | |
US11074987B2 (en) | Shift register, method for driving the same, gate drive circuitry and display apparatus | |
US20040145551A1 (en) | Liquid crystal display apparatus having pixels with low leakage current | |
WO2021174607A1 (zh) | Goa 驱动电路、显示面板及显示装置 | |
US11062654B2 (en) | Shift register unit, gate driving circuit, display device and driving method | |
KR20150069317A (ko) | 중첩된 펄스들을 출력하는 게이트 드라이버 회로 | |
US10204586B2 (en) | Gate driver on array (GOA) circuits and liquid crystal displays (LCDs) | |
KR20050091378A (ko) | 시프트 레지스터 및 이를 포함하는 표시 장치 | |
KR101137847B1 (ko) | 쉬프트 레지스터와 이를 이용한 액정표시장치 | |
US10971102B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
TWI736301B (zh) | 顯示面板的驅動電路及其驅動方法 | |
KR20060129881A (ko) | 쉬프트 레지스터와 이를 이용한 액정표시장치 | |
US20180330685A1 (en) | Shift register and driving method therefor, gate driving circuit and display apparatus | |
KR102051389B1 (ko) | 액정표시장치 및 이의 구동회로 | |
US10304406B2 (en) | Display apparatus with reduced flash noise, and a method of driving the display apparatus | |
WO2021189622A1 (zh) | 列反转驱动电路及显示面板 |