CN112017606B - 显示面板的驱动电路及其驱动方法 - Google Patents

显示面板的驱动电路及其驱动方法 Download PDF

Info

Publication number
CN112017606B
CN112017606B CN202010485189.3A CN202010485189A CN112017606B CN 112017606 B CN112017606 B CN 112017606B CN 202010485189 A CN202010485189 A CN 202010485189A CN 112017606 B CN112017606 B CN 112017606B
Authority
CN
China
Prior art keywords
voltage level
power
gate
pulse width
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010485189.3A
Other languages
English (en)
Other versions
CN112017606A (zh
Inventor
黄致闳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sitronix Technology Corp
Original Assignee
Sitronix Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sitronix Technology Corp filed Critical Sitronix Technology Corp
Publication of CN112017606A publication Critical patent/CN112017606A/zh
Application granted granted Critical
Publication of CN112017606B publication Critical patent/CN112017606B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Abstract

本发明关于一种显示面板的驱动电路与驱动方法,驱动电路包含一闸极驱动电路,闸极驱动电路可执行一驱动方法,驱动方法包含于一第一画面驱动期间提供具有一第一致能电能的至少一第一闸极讯号,及于一第二画面驱动期间提供具有一第二致能电能的至少一第二闸极讯号,第一致能电能大于第二致能电能。

Description

显示面板的驱动电路及其驱动方法
技术领域
本发明关于一种驱动电路与驱动方法,尤其是一种显示面板的驱动电路与驱动方法。
背景技术
随着穿戴产品与可携式产品的发展,一般希望薄膜晶体管液晶显示器在某些状况下可以操作在较低的画面更新频率(frame rate)以达到较低功耗的需求,例如静态画面。然而,由于晶体管本身的特性,若长时间让闸极电压维持在禁能电压,将使晶体管的电性特性发生变化,例如晶体管的门坎电压偏移,如此即会让电流-电压曲线(I-V curve)偏移,导致晶体管的控制不如预期,进而影响显示器的光学特性。这种现象可以统称为晶体管劣化。
对于晶体管劣化的问题,一般像素结构如图1所示的习知显示面板的像素结构,习知显示面板40的每一像素结构42包含至少两个晶体管M1、M2,显示面板40的每一像素结构42包含相串联的一防劣化晶体管M1与一像素晶体管M2,而用于避免晶体管劣化。像素结构42更包含一液晶电容LC与一储存电容CS,并且该些像素结构42耦接复数闸极线GL1、GL2、GL3、GL4、GL5…GLn与复数源极线SL1、SL2、SL3…SLn。如此,该些像素结构42分别耦接复数闸极讯号VG1、VG2、VG3、VG4、VG5…VGn与复数源极讯号。此外,该些像素结构42更耦接一共用电极COM,如此,该些像素结构42依据该些闸极讯号VG1…VGn而导通或截止,并依据该些源极讯号与共用电极COM的共享电压显示影像。
再者,该些防劣化晶体管M1与该些像素晶体管M2的控制方式,请参阅图2的习知闸极讯号的波形图。如图所示,驱动显示面板40显示第一画面与第二画面的期间包含一更新画面期间与一解应力(Ds-stress)期间。在更新画面期间,对应于每一列像素结构42的两闸极讯号会同时导通劣化晶体管M1与像素晶体管M2,即该些闸极讯号VG1…VGn控制该些防劣化晶体管M1与该些像素晶体管M2导通而传输该些源极讯号。在解应力(防劣化)期间,对应于每一列像素结构42的两闸极讯号会于不同时间分别导通劣化晶体管M1与像素晶体管M2,即该些闸极讯号VG1…VGn控制该些防劣化晶体管M1与该些像素晶体管M2分时导通。于解应力期间,当防劣化晶体管M1导通时像素晶体管M2不导通;相反地,当像素晶体管M2导通时防劣化晶体管M1不导通,而使该些防劣化晶体管M1与该些像素晶体管M2非长时间持续受相同的闸极电压控制,而非持续受相同闸极电压所造成的应力,例如图2所示的非长时间持续受负闸极电压造成的应力。
然而,习知晶体管防劣化(解应力)的运作无法在更新画面期间进行,即习知技术需要额外的解应力期间进行晶体管的防劣化。另外,运用习知晶体管防劣化的方式,每一像素结构42必须包含防劣化晶体管M1与像素晶体管M2与对应的两条闸极线,如此即会增加制造成本,且会占用显示面板40的面积,而影响分辨率。相对地,显示面板40的驱动电路对应每一列像素结构42必须输出两个闸极讯号,以控制防劣化晶体管M1与像素晶体管M2,且必须配合更新画面期间与解应力期间而有不同控制方式,如此增加驱动电路驱动显示面板40的复杂度。
鉴于上述问题,本发明提供一种显示面板的驱动电路及其驱动方法,其使像素结构无须因晶体管的解应力需求而增加像素结构的晶体管的数量与闸极线的数量,且不需要增加额外的解应力期间即可完成晶体管的解应力。
发明内容
本发明的目的,在于提供一种显示面板的驱动电路与驱动方法,其使像素结构无须因晶体管的解应力需求而增加晶体管的数量与闸极线的数量,且不需要增加额外的解应力期间即可完成晶体管的解应力。
本发明提供一种显示面板的驱动方法,其包含于一第一画面驱动期间提供具有一第一致能电能的至少一第一闸极讯号。于一第二画面驱动期间提供具有一第二致能电能的至少一第二闸极讯号。而且,第一致能电能大于第二致能电能。
再者,每一第一闸极讯号包含一第一扫描电压准位及一第一脉波宽度而具有第一致能电能,每一第二闸极讯号包含一第二扫描电压准位及一第二脉波宽度而具有第二致能电能。第一扫描电压准位大于第二扫描电压准位及/或第一脉波宽度大于第二脉波宽度。
本发明提供一种显示面板的驱动电路,其包含一闸极驱动电路。于一第一画面驱动期间输出具有一第一致能电能的至少一第一闸极讯号,及于一第二画面驱动期间输出具有一第二致能电能的至少一第二闸极讯号,且第一致能电能大于第二致能电能。
本发明提供显示面板的另一驱动方法,其提供复数闸极讯号,该些闸极讯号的一致能电能最少为该些闸极讯号的一禁能电能的1/13000倍。此外,致能电能最多为禁能电能的1/2000倍。
本发明提供显示面板的另一驱动电路,其包含一闸极驱动电路。闸极驱动电路输出复数闸极讯号,该些闸极讯号具有一致能电能与一禁能电能,致能电能最少为禁能电能的1/13000倍。此外,致能电能最多为禁能电能的1/2000倍。
附图说明
图1:其为习知显示面板的像素结构的示意图;
图2:其为习知闸极讯号的波形图;
图3:其为本发明的驱动电路驱动像素晶体管解应力的实施例的电路图;
图4:其为本发明的闸极讯号控制像素晶体管解应力的第一实施例的波形图;
图5:其为本发明的闸极讯号控制像素晶体管解应力的第二实施例的波形图;
图6:其为本发明的闸极讯号控制像素晶体管解应力的第三实施例的波形图;
图7:其为本发明的闸极讯号控制像素晶体管解应力的第四实施例的波形图;及
图8:其为本发明的闸极驱动电路的闸极驱动单元的电路图。
【图号对照说明】
10 源极驱动电路
11 伽玛电路
20 闸极驱动电路
30 时序控制电路
40 显示面板
42 像素结构
50 显示面板
52 像素结构
60 闸极驱动单元
61 切换电路
COM 共用电极
CS 储存电容
G1 闸极讯号
G11 第一闸极讯号
G12 第一闸极讯号
G13 第一闸极讯号
G1n 第一闸极讯号
G2 闸极讯号
G21 第二闸极讯号
G22 第二闸极讯号
G23 第二闸极讯号
G2n 第二闸极讯号
G3 闸极讯号
GL1 闸极线
GL2 闸极线
GL3 闸极线
GL4 闸极线
GL5 闸极线
GLn 闸极线
Gn 闸极讯号
Gt 闸极时序讯号
H1 电压差
IN 输入端
LC 液晶电容
M1 防劣化晶体管
M2 像素晶体管
OUT 输出端
S1 源极讯号
S2 源极讯号
S3 源极讯号
SL1 源极线
SL2 源极线
SL3 源极线
SLn 源极线
Sn 源极讯号
St 源极时序讯号
SW 切换讯号
T1 像素晶体管
T2 P型晶体管
T3 N型晶体管
Vcom 共享电压
VDD 供应电压
VDD1 第一电源电压
VDD2 第二电源电压
VG1 闸极讯号
VG2 闸极讯号
VG3 闸极讯号
VG4 闸极讯号
VG5 闸极讯号
Vga 伽玛电压
VGn 闸极讯号
VIN 输入讯号
VOUT 输出讯号
VSS 参考电压
W1 脉宽差
具体实施方式
为了使本发明的结构特征及所达成的功效有更进一步的了解与认识,特用较佳的实施例及配合详细的说明,说明如下:
在说明书及权利要求当中使用了某些词汇指称特定的组件,然,所属本发明技术领域中具有通常知识者应可理解,制造商可能会用不同的名词称呼同一个组件,而且,本说明书及权利要求并不以名称的差异作为区分组件的方式,而是以组件在整体技术上的差异作为区分的准则。在通篇说明书及权利要求当中所提及的“包含”为一开放式用语,故应解释成“包含但不限定于”。再者,“耦接”一词在此包含任何直接及间接的连接手段。因此,若文中描述一第一装置耦接一第二装置,则代表第一装置可直接连接第二装置,或可透过其他装置或其他连接手段间接地连接至第二装置。
请参阅图3,其为本发明的驱动电路驱动像素晶体管解应力的实施例的电路图。如图所示,驱动一显示面板50的驱动电路包含一闸极驱动电路20,闸极驱动电路20耦接显示面板50的复数像素结构52,该些像素结构52分别包含单一像素晶体管T1。为了避免每一像素结构52的每一像素晶体管T1长时间持续承受禁能电压而导致电性特性发生变化,例如操作曲线偏移,例如晶体管的门坎电压(VT)的变化。驱动电路提升复数闸极讯号G1、G2、G3…Gn于一驱动期间所具有的一致能电能,于图3实施例中是闸极驱动电路20提升该些闸极讯号G1…Gn于驱动期间所具有的致能电能。因此,驱动电路提升像素晶体管T1的致能电能(正电能),可以减少像素晶体管T1长时间承受禁能电能(负电能)的影响,如此,可以维持像素晶体管T1的电性特性,例如可以维持像素晶体管T1的操作曲线。换言之,驱动电路可以使像素结构52在不增加额外晶体管与闸极线下完成解应力(Ds-stress)运作。即图3实施例的驱动电路可以在具有单一画素晶体管T1的像素结构52的架构下,解决画素晶体管T1长时间承受禁能电能而导致电性特性偏移的问题。所以,本发明驱动电路使显示面板50在符合解应力需求下不额外增加晶体管于画素结构52与不额外增加闸极线,如此显示面板50相较于习知显示面板40有较低的制造成本与避免影响分辨率。
再者,该些像素结构52仅具有单一像素晶体管T1,驱动电路于驱动显示面板50的该些画素结构52更新画面时,可以同时进行解应力运作,即导通像素晶体管T1传递源极讯号S1、S2、S3…Sn时,可以同时进行解应力运作。即图3实施例中的驱动电路无需在如图2额外的解应力期间进行解应力运作。驱动电路的闸极驱动电路20可输出不同的该些闸极讯号G1…Gn,例如于解应力运作下产生的闸极讯号G1…Gn可以称第一闸极讯号(如图4的G11、G12、G13…G1n),而于非解应力运作下产生的该些闸极讯号G1…Gn可以称为第二闸极讯号(如图4的G21、G22、G23…G2n)。换言之,闸极驱动电路20可以针对需要藉由解应力运作维持像素晶体管T1的电气特性,其于驱动显示面板50显示第一画面的一第一画面驱动期间输出具有第一致能电能的第一闸极讯号(如图4的G11、G12、G13…G1n)控制该像素晶体管T1。第一致能电能是第一闸极讯号于致能期间(扫描期间)导通像素晶体管T1的电能。闸极驱动电路50于驱动显示面板50显示第二画面的一第二画面驱动期间若无解应力运作,闸极驱动电路20可以输出具有一第二致能电能的第二闸极讯号(如图4的G21、G22、G23…G2n)控制该像素晶体管T1。第二致能电能是第二闸极讯号于致能期间(扫描期间)导通像素晶体管T1的电能。因此,解应力运作的第一致能电能大于非解应力运作的第二致能电能。此外,闸极驱动电路20可以针对需要提升致能电能的像素结构52,提供具有较高致能电能的闸极讯号,换言之,实施例未限制全部的闸极讯号G1…Gn皆需符合解应力运作的需求,如此可以仅有一闸极讯号或数个闸极讯号具有提升的致能电能。
比较图1习知技术与图3本发明实施例,习知技术需在更新画面后,将每一列像素结构42所接收的该些闸极讯号VG1-VGn的准位转变为导通(致能)准位,再转变为截止(禁能)准位,以变换该些晶体管M1、M2的状态。如此控制该些晶体管M1、M2交互承受不同的应力。所以,习知的解应力方式需于更新画面期间后,额外进行解应力运作,并控制每一列像素结构42的该些晶体管M1、M2不会同时导通,而完成解应力运作。然而,由图3实施例可知,本发明驱动方法可以同时进行显示画面运作与解应力运作,且无需于不同时间额外增加闸极讯号驱动每一像素结构52进行解应力运作。本发明实施例控制像素晶体管T1所承受不同电能(致能电能与禁能电能)的强度差异于一范围内,以达像素晶体管T1解应力的需求,而非习知技术分时控制该些晶体管M1、M2交互承受不同电能。
复参阅图3,驱动电路更包含一源极驱动电路10。显示面板50包含复数闸极线GL1、GL2、GL3…GLn与复数源极线SL1、SL2、SL3…SLn。源极驱动电路10与闸极驱动电路20分别经由该些源极线SL1-SLn与该些闸极线GL1-GLn耦接该些像素结构52,且分别输出复数源极讯号S1、S2、S3…Sn与该些闸极讯号G1…Gn至显示面板50的该些像素结构52,以控制显示面板52显示复数画面。该些像素结构52的像素晶体管T1耦接一液晶电容LC与一储存电容CS,液晶电容LC并联储存电容CS且耦接一共享电压Vcom。该些液晶电容LC储存的复数液晶电压控制液晶的转动,该些储存电容CS储存复数储存电压以维持该些液晶电压的电压准位。此外,该些液晶电容LC与该些储存电容CS除了可以耦接共享电压Vcom外,亦可以耦接一接地端。每一像素结构52的像素晶体管T1耦接该些闸极讯号G1…Gn之一与该些源极讯号S1…Sn之一,其中,每个闸极讯号G1…Gn分别扫描每一列该些像素结构52,每个源极讯号S1…Sn传输至每一行的该些像素结构52。
驱动电路更包含一时序控制电路30,时序控制电路30耦接源极驱动电路10与闸极驱动电路20。时序控制电路30产生一源极时序讯号St与一闸极时序讯号Gt,而控制源极驱动电路10与闸极驱动电路20运作的时序。例如,时序控制电路30可以设定源极驱动电路10与闸极驱动电路20输出该些闸极讯号G1…Gn与该些源极讯号S1…Sn的时序。于实施例中,该些闸极讯号G1…Gn的电压准位为一导通准位(例如高准位)时导通该些像素晶体管T1,如此,该些像素晶体管T1传输该些源极讯号S1…Sn至该些液晶电容LC。反之,该些闸极讯号G1…Gn的电压准位为一截止准位(例如低准位)时截止该些像素晶体管T1,如此,该些像素晶体管T1无法传输该些源极讯号S1…Sn至该些液晶电容LC,即无法驱动显示面板50显示画面或更新画面。
驱动电路包含一伽玛电路11,如图3所示,伽玛电路11可以选择设置于源极驱动电路10外,但其非实施例所限。伽玛电路11产生复数伽玛电压Vga,该些伽玛电压Vga可以包含复数灰阶电压。源极驱动电路10耦接伽玛电路11,且依据一输入像素数据选择该些伽玛电压Vga而输出该些源极讯号S1…Sn,即源极驱动电路10依据输入像素数据选择该些灰阶电压而输出该些源极讯号S1…Sn,以驱动显示面板50显示影像。换言之,显示面板50显示的影像相关于该些灰阶电压的电压准位。
请参阅图4,其为本发明的闸极讯号控制像素晶体管解应力的第一实施例的波形图。如图所示,该些闸极讯号G1…Gn包含两个电压准位,例如前述的高准位、低准位或称为导通准位、截止准位,其中低准位或者截止准位可以低于0,而为负准位。所以,驱动电路的闸极驱动电路20可以执行本发明之驱动方法,对像素晶体管T1解应力的驱动方法包含,于驱动显示面板50显示一第一画面之第一画面驱动期间,提供具有第一致能电能的该些闸极讯号G1…Gn(如第一闸极讯号G11、G12、G13…G1n)扫描该些像素结构52,所以,该些第一闸极讯号G11、G12、G13…G1n导通该些像素晶体管T1的电压准位可以称为第一扫描电压准位。再者,驱动电路未提高致能电能而驱动显示面板50显示一第二画面,于第二画面驱动期间,提供具有第二致能电能的该些闸极讯号G1…Gn(如第二闸极讯号G21、G22、G23…G2n)扫描该些像素结构52,所以,该些第二闸极讯号G21、G22、G23…G2n导通该些像素晶体管T1的电压准位可以称为第二扫描电压准位。而且,如图4实施例所示,位于第一画面驱动期间的第一扫描电压准位大于位于第二画面驱动期间的第二扫描电压准位,其电压差标示为H1。该些第一闸极讯号G11、G12、G13…G1n于电压准位为第一扫描电压准位的期间具有第一致能电能,而第二闸极讯号G21、G22、G23…G2n于电压准位为第二扫描电压准位的期间具有第二致能电能。
此外,图4实施例所示提高致能电能控制该些像素晶体管T1的驱动方法,可以选择特定画面运作,例如第一画面驱动期间更新画面同时进行解应力运作,而第二画面驱动期间并未提高致能电能控制该些像素晶体管T1,之后于第N画面驱动期间再提高致能电能控制该些像素晶体管T1。换言之,提高致能电能控制该些像素晶体管T1运作的频率可以依需求变化,非本实施例所限。
复参阅图4,第一闸极讯号G11、G12、G13…G1n与第二闸极讯号G21、G22、G23…G2n未扫描该些像素结构52而截止该些像素晶体管T1时,其电压准位为低准位,所以第一闸极讯号G11、G12、G13…G1n与第二闸极讯号G21、G22、G23…G2n的低准位可以称为一第一非扫描电压准位与一第二非扫描电压准位。而且,第一非扫描电压准位与第二非扫描电压准位小于高准位(导通准位),即小于第一扫描电压准位与第二扫描电压准位。如此,每一第一闸极讯号G11、G12、G13…G1n的电压准位包含第一扫描电压准位与第一非扫描电压准位,每一第二闸极讯号G21、G22、G23…G2n的电压准位包含第二扫描电压准位与第二非扫描电压准位。于本发明之一实施例中,第一非扫描电压准位与第二非扫描电压准位可相同或者不同。
请参阅图5,其为本发明的闸极讯号控制像素晶体管解应力的第二实施例的波形图。如图所示,提升该些第一闸极讯号G11、G12、G13…G1n所具有的第一致能电能除了图4实施例的提升电压准位外,亦可以变化为图5实施例的增加该些第一闸极讯号G11、G12、G13…G1n的脉波宽度。所以,于第一画面驱动期间,每一第一闸极讯号G11、G12、G13…G1n的脉波宽度包含一第一脉波宽度,即导通准位之脉波宽度,而于第二画面驱动期间,每一第二闸极讯号G21、G22、G23…G2n的脉波宽度包含一第二脉波宽度,即导通准位之脉波宽度。而且,第一脉波宽度大于第二脉波宽度,其脉宽差标示为W1。换言之,第一闸极讯号G11、G12、G13…G1n于脉波宽度为第一脉波宽度的期间具有第一致能电能,第二闸极讯号G21、G22、G23…G2n于脉波宽度为第二脉波宽度的期间具有第二致能电能。而且,第一脉波宽度期间的第一致能电能大于第二脉波宽度期间的第二致能电能。同样的,提升致能电能运作的频率如图5所示,可以间隔至少一画面驱动期间而执行提升致能电能运作。
请参阅图6,其为本发明的闸极讯号控制像素晶体管解应力的第三实施例的波形图。图6实施例是结合图4实施例的提升该些闸极讯号G1…Gn的电压准位与图5实施例的增加该些闸极讯号G1…Gn的脉波宽度,而提升致能电能运作的频率如图4与图5实施例非运作于每一画面驱动期间。再者,图6的该些第一闸极讯号G11、G12、G13…G1n的第一致能电能提升幅度可以高于或等于图4与图5实施例的驱动方法。所以,该些第一闸极讯号G11、G12、G13…G1n的第一致能电能的提升幅度可以依据不同显示面板而调整。换言之,每一第一闸极讯号G11、G12、G13…G1n可以包含第一扫描电压准位与第一脉波宽度而具有第一致能电能,每一第二闸极讯号G21、G22、G23…G2n可以包含第二扫描电压准位与第二脉波宽度而具有第二致能电能。而且,第一扫描电压准位大于第二扫描电压准位及/或第一脉波宽度大于第二脉波宽度。
请参阅图7,其为本发明的闸极讯号控制像素晶体管解应力的第四实施例的波形图。图7实施例对像素晶体管T1的驱动方法不同于图6实施例,其差异在于图7实施例的每一画面驱动期间皆包含提升致能电能运作。所以,该些闸极讯号G1…Gn是具有第一致能电能的该些第一闸极讯号G11、G12、G13…G1n,且该些第一闸极讯号G11、G12、G13…G1n的电压准位与脉波宽度皆增加。图7实施例中闸极驱动电路20执行的驱动方法,控制该些闸极讯号G1…Gn的致能电能最小为该些闸极讯号G1…Gn的禁能电能的1/13000倍,即该些第一闸极讯号G11、G12、G13…G1n的致能电能最小为禁能电能的1/13000倍,其中较佳电能差异的范围是1/2000~1/13000倍,即致能电能最多为禁能电能的1/2000倍。上述所有实施例也适用此致能电能与禁能电能的差异关系。禁能电能是该些第一闸极讯号G11、G12、G13…G1n于禁能期间(非扫描期间)截止该些像素晶体管T1的电能。此外,图4至图7所绘内容皆是说明的用,非限制讯号的波形、时序与振幅。再者,上述各实施例的像素晶体管T1是以NMOS为说明基础,惟像素晶体管T1可以改为PMOS型态。所以,上述实施例未限制致能电能与禁能电能为正或负电能,即对于NMOS的实施例而言,致能电能为正电能而禁能电能为负电能,反之,对于PMOS的实施例而言,致能电能为负电能而禁能电能为正电能。
请参阅图8,其为本发明的闸极驱动电路的闸极驱动单元的电路图。闸极驱动电路20包含复数闸极驱动单元60而产生该些闸极讯号G1…Gn。如图所示,每一闸极驱动单元60包含一切换电路61、一P型晶体管T2与一N型晶体管T3。闸极驱动单元60耦接一第一电源电压VDD1、第二电源电压VDD2与一参考电压VSS。切换电路61耦接第一电源电压VDD1与第二电源电压VDD2,并依据第一电源电压VDD1或第二电源电压VDD2而作为一供应电压VDD并输出。P型晶体管T2耦接切换电路61而耦接供应电压VDD,P型晶体管T2更耦接闸极驱动单元60的一输入端IN与一输出端OUT而耦接一输入讯号VIN或产生一输出讯号VOUT。N型晶体管T3耦接参考电压VSS与P型晶体管T2,且N型晶体管T3更耦接输入端IN与输出端OUT而耦接输入讯号VIN或产生输出讯号VOUT。输出讯号VOUT为上述实施例之闸极讯号。
再者,第一电源电压VDD1的准位不同于第二电源电压VDD2的准位,所以,一切换讯号SW控制切换电路61依据第一电源电压VDD1或第二电源电压VDD2,而产生供应电压VDD。如此,当输入讯号VIN控制P型晶体管T2导通而N型晶体管T3截止时,闸极驱动单元60可以输出不同准位的输出讯号VOUT。由于图8实施例的闸极驱动单元60用于产生该些闸极讯号G1…Gn,所以该些闸极讯号G1…Gn之导通准位可以为不同电压准位而具有不同致能电能。此外,当输入讯号VIN控制P型晶体管T2截止,而控制N型晶体管T3导通时,输出讯号VOUT之电压准位降低至参考电压VSS的准位,即该些闸极讯号G1…Gn从导通准位(高准位)转变为截止准位(低准位),其中,截止准位(低准位)可以相同于参考电压VSS的准位。
复参阅图8,对于增加该些闸极讯号G1…Gn的脉波宽度,可以藉由输入讯号VIN控制P型晶体管T2与N型晶体管T3的导通时间而决定。此外,输入讯号VIN与切换讯号SW可以是任一适合的电路产生,其非实施例所限。再者,闸极驱动单元60可以利用其他电路取代切换电路61。例如闸极驱动单元60包含两颗P型晶体管,且第一电源电压VDD1与第二电源电压VDD2分别经由不同的P型晶体管传输至闸极驱动单元60的输出端OUT,而改变该些闸极讯号G1…Gn所具有的致能电能。此外,当显示面板50之像素晶体管T1改为PMOS型态的像素晶体管T1,N型晶体管T3需耦接两个不同准位的参考电压,而P型晶体管T2改为耦接相同电压准位的供应电压VDD。所以,切换电路61改用于产生不同准位的参考电压,其余技术内容对应变化,不再赘述。另外,本实施例之闸极驱动单元60仅用于举例说明本发明如何提升该些闸极讯号G1…Gn具有的致能电能,并非限制仅能利用第八图实施例之闸极驱动单元60产生该些闸极讯号G1…Gn,本领域技术人员当知可以利用不同电路产生该些闸极讯号G1…Gn,且可提升该些闸极讯号G1…Gn之致能电能。
综上所述,本发明关于一种显示面板的驱动电路与驱动方法,驱动电路包含一闸极驱动电路,闸极驱动电路可执行一驱动方法,驱动方法包含于一第一画面驱动期间提供具有一第一致能电能的至少一第一闸极讯号,及于一第二画面驱动期间提供具有一第二致能电能的至少一第二闸极讯号,第一致能电能大于第二致能电能,如此可对画素结构之画素晶体管解除应力,避免画素晶体管的电气特性变化。
上文仅为本发明的较佳实施例而已,并非用来限定本发明实施的范围,凡依本发明权利要求范围所述的形状、构造、特征及精神所为的均等变化与修饰,均应包括于本发明的权利要求范围内。

Claims (14)

1.一种显示面板的驱动方法,其特征在于,其包含:
于显示一第一画面的一第一画面驱动期间,提供具有一第一致能电能的至少一第一闸极讯号于至少一像素晶体管,用于提供该第一致能电能与一禁能电能驱动一显示面板显示该第一画面;及
于显示一第二画面的一第二画面驱动期间,提供具有一第二致能电能的至少一第二闸极讯号于该至少一像素晶体管,用于提供该第二致能电能与该禁能电能驱动该显示面板显示该第二画面;
其中,该第一致能电能大于该第二致能电能,该第二画面驱动期间相邻于该第一画面驱动期间。
2.如权利要求1所述的显示面板的驱动方法,其特征在于,其中,该每一第一闸极讯号包含一第一扫描电压准位,该每一第二闸极讯号包含一第二扫描电压准位,该第一扫描电压准位大于该第二扫描电压准位,该第一闸极讯号于电压准位为该第一扫描电压准位的期间具有该第一致能电能,该第二闸极讯号于电压准位为该第二扫描电压准位的期间具有该第二致能电能。
3.如权利要求2所述的显示面板的驱动方法,其特征在于,其中,该每一第一闸极讯号更包含一第一非扫描电压准位,该第一非扫描电压准位小于该第一扫描电压准位与该第二扫描电压准位,该每一第二闸极讯号更包含一第二非扫描电压准位,该第二非扫描电压准位小于该第一扫描电压准位与该第二扫描电压准位。
4.如权利要求1所述的显示面板的驱动方法,其特征在于,其中,该每一第一闸极讯号包含一第一脉波宽度,该每一第二闸极讯号包含一第二脉波宽度,该第一脉波宽度大于该第二脉波宽度,该第一闸极讯号于脉波宽度为该第一脉波宽度的期间具有该第一致能电能,该第二闸极讯号于脉波宽度为该第二脉波宽度的期间具有该第二致能电能。
5.如权利要求1所述的显示面板的驱动方法,其特征在于,其中,该每一第一闸极讯号包含一第一扫描电压准位与一第一脉波宽度而具有该第一致能电能,该每一第二闸极讯号包含一第二扫描电压准位与一第二脉波宽度而具有该第二致能电能,该第一扫描电压准位大于该第二扫描电压准位以及/或者该第一脉波宽度大于该第二脉波宽度。
6.一种显示面板的驱动电路,其特征在于,其包含:
一闸极驱动电路,于显示一第一画面的一第一画面驱动期间输出具有解应力运作的一第一致能电能的至少一第一闸极讯号于至少一像素晶体管,用于提供该第一致能电能与一禁能电能驱动一显示面板显示该第一画面,于显示一第二画面的一第二画面驱动期间输出具有非解应力运作的一第二致能电能的至少一第二闸极讯号于该至少一像素晶体管,用于提供该第二致能电能与该禁能电能驱动该显示面板显示该第二画面,其中,该第一致能电能大于该第二致能电能,该第二画面驱动期间相邻于该第一画面驱动期间。
7.如权利要求6所述的显示面板的驱动电路,其特征在于,其中,该每一第一闸极讯号包含一第一扫描电压准位,该每一第二闸极讯号包含一第二扫描电压准位,该第一扫描电压准位大于该第二扫描电压准位,该第一闸极讯号于电压准位为该第一扫描电压准位的期间具有该第一致能电能,该第二闸极讯号于电压准位为该第二扫描电压准位的期间具有该第二致能电能。
8.如权利要求7所述的显示面板的驱动电路,其特征在于,其中,该每一第一闸极讯号更包含一第一非扫描电压准位,该第一非扫描电压准位小于该第一扫描电压准位与该第二扫描电压准位,该每一第二闸极讯号更包含一第二非扫描电压准位,该第二非扫描电压准位小于该第一扫描电压准位与该第二扫描电压准位。
9.如权利要求6所述的显示面板的驱动电路,其特征在于,其中,该每一第一闸极讯号包含一第一脉波宽度,该每一第二闸极讯号包含一第二脉波宽度,该第一脉波宽度大于该第二脉波宽度,该第一闸极讯号于脉波宽度为该第一脉波宽度的期间具有该第一致能电能,该第二闸极讯号于脉波宽度为该第二脉波宽度的期间具有该第二致能电能。
10.如权利要求6所述的显示面板的驱动电路,其特征在于,其中,该每一第一闸极讯号包含一第一扫描电压准位与一第一脉波宽度而具有该第一致能电能,该每一第二闸极讯号包含一第二扫描电压准位与一第二脉波宽度而具有该第二致能电能,该第一扫描电压准位大于该第二扫描电压准位以及/或者该第一脉波宽度大于该第二脉波宽度。
11.一种显示面板的驱动方法,其特征在于,其包含:
于每一画面驱动期间提供复数闸极讯号于至少一像素晶体管,该些闸极讯号的一致能电能最少为该些闸极讯号的一禁能电能的1/13000倍。
12.如权利要求11所述的显示面板的驱动方法,其特征在于,其中该致能电能最多为该禁能电能的1/2000倍。
13.一种显示面板的驱动电路,其特征在于,其包含:
一闸极驱动电路,于每一画面驱动期间输出复数闸极讯号于至少一像素晶体管,该些闸极讯号具有一致能电能与一禁能电能,该致能电能最少为该禁能电能的1/13000倍。
14.如权利要求13所述的显示面板的驱动电路,其特征在于,其中该致能电能最多为该禁能电能的1/2000倍。
CN202010485189.3A 2019-05-31 2020-06-01 显示面板的驱动电路及其驱动方法 Active CN112017606B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201962855264P 2019-05-31 2019-05-31
US62/855,264 2019-05-31

Publications (2)

Publication Number Publication Date
CN112017606A CN112017606A (zh) 2020-12-01
CN112017606B true CN112017606B (zh) 2023-08-08

Family

ID=73507065

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010485189.3A Active CN112017606B (zh) 2019-05-31 2020-06-01 显示面板的驱动电路及其驱动方法

Country Status (2)

Country Link
CN (1) CN112017606B (zh)
TW (1) TWI736301B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI820687B (zh) * 2022-04-26 2023-11-01 友達光電股份有限公司 影像感測器及其驅動方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201023155A (en) * 2008-12-10 2010-06-16 Au Optronics Corp Method for driving display panel
TW201120847A (en) * 2009-12-11 2011-06-16 Au Optronics Corp Electrophoretic display and driving method thereof
CN104715721A (zh) * 2013-12-17 2015-06-17 乐金显示有限公司 有机发光显示器及其驱动方法
CN204857151U (zh) * 2015-08-04 2015-12-09 凌巨科技股份有限公司 显示驱动电路、显示驱动芯片及显示器
CN105632409A (zh) * 2016-03-23 2016-06-01 信利(惠州)智能显示有限公司 有机显示面板像素驱动方法及电路
CN105654890A (zh) * 2016-02-04 2016-06-08 友达光电股份有限公司 显示装置及其驱动方法
CN105957473A (zh) * 2016-06-30 2016-09-21 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
CN107025888A (zh) * 2016-02-01 2017-08-08 矽创电子股份有限公司 用于显示装置的驱动方法及相关的驱动装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101447177B (zh) * 2009-01-05 2011-06-08 友达光电股份有限公司 可主动调整驱动电压的显示器、电压补偿电路及驱动方法
KR101117733B1 (ko) * 2010-01-21 2012-02-24 삼성모바일디스플레이주식회사 화소 회로, 이를 이용한 표시 장치 및 표시 장치 구동 방법
KR101125571B1 (ko) * 2010-02-05 2012-03-22 삼성모바일디스플레이주식회사 화소, 이를 이용한 표시 장치 및 그 구동 방법
TWI581229B (zh) * 2012-01-18 2017-05-01 奇景光電股份有限公司 液晶顯示器及其運作方法
KR101995218B1 (ko) * 2012-03-27 2019-07-02 엘지디스플레이 주식회사 유기발광 표시장치
KR102081135B1 (ko) * 2013-12-31 2020-04-14 엘지디스플레이 주식회사 저속 구동이 가능한 표시장치
CN104538003A (zh) * 2015-01-22 2015-04-22 合肥京东方光电科技有限公司 显示面板的驱动方法和显示装置
CN104900211B (zh) * 2015-06-30 2017-04-05 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201023155A (en) * 2008-12-10 2010-06-16 Au Optronics Corp Method for driving display panel
TW201120847A (en) * 2009-12-11 2011-06-16 Au Optronics Corp Electrophoretic display and driving method thereof
CN104715721A (zh) * 2013-12-17 2015-06-17 乐金显示有限公司 有机发光显示器及其驱动方法
CN204857151U (zh) * 2015-08-04 2015-12-09 凌巨科技股份有限公司 显示驱动电路、显示驱动芯片及显示器
CN107025888A (zh) * 2016-02-01 2017-08-08 矽创电子股份有限公司 用于显示装置的驱动方法及相关的驱动装置
CN105654890A (zh) * 2016-02-04 2016-06-08 友达光电股份有限公司 显示装置及其驱动方法
CN105632409A (zh) * 2016-03-23 2016-06-01 信利(惠州)智能显示有限公司 有机显示面板像素驱动方法及电路
CN105957473A (zh) * 2016-06-30 2016-09-21 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法

Also Published As

Publication number Publication date
CN112017606A (zh) 2020-12-01
TW202113779A (zh) 2021-04-01
TWI736301B (zh) 2021-08-11

Similar Documents

Publication Publication Date Title
US8154500B2 (en) Gate driver and method of driving display apparatus having the same
US10170068B2 (en) Gate driving circuit, array substrate, display panel and driving method
US11308872B2 (en) OLED display panel for minimizing area of internalconnection line part for connecting GIP dirving circuit located in active area and OLED display device comprising the same
US10825537B2 (en) Shift register unit, driving method, gate driving circuit and display device
US7936331B2 (en) Shift register and a display device including the shift register
US7956855B2 (en) Display device using enhanced gate driver
US7212183B2 (en) Liquid crystal display apparatus having pixels with low leakage current
US7646369B2 (en) Method of driving liquid crystal display device, liquid crystal display device,and electronic apparatus
US20210150989A1 (en) Shift register unit and driving method, gate driving circuit, and display device
US20070040792A1 (en) Shift register for display device and display device including a shift register
KR101432717B1 (ko) 표시 장치 및 이의 구동 방법
US11062654B2 (en) Shift register unit, gate driving circuit, display device and driving method
US20210225312A1 (en) Shift register unit and driving method thereof, gate driving circuit and display device
US8044911B2 (en) Source driving circuit and liquid crystal display apparatus including the same
KR100508050B1 (ko) 액티브 매트릭스형 표시 장치
KR100465472B1 (ko) 액티브 매트릭스형 표시 장치
KR100497455B1 (ko) 액티브 매트릭스형 표시 장치
CN112017606B (zh) 显示面板的驱动电路及其驱动方法
US20230005445A1 (en) Gate driving circuit and display panel
US20040263507A1 (en) Power-saving circuits and methods for driving active matrix display elements
JPH11101967A (ja) 液晶表示装置
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR20120050113A (ko) 액정 표시 장치 및 그 구동 방법
CN111402824B (zh) 显示驱动电路
CN114743519B (zh) Goa电路及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant