TWI731260B - 半導體基板結構及其製造方法 - Google Patents

半導體基板結構及其製造方法 Download PDF

Info

Publication number
TWI731260B
TWI731260B TW107130335A TW107130335A TWI731260B TW I731260 B TWI731260 B TW I731260B TW 107130335 A TW107130335 A TW 107130335A TW 107130335 A TW107130335 A TW 107130335A TW I731260 B TWI731260 B TW I731260B
Authority
TW
Taiwan
Prior art keywords
integrated circuits
semiconductor
recesses
semiconductor element
element substrate
Prior art date
Application number
TW107130335A
Other languages
English (en)
Other versions
TW202010049A (zh
Inventor
盧智宏
蔡明潔
張傑雄
Original Assignee
奕力科技(開曼)股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 奕力科技(開曼)股份有限公司 filed Critical 奕力科技(開曼)股份有限公司
Priority to TW107130335A priority Critical patent/TWI731260B/zh
Priority to CN201811181955.6A priority patent/CN110875334B/zh
Publication of TW202010049A publication Critical patent/TW202010049A/zh
Application granted granted Critical
Publication of TWI731260B publication Critical patent/TWI731260B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Abstract

一種半導體基板結構包括半導體元件基板以及黏著組件。半導體元件基板具有主動面以及位於主動面上的多個凹陷。黏著組件包括黏著層以及底膜,且黏著層填入多個凹陷中,以使半導體元件基板與黏著組件彼此接合。另提供一種半導體基板結構的製造方法。

Description

半導體基板結構及其製造方法
本發明是有關於一種半導體基板結構及其製造方法,且特別是有關於一種具有凹陷的半導體基板結構及其製造方法。
一般而言,在半導體基板上進行了形成元件的相關製程(即,構成半導體元件基板)之後,常會有其他的後續的製程。然而,在這些後續的製程中,可能會由於半導體元件基板的破損或翹曲而降低了製程的良率,且造成了成本的增加。因此,如何提升製程的良率及更容易達到薄化厚度,以降低成本與符合後段加工製程作業需求,實已成為目前亟欲解決的課題。
本發明提供一種半導體基板結構,可以提升黏著層與半導體基板之間的接合強度,進而提升製程的良率且降低成本。
本發明提供一種半導體基板結構的製作方法,其用以形成上述的半導體基板結構。
本發明的半導體基板結構包括半導體元件基板以及黏著組件。半導體元件基板具有主動面以及位於主動面上的多個凹陷。黏著組件包括黏著層以及底膜,且黏著層填入多個凹陷中,以使半導體元件基板與黏著組件彼此接合。
在本發明的一實施例中,上述的多個凹陷為多個孔洞。
在本發明的一實施例中,上述的多個凹陷為多個溝槽。
在本發明的一實施例中,上述的半導體元件基板包括多個積體電路,且上述的多個凹陷的深度小於上述的多個積體電路的厚度。
在本發明的一實施例中,上述的多個積體電路中的每一個包括一後段內連線區,且上述的多個凹陷的深度大於上述的後段內連線區的厚度。
在本發明的一實施例中,上述的半導體元件基板包括多個積體電路,且上述的多個積體電路於上述的主動面上的投影不重疊於上述的多個凹陷於上述的主動面上的投影。
在本發明的一實施例中,上述的半導體元件基板包括多個積體電路,且相鄰的上述的多個積體電路之間具有上述的多個凹陷的其中至少一個。
在本發明的一實施例中,上述的半導體元件基板包括多個以陣列方式排列的積體電路。
在本發明的一實施例中,上述的半導體元件基板的尺寸大於或等於上述的黏著組件的尺寸。
本發明的半導體基板結構的製造方法至少包括以下步驟。提供具有主動面的半導體元件基板。形成多個凹陷於半導體基板的主動面上。提供包括黏著層以及底膜的黏著組件。以黏著層面向主動面將黏著組件與半導體元件基板接合,且黏著層填入多個凹陷中。
在本發明的一實施例中,基板結構的製造方法更包括以下步驟。將上述的黏著組件與上述的半導體元件基板接合之後,薄化上述的半導體元件基板。
在本發明的一實施例中,薄化上述的半導體元件基板的步驟包括:研磨上述的半導體元件基板相對於上述的主動面的表面。
基於上述,本發明的半導體元件基板上具有多個凹陷,且黏著層填入多個凹陷中。因此,可以提升黏著組件與半導體元件基板之間的接合強度。如此一來,在將半導體元件基板進行後續製程(如:轉移、翻轉及/或研磨製程)時,可以降低半導體元件基板破損或翹曲的可能,以提升製程的良率,亦可以使半導體元件基板更容易達到薄化厚度的目的,以降低成本與符合後段製造加工作業需求。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
參照本實施例之圖式以更全面地闡述本發明。然而,本發明亦可以各種不同的形式體現,而不應限於本文中所述之實施例。圖式中的層與區域的厚度會為了清楚起見而放大。相同或相似之參考號碼表示相同或相似之元件,以下段落將不再一一贅述。
此外,例如“下”或“最下”和“上”或“最上”的相對術語可在本文中用於描述一個元件與另一元件的關係,如圖所示。應當理解,相對術語旨在說明除了圖中所示的方位之外的裝置的不同方位。例如,如果一個附圖中的裝置翻轉,則被描述為在其他元件的“下”側的元件將被定向在其他元件的“上”側。因此,示例性術語“下”可以包括“下”和“上”的取向,取決於附圖的特定取向。類似地,如果一個附圖中的裝置翻轉,則被描述為在其它元件“下”或“最下”的元件將被定向為在其它元件“上”或“最上”。因此,示例性術語“下”或“最下”可以包括上方和最上方的取向。
除非另有定義,本文使用的所有術語(包括半導體相關技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,例如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
本文參考作為理想化實施例的示意圖的截面圖來描述示例性實施例。因此,可以預期到作為例如製造技術及/或公差的結果的圖示的形狀變化。因此,本文所述的實施例不應被解釋為限於如本文所示的區域的特定形狀,而是包括例如由製造導致的形狀偏差。例如,示出或描述為平坦的區域通常可以具有粗糙、非線性及/或非平面特徵。此外,所示的銳角可以是圓的。因此,圖中所示的區域本質上是示意性的,並且它們的形狀不是旨在示出區域的精確形狀,並且不是旨在限制權利要求的範圍。
圖1A至圖1B是依照本發明的第一實施例的一種半導體基板結構100的製作方法的剖面示意圖。圖4是依照本發明的第一實施例的一種半導體基板結構100的製作方法的流程圖。
請同時參照圖1A至圖1B以及圖4。步驟S110為:提供半導體元件基板110,半導體元件基板110具有主動面AS。步驟S120為:於半導體元件基板110的主動面AS上形成多個凹陷111。多個凹陷111的形成方式例如是蝕刻,但本發明不限於此。在一些實施例中,半導體元件基板110可以包括多個積體電路120。在一些實施例中,多個凹陷111的深度111h小於多個積體電路120的厚度120h。在一些實施例中,半導體元件基板110上的多個積體電路120可以以陣列方式排列,但本發明不以此為限。
圖1C是圖1A中R1區域的放大示意圖。請參照圖1C,多個積體電路120中的每一個可以包括前段線路區(front end of line,FEOL)121與後段內連線區(back end of line,BEOL)122。
請繼續參照圖1C,前段線路區121例如可以包括絕緣層121a、隔離結構121b、主動元件121c、阻障層121d、絕緣層121e以及接觸孔121f。主動元件121c包括源極S、汲極D以及閘極G。接觸孔121f的材料例如是包括鎢(W)、鈦(Ti)、鉭(Ta)及/或銅(Cu)。接觸孔121f可以使前段線路區121的主動元件121c與後段內連線區122電性連接。前段線路區121可以是藉由一般的半導體製程所形成,且其製作的方法或結構可以依據設計上的需求而進行調整,故於此不再加以贅述。
請繼續參照圖1C,後段內連線區122例如可以包括交替堆疊的多個介電層122b和多個導電層122c。介電層122b與導電層122c的數量可以基於產品設計做調整。多個介電層122b可以由氧化矽、氮化矽、碳化矽、氮氧化矽、聚酰亞胺、苯並環丁烯等的非有機或有機介電材料所製成。多個導電層122c可以由銅、鋁、鎳或其他適宜的導電材料所製成。最下的導電層122c可以內埋於絕緣層121e中,以與接觸孔121f電性連接。詳細而言,積體電路120為具有主動元件121c以及與接觸孔121f電性連接的後段內連線區122的區域。在一些未繪示的實施例中,後段內連線區122的介電層122b和導電層122c也可以設計成包括一個或多個被動元件(如:電容、電感及/或電阻)。後段內連線區122可以是藉由一般的半導體製程所形成,且其製作的方法或結構可以依據設計上的需求而進行調整,故於此不再加以贅述。
在一些實施例中,多個凹陷111的深度111h大於後段內連線區122的厚度122h。後段內連線區122的厚度122h為最上金屬層122c與最下金屬層122c之間的距離。詳細而言,多個凹陷111由半導體元件基板110的主動面AS朝後段內連線區122延伸。
在一些實施例中,凹陷111的底面111a可以超過後段內連線區122中最下導電層122c的底面122a。
在一些實施例中,多個積體電路120於主動面AS上的投影不重疊於多個凹陷111於主動面AS上的投影。
在一些實施例中,相鄰的多個積體電路120之間具有多個凹陷111的其中至少一個,但本發明不以此為限。舉例而言,如圖1B所示的半導體基板結構100中,相鄰的多個積體電路120之間具有一個凹陷111。而如圖1D所示的半導體基板結構100’中,相鄰的多個積體電路120之間具有多個凹陷111(如於圖1D中示例性地繪示兩個凹陷111)。
在一些實施例中,可以於半導體元件基板110上形成第一保護層130與第二保護層140,而多個凹陷111可以由半導體元件基板110的主動面AS穿過第一保護層130、第二保護層140及後段內連線區122。第一保護層130的材料例如是氧化矽,第二保護層140的材料例如是氮化矽,但本發明不以此為限。第一保護層130與第二保護層140的形成方法例如可以是化學氣相沉積法(Chemical Vapor Deposition,CVD)或物理氣相沉積法(Physical Vapor Deposition,PVD),但本發明不以此為限。
請繼續參照圖1B及圖4,步驟S130為:提供黏著組件150,黏著組件150包括黏著層151以及底膜152,黏著層151位於底膜152與半導體元件基板110之間。步驟S140為:以黏著層151面向主動面AS將黏著組件150與半導體元件基板110接合,且黏著層151填入多個凹陷111中。具體而言,黏著層151覆蓋多個凹陷111的側壁111s與底面111a。由於半導體元件基板110上具有多個凹陷111,且黏著層151填入多個凹陷111中,因此,可以提升黏著組件150與半導體元件基板110之間的接合強度,且可以降低黏著層的剝離。並且,進而可以改善半導體元件基板110的平面度,以利後續製程的進行。
在一些實施例中,多個凹陷111的深度111h小於黏著層151的厚度151h,然而,本發明不以此為限。在一些實施例中,半導體元件基板110的尺寸可以大於或等於黏著組件150的尺寸,但本發明不以此為限。
圖2是依照本發明的另一實施例的一種半導體基板結構的局部上視示意圖。圖3是依照本發明的又一實施例的一種半導體基板結構的局部上視示意圖。
請參照圖2,在一些實施例中,如圖2所示,多個凹陷111可以為多個孔洞111b。應注意的是,即便圖2所示的孔洞111b為規則排列,然而,孔洞111b可以是規則排列或不規則排列,本發明不以此為限。
請參照圖3,在另一些實施例中,多個凹陷111可以為多個溝槽111c。在一些實施例中,多個溝槽111c中的其中任兩者可以是平行排列。在一些實施例中,多個溝槽111c中的其中任兩者可以彼此相交,但本發明不以此為限。
圖5是依照本發明的第二實施例的一種半導體基板結構200的製作方法的流程圖。圖6是依照本發明的第二實施例的一種半導體基板結構200的製作方法的剖面示意圖。圖7是依照本發明的第二實施例的研磨方法的立體圖。圖6所示的半導體基板結構200與圖1B所示的半導體基板結構100相似,並且在兩實施例中,相同或相似的標號表示相同或相似的元件。
請同時參照圖5至圖7。圖5的半導體基板結構200的製作方法與圖4的半導體基板結構100的製作方法不同之處在於,更包括步驟S150:將黏著組件150與半導體元件基板110接合之後,薄化半導體元件基板110。以圖1B的半導體元件基板110為例,薄化半導體元件基板110的方法可以是研磨半導體元件基板110相對於主動面AS的表面(如:未進行研磨的半導體元件基板110的背面BS),以形成如圖6的較薄(相較於半導體元件基板110)的半導體元件基板210。
舉例而言,如圖7所示,可以利用研磨機220對半導體元件基板110相對於主動面AS的表面(如:前述的背面BS)進行研磨,以薄化半導體元件基板110,但本發明不以此為限。由於半導體元件基板110上具有多個凹陷111,且黏著層151填入多個凹陷111中,因此,可以提升黏著組件150與半導體元件基板110之間的接合強度,進而可以提升半導體元件基板110的平面度及較好的控制研磨薄化後的厚度。
綜上所述,本發明的半導體元件基板上具有多個凹陷,且黏著層填入多個凹陷中,因此,可以提升黏著組件與半導體元件基板之間的接合強度,且可以降低黏著層的剝離。如此一來,在將半導體元件基板進行後續製程(如:轉移、翻轉及/或研磨製程)時,可以降低半導體元件基板破損或翹曲的可能,以提升製程的良率,以及更容易達到薄化厚度的目的,與配合後段製作加工作業需求。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、100’、200‧‧‧半導體基板結構110、210‧‧‧半導體元件基板111‧‧‧凹陷111a‧‧‧凹陷的底面111b‧‧‧孔洞111c‧‧‧溝槽111h‧‧‧深度111s‧‧‧側壁120‧‧‧積體電路120h、122h、151h‧‧‧厚度121‧‧‧前段線路區121a‧‧‧絕緣層121b‧‧‧隔離結構121c‧‧‧主動元件121d‧‧‧阻障層121e‧‧‧絕緣層121f‧‧‧接觸孔122‧‧‧後段內連線區122a‧‧‧底面122b‧‧‧介電層122c‧‧‧導電層130‧‧‧第一保護層140‧‧‧第二保護層150‧‧‧黏著組件151‧‧‧黏著層152‧‧‧底膜220‧‧‧研磨機AS‧‧‧主動面BS‧‧‧背面S‧‧‧源極D‧‧‧汲極G‧‧‧閘極R1‧‧‧區域
圖1A至圖1B是依照本發明的第一實施例的一種半導體基板結構的製作方法的剖面示意圖。 圖1C是圖1A中R1區域的放大示意圖。 圖1D是依照本發明的一實施例的一種半導體基板結構的剖面示意圖。 圖2是依照本發明的另一實施例的一種半導體基板結構的局部上視示意圖。 圖3是依照本發明的又一實施例的一種半導體基板結構的局部上視示意圖。 圖4是依照本發明的第一實施例的一種半導體基板結構的製作方法的流程圖。 圖5是依照本發明的第二實施例的一種半導體基板結構的製作方法的流程圖。 圖6是依照本發明的第二實施例的一種半導體基板結構的製作方法的剖面示意圖。 圖7是依照本發明的第二實施例的研磨方法的立體圖。
100‧‧‧半導體基板結構
110‧‧‧半導體元件基板
111‧‧‧凹陷
111a‧‧‧凹陷的底面
111h‧‧‧深度
111s‧‧‧側壁
120‧‧‧積體電路
151h‧‧‧厚度
150‧‧‧黏著組件
151‧‧‧黏著層
152‧‧‧底膜
AS‧‧‧主動面
BS‧‧‧背面

Claims (9)

  1. 一種半導體基板結構,包括:半導體元件基板,具有主動面以及位於所述主動面上的多個凹陷,其中所述半導體元件基板包括多個積體電路,所述多個積體電路中的每一個包括一後段內連線區,所述多個凹陷的深度小於所述多個積體電路的厚度,且所述多個凹陷的深度大於所述後段內連線區的厚度;以及黏著組件,包括黏著層以及底膜,且所述黏著層填入所述多個凹陷中,以使所述半導體元件基板與所述黏著組件彼此接合,其中所述半導體元件基板的尺寸大於或等於所述黏著組件的尺寸。
  2. 如申請專利範圍第1項所述的半導體基板結構,其中所述多個凹陷為多個孔洞。
  3. 如申請專利範圍第1項所述的半導體基板結構,其中所述多個凹陷為多個溝槽。
  4. 如申請專利範圍第1項所述的半導體基板結構,其中所述半導體元件基板包括多個積體電路,且所述多個積體電路於所述主動面上的投影不重疊於所述多個凹陷於所述主動面上的投影。
  5. 如申請專利範圍第1項所述的半導體基板結構,其中所述半導體元件基板包括多個積體電路,且相鄰的所述多個積體電路之間具有所述多個凹陷的其中至少一個。
  6. 如申請專利範圍第1項所述的半導體基板結構,其中所述半導體元件基板包括多個以陣列方式排列的積體電路。
  7. 一種半導體基板結構的製造方法,包括:提供半導體元件基板,具有主動面,其中所述半導體元件基板包括多個積體電路,且所述多個積體電路中的每一個包括一後段內連線區;形成多個凹陷於所述半導體基板的所述主動面上,其中所述多個凹陷的深度小於所述多個積體電路的厚度,且所述多個凹陷的深度大於所述後段內連線區的厚度;提供黏著組件,包括黏著層以及底膜;以及以所述黏著層面向所述主動面將所述黏著組件與所述半導體元件基板接合,且所述黏著層填入所述多個凹陷中,其中所述半導體元件基板包括多個積體電路,且相鄰的所述多個積體電路之間具有所述多個凹陷的其中至少一個。
  8. 如申請專利範圍第7項所述的半導體基板結構的製造方法,更包括:將所述黏著組件與所述半導體元件基板接合之後,薄化所述半導體元件基板。
  9. 如申請專利範圍第7項所述的半導體基板結構的製造方法,其中薄化所述半導體元件基板的步驟包括:研磨所述半導體元件基板相對於所述主動面的表面。
TW107130335A 2018-08-30 2018-08-30 半導體基板結構及其製造方法 TWI731260B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW107130335A TWI731260B (zh) 2018-08-30 2018-08-30 半導體基板結構及其製造方法
CN201811181955.6A CN110875334B (zh) 2018-08-30 2018-10-11 半导体基板结构及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107130335A TWI731260B (zh) 2018-08-30 2018-08-30 半導體基板結構及其製造方法

Publications (2)

Publication Number Publication Date
TW202010049A TW202010049A (zh) 2020-03-01
TWI731260B true TWI731260B (zh) 2021-06-21

Family

ID=69716314

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107130335A TWI731260B (zh) 2018-08-30 2018-08-30 半導體基板結構及其製造方法

Country Status (2)

Country Link
CN (1) CN110875334B (zh)
TW (1) TWI731260B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7071572B2 (en) * 2001-06-29 2006-07-04 Intel Corporation Pre-back-grind and underfill layer for bumped wafers and dies
TW201246350A (en) * 2011-03-28 2012-11-16 Henkel Corp Pre-grooving for wafer applied underfill film
TW201640594A (zh) * 2015-05-13 2016-11-16 財團法人工業技術研究院 貼合結構、其製造方法及晶粒結構

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7955955B2 (en) * 2007-05-10 2011-06-07 International Business Machines Corporation Using crack arrestor for inhibiting damage from dicing and chip packaging interaction failures in back end of line structures
CN102738013B (zh) * 2011-04-13 2016-04-20 精材科技股份有限公司 晶片封装体及其制作方法
US9401289B2 (en) * 2012-06-04 2016-07-26 STATS ChipPAC Pte. Ltd. Semiconductor device and method of backgrinding and singulation of semiconductor wafer while reducing kerf shifting and protecting wafer surfaces
US9786574B2 (en) * 2015-05-21 2017-10-10 Globalfoundries Inc. Thin film based fan out and multi die package platform
US9818637B2 (en) * 2015-12-29 2017-11-14 Globalfoundries Inc. Device layer transfer with a preserved handle wafer section
KR102677081B1 (ko) * 2016-12-28 2024-06-21 삼성전자주식회사 소잉 라인 상에 비아 홀이 내재된 패드가 배치되는 스크라이브 레인 구조

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7071572B2 (en) * 2001-06-29 2006-07-04 Intel Corporation Pre-back-grind and underfill layer for bumped wafers and dies
TW201246350A (en) * 2011-03-28 2012-11-16 Henkel Corp Pre-grooving for wafer applied underfill film
TW201640594A (zh) * 2015-05-13 2016-11-16 財團法人工業技術研究院 貼合結構、其製造方法及晶粒結構

Also Published As

Publication number Publication date
CN110875334A (zh) 2020-03-10
CN110875334B (zh) 2022-10-04
TW202010049A (zh) 2020-03-01

Similar Documents

Publication Publication Date Title
US9461007B2 (en) Wafer-to-wafer bonding structure
JP4869664B2 (ja) 半導体装置の製造方法
CN108140559B (zh) 传导阻障直接混合型接合
US10541230B2 (en) Semiconductor device and method for manufacturing same
US9691840B2 (en) Cylindrical embedded capacitors
WO2010035377A1 (ja) 半導体装置及びその製造方法
US9287225B2 (en) Semiconductor device and manufacturing method thereof
JP2005175491A (ja) 金属−絶縁体−金属キャパシタを含む半導体素子及びその製造方法
US10242943B2 (en) Forming a stacked capacitor
US8766407B2 (en) Semiconductor wafer and laminate structure including the same
US20160020197A1 (en) Method of Manufacturing a Semiconductor Device
CN102237295B (zh) 半导体结构制造方法
JP2017055049A (ja) 半導体装置および半導体装置の製造方法
TWI731260B (zh) 半導體基板結構及其製造方法
WO2007004256A1 (ja) 半導体装置およびその製造方法
TWM569936U (zh) 半導體基板結構
JP5559773B2 (ja) 積層半導体装置の製造方法
TWI716051B (zh) 半導體裝置的製備方法
CN103681608A (zh) 铝互连装置
TW202230700A (zh) 對位結構及其形成方法
US20080286900A1 (en) Method for adhering semiconductor devices
KR102629890B1 (ko) 정전용량 향상 및 조절 가능한 실리콘 커패시터 및 그 제조방법
TW202303848A (zh) 半導體裝置的製造方法
TWI269381B (en) Method of semiconductor planarization process
TW202008504A (zh) 半導體基板與半導體裝置