TWI730617B - 半導體加工設備及採用靜電放電防止層的方法 - Google Patents

半導體加工設備及採用靜電放電防止層的方法 Download PDF

Info

Publication number
TWI730617B
TWI730617B TW109103749A TW109103749A TWI730617B TW I730617 B TWI730617 B TW I730617B TW 109103749 A TW109103749 A TW 109103749A TW 109103749 A TW109103749 A TW 109103749A TW I730617 B TWI730617 B TW I730617B
Authority
TW
Taiwan
Prior art keywords
wafer
prevention layer
semiconductor
processing equipment
electrostatic discharge
Prior art date
Application number
TW109103749A
Other languages
English (en)
Other versions
TW202040738A (zh
Inventor
洪蔡豪
柯柄成
林子揚
劉芳瑜
吳承翰
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202040738A publication Critical patent/TW202040738A/zh
Application granted granted Critical
Publication of TWI730617B publication Critical patent/TWI730617B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/673Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere using specially adapted carriers or holders; Fixing the workpieces on such carriers or holders
    • H01L21/6735Closed carriers
    • H01L21/67396Closed carriers characterised by the presence of antistatic elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/02Details
    • H01J37/026Means for avoiding or neutralising unwanted electrical charges on tube components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32697Electrostatic control
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67161Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67161Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers
    • H01L21/67167Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers surrounding a central transfer chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67161Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers
    • H01L21/67173Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers in-line arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/6719Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the processing chambers, e.g. modular processing chambers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67196Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the transfer chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67201Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the load-lock chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67739Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations into and out of processing chamber
    • H01L21/67742Mechanical parts of transfer devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67763Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations the wafers being stored in a carrier, involving loading and unloading
    • H01L21/67772Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations the wafers being stored in a carrier, involving loading and unloading involving removal of lid, door, cover
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68707Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a robot blade, or gripped by a gripper for conveyance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68757Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a coating or a hardness or a material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05FSTATIC ELECTRICITY; NATURALLY-OCCURRING ELECTRICITY
    • H05F1/00Preventing the formation of electrostatic charges
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • H05K9/0067Devices for protecting against damage from electrostatic discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Robotics (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)

Abstract

本揭露的實施例提供半導體加工設備及方法,其中利用靜電放電防止層以防止或減少靜電放電事件在半導體晶圓與設備之一或更多個部件之間發生。在一些實施例中,一種半導體加工設備包括晶圓傳送結構,其用以在半導體晶圓之加工期間支撐半導體晶圓。設備進一步包括在晶圓傳送結構上之靜電放電防止層。靜電放電防止層包括第一材料及第二材料,且第二材料具有比第一材料之電導率大的電導率。

Description

半導體加工設備及採用靜電放電防止層的方法
本揭露部分實施例是關於一種半導體加工設備,特別是關於具有靜電放電防止層的半導體加工設備。
在半導體元件之製造中執行多種製程。在半導體元件之製造期間,在多種不同加工工具或設備中加工半導體晶圓。在許多此種半導體加工設備中,在晶圓加工期間可能產生靜電荷。靜電或靜電荷通常指材料表面內或材料表面上的電荷不平衡。電子之此種不平衡可能產生影響其他物體的電場。靜電放電(electrostatic discharge,ESD)為由高靜電場所引起之快速、自發的靜電電荷轉移,並可能造成不同靜電電位下之兩個物體之間的火花。
靜電放電會改變半導體元件之電氣特性,此可使元件降級或受損。靜電放電亦可破壞電子系統(諸如,可包括在半導體製造或加工設備中)之正常操作,從而導致設備失靈或故障。
隨著電子元件變得更快且電路系統變得更小,此些電子元件對ESD的敏感性增大。因此,ESD可能負面地影響良率、製造成本、產品品質、產品可靠性及獲利能力。
根據本揭露的一個實施例,一種半導體加工設備包括晶圓傳送結構及靜電放電防止層。晶圓傳送結構用以在半導體晶圓在半導體加工設備中之加工期間支撐半導體晶圓。靜電放電防止層在該晶圓傳送結構上,且包括第一材料及第二材料,且第二材料具有比第一材料之電導率大的電導率。
根據本揭露的另一實施例,一種半導體加工設備包括裝載/卸載埠,此裝載/卸載埠用以接收承載半導體晶圓之前開式晶圓傳送盒。半導體加工設備也包括第一機器人晶圓傳送結構,此第一機器人晶圓傳送結構用以在半導體加工設備內運輸半導體晶圓。半導體加工設備還包括製程腔室,此製程腔室包括用以支撐半導體晶圓之第一晶圓臺。半導體加工設備進一步包括至少一個靜電放電防止層,此至少一個靜電放電防止層包括第一材料及第二材料。第二材料具有比第一材料之電導率大的電導率。此至少一個靜電放電防止層是設置在前開式晶圓傳送盒、裝載/卸載埠、第一機器人晶圓傳送結構或第一晶圓臺中之至少一者上。
根據本揭露的又一實施例,提供一種採用靜電放電防止層的方法,此方法包括藉由半導體加工設備之裝載埠 接收前開式晶圓傳送盒中之半導體晶圓。藉由第一機器人晶圓傳送結構將半導體晶圓移送至半導體加工設備之第一製程腔室。在第一製程腔室中加工半導體晶圓,此第一製程腔室包括用以支撐半導體晶圓之第一晶圓臺。在使該半導體晶圓返回至該前開式晶圓傳送盒之前,使半導體晶圓接觸至少一個靜電放電防止層,此至少一個靜電放電防止層包括第一材料及第二材料,且第二材料具有比第一材料之電導率大的電導率。此至少一個靜電放電防止層是放置在前開式晶圓傳送盒、第一機器人晶圓傳送結構或第一晶圓臺中之至少一者上。
100:半導體加工設備
102:晶圓臺
104:晶圓(半導體晶圓)
106:靜電放電防止層(ESD防止層)
110:第一材料
111:厚度
112:第二材料
114:添加劑
120:製程腔室
122:外殼
130:控制系統
132:加工工具
134:電腦可讀記憶體
200:晶圓運輸艙(FOUP)
204:晶圓(半導體晶圓)
206:ESD防止層
210:上部面板
212:下部面板
214:側面板
216:背面板
218:正面板
220:隔板
230:晶圓支撐結構
400:半導體加工設備
406:ESD防止層
412:裝載/卸載埠(裝載埠)
414:裝載鎖
416:製程腔室
418:晶圓定向器
420:晶圓臺
428:機械臂
430:機械臂
432:機械臂
500:半導體加工設備
506:ESD防止層
512:裝載/卸載埠(裝載埠)
514:裝載鎖
516a:製程腔室(第一製程腔室)
516b:製程腔室(第二製程腔室)
516c:製程腔室(第三製程腔室)
516d:製程腔室(第四製程腔室)
516e:製程腔室(第五製程腔室)
516f:製程腔室(第六製程腔室)
516g:製程腔室(第七製程腔室)
516h:製程腔室(第八製程腔室)
520:晶圓臺
522:移送腔室
528:機器人晶圓傳送結構
530:晶圓傳送機器人
540a:緩衝腔室
540b:緩衝腔室
600:半導體加工設備
606:ESD防止層
612:裝載/卸載埠(裝載埠)
616:製程腔室
618:晶圓定向器
620:晶圓臺
628:機器人晶圓傳送結構
630:晶圓移送結構
640:緩衝腔室
700:半導體加工設備
706:ESD防止層
712:裝載/卸載埠(裝載埠)
714:裝載鎖
716:製程腔室
720:晶圓臺
725:計量設備
728:機械臂
730:機械臂
740:緩衝腔室
800:半導體加工設備
806:ESD防止層
810:軌道
812:裝載埠
814:晶圓傳送結構
830:晶圓傳送結構
840:移送單元
850:晶圓傳送結構
860:曝光設備
870:晶圓傳送結構
880:遮罩艙裝載/卸載埠
890:晶圓傳送結構
900:方法
902:操作
904:操作
906:操作
908:操作
910:操作
當結合隨附諸圖閱讀時,自以下詳細描述最佳地理解本揭露之態樣。應注意,根據行業上之標準實務,各種特徵未按比例繪製。事實上,為了論述清楚,可任意地增大或減小各種特徵之尺寸。
第1圖顯示根據一些實施例之半導體加工設備的示意圖。
第2圖顯示根據一些實施例之靜電放電(ESD)防止層之進一步細節的橫截面圖。
第3A圖顯示根據一些實施例之半導體晶圓運輸艙的正視圖。
第3B圖顯示第3A圖中所示之半導體晶圓運輸艙的側視圖。
第4圖為示意性地圖示根據一些實施例之半導體加工設備 的俯視圖。
第5圖為示意性地圖示根據一些實施例之半導體加工設備的俯視圖。
第6圖為示意性地圖示根據一些實施例之半導體加工設備的俯視圖。
第7圖為示意性地圖示根據一些實施例之半導體加工設備的俯視圖。
第8圖為示意性地圖示根據一些實施例之半導體加工設備的方塊圖。
第9圖顯示根據一些實施例之半導體加工方法的流程圖。
以下揭示內容提供用於實施所提供標的之不同特徵的許多不同實施例或實例。以下描述元件及佈置之特定實例以簡化本揭露。當然,此些僅為實例,且並不意欲為限制性的。舉例而言,在如下描述中的第一特徵在第二特徵之上或在第二特徵上形成可包括其中第一特徵與第二特徵形成為直接接觸之實施例,且亦可包括其中額外特徵可在第一特徵與第二特徵之間形成而使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭露可在各種實例中重複元件符號及/或字母。此重複是出於簡化及清楚目的,且其自身並不表示所論述之各種實施例及/或配置之間的關係。
另外,為了描述簡單,可在本文中使用諸如「在…… 之下」、「在……下方」、「下部」、「在……上方」、「上部」及其類似術語之空間相對術語,以描述如諸圖中所圖示之一個元件或特徵與另一(其他)元件或特徵的關係。除了諸圖中所描繪之定向以外,此些空間相對術語意欲涵蓋在使用中或操作中之設備的不同定向。設備可以其他方式定向(旋轉90度或以其他定向),且可同樣相應地解釋本文中所使用之空間相對描述詞。
由半導體製造中之靜電電荷所引起的問題可導致所得半導體元件之品質及良率降低。半導體製造或加工環境中之ESD可能損壞製造或加工環境中之半導體晶圓、光罩及其他部件。ESD亦可產生非所想要之電訊號(例如,電磁干擾),此些電訊號可干擾半導體加工裝置或設備的操作。
本文中所提供之實施例包括靜電放電(ESD)防止層以及便於(例如)在任何半導體加工設備中之半導體晶圓的加工期間防止或減少ESD的方法。在一些實施例中,ESD防止層可為複合膜,其包括電絕緣之第一材料及導電之第二材料。可將ESD防止層塗覆至半導體加工設備之在加工期間接觸半導體晶圓的任何部件或部分。舉例而言,可將ESD防止層塗覆至晶圓臺、機械臂、裝載/卸載埠,或其類似者。
第1圖顯示根據本揭露之一或更多個實施例的半導體加工設備100之示意圖。第1圖中所圖示之半導體加工設備100可為例如電漿相關之半導體加工工具,諸如, 電漿蝕刻工具或電漿沉積工具;然而,本揭露之實施例並不限於此。在各種實施例中,半導體加工設備100可用於加工半導體元件之任何設備或加工工具。
半導體加工設備100包括晶圓臺102,在半導體製造製程(諸如,蝕刻或沉積製程)期間在此晶圓臺102上定位有晶圓104。晶圓104可為半導體晶圓,其在一些實施例中可包括在晶圓104之前側(例如,如第1圖中所圖示之上側)上的電氣特徵。在一些實施例中,晶圓104可為單晶矽(Si)晶圓、非晶Si晶圓、砷化鎵(GaAs)晶圓,或任何其他半導體晶圓。
在其中半導體加工設備100為電漿蝕刻工具之實例中,半導體加工設備100可用以產生所需氣體混合物之高速電漿流(例如,帶電離子流),並將電漿流導引至晶圓104。電漿在室溫下由被蝕刻材料(例如,晶圓104之表面)的元素與電漿所產生之反應性物種之間的化學反應產生揮發性蝕刻產物。基於電漿之類型及晶圓104上之材料的類型,電漿之帶電粒子與晶圓104之材料的碰撞使得該材料脫落,從而有效地將其自晶圓104之表面移除。可根據本文中所描述之原則使用其他類型之電漿蝕刻。
在其中半導體加工設備100為電漿沉積工具之實例中,半導體加工設備100可用以執行電漿沉積製程。此製程之一個實例為電漿增強化學氣相沉積(Plasma Enhanced Chemical Vapor Deposition;PECVD)製程。習知化學氣相沉積(Chemical Vapor Deposition;CVD)製程涉及將基板(例如,晶圓104)暴露於揮發性前驅物氣體,此揮發性前驅物氣體與基板反應以將材料沉積至基板上。PECVD製程使用電漿以藉由增大反應速率來增強CVD製程。
另一電漿有關之沉積製程包括物理氣相沉積(PVD)製程,其亦可稱作濺鍍。PVD製程涉及以電漿轟擊靶材料,此導致一些靶材料作為蒸汽濺射掉,此蒸汽沉積在基板(諸如,晶圓104)上。
晶圓臺102位於半導體加工設備100之製程腔室120內。製程腔室120可至少部分地被外殼122環繞。舉例而言,製程腔室120可封閉在外殼122內。
在各種實施例中,取決於藉由半導體加工設備100實施之半導體製程的類型,額外部件可位於製程腔室120內。舉例而言,在一些實施例中,一或更多個電極位於製程腔室120內且用以產生電磁場,此電磁場自注入至製程腔室120中之前驅物氣體產生電漿。在此些實施例中,可將下部電極定位在半導體晶圓104下方,且可將上部電極定位在半導體晶圓104上方。
在一些實施例中,例如,在其中半導體加工設備100實施PVD製程之實施例中,靶材料可位於製程腔室120內且定位在半導體晶圓104之上,以使得靶材料之濺鍍可沉積至晶圓104上。
製程腔室120可包括用於接收或排放流體之一或更多個流體入口或出口。舉例而言,製程腔室120可與氣 體來源流體連通,此氣體來源向製程腔室120提供各種前驅物氣體以用於由半導體加工設備100執行之各種製造製程。在一些實施例中,製程腔室120可為真空腔室,且製程腔室120可與負壓或真空流體連通,以便淨化來自腔室之氣體。
如本文中先前所述,半導體加工設備100可用於加工半導體元件之任何設備或加工工具。類似地,製程腔室120為可用在半導體加工設備100中之製程腔室的實例;然而,本文中所提供之實施例並不限於第1圖中所圖示之製程腔室120。在各種實施例中,可用於任何多種半導體加工工具中之任何部件或特徵皆可位於製程腔室120內或與製程腔室120相關聯。
在一些實施例中,半導體加工設備100包括控制系統130,此控制系統130控制半導體加工設備100之一或更多個操作。舉例而言,在各種實施例中,控制系統130可控制電漿的產生、流體流進或流出製程腔室120、施加至製程腔室120內之一或更多個電極的電能、製程腔室120之加熱或其他環境參數,或其類似者。在一些實施例中,控制系統130可控制一或更多個機器人機構之操作,諸如,可操縱以將半導體晶圓104移動至晶圓臺102上或將半導體晶圓104移離晶圓臺102的機械臂或可移動機器人結構。
控制系統130可包括加工工具132及記憶體134(例如:電腦可讀記憶體)。記憶體134可包括機器可讀 指令,當由加工工具132執行時,此些機器可讀指令使得控制系統130將命令訊號發送至半導體加工設備100之一或更多個部件,諸如,電漿產生部件、氣體入口或出口機構、一或更多個電極,或其類似者。
晶圓臺102用以在晶圓104在半導體加工設備100中之加工期間支撐半導體晶圓104。晶圓臺102可為在加工期間支撐、保持或緊固晶圓104之任何結構。提供晶圓臺102作為晶圓傳送結構之實例。如本文中所代表,晶圓傳送結構可為半導體製造設備或工具之在晶圓加工期間支撐、緊固、移動或以其他方式傳送半導體晶圓的任何結構。本揭露之實施例因此並不限於使用晶圓臺102作為晶圓傳送結構。實情為,如本文中將更詳細地描述,可結合本揭露之各種實施例利用任何晶圓傳送結構。
在一些實施例中,可藉由可移動之晶圓傳送結構(諸如,能夠將半導體晶圓104緊固及運輸至晶圓臺102之機械臂或任何可移動機器人結構)將半導體晶圓104置放在晶圓臺102上。在半導體晶圓104已在製程腔室120中經加工之後,可移動之晶圓傳送結構(諸如,機械臂)可類似地移除半導體晶圓104並將晶圓104運輸至另一位置,諸如,運輸至緩衝腔室、另一製程腔室、移送腔室或其類似者。
靜電放電(electrostatic discharge;ESD防止層(以下稱作ESD防止層)106安置在晶圓傳送結構之表面上。舉例而言,如第1圖中所示,ESD防止層106 可定位在晶圓臺102之表面上,諸如,在晶圓臺102之上部表面上。在半導體加工設備100的使用中,ESD防止層106防止ESD在半導體晶圓104與晶圓傳送結構(例如,晶圓臺)之間發生。舉例而言,ESD防止層106可為靜電耗散的,且可耗散靜電荷,此靜電荷可能由於例如晶圓104與晶圓臺102分離、在製程腔室120內存在帶電粒子或任何其他導致靜電荷之原因而積聚在半導體晶圓104與晶圓臺102之間。藉由防止半導體晶圓104與晶圓臺102之間的靜電放電,可保護形成於半導體晶圓104上之各種電氣特徵或部件,藉此減少缺陷且改善由晶圓104製造之半導體元件的良率。
ESD防止層106可覆蓋晶圓臺102之整個表面。舉例而言,如第1圖中所示,ESD防止層106可覆蓋晶圓臺102之整個上部表面,以使得晶圓臺102之上部表面的部分皆不暴露。此防止了半導體晶圓104與晶圓臺102之表面之間的直接接觸。在一些實施例中,ESD防止層106可僅覆蓋晶圓臺102之表面的一部分。舉例而言,可將ESD防止層106僅設置在晶圓臺102之支撐晶圓104的一部分上,諸如,晶圓臺102之上部表面的中心部分。在一些實施例中,ESD防止層106可完全地覆蓋晶圓臺102之表面(例如,上部表面),且可進一步延伸至晶圓臺102之相鄰表面(例如,側表面)之上。
第2圖為根據本揭露之一或更多個實施例的圖示ESD防止層106之進一步細節的橫截面圖。
如第2圖中所示,ESD防止層106可為包括第一材料110及第二材料112之複合層。第一材料110可為基底層,而第二材料112可混合、佈植或嵌入第一材料110內。在一些實施例中,第二材料112具有比第一材料110之電導率大的電導率。此增大了複合ESD防止層106之總電導率,藉此提高了其耗散靜電電荷的能力。
在一些實施例中,第一材料110為聚合物(例如,塑膠)或樹脂材料中之至少一者。塑膠及樹脂材料可尤其適合於在半導體應用期間接觸或支撐半導體晶圓,因為其具有或可使其具有適合於承受可能在半導體加工設備內遇到之各種條件的性質。舉例而言,塑膠及樹脂材料通常可承受重複的溫度波動(例如,高及低的製程溫度)而不會引起故障。此外,塑膠及樹脂材料通常具有在將半導體晶圓置放在此種塑膠及樹脂材料上時防止或抵抗半導體晶圓之滑動的性質。舉例而言,塑膠及樹脂材料可具有摩擦係數,此摩擦係數適合於防止半導體晶圓在半導體加工設備100中可能經歷之正常製程條件下滑動。塑膠及樹脂材料通常為電絕緣體,且因此,第一材料110可為諸如塑膠或樹脂材料之電絕緣材料。第二材料112為導電材料,其增大了ESD防止層106之總電導率,使得ESD防止層106具有適合於耗散靜電電荷之電導率。
在一些實施例中,第一材料110可包括聚醚醚酮(Polyetheretherketone;PEEK)、聚四氟乙烯(Polytetrafluoroethylene;PTFE)或聚醯亞胺 (polyimide;PI)中之一或更多者。
在一些實施例中,第二材料112包括導電粒子,此些導電粒子可為導電之任何粒子,或其具有比第一材料110(例如,塑膠或樹脂材料)之電導率大的電導率。舉例而言,第二材料112可為混合至第一材料110中之金屬粒子。在各種實施例中,第二材料112可為鈦(Ti)粒子、鋁(Al)粒子、銅(Cu)粒子、金(Au)粒子、銀(Ag)粒子,或任何其他金屬粒子或導電合金之任何粒子。在一些實施例中,第二材料112可為任何金屬化合物粒子,包括例如氮化鈦(TiN)、矽銅(SiCu)、鋁矽(AlSi),或具有比第一材料110之電導率大之電導率的任何其他金屬化合物粒子。
在一些實施例中,第二材料112可為具有小於約10μm之大小的導電粒子。在一些實施例中,第二材料112之導電粒子可具有小於約1μm之大小。在一些實施例中,第二材料112之導電粒子可具有小於約500nm之大小。導電粒子之大小可代表導電粒子之任何尺寸,包括例如厚度、高度、寬度、直徑或其類似者。在一些實施例中,第二材料112可為具有小於約1μm之直徑的微米球或奈米球。
第二材料112可具有小於第一材料110之厚度111的大小。舉例而言,在一些實施例中,第一材料110具有等於或大於1μm之厚度,且第二材料112具有小於1μm之大小(例如,厚度、高度、寬度、直徑,等等)。
ESD防止層106可為第一材料110及第二材料112之同質混合物。舉例而言,第二材料112(例如,導電粒子)可遍佈第一材料110均勻地分佈。ESD防止層106可經由ESD防止層106之任何給定樣本而具有相同比例的第一材料110及第二材料112。
第一材料110及第二材料112之相對量在各種實施例中可不同。在一些實施例中,在ESD防止層106內第一材料110之體積與第二材料112之體積的比率可小於1:1。亦即,在一些實施例中,相比於第一材料110,第二材料112可在ESD防止層106內佔據較大總體積。在一些實施例中,第二材料112可佔據ESD防止層106之總體積的50%以上,且在一些實施例中,第二材料112可佔據ESD防止層106之總體積的約60%至約80%。在一些實施例中,第二材料112可佔據ESD防止層之總體積的約75%。ESD防止層106內之第二材料112的相對量(例如,體積)為確定ESD防止層106之總電導率,以及ESD防止層106適當地耗散靜電電荷而不會引起ESD事件之能力的重要因素,此些ESD事件發生在半導體晶圓104與晶圓傳送結構(諸如,晶圓臺102)之間。
在一些實施例中,第二材料112具有在ESD防止層106內約75%總體積(例如,第二材料112佔據ESD防止層106之總體積的約75%)之分佈,且具有小於約500nm之大小(例如,導電粒子之厚度、高度、寬度、直徑等),且具有比第一材料110大的電導率。
在一些實施例中,第一材料具有在20℃下小於約1x10-20S/m之電導率,且在一些實施例中,第一材料具有在20℃下小於約1x10-23S/m之電導率。在一些實施例中,第二材料具有在20℃下大於約1x103S/m之電導率,且在一些實施例中,第二材料具有在20℃下大於約1x105S/m之電導率。
在一些實施例中,ESD防止層106具有在約1x104Ω-cm與約1x1011Ω-cm之間的總體積電阻率,其適合於靜電電荷在ESD防止層106中之耗散。
除了第一材料110及第二材料112以外,ESD防止層106可包括一或更多種材料。舉例而言,如第2圖中所示,ESD防止層106可包括一或更多種添加劑114,此一或更多種添加劑114可為例如添加至ESD防止層106之任何材料,且其更改了ESD防止層106之一或更多種性質或特性。在一些實施例中,添加劑114可更改耐用性、剛度、熔點、密度、黏度、熱膨脹係數(CTE)、熱導率、耐化學性、耐紫外線(UV)或極紫外線(EUV)、耐高溫性、耐雷射脈衝性、耐電漿性、抗蝕刻劑性、抗酸性、抗鹼性,或ESD防止層106之任何其他性質或特性。添加劑114包括與ESD防止層106之第一材料110及第二材料112不同的材料。
包括在ESD防止層106中之添加劑114的類型、濃度、材料或任何其他性質在各種實施例中可不同,其取決於例如在其中將ESD防止層106設置在晶圓傳送結構 (諸如,晶圓臺102)上的環境中所實施之半導體製程的類型。
舉例而言,在一些實施例中,添加劑114可為抗酸性添加劑,其增大了ESD防止層106對酸的抵抗性。
在一些實施例中,添加劑114可為抗鹼性添加劑,其增大了ESD防止層106對鹼的抵抗性。在一些實施例中,第一材料110自身可具有抗酸或抗鹼性質。舉例而言,在一些實施例中,第一材料110可包括聚醚醚酮(PEEK)、聚四氟乙烯(PTFE)或聚醯亞胺(PI)中之一或更多者,其具有可保持至高溫下之耐化學性質,諸如,抗酸及抗鹼性質。
在一些實施例中,添加劑114可為抗EUV添加劑,其增大了ESD防止層106對極紫外光的抵抗性。
在各種實施例中,添加劑114可為或可包括任何金屬的或金屬氧化物粉末、聚合物粉末,或微粒(諸如,微球)。
在一些實施例中,添加劑114包括微球,此些微球可為任何一般球形之微粒,且其可具有小於約1mm之大小(例如,直徑)。在一些實施例中,添加劑114包括具有小於約1μm之大小的微粒。
在一些實施例中,添加劑114包括粉末,諸如,包括氮化鋁(AlN)、氧化鎂(MgO)、氮化硼(BN)、金剛石或銅中之一或更多者的粉末,可將此粉末添加至ESD防止層106以增大熱導率。
添加劑114可均勻地分佈在ESD防止層106中(例如,添加劑114可均勻地與第一材料110及第二材料112混合),且ESD防止層106可為包括第一材料110、第二材料112及添加劑114之同質混合物。在其他實施例中,添加劑114不均勻地分佈於ESD防止層106中。舉例而言,在一些實施例中,添加劑114可以濃度梯度分散在第一材料110中,例如,以沿ESD防止層106之厚度111增大或減小的濃度。在一些實施例中,添加劑114可具有在ESD防止層106之已暴露表面(例如,上部表面)附近最高的濃度,以使得ESD防止層106在ESD防止層106之暴露於其中設置有ESD防止層106之環境(例如,製程腔室120)內所遇到之各種製程條件(例如,蝕刻劑、酸、鹼、EUV光,等等)的區域中具有最大量之添加劑性質(例如,抗酸性、抗鹼性、抗EUV性,等等)。
根據本揭露之一或更多個實施例,第3A圖顯示晶圓運輸艙200之正視圖,且第3B圖為第3A圖之晶圓運輸艙200的側視圖。
晶圓運輸艙200可為承載一或更多個半導體晶圓之任何結構,包括例如任何晶圓載體或其類似者。在一些實施例中,晶圓運輸艙200可為前開式晶圓傳送盒(Front Opening Unified Pod;FOUP),本文中可將其稱作FOUP 200。
FOUP 200可為氣密密封之容器,例如在半導體元件製造環境下在加工工具之間運輸晶圓204期間,此氣 密密封之容器中可載有半導體晶圓204。在晶圓204於FOUP 200中之儲存或運輸期間,FOUP 200保持晶圓204並保護晶圓204免受污染物(例如,化學污染物、微粒、氣體,等等)影響。
FOUP 200包括外殼,此外殼由上部面板210、下部面板212、背面板216及正面板218形成。正面板218可相對於FOUP 200之剩餘部分移動,例如,正面板218可為可打開及關閉之門,藉此允許將複數個晶圓204置放在FOUP 200內或自FOUP 200移除。正面板218可沿任何旋轉或平移軸打開及關閉。舉例而言,在一些實施例中,正面板218可向外打開(例如,藉由相對於下部面板212向前旋轉),或正面板218可藉由向上或向下滑動而打開。在一些實施例中,可藉由自FOUP 200完全移除正面板218而打開正面板218。
FOUP 200包括複數個晶圓支撐結構230,其中每一者可連接至側面板214中之一者。可以軌道或插槽之形式來提供晶圓支撐結構230,此些軌道或插槽沿側面板214在正面板218與背面板216之間延伸。晶圓支撐結構230之對應對用以支撐半導體晶圓204。舉例而言,在側面板214中之一者上的晶圓支撐結構230可支撐晶圓204之一個邊緣部分,而在相對側面板214上之相對晶圓支撐結構230可支撐晶圓204之相對邊緣部分,且晶圓204之中心部分可暴露於晶圓支撐結構230之對應對之間的開口中。
FOUP 200之晶圓支撐結構230為其上可設置有ESD保護層以防止半導體晶圓與另一物體之間的ESD事件之晶圓傳送結構的另一實例。如本文中先前所描述,晶圓傳送結構可為半導體製造設備或工具之在晶圓加工期間支撐、緊固、移動或以其他方式傳送半導體晶圓的任何結構。如第3A圖及第3B圖中所示,可將ESD防止層206設置在FOUP 200之晶圓支撐結構230上。
第3A圖及第3B圖中所示之ESD防止層206可大體上與本文中先前所描述之ESD防止層106相同或等同。舉例而言,ESD防止層206可包括第一材料110、第二材料112,且在一些實施例中,ESD防止層206可包括一或更多種添加劑114。
舉例而言,可藉由半導體加工設備之裝載/卸載埠將半導體晶圓204裝載至FOUP 200中。ESD防止層206可耗散可能由於例如晶圓204與晶圓支撐結構230分離而積聚在半導體晶圓204與FOUP 200之間的靜電荷。
雖然將第3A圖及第3B圖中將ESD防止層206示為設置在晶圓支撐結構230上,但在各種實施例中,可將ESD防止層206設置在FOUP 200之任何表面上,包括例如在正面板218之內表面或背面板216之內表面上。
FOUP 200可包括如在各種實施例中或各種半導體製造環境中可能期望之任何各種額外特徵。舉例而言,FOUP 200可包括複數個隔板220,此複數個隔板220 可針對半導體晶圓204中之每一者形成氣密密封之隔板。舉例而言,可將每一晶圓204定位在相應的下部及上部隔板220之間,以使得每一個別晶圓204被一對隔板220環繞,此對隔板220將晶圓204氣密地密封在FOUP 200內。隔板220可因此保護半導體晶圓204免受污染物影響,當晶圓204被移除並返回至FOUP 200時,此些污染物可能在後續製程步驟中被移送回晶圓204之表面。FOUP 200可另外包括一或更多個噴嘴,用於將氣體移送至FOUP 200之內部體積或自FOUP 200之內部體積移送氣體。
第4圖為示意性地圖示根據本揭露之一或更多個實施例的半導體加工設備400之俯視圖。作為實例提供第4圖中所示之半導體加工設備400,以進一步圖示根據本揭露之各種實施例的晶圓支撐結構,此些晶圓支撐結構可包括在半導體加工設備內且其可塗佈有ESD防止層。
半導體加工設備400包括複數個裝載/卸載埠412(本文中可將其稱作裝載埠)。裝載埠412可用以接收複數個半導體晶圓。舉例而言,在一些實施例中,裝載/卸載埠412用以接收承載複數個晶圓之FOUP,諸如,第3A圖中所圖示之FOUP 200。
裝載埠412可包括一或更多個晶圓傳送結構。舉例而言,裝載埠412中之每一者可包括在藉由半導體加工設備400加工半導體晶圓期間支撐、緊固、移動或以其他方式傳送此半導體晶圓之一或更多個表面、部件或特徵。 更特定而言,裝載埠412可包括用以接收並支撐或以其他方式傳送來自FOUP之半導體晶圓的結構。
如第4圖中所示,可將ESD防止層406設置在裝載埠412中之一或更多者的晶圓傳送結構上。在第4圖中所示之實例中,可將ESD防止層406設置在裝載埠412中之每一者中;然而,本揭露之實施例並不限於此。可將ESD防止層406設置在裝載埠412內之任何晶圓傳送結構上。如第4圖中所示,可沿裝載埠412之側緣來設置ESD防止層406。舉例而言,裝載埠412可包括側軌道或插槽,類似於FOUP 200,其自裝載埠412之前部至背部縱向地延伸。此些側軌道或插槽中之每一者可塗佈有ESD防止層406。在使用期間,由裝載埠412接收之半導體晶圓將僅接觸ESD防止層406,此ESD防止層406覆蓋裝載埠412中之晶圓傳送結構。
第4圖中所示之ESD防止層406可大體上與本文中先前所描述之ESD防止層106或ESD防止層206相同或等同。舉例而言,ESD防止層406可包括第一材料110、第二材料112,且在一些實施例中,ESD防止層406可包括一或更多種添加劑114。
裝載埠412可定位成與一或更多個裝載鎖414相鄰。如此項技術中所理解,裝載鎖414用以在製造期間保持複數個晶圓。將裝載鎖414定位成與製程腔室416相鄰,此製程腔室416可用於在半導體晶圓之加工期間執行任何已知製程的任何製程腔室。在第4圖中所示之實例中,製 程腔室416包括晶圓定向器418及晶圓臺420。
半導體加工設備400可包括機械臂428,此機械臂428定位成與裝載埠412相鄰以用於在裝載埠412與裝載鎖414之間移送半導體晶圓。機械臂428可為如半導體加工之此項技術中所已知的任何機器人晶圓傳送結構。機械臂428可為用以將半導體晶圓自裝載埠412移送至裝載鎖414的任何機器人結構。機械臂428可具有臂可圍繞其旋轉之一或更多個接頭或樞轉點。在一些實施例中,機械臂428可沿平移軸移動,例如,機械臂428可能能夠沿x軸、y軸或z軸中之任一者移動。如第4圖中所示,可以ESD防止層406來塗佈機械臂428之一或更多個晶圓傳送表面,此ESD防止層406可包括本文中先前所述之ESD防止層之特徵中的任一者。
類似地,裝載鎖414可包括一或更多個晶圓傳送結構,此一或更多個晶圓傳送結構可為用以接收半導體晶圓之一或更多個表面。可以ESD防止層406來塗佈裝載鎖414之晶圓傳送結構中的一或更多者,此ESD防止層406可包括本文中先前所述之ESD防止層之特徵中的任一者。因此,當半導體晶圓藉由機械臂428移送至裝載鎖414時,半導體晶圓可接觸ESD防止層406。
製程腔室416可用以執行多種已知半導體製程中之任一者,該等製程包括例如物理氣相沉積、乾式蝕刻、濕式蝕刻、清潔、研磨、熱處理、離子佈植、微影術、化學氣相沉積、計量,或可在半導體加工設備中執行之任何 其他製程。
在第4圖中所示之實例中,製程腔室416包括晶圓定向器418及晶圓臺420,其中每一者可塗佈有ESD防止層406。亦即,晶圓定向器418及晶圓臺420中之每一者可為包括在半導體加工設備中之晶圓傳送結構的實例,此半導體加工設備可塗佈有ESD防止層,此ESD防止層防止或減少ESD事件在半導體晶圓與晶圓臺420及晶圓定向器418之間發生。
晶圓定向器418可包括半導體加工領域內之已知晶圓定向器418的任何特徵。晶圓定向器418可用以接收半導體晶圓,且將晶圓定向在期望定向上,例如,用於晶圓在製程腔室416內之加工。
晶圓臺420可包括半導體加工之此項技術中所已知的晶圓臺之特徵中的任一者。在一些實施例中,晶圓臺420可大體上與第1圖中所示及本文中先前所描述之晶圓臺102相同或等同。
半導體加工設備400可進一步包括定位在製程腔室416內部之機械臂430、432,且此些機械臂430、432可用以在裝載鎖414與製程腔室416之間移送晶圓或將晶圓移送至可包括在設備400中之任何其他腔室。機械臂430、432可大體上與本文中先前所描述之機械臂428相同,且機械臂430、432中之每一者可塗佈有ESD防止層406。
第5圖為示意性地圖示根據本揭露之一或更多個 實施例的半導體加工設備500之俯視圖。半導體加工設備500可為例如用以執行物理氣相沉積(PVD)之製程工具。
設備500包括複數個裝載/卸載埠512(本文中可將其稱作裝載埠),其可大體上與本文中先前關於第4圖所描述之裝載埠412相同或等同。在一些實施例中,裝載埠512可包括一或更多個晶圓傳送結構,此一或更多個晶圓傳送結構支撐、緊固、移動或以其他方式傳送半導體晶圓,且其可塗佈有ESD防止層。
半導體加工設備500可包括機器人晶圓傳送結構528,此機器人晶圓傳送結構528定位成與裝載埠512相鄰以用於在裝載埠512與裝載鎖514之間傳送半導體晶圓。機器人晶圓傳送結構528可為如半導體加工之此項技術中所已知的任何機器人晶圓傳送結構。如第5圖中所示,機器人晶圓傳送結構528可沿平移軸移動,例如,如圖所示,機器人晶圓傳送結構528可能能夠沿任何x軸移動。在一些實施例中,機器人晶圓傳送結構528可能能夠沿y軸或z軸移動。在一些實施例中,機器人晶圓傳送結構528可為機械臂,且可具有可供臂旋轉之一或更多個接頭或樞轉點。可以ESD防止層來塗佈機器人晶圓傳送結構528之一或更多個晶圓傳送表面,此ESD防止層可包括本文中先前所述之ESD防止層之特徵中的任一者。
裝載鎖514可大體上類似於本文中先前關於第4圖所描述之裝載鎖414。裝載鎖514可包括一或更多個晶圓傳送結構,此一或更多個晶圓傳送結構可為用以例如自 FOUP接收半導體晶圓之一或更多個表面。可以ESD防止層506來塗佈裝載鎖514之晶圓傳送結構(例如,晶圓臺520),此ESD防止層506可包括本文中先前所述之ESD防止層之特徵中的任一者。因此,當藉由機器人晶圓傳送結構528移送至裝載鎖514時,半導體晶圓可接觸ESD防止層506。
半導體加工設備500可包括一或更多個緩衝腔室540a、540b,其中每一者容納至少一個晶圓傳送機器人530。如第5圖中所示,設備500可包括兩個緩衝腔室540a、540b,且兩個緩衝腔室中之每一者可包括兩個晶圓傳送機器人530。緩衝腔室540a、540b中之每一者均定位成與相應複數個製程腔室516a至516h相鄰。舉例而言,第一緩衝腔室540a可定位成與第一、第二、第三及第四製程腔室516a至516d相鄰,而第二緩衝腔室540b可定位成與第五、第六、第七及第八製程腔室516e至516h相鄰。一或更多個移送腔室522可定位在第一緩衝腔室540a與第二緩衝腔室540b之間,如第5圖中所示。
晶圓傳送機器人530可為任何機器人晶圓傳送結構,諸如,機械臂,或用以傳送半導體晶圓之任何其他機器人結構。如第5圖中所示,可以ESD防止層506來塗佈晶圓傳送機器人530中之每一者的至少一部分,此ESD防止層506可包括本文中先前所述之ESD防止層之特徵中的任一者。
製程腔室516a至516h中之每一者可用以執行多種已知半導體製程中之任一者,包括例如物理氣相沉積、乾式蝕刻、濕式蝕刻、清潔、研磨、熱處理、離子佈植、微影術、化學氣相沉積、計量,或可在半導體加工設備中執行之任何其他製程。為此,製程腔室516a至516h中之每一者可包括至少一個晶圓傳送結構。舉例而言,製程腔室516a至516h中之每一者可包括晶圓臺520,如第5圖中所示。製程腔室516a至516h中之每一者中的晶圓臺520可包括如半導體加工之此項技術中所已知的晶圓臺之特徵中的任一者。在一些實施例中,晶圓臺520可大體上與第1圖中所示及本文中先前所描述之晶圓臺102相同或等同。可以ESD防止層506塗佈晶圓臺520中之一或更多者。製程腔室516a至516h可包括如在半導體加工領域內之已知製程腔室中可包括的任何額外部件。舉例而言,在一些實施例中,製程腔室516a至516h中之一或更多者可包括機械臂或其他機器人晶圓傳送結構、平臺、氣體入口及出口埠、電極、加熱器,或如可已知之任何其他結構或特徵。
移送腔室522可類似地包括晶圓臺520,可以ESD防止層506塗佈此晶圓臺520。
取決於期望執行之半導體製程,可在多種不同配置中利用半導體加工設備500。在示例性實施例中,半導體加工設備500為用於物理氣相沉積(PVD)之設備。在半導體晶圓之加工期間,晶圓可沿各種路徑前進至設備500之 不同部件。
在實例中,可以FOUP將半導體晶圓裝載至設備500中,且晶圓可接觸塗佈在FOUP之晶圓傳送結構上之ESD防止層,例如,如本文中先前關於第3A圖及第3B圖所描述。可自FOUP將晶圓裝載至裝載埠512中之一者中,且晶圓可接觸塗佈在裝載埠512之晶圓傳送結構上的ESD防止層。接著可由機器人晶圓傳送結構528自裝載埠512中之一者接收晶圓,且機器人晶圓傳送結構528可將半導體晶圓移送至裝載鎖514中之一者。晶圓可接觸塗佈在機器人晶圓傳送結構528上之ESD防止層,且可被移送至塗佈在裝載鎖514之晶圓臺520上的ESD防止層。
第一緩衝腔室540a中之晶圓傳送機器人530可自裝載鎖514接收晶圓,並將晶圓移送至第一製程腔室516a或第二製程腔室516b。再次,在此,晶圓傳送機器人530可使晶圓與塗佈在晶圓傳送機器人530之一或更多個表面上的ESD防止層接觸,且可將晶圓移送至第一製程腔室516a或第二製程腔室516b中之晶圓臺520,使得晶圓被置放成與晶圓臺520上之ESD防止層接觸。
在晶圓在第一製程腔室516a或第二製程腔室516b中之加工之後,可藉由晶圓傳送機器人530使晶圓返回至第一緩衝腔室540a,且可藉由第一緩衝腔室540a之晶圓傳送機器人530將晶圓移送至第三製程腔室516c或第四製程腔室516d中之一者。晶圓傳送機器人530可使晶圓與在晶圓傳送機器人530之一或更多個表面上的 ESD防止層接觸,且可將晶圓移送至第三製程腔室516c或第四製程腔室516d中之晶圓臺520,使得晶圓被置放成與晶圓臺520上之ESD防止層接觸。
一旦在第三製程腔室516c或第四製程腔室516d中加工了晶圓,便可藉由晶圓傳送機器人530使晶圓返回至第一緩衝腔室540a。自此,可將晶圓移送至第一製程腔室516a至第四製程腔室516d中之任一者,例如,用於晶圓之進一步加工。在一些實施例中,可藉由第一緩衝腔室540a之晶圓傳送機器人530將晶圓移送至移送腔室522中之一者,以使得晶圓可前進以在第五製程腔室516e至第八製程腔室516h中之一者中進行加工。
在實例中,晶圓傳送機器人530可使晶圓與在晶圓傳送機器人530之一或更多個表面上的ESD防止層接觸,且可將晶圓移送至移送腔室522中之一者中的晶圓臺520,使得晶圓被置放成與移送腔室522中之晶圓臺520上的ESD防止層506接觸。
第二緩衝腔室540b中之晶圓傳送機器人530可自移送腔室522接收晶圓,並將晶圓移送至第五製程腔室516e或第六製程腔室516f。如同第一緩衝腔室540a一樣,第二緩衝腔室540b之晶圓傳送機器人530使晶圓與塗佈在晶圓傳送機器人530之一或更多個表面上的ESD防止層接觸,且可將晶圓移送至第五製程腔室516e或第六製程腔室516f中之晶圓臺520,使得晶圓被置放成與晶圓臺520上之ESD防止層接觸。
在晶圓在第五製程腔室516e或第六製程腔室516f中之加工之後,可藉由晶圓傳送機器人530使晶圓返回至第二緩衝腔室540b,且可藉由第二緩衝腔室540b之晶圓傳送機器人530將晶圓移送至第七製程腔室516g或第八製程腔室516h中之一者。晶圓傳送機器人530可使晶圓與在晶圓傳送機器人530之一或更多個表面上的ESD防止層接觸,且可將晶圓移送至第七製程腔室516g或第八製程腔室516h中之晶圓臺520,使得晶圓被置放成與晶圓臺520上之ESD防止層接觸。
一旦晶圓在第七製程腔室516g或第八製程腔室516h中之加工已完成,晶圓可返回至第二緩衝腔室540b,返回至移送腔室522中之一者,返回至第一緩衝腔室540a,返回至裝載鎖514中之一者,返回至機器人晶圓傳送結構528,且最終晶圓可由機器人晶圓傳送結構528移送回裝載埠512中之一者(例如,返回裝載埠512中之FOUP中)。在晶圓在半導體加工設備500中之加工期間,晶圓接觸ESD防止層506至少一次。舉例而言,晶圓可接觸在裝載埠512、機器人晶圓傳送結構528、裝載鎖514、第一緩衝腔室540a或第二緩衝腔室540b、移送腔室522、或製程腔室516a至516h中之任一者中的任一者上的ESD防止層506。在一些實施例中,半導體晶圓接觸在半導體加工設備500之此些部件中之每一者中的ESD防止層506,以使得貫穿由半導體加工設備500實施之各種製程半導體晶圓皆與ESD防止層506接觸。
第6圖為示意性地圖示根據本揭露之一或更多個實施例的半導體加工設備600之俯視圖。半導體加工設備600可為例如用以執行蝕刻製程之製程工具。在各種實施例中,半導體加工設備600可用以執行乾式蝕刻、多晶矽蝕刻、氧化物蝕刻、氮化矽(SiN)蝕刻、金屬蝕刻,或如熟習半導體加工之此項技術者可能已知的任何其他蝕刻製程。
半導體加工設備600包括複數個裝載/卸載埠612(本文中可將其稱作裝載埠),其可大體上與本文中先前所描述之裝載埠412或512相同或等同。在一些實施例中,裝載埠612可包括一或更多個晶圓傳送結構,此一或更多個晶圓傳送結構支撐、緊固、移動或以其他方式傳送半導體晶圓,且其可塗佈有ESD防止層。
半導體加工設備600可包括機器人晶圓傳送結構628,此機器人晶圓傳送結構628定位成與裝載埠612相鄰以用於在裝載埠612與複數個緩衝腔室640中之任一者之間移送半導體晶圓。機器人晶圓傳送結構628可為如半導體加工之此項技術中所已知的任何機器人晶圓傳送結構。如第6圖中所示,機器人晶圓傳送結構628可沿平移軸移動,例如,如所示出,機器人晶圓傳送結構628可能能夠沿任何x軸移動。在一些實施例中,機器人晶圓傳送結構628可能能夠沿y軸或z軸移動。在一些實施例中,機器人晶圓傳送結構628可為機械臂,且可具有臂可圍繞其旋轉之一或更多個接頭或樞轉點。可以ESD防止層606來 塗佈機器人晶圓傳送結構628之一或更多個晶圓傳送表面,此ESD防止層606可包括本文中先前所述之ESD防止層之特徵中的任一者。
半導體加工設備600可包括晶圓定向器618,此晶圓定向器618可自機器人晶圓傳送結構628接收晶圓,且可將晶圓定向在期望定向上,例如,用於晶圓在複數個製程腔室616中之任一者中的加工。晶圓定向器618可塗佈有ESD防止層606,以使得當將晶圓定位在晶圓定向器618上時,晶圓接觸ESD防止層606。
緩衝腔室640可類似於本文中先前關於第5圖所描述之緩衝腔室540a、540b。在一些實施例中,緩衝腔室640中之每一者包括晶圓臺620及晶圓移送結構630。緩衝腔室640之晶圓臺620可大體上類似於或等同於本文中先前所述之晶圓臺中的任一者。
緩衝腔室640中之每一者中的晶圓臺620可包括如半導體加工之此項技術中所已知的晶圓臺之特徵中的任一者。在一些實施例中,晶圓臺620可大體上與第1圖中所示及本文中先前所描述之晶圓臺102相同或等同。可以ESD防止層606塗佈晶圓臺620中之一或更多者。
將緩衝腔室640中之每一者定位成與複數個製程腔室616中之一者相鄰。緩衝腔室640中之每一者中的晶圓移送結構630可為任何機器人晶圓傳送結構,諸如,機械臂,或用以傳送半導體晶圓之任何其他機器人結構。如第6圖中所示,可以ESD防止層606來塗佈晶圓移送結 構630中之每一者的至少一部分,此ESD防止層606可包括本文中先前所述之ESD防止層之特徵中的任一者。
製程腔室616中之每一者可用以執行多種已知半導體製程中之任一者。製程腔室616中之每一者可包括至少一個晶圓傳送結構。舉例而言,製程腔室616中之每一者可包括晶圓臺620,如第6圖中所示。製程腔室616中之每一者中的晶圓臺620可包括如半導體加工之此項技術中所已知的晶圓臺之特徵中的任一者。在一些實施例中,晶圓臺620可大體上與第1圖中所示及本文中先前所描述之晶圓臺102相同或等同。可以ESD防止層606塗佈晶圓臺620中之一或更多者。製程腔室616可包括如在半導體加工領域內之已知製程腔室中可包括的任何額外部件。舉例而言,在一些實施例中,製程腔室616中之一或更多者可包括機械臂或其他機器人晶圓傳送結構、平臺、氣體入口及出口埠、電極、加熱器,或如可已知之任何其他結構或特徵。
取決於期望執行之半導體製程,可在多種不同配置中利用半導體加工設備600。在示例性實施例中,半導體加工設備600為用於執行蝕刻製程之設備,此蝕刻製程可包括例如乾式蝕刻、多晶矽蝕刻、氧化物蝕刻、氮化矽(SiN)蝕刻、金屬蝕刻,或如熟習半導體加工之此項技術者可能已知的任何其他蝕刻製程。
在半導體晶圓之加工期間,晶圓可沿各種路徑前進至半導體加工設備600之不同部件。在實例中,可以FOUP 將半導體晶圓裝載至半導體加工設備600中,且晶圓可接觸塗佈在FOUP之晶圓傳送結構上之ESD防止層,例如,如本文中先前關於第3A圖及第3B圖所描述。可自FOUP將晶圓裝載至裝載埠612中之一者中,且晶圓可接觸塗佈在裝載埠612之晶圓傳送結構上的ESD防止層。接著可由機器人晶圓傳送結構628自裝載埠612中之一者接收晶圓,且機器人晶圓傳送結構628可將半導體晶圓移送至晶圓定向器618。晶圓可接觸塗佈在機器人晶圓傳送結構628上之ESD防止層606,且可被移送至塗佈在晶圓定向器618上之ESD防止層606。
晶圓定向器618可例如藉由使晶圓旋轉至期望定向上而將晶圓定向在期望定向上以用於加工。一旦晶圓得以適當地定向,機器人晶圓傳送結構628便可自晶圓定向器618接收晶圓,並將晶圓移送至複數個緩衝腔室640中之一者。舉例而言,機器人晶圓傳送結構628可將晶圓移送至緩衝腔室640中之一者中的晶圓臺620,且可將晶圓定位在塗佈於晶圓臺620上之ESD防止層606上,以使得晶圓接觸晶圓臺620之ESD防止層606。
緩衝腔室640中之晶圓移送結構630可自晶圓臺620接收晶圓,且可將晶圓移送至製程腔室616中之一者。晶圓移送結構630(例如,其可為機械臂或其類似者)可使晶圓與塗佈在晶圓移送結構630之一或更多個表面上的ESD防止層606接觸,且可將晶圓移送至製程腔室616中之晶圓臺620,以使得晶圓被置放成與製程腔室616中 之晶圓臺620上的ESD防止層606接觸。
在晶圓在製程腔室616中之加工之後,可藉由晶圓移送結構630使晶圓返回至相鄰緩衝腔室640,且可藉由緩衝腔室640之晶圓移送結構630將晶圓移送至緩衝腔室640內之晶圓臺620。機器人晶圓傳送結構628可接著自緩衝腔室640內之晶圓臺620接收晶圓,且可將晶圓移送至其他緩衝腔室640中之一者以用於在複數個製程腔室616中之任一者中進行進一步加工,或機器人晶圓傳送結構628可將晶圓返回至裝載埠612中之一者(例如,返回裝載埠612中之一者中的FOUP中)。
在晶圓在半導體加工設備600中之加工期間,晶圓接觸ESD防止層606至少一次。舉例而言,晶圓可接觸在裝載埠612、機器人晶圓傳送結構628、晶圓定向器618、緩衝腔室640中之任一者中之晶圓臺620、緩衝腔室640中之任一者中之晶圓移送結構630或製程腔室616中之任一者中之晶圓臺620中的任一者上的ESD防止層606。在一些實施例中,半導體晶圓接觸在半導體加工設備600之此些部件中之每一者中的ESD防止層606,以使得貫穿由半導體加工設備600實施之各種製程半導體晶圓皆與ESD防止層606接觸。
第7圖為示意性地圖示根據本揭露之一或更多個實施例的半導體加工設備700之俯視圖。半導體加工設備700可為例如用以執行化學氣相沉積(CVD)之製程工具。在各種實施例中,半導體加工設備700可用以執行任何 CVD製程,包括例如用於沉積氮化矽(SixNy)、氧化矽(SixOy)、無氮抗反射塗層(NFARC)、硬黑金剛石(HBD)、碳化矽(SiC)、無摻雜矽酸鹽玻璃(USG)、磷矽酸鹽玻璃(PSG)或如熟習半導體加工之此項技術者可能已知的任何其他沉積製程。
半導體加工設備700包括複數個裝載/卸載埠712(本文中可將其稱作裝載埠),其可大體上與本文中先前所描述之裝載埠中之任一者相同或等同。在一些實施例中,裝載埠712可包括一或更多個晶圓傳送結構,此一或更多個晶圓傳送結構支撐、緊固、移動或以其他方式傳送半導體晶圓,且其可塗佈有ESD防止層。
半導體加工設備700可包括一或更多個機械臂728,其定位成與裝載埠712相鄰以用於在裝載埠712與裝載鎖714之間移送半導體晶圓。機械臂728可為如半導體加工之此項技術中所已知的任何機器人晶圓傳送結構。如第7圖中所示,半導體加工設備700可包括兩個機械臂728,其中每一者可為用以將半導體晶圓自裝載埠712移送至裝載鎖714之任何機器人結構。機械臂728可具有臂可圍繞其旋轉之一或更多個接頭或樞轉點。在一些實施例中,機械臂728可沿平移軸移動,例如,機械臂728可能能夠沿x軸、y軸或z軸中之任一者移動。如第7圖中所示,可以ESD防止層706來塗佈機械臂728之一或更多個晶圓傳送表面,此ESD防止層706可包括本文中先前所述之ESD防止層之特徵中的任一者。
晶圓臺720可定位成與機械臂728相鄰且可定位在裝載埠712與裝載鎖714之間。計量設備725可定位在晶圓臺720之上或與晶圓臺720相鄰。計量設備725可為能夠量測晶圓之一或更多個性質的任何設備,包括例如任何光學成像設備、橢圓儀、干涉儀、輪廓儀、磁力儀、反射儀、掃描電子顯微鏡(scanning electron microscope;SEM)、透射電子顯微鏡(transmission electron microscope;TEM)、缺陷掃描器,或其類似者。在各種實施例中,計量設備725可用以量測晶圓之任何性質,包括例如,厚度、均勻性、折射率、重疊、缺陷,或沉積或形成於晶圓上之一或更多個層的任何其他性質。
可以ESD防止層706來塗佈晶圓臺720或計量設備725之一或更多個晶圓傳送表面,此ESD防止層706可包括本文中先前所述之ESD防止層之特徵中的任一者。
類似地,裝載鎖714可包括一或更多個晶圓傳送結構,此一或更多個晶圓傳送結構可為用以接收半導體晶圓之晶圓臺720。可以ESD防止層706來塗佈裝載鎖714之晶圓臺720中的一或更多者,此ESD防止層706可包括本文中先前所述之ESD防止層之特徵中的任一者。因此,當由機械臂728移送至裝載鎖714時,半導體晶圓可接觸裝載鎖714中之晶圓臺720的ESD防止層706。
半導體加工設備700可進一步包括緩衝腔室740,此緩衝腔室740可與本文中先前所述之緩衝腔室類似或相 同。在一些實施例中,緩衝腔室740包括晶圓臺720及一或更多個機械臂730。舉例而言,如第7圖中所示,緩衝腔室740可包括兩個機械臂730。緩衝腔室740之晶圓臺720可大體上類似於或等同於本文中先前所述之晶圓臺中的任一者。類似地,緩衝腔室740之機械臂730可大體上與本文中先前所述之機械臂或機器人晶圓傳送結構中之任一者相同。可以ESD防止層706來塗佈緩衝腔室740之晶圓臺720及機械臂730,此ESD防止層706可包括本文中先前所述之ESD防止層之特徵中的任一者。
緩衝腔室740定位成與複數個製程腔室716相鄰。製程腔室716中之每一者可用以執行多種已知半導體製程中之任一者。製程腔室716中之每一者可包括至少一個晶圓傳送結構。舉例而言,製程腔室716中之每一者可包括晶圓臺720,如第7圖中所示。製程腔室716中之每一者中的晶圓臺720可包括如半導體加工之此項技術中所已知的晶圓臺之特徵中的任一者。在一些實施例中,晶圓臺720可大體上與第1圖中所示及本文中先前所描述之晶圓臺102相同或等同。可以ESD防止層706塗佈晶圓臺720中之一或更多者。製程腔室716可包括如在半導體加工領域內之已知製程腔室中可包括的任何額外部件。舉例而言,在一些實施例中,製程腔室716中之一或更多者可包括機械臂或其他機器人晶圓傳送結構、平臺、氣體入口及出口埠、電極、加熱器,或如可已知之任何其他結構或特徵。
取決於期望執行之半導體製程,可在多種不同配置 中利用半導體加工設備700。在示例性實施例中,半導體加工設備700為用於執行化學氣相沉積(CVD)之設備。
在半導體晶圓之加工期間,晶圓可沿各種路徑前進至半導體加工設備700之不同部件。在實例中,可以FOUP將半導體晶圓裝載至半導體加工設備700中,且晶圓可接觸塗佈在FOUP之晶圓傳送結構上之ESD防止層,例如,如本文中先前關於第3A圖及第3B圖所描述。可自FOUP將晶圓裝載至裝載埠712中之一者中,且晶圓可接觸塗佈在裝載埠712之晶圓傳送結構上的ESD防止層。可接著由機械臂728中之一者自裝載埠712中之一者接收晶圓,且機械臂728可將半導體晶圓移送至裝載鎖714。晶圓可接觸塗佈在機械臂728上之ESD防止層706,且可被移送至塗佈在裝載鎖714中之晶圓臺720上的ESD防止層706。
緩衝腔室740中之機械臂730中的一者可自裝載鎖714中之晶圓臺720接受晶圓,且可將晶圓移送至製程腔室716中之一者。機械臂730可使晶圓與塗佈在機械臂730之一或更多個表面上的ESD防止層706接觸,且可將晶圓移送至製程腔室716中之晶圓臺720,以使得晶圓被置放成與製程腔室716中之晶圓臺720上的ESD防止層706接觸。在一些實施例中,緩衝腔室740中之機械臂730可首先將晶圓移送至緩衝腔室740中之晶圓臺720,且接著將晶圓自緩衝腔室中之晶圓臺720移送至製程腔室716中之一者中的晶圓臺720。
在晶圓在製程腔室716中之加工之後,可藉由機械臂730中之一者使晶圓返回至緩衝腔室740,且可藉由機械臂730中之一者將晶圓移送至緩衝腔室740內之晶圓臺720。機械臂730可將晶圓自緩衝腔室740內之晶圓臺720移送至一或更多個其他製程腔室716,例如,以用於晶圓之進一步加工。一旦已在製程腔室716中完成了晶圓之加工,可使晶圓返回至緩衝腔室740,且機械臂730可將晶圓返回至裝載鎖714。舉例而言,緩衝腔室740中之機械臂730中的一者可將已加工之晶圓移送至裝載鎖714內之晶圓臺720中的一者。機械臂728中之一者可接著接收已加工之晶圓並將已加工之晶圓移送至定位成與計量設備725相鄰或在其下方的晶圓臺720,且計量設備725可量測已加工之晶圓的一或更多個參數,包括例如厚度、均勻性、折射率、重疊、缺陷,或沉積或形成於晶圓上之一或更多個層的任何其他性質。機械臂728中之一者可接著將晶圓移送至裝載埠712中之一者(例如,返回裝載埠712中之一者中的FOUP中)。
在晶圓於半導體加工設備700中之加工期間,晶圓接觸ESD防止層706至少一次。舉例而言,晶圓可接觸在裝載埠712、機械臂728、計量設備725、與計量設備725相鄰之晶圓臺720、裝載鎖714中之晶圓臺720、緩衝腔室740中之晶圓臺720、緩衝腔室740中之機械臂730或製程腔室716中之任一者中之晶圓臺720中的任一者上的ESD防止層706。在一些實施例中,半導體晶圓接 觸在半導體加工設備700之此些部件中之每一者中的ESD防止層706,以使得貫穿由半導體加工設備700實施之各種製程半導體晶圓皆與ESD防止層706接觸。
第8圖為示意性地圖示根據本揭露之一或更多個實施例的半導體加工設備800的方塊圖。半導體加工設備800可為例如用以執行極紫外線(EUV)微影製程之製程工具。在各種實施例中,半導體加工設備800可用以執行任何微影製程,包括例如如熟習半導體加工之此項技術者可能已知的任何微影製程。半導體加工設備800可包括耦接在一起並用於執行各種微影製程之各種加工工具及計量工具,此些微影製程包括塗佈、對準、曝光、烘烤、顯影或任何微影圖案化製程。
半導體加工設備800包括裝載埠812,其可大體上與本文中先前所描述之裝載埠中之任一者相同或等同。在一些實施例中,裝載埠812可包括一或更多個晶圓傳送結構814,此一或更多個晶圓傳送結構814支撐、緊固、移動或以其他方式傳送半導體晶圓,且其可塗佈有ESD防止層806。在一些實施例中,晶圓裝載埠812用以接收FOUP中所承載之半導體晶圓。
半導體加工設備800可包括用於光阻劑塗佈之軌道810。軌道810可為將光阻劑加工(例如,光阻劑塗佈)整合至一個工具中之任何加工工具。根據一些實施例,光阻劑加工可包括例如塗佈、烘烤及顯影。軌道810可包括熟習半導體加工之此項技術者可能已知的任何部件,包括 例如光阻劑塗佈部件、顯影部件及烘烤部件。在一些實施例中,多種晶圓傳送結構830中之任一者可包括在軌道810中且可塗佈有ESD防止層806。包括在軌道810中之晶圓傳送結構830可為支撐、緊固、移動或以其他方式傳送半導體晶圓之任何結構,且可為例如任何機器人晶圓傳送結構、晶圓臺或本文中先前所述之其他晶圓傳送結構。
在各種實施例中,一或更多個晶圓傳送結構(諸如,機器人晶圓傳送結構)可定位在裝載埠812與軌道810之間,且可用以將半導體晶圓自裝載埠812傳送至軌道810。可以如本文中所述之ESD防止層來塗佈此些晶圓傳送結構。
軌道810可定位成與移送單元840相鄰或以其他方式耦接,此移送單元840將半導體晶圓移送至曝光設備860。移送單元840可包括熟習半導體加工之此項技術者可能已知的任何特徵或功能。在一些實施例中,移送單元840可包括一或更多個晶圓傳送結構850,此一或更多個晶圓傳送結構850可塗佈有ESD防止層806。包括在移送單元840中之晶圓傳送結構850可為支撐、緊固、移動或以其他方式傳送半導體晶圓之任何結構,且可為例如任何機器人晶圓傳送結構、晶圓臺或本文中先前所述之其他晶圓傳送結構。
曝光設備860可包括熟習半導體加工之此項技術者可能已知的任何特徵或功能。在一些實施例中,曝光設 備860可包括一或更多個晶圓傳送結構870,此一或更多個晶圓傳送結構870可塗佈有ESD防止層806。包括在曝光設備860中之晶圓傳送結構870可為支撐、緊固、移動或以其他方式傳送半導體晶圓之任何結構,且可為例如任何機器人晶圓傳送結構、晶圓臺或本文中先前所述之其他晶圓傳送結構。
在一些實施例中,半導體加工設備800包括遮罩艙裝載/卸載埠880(本文中可將其稱作遮罩艙裝載埠880)。遮罩艙裝載埠880在一些方面可類似於本文中先前所述之裝載埠;然而,替代於接收一或更多個半導體晶圓,遮罩艙裝載埠880用以接收一或更多個遮罩(例如,光罩或主光罩),此一或更多個遮罩可(例如)設置在用以插入遮罩艙裝載埠880中的遮罩艙內。遮罩艙裝載埠880可包括一或更多個晶圓傳送結構890,此一或更多個晶圓傳送結構890可塗佈有ESD防止層806。包括在遮罩艙裝載埠880中之晶圓傳送結構890可為支撐、緊固、移動或以其他方式傳送半導體晶圓之任何結構,且可為(例如)任何機器人晶圓傳送結構、晶圓臺或本文中先前所述之其他晶圓傳送結構。在一些實施例中,包括在遮罩艙裝載埠880中之晶圓傳送結構890為遮罩艙裝載埠880中之用以接收遮罩的表面,且其塗佈有ESD防止層806。遮罩艙裝載埠880可定位在移送單元840與曝光設備860之間且耦接至移送單元840及曝光設備860。
在使用期間,可將遮罩自遮罩艙裝載埠880移送 至曝光設備860。遮罩可用在曝光設備860中以圖案化例如經由移送單元840接收之半導體晶圓上的一或更多個層。
在藉由半導體加工設備800加工半導體晶圓期間,晶圓可沿各種路徑前進至半導體加工設備800之不同部件。在實例中,可以FOUP將半導體晶圓裝載至半導體加工設備800中,且晶圓可接觸塗佈在FOUP之晶圓傳送結構上之ESD防止層,例如,如本文中先前關於第3A圖及第3B圖所描述。可自FOUP將晶圓裝載至裝載埠812中,且晶圓可接觸塗佈在裝載埠812之晶圓傳送結構814上的ESD防止層806。可接著將晶圓自裝載埠812移送(例如,藉由一或更多個機器人晶圓傳送結構)至軌道810以用於光阻劑塗佈。晶圓可接觸塗佈在軌道810中之一或更多個晶圓傳送結構830上的ESD防止層806。
在晶圓在軌道810中之加工之後,可將晶圓移送至移送單元840(例如,藉由一或更多個機器人晶圓傳送結構),且晶圓可接觸在移送單元840內之一或更多個晶圓傳送結構850上的ESD防止層806。移送單元840可將晶圓移送至曝光設備860。舉例而言,移送單元840可將晶圓移送至一或更多個晶圓傳送結構870,諸如,在曝光設備860內之塗佈有ESD防止層806的晶圓臺或機器人晶圓傳送結構。
遮罩可由遮罩艙裝載埠880接收且可接觸塗佈在遮罩艙裝載埠880之一或更多個晶圓傳送結構890上的 ESD防止層806。可將遮罩自遮罩艙裝載埠880移送至曝光設備860。遮罩可用在曝光設備860中以圖案化曝光設備860中之例如經由移送單元840接收之半導體晶圓上的一或更多個層。
在晶圓在曝光設備860之加工之後,晶圓可返回至移送單元840、軌道810及裝載埠812。
在晶圓在半導體加工設備800中之加工期間,晶圓接觸至少一個ESD防止層806至少一次。舉例而言,晶圓可接觸在裝載埠812中之晶圓傳送結構814、軌道810中之晶圓傳送結構830、移送單元840中之晶圓傳送結構850或曝光設備860中之晶圓傳送結構870中的任一者上的ESD防止層806。在一些實施例中,半導體晶圓接觸在半導體加工設備800之此些部件中之每一者中的ESD防止層806,以使得貫穿由半導體加工設備800實施之各種製程半導體晶圓皆與ESD防止層806接觸。
此外,在遮罩在半導體加工設備800中之加工期間,遮罩可接觸至少一個ESD防止層806。舉例而言,遮罩可接觸在遮罩裝載埠880中之晶圓傳送結構890上的ESD防止層806,或在曝光設備860內之一或更多個遮罩傳送結構上的ESD防止層806。
儘管未圖示,但在本文中所提供之半導體加工設備之各種實施例中之任一者中,可包括額外部件,包括例如至少一個加工工具、非暫時性電腦可讀儲存器、通訊模組、I/O設備、可選顯示器等等,其中所有者可經由系統匯流 排互連。可由加工工具執行以實施本文所述方法之軟體指令可儲存在系統儲存器或一些其他電腦可讀媒體中,或可經由有線/無線方法自另一儲存媒體上載至此些記憶體中。
第9圖顯示根據一或更多個實施例之半導體加工方法900的流程圖。此方法可由任何半導體加工設備實施,包括例如藉由本文中關於第4圖至第8圖所述之半導體加工設備400、500、600、700或800中之一或更多者。
操作902中,半導體加工設備之裝載埠接收前開式晶圓傳送盒(FOUP)中之半導體晶圓。裝載埠可為例如本文所述之半導體加工設備中之任一者的任何裝載埠。
操作904中,第一機器人晶圓傳送結構將半導體晶圓移送至半導體加工設備之第一製程腔室。第一機器人晶圓傳送結構可為例如如本文所述之任何機器人晶圓傳送結構,包括例如機械臂或其類似者。機器人晶圓傳送結構可沿平移軸(諸如,x軸、y軸或z軸)移動,且在一些實施例中,機器人晶圓傳送結構可為機械臂,且可具有臂可圍繞其旋轉之一或更多個接頭或樞轉點。
操作906中,在第一製程腔室中加工半導體晶圓。第一製程腔室包括用以支撐半導體晶圓之第一晶圓臺。舉例而言,第一晶圓臺可在第一製程腔室中之加工期間支撐晶圓。第一晶圓臺可為例如本文所述之晶圓臺中的任一者。
在操作908中,半導體晶圓與安置在FOUP、第 一機器人晶圓傳送結構或第一晶圓臺中之至少一者上的至少一個靜電放電(ESD)防止層接觸。此至少一個ESD防止層包括第一材料110及第二材料112,且第二材料112具有比第一材料110之電導率大的電導率。ESD防止層可包括如本文所述之ESD防止層之特徵中的任一者。
在操作910中,使半導體晶圓返回至FOUP。
本揭露之實施例提供了若干優勢。舉例而言,在一些實施例中,由於在晶圓之加工期間存在接觸晶圓至少一次之ESD保護層,因此防止或減少了半導體晶圓與半導體加工設備內之一或更多個部件之間的ESD。在半導體元件之製造期間減少或消除ESD可導致增大的產品良率、品質、可靠性及獲利能力,因為由於ESD損壞引起之缺陷可減少。
根據一個實施例,一種半導體加工設備包括晶圓傳送結構及靜電放電防止層(ESD防止層)。晶圓傳送結構用以在半導體晶圓在半導體加工設備中之加工期間支撐半導體晶圓。ESD防止層包括第一材料及第二材料,且第二材料具有比第一材料之電導率大的電導率。
在上述實施例中,第一材料為一聚合物或一樹脂材料中至少一者。
在上述實施例中,第二材料包括具有小於約10μm之大小的導電粒子。
在上述實施例中,第二材料包括具有小於約1μm之大小的導電粒子。
在上述實施例中,第一材料具有至少1μm之厚度。
在上述實施例中,第二材料包括複數個導電粒子,等導電粒子的粒子大小小於第一材料之厚度。
在上述實施例中,靜電放電防止層包括第一材料及第二材料之一同質混合物。
在上述實施例中,第一材料佔據靜電放電防止層之一總體積的約60%至約80%之間的一體積。
在上述實施例中,靜電放電防止層進一步包括至少一種添加劑材料,至少一種添加劑材料包括一抗酸性材料、一抗鹼性材料或一抗極紫外線(extreme ultraviolet;EUV)材料中之至少一者。
根據另一實施例,一種半導體加工設備包括裝載/卸載埠,此裝載/卸載埠用以接收承載半導體晶圓之前開式晶圓傳送盒(FOUP)。半導體加工設備也包括第一機器人晶圓傳送結構用以在半導體加工設備內運輸半導體晶圓。半導體加工設備還包括製程腔室,此製程腔室具有用以支撐晶圓之第一晶圓臺。半導體加工設備進一步包括至少一個靜電放電(ESD)防止層,此至少一個靜電放電(ESD)防止層包括第一材料及第二材料。第二材料具有比第一材料之電導率大的電導率。此至少一個ESD防止層是設置在FOUP、裝載/卸載埠、第一機器人晶圓傳送結構或第一晶圓臺中之至少一者上。
在上述實施例中,第一材料包括一聚合物或一樹脂 材料中之至少一者,且第二材料包括複數個導電粒子,導電粒子的粒子大小小於第一材料之厚度。
在上述實施例中,第一材料之厚度為至少1μm,且第二材料之導電粒子的大小小於500nm。
在上述實施例中,至少一個靜電放電防止層是設置在前開式晶圓傳送盒、裝載/卸載埠、第一機器人晶圓傳送結構及第一晶圓臺中之每一者上。
在上述實施例中,半導體加工設備進一步包括:一緩衝腔室,緩衝腔室與製程腔室相鄰,緩衝腔室包括用以將半導體晶圓運輸至製程腔室的一第二機器人晶圓傳送結構;以及一裝載鎖,裝載鎖定位在第一機器人晶圓傳送結構與緩衝腔室之間,裝載鎖包括一第二晶圓臺,其中至少一個靜電放電防止層是設置在第二機器人晶圓傳送結構或第二晶圓臺中的至少一者上。
在上述實施例中,半導體加工設備進一步包括:一裝載鎖,裝載鎖定位在裝載/卸載埠與第一機器人晶圓傳送結構之間,裝載鎖包括一第二晶圓臺及在第二晶圓臺上之一第二靜電放電防止層;一第三晶圓臺,第三晶圓臺定位在裝載埠與裝載鎖之間,第三晶圓臺至少部分地被一第三靜電放電防止層覆蓋;以及一計量設備,計量設備定位在第三晶圓臺之上,計量設備用以量測半導體晶圓之至少一個參數。
根據又一實施例,提供一種方法,此方法包括藉由半導體加工設備之裝載埠接收前開式晶圓傳送盒(FOUP) 中之半導體晶圓。藉由第一機器人晶圓傳送結構將半導體晶圓移送至半導體加工設備之第一製程腔室。在第一製程腔室中加工半導體晶圓,此第一製程腔室包括用以支撐半導體晶圓之第一晶圓臺。半導體晶圓接觸至少一個靜電放電(ESD)防止層,此至少一個靜電放電(ESD)防止層包括第一材料及第二材料,且第二材料具有比第一材料之電導率大的電導率。此至少一個ESD防止層是安置在FOUP、第一機器人晶圓傳送結構或第一晶圓臺中之至少一者上。此方法進一步包括使半導體晶圓返回至FOUP。
在上述實施例中,上述方法更包括:藉由一第二機器人晶圓傳送結構將半導體晶圓自裝載埠移送至半導體加工設備之一裝載鎖,裝載鎖包括一第二晶圓臺及在第二晶圓臺上之一第二靜電放電防止層;以及在使半導體晶圓返回至前開式晶圓傳送盒之前,使半導體晶圓與第二靜電放電防止層接觸。
在上述實施例中,上述方法更包括:藉由一第二機器人晶圓傳送結構將半導體晶圓自裝載埠移送至一晶圓定向器,晶圓定向器具有至少部分地被一第二靜電放電防止層覆蓋的一表面;以及在使半導體晶圓返回至前開式晶圓傳送盒之前,使半導體晶圓與第二靜電放電防止層接觸。
在上述實施例中,上述方法更包括:在半導體晶圓在第一製程腔室中之加工之後,藉由第一機器人晶圓傳送結構將半導體晶圓自第一製程腔室移送至一裝載鎖,裝載鎖包括一第二晶圓臺及在第二晶圓臺行之一第二靜電放電 防止層;藉由一第二機器人晶圓傳送結構將半導體晶圓自裝載鎖移送至定位在裝載埠與裝載鎖之間的一第三晶圓臺,第三晶圓臺至少部分地被一第三靜電放電防止層覆蓋;以及藉由定位在第三晶圓臺之上的一計量設備量測半導體晶圓之至少一個參數。
在上述實施例中,半導體加工設備包括一物理氣相沉積設備、一蝕刻設備、一化學氣相沉積設備或一微影設備中之至少一者。
前文概述了若干實施例之特徵,使得熟習此項技術者可較佳理解本揭露之態樣。熟習此項技術者應瞭解,他們可容易地使用本揭露作為設計或修改用於實現相同目的及/或達成本文中所介紹之實施例之相同優勢的其它製程及結構的基礎。熟習此項技術者亦應認識到,此些等效構造不脫離本揭露之精神及範疇,且他們可在不脫離本揭露之精神及範疇的情況下在本文進行各種改變、代替及替換。
可組合上述各種實施例以提供另外實施例。可根據以上詳細描述對實施例作出此些及其他改變。大體而言,在以下申請專利範圍中,所使用之術語不應被解釋為將請求項限制為說明書及申請專利範圍中所揭示之特定實施例,而應解釋為包括所有可能的實施例以及此些請求項享有的等同物之全部範圍。因此,申請專利範圍並不受所揭示內容限制。
102:晶圓臺
106:靜電放電(ESD)防止層
110:第一材料
111:厚度
112:第二材料
114:添加劑

Claims (10)

  1. 一種半導體加工設備,包括:一晶圓傳送結構,該晶圓傳送結構用以在一半導體晶圓在該半導體加工設備中之加工期間支撐該半導體晶圓;以及在該晶圓傳送結構上之一靜電放電防止層,該靜電放電防止層包括一第一材料及一第二材料,該第二材料具有比該第一材料之一電導率大的一電導率,其中該靜電放電防止層更包括至少一種添加劑材料,該第二材料包括複數個導電粒子,且該第二材料佔據該靜電放電防止層之總體積大於該至少一種添加劑材料佔據該靜電放電防止層之總體積。
  2. 如請求項1所述之半導體加工設備,其中該第一材料為一聚合物或一樹脂材料中至少一者。
  3. 如請求項1所述之半導體加工設備,其中該等導電粒子的粒子大小小於該第一材料之厚度。
  4. 如請求項1所述之半導體加工設備,其中該靜電放電防止層包括該第一材料及該第二材料之一同質混合物。
  5. 如請求項1所述之半導體加工設備,其中該至少一種添加劑材料包括一抗酸性材料、一抗鹼性材料或一抗極紫外線(extreme ultraviolet;EUV)材料中之至少一者。
  6. 一種半導體加工設備,包括: 一裝載/卸載埠,該裝載/卸載埠用以接收承載一半導體晶圓之一前開式晶圓傳送盒;一第一機器人晶圓傳送結構,該第一機器人晶圓傳送結構用以在該半導體加工設備內運輸該半導體晶圓;一製程腔室,該製程腔室包括用以支撐該半導體晶圓之一第一晶圓臺;以及至少一個靜電放電防止層,包括一第一材料及一第二材料,該第二材料具有比該第一材料之一電導率大的一電導率,其中該靜電放電防止層更包括至少一種添加劑材料,該第二材料包括複數個導電粒子,且該第二材料佔據該靜電放電防止層之總體積大於該至少一種添加劑材料佔據該靜電放電防止層之總體積,其中該至少一個靜電放電防止層是設置在以下各者中之至少一者上:該前開式晶圓傳送盒、該裝載/卸載埠、該第一機器人晶圓傳送結構,或該第一晶圓臺。
  7. 如請求項6所述之半導體加工設備,其中該第一材料包括一聚合物或一樹脂材料中之至少一者,且該等導電粒子的粒子大小小於該第一材料之厚度。
  8. 如請求項6所述之半導體加工設備,進一步包括:一緩衝腔室,該緩衝腔室與該製程腔室相鄰,該緩衝腔室包括用以將該半導體晶圓運輸至該製程腔室的一第二機器人晶圓傳送結構;以及一裝載鎖,該裝載鎖定位在該第一機器人晶圓傳送結 構與該緩衝腔室之間,該裝載鎖包括一第二晶圓臺,其中該至少一個靜電放電防止層是設置在該第二機器人晶圓傳送結構或該第二晶圓臺中的至少一者上。
  9. 如請求項6所述之半導體加工設備,進一步包括:一裝載鎖,該裝載鎖定位在該裝載/卸載埠與該第一機器人晶圓傳送結構之間,該裝載鎖包括一第二晶圓臺及在該第二晶圓臺上之一第二靜電放電防止層;一第三晶圓臺,該第三晶圓臺定位在該裝載埠與該裝載鎖之間,該第三晶圓臺至少部分地被一第三靜電放電防止層覆蓋;以及一計量設備,該計量設備定位在該第三晶圓臺之上,該計量設備用以量測該半導體晶圓之至少一個參數。
  10. 一種採用靜電放電防止層的方法,包括:藉由一半導體加工設備之一裝載埠接收一前開式晶圓傳送盒中之一半導體晶圓;藉由一第一機器人晶圓傳送結構將該半導體晶圓移送至該半導體加工設備之一第一製程腔室;在該第一製程腔室中加工該半導體晶圓,該第一製程腔室包括用以支撐該半導體晶圓之一第一晶圓臺;以及在使該半導體晶圓返回至該前開式晶圓傳送盒之前,使該半導體晶圓接觸包括一第一材料及一第二材料之至少一個靜電放電防止層,該第二材料具有大於該第一材料之 一電導率的一電導率,該至少一個靜電放電防止層安置在該前開式晶圓傳送盒、該第一機器人晶圓傳送結構或該第一晶圓臺中的至少一者上,其中該靜電放電防止層更包括至少一種添加劑材料,該第二材料包括複數個導電粒子,且該第二材料佔據該靜電放電防止層之總體積大於該至少一種添加劑材料佔據該靜電放電防止層之總體積。
TW109103749A 2019-04-17 2020-02-06 半導體加工設備及採用靜電放電防止層的方法 TWI730617B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962835365P 2019-04-17 2019-04-17
US62/835,365 2019-04-17
US16/559,089 2019-09-03
US16/559,089 US10950485B2 (en) 2019-04-17 2019-09-03 Semiconductor processing apparatus and method utilizing electrostatic discharge (ESD) prevention layer

Publications (2)

Publication Number Publication Date
TW202040738A TW202040738A (zh) 2020-11-01
TWI730617B true TWI730617B (zh) 2021-06-11

Family

ID=72830901

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109103749A TWI730617B (zh) 2019-04-17 2020-02-06 半導體加工設備及採用靜電放電防止層的方法

Country Status (4)

Country Link
US (2) US10950485B2 (zh)
KR (1) KR20200122979A (zh)
CN (1) CN111834187B (zh)
TW (1) TWI730617B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102019125819A1 (de) 2019-04-17 2020-10-22 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleiterverarbeitungsvorrichtung und verfahren unter einsatz einer elektrostatischen entladungs-(esd)- verhinderungsschicht
US10950485B2 (en) * 2019-04-17 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor processing apparatus and method utilizing electrostatic discharge (ESD) prevention layer
FR3103057B1 (fr) * 2019-11-08 2021-11-19 Aledia Procede de protection d'un dispositif optoelectronique contre les decharges electrostatiques

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW406344B (en) * 1998-01-14 2000-09-21 Applied Materials Inc Wafer aligner in center of front end frame of vacuum system
TW200301009A (en) * 2001-11-27 2003-06-16 Entegris Inc Semiconductor component handling device having an electrostatic dissipating film
TW550646B (en) * 2001-06-26 2003-09-01 Applied Materials Inc Method and apparatus for accessing a multiple chamber semiconductor wafer processing system
CN103314433A (zh) * 2011-01-19 2013-09-18 雷·G·布鲁克斯 制造、运输及储存过程中保护ic晶圆的包装系统
TW201345673A (zh) * 2011-12-21 2013-11-16 Top Eng Co Ltd 抗靜電板及包含其之工作平台組件

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000248186A (ja) * 1999-02-26 2000-09-12 Teijin Ltd 樹脂組成物およびそれからなるエレクトロニクス分野の搬送用冶具
KR100304981B1 (ko) * 1999-07-15 2001-11-01 김영환 웨이퍼 표면의 잔류 전하 제거 방법
US6560105B1 (en) * 2001-10-23 2003-05-06 Di/Dt, Inc. Composite low flow impedance voltage guard for electronic assemblies
JP2012160491A (ja) 2011-01-28 2012-08-23 Sharp Corp 基板搬送装置及び基板処理装置
US20120211029A1 (en) * 2011-02-22 2012-08-23 Pandit Viraj S Load lock assembly and method for particle reduction
KR101381864B1 (ko) * 2012-06-11 2014-04-24 (주)탑나노시스 탄소나노튜브 코팅막 및 상기 탄소나노튜브 코팅막을 형성하는 탄소나노튜브 용액 조성물
KR101920722B1 (ko) * 2012-08-21 2018-11-21 삼성전자주식회사 반도체 소자의 제조에서 전하축적 방지방법
KR20140128667A (ko) * 2013-04-29 2014-11-06 삼성전기주식회사 정전 방전 보호 소자 및 그 제조 방법, 그리고 상기 정전 방전 보호 소자를 구비하는 칩 부품
CN203631544U (zh) * 2013-12-09 2014-06-04 中芯国际集成电路制造(北京)有限公司 静电去除装置
US9101038B2 (en) * 2013-12-20 2015-08-04 Lam Research Corporation Electrostatic chuck including declamping electrode and method of declamping
DE102014105790B4 (de) * 2014-04-24 2019-08-29 Infineon Technologies Dresden Gmbh Halbleitervorrichtung mit elektrostatischer Entladungsschutzstruktur
WO2016057179A1 (en) * 2014-10-06 2016-04-14 Applied Materials, Inc. Fluoro polymer contact layer to carbon nanotube chuck
US9881820B2 (en) * 2015-10-22 2018-01-30 Lam Research Corporation Front opening ring pod
JP6722518B2 (ja) * 2016-06-09 2020-07-15 新光電気工業株式会社 焼結体及びその製造方法と静電チャック
JP2018006392A (ja) * 2016-06-28 2018-01-11 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
CN107680955B (zh) * 2016-08-02 2020-01-21 中芯国际集成电路制造(北京)有限公司 静电放电保护器件、半导体装置及制造方法
JP6789099B2 (ja) * 2016-12-26 2020-11-25 東京エレクトロン株式会社 計測方法、除電方法及びプラズマ処理装置
US10950485B2 (en) * 2019-04-17 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor processing apparatus and method utilizing electrostatic discharge (ESD) prevention layer

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW406344B (en) * 1998-01-14 2000-09-21 Applied Materials Inc Wafer aligner in center of front end frame of vacuum system
TW550646B (en) * 2001-06-26 2003-09-01 Applied Materials Inc Method and apparatus for accessing a multiple chamber semiconductor wafer processing system
TW200301009A (en) * 2001-11-27 2003-06-16 Entegris Inc Semiconductor component handling device having an electrostatic dissipating film
CN103314433A (zh) * 2011-01-19 2013-09-18 雷·G·布鲁克斯 制造、运输及储存过程中保护ic晶圆的包装系统
TW201345673A (zh) * 2011-12-21 2013-11-16 Top Eng Co Ltd 抗靜電板及包含其之工作平台組件

Also Published As

Publication number Publication date
US11532499B2 (en) 2022-12-20
TW202040738A (zh) 2020-11-01
US10950485B2 (en) 2021-03-16
US20200335386A1 (en) 2020-10-22
CN111834187B (zh) 2023-07-11
US20210202297A1 (en) 2021-07-01
KR20200122979A (ko) 2020-10-28
CN111834187A (zh) 2020-10-27

Similar Documents

Publication Publication Date Title
TWI730617B (zh) 半導體加工設備及採用靜電放電防止層的方法
US7604424B2 (en) Substrate processing apparatus
US7390758B2 (en) Method of manufacturing a semiconductor integrated circuit device with elimination of static charge
US20240087945A1 (en) Semiconductor processing apparatus and method utilizing electrostatic discharge (esd) prevention layer
US20050028928A1 (en) Substrate processing apparatus and substrate processing method
US20120051872A1 (en) Integrated apparatus to assure wafer quality and manufacturability
CN105074877B (zh) 用于基板边缘清洁的方法和装置
US10497557B2 (en) Integrated platform for improved wafer manufacturing quality
US20160035563A1 (en) Apparatus and method for processing semiconductor wafers
US10903065B2 (en) Halogen removal module and associated systems and methods
Kitajima et al. Requirements for contamination control in the gigabit era
US11211232B2 (en) Methods for cleaning semiconductor device manufacturing apparatus
TW201724234A (zh) 基板處理方法及記憶媒體
US20230230855A1 (en) Substrate processing method and substrate processing system
JP2014116441A (ja) 半導体ウェーハ処理装置及び除電システム
US20220355346A1 (en) Semiconductor cleaning apparatus and method
US20240355660A1 (en) Air curtain for defect reduction
US20220344190A1 (en) Air curtain for defect reduction
US9704714B2 (en) Method for controlling surface charge on wafer surface in semiconductor fabrication
US20230142009A1 (en) Split valve air curtain
Yoshitake et al. New mask blank handling system for the advanced electron-beam writer EX-11
Abuzeid Total contamination control: The minienvironment era
TW201912832A (zh) 升舉裝置、化學氣相沉積裝置及方法
JP2013115183A (ja) 半導体製造装置
JP2006261699A (ja) 半導体集積回路装置の製造方法