TWI726502B - 更新韌體不需斷電的伺服器及主機板模組 - Google Patents

更新韌體不需斷電的伺服器及主機板模組 Download PDF

Info

Publication number
TWI726502B
TWI726502B TW108142863A TW108142863A TWI726502B TW I726502 B TWI726502 B TW I726502B TW 108142863 A TW108142863 A TW 108142863A TW 108142863 A TW108142863 A TW 108142863A TW I726502 B TWI726502 B TW I726502B
Authority
TW
Taiwan
Prior art keywords
circuit
power
update
signal
level
Prior art date
Application number
TW108142863A
Other languages
English (en)
Other versions
TW202121165A (zh
Inventor
張衍輝
黃崧軒
Original Assignee
神雲科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 神雲科技股份有限公司 filed Critical 神雲科技股份有限公司
Priority to TW108142863A priority Critical patent/TWI726502B/zh
Application granted granted Critical
Publication of TWI726502B publication Critical patent/TWI726502B/zh
Publication of TW202121165A publication Critical patent/TW202121165A/zh

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

一種更新韌體不需斷電的伺服器包含一電源供應模組及一主機板模組,該電源供應模組接收一電源控制信號而根據該電源控制信號的準位決定是否產生一用以維持伺服器運作的電力,該主機板模組電連接該電源供應模組,並接收其輸出的電力而運作,且包括一基板管理控制裝置及一邏輯電路裝置,當該基板管理控制裝置接收更新程式碼,並產生以該更新程式碼進行內部程式更新的更新命令時,該邏輯電路裝置的一控制電路據以產生一鎖定信號,使該輸出電路將該電源控制信號的準位保持在該致能準位,進而使該電源供應模組持續輸出維持伺服器整體運作的電力。

Description

更新韌體不需斷電的伺服器及主機板模組
本發明是有關於一種資料處理的伺服器及模組,特別是指一種鎖定資料處理時的狀態的更新韌體不需斷電的伺服器及主機板模組。
現有伺服器設計,常以複雜可程式邏輯裝置(CPLD: Complex Programmable Logic Device)或現場可程式化邏輯閘陣列(FPGA: Field Programmable Gate Array)配合對應的硬體描述語言硬體描述語言(以下以CPLD/FPGA簡稱),例如Verilog或VHDL以實現伺服器的電源管理或者訊號收集及回饋等功能。
然而,由於在對CPLD/FPGA進行韌體程試的燒錄以更新韌體程式,及更新韌體程式過程中,CPLD內的控制電路會由工作模式切換至執行設定模式以進行重啟載入新韌體的過程,所有的通用型之輸入輸出接腳(GPIO: General-purpose input/output pin,以下以GPIO接腳簡稱)的電壓準位將會因為CPLD內的控制電路均被設定為預設狀態而造成CPLD內的控制電路以預設狀態來控制所有的通用型輸入輸出機接腳的電壓準位,例如:以用於管理電源供應單元的CPLD而言,其GPIO 接腳的電壓準位於CPLD內部的控制電路的預設狀態為斷開(floating)因而受CPLD的GPIO接腳透過電阻電連接GND的關係而被下拉至地,也就是0V的電壓準位,因此當CPLD因更新韌體程式的過程中而清除靜態隨機存取記憶體內的舊韌體以進行重新啟動的過程,CPLD上用於控制電源供應單元(PSU: power supply unit)開關的GPIO接腳對應的電壓準位也會於CPLD的控制電路重啟的過程中,因CPLD的控制電路短暫的被設定為預設狀態,也就是說CPLD的控制電路於預設狀態為不控制CPLD上用於控制電源供應單元開關的GPIO接腳而使其短暫的切換為0V的電壓準位,而導致電源供應單元突然的關閉,使得電源供應單元短暫的停止電源供應,進而造成伺服器整體運作因電源供應的中斷而需要進行緊急關機的動作,若來不及完成緊急關機的動作,則可能會造成訊號傳輸異常、資料流失,甚至造成不可預期性的損毀,此外,當伺服器系統因電源供應的中斷而關機後還須重新啟動以繼續完成關機前正在執行的任務,對於使用者而言由於需等待伺服器停下相關的工作進行緊急關機而後還要等待伺服器進行元件的初始化等開機程序均相當浪費時間。
因此,本發明的一目的,即在提供一種可改善習知技術至少一個缺點的更新韌體不需斷電的伺服器。
於是,本發明更新韌體不需斷電的伺服器包含一電源供應模組,及一主機板模組。
該電源供應模組接收一電源控制信號,而根據該電源控制信號的準位決定是否產生一用以維持伺服器運作的電力,當該電源控制信號的準位是一致能準位時,則該電源供應模組產生該電力,當該電源控制信號的準位是一去能準位時,則該電源供應模組不產生該電力。
該主機板模組電連接該電源供應模組並接收該電源供應模組輸出的電力而運作,且包括一基板管理控制裝置及一邏輯電路裝置。
該基板管理控制裝置接收一更新程式碼,且產生更新命令。
該邏輯電路裝置包括一電連接該電源供應模組的輸出電路,及一電連接該輸出電路與該基板管理控制裝置的控制電路,該輸出電路受控制以切換該電源控制信號的準位於該致能準位與該去能準位的其中之一,該控制電路接收來自該基板管理控制裝置的該更新命令,且據以產生一鎖定信號到該輸出電路,該輸出電路根據該鎖定信號維持電源控制信號的準位於該致能準位。
且該輸出電路具有一獨立運作於該邏輯電路裝置的暫存模組,用以暫存該鎖定信號及一維持信號,該輸出電路儲存所接收的該鎖定信號,並根據該鎖定信號決定儲存及清除該維持信號,且根據該維持信號輸出該電源控制信號。
又,本發明的另一目的,即在提供一種可改善習知技術至少一個缺點的主機板模組。
於是,本發明主機板模組電連接一電源供應模組,該電源供應模組接收一電源控制信號,而根據該電源控制信號的準位決定是否產生一用以維持該主機板模組運作的電力,當該電源控制信號的準位是一致能準位時,則該電源供應模組產生該電力,當該電源控制信號的準位是一去能準位時,則該不產生該電力,該主機板模組包含一基板管理控制裝置,及一邏輯電路裝置。
該基板管理控制裝置接收一更新程式碼,且產生一更新命令。
該邏輯電路裝置包括一電連接該電源供應模組的輸出電路,及一電連接該輸出電路與該基板管理控制裝置的控制電路,該輸出電路受控制以切換該電源控制信號的準位於該致能準位與該去能準位的其中之一,該控制電路接收來自該基板管理控制裝置的該更新命令,且據以產生一鎖定信號到該輸出電路,該輸出電路根據該鎖定信號維持電源控制信號的準位於該致能準位。
且該輸出電路具有一獨立運作於該邏輯電路裝置的暫存模組,用以暫存該鎖定信號及一維持信號,該輸出電路儲存所接收的該鎖定信號,並根據該鎖定信號決定儲存及清除維持信號,且根據該維持信號輸出該電源控制信號。
本發明的功效在於:當該基板管理控制裝置接收更新程式碼,並產生以該更新程式碼進行內部程式更新的更新命令時,該控制電路據以產生該鎖定信號,使該輸出電路將該電源控制信號的準位保持在該致能準位,進而使該電源供應模組持續輸出維持伺服器整體運作的電力。
本提案構想為在一伺服器的複雜可程式邏輯裝置(CPLD: Complex Programmable Logic Device,以下以CPLD簡稱)或現場可程式化邏輯閘陣列(FPGA: Field Programmable Gate Array,以下以FPGA簡稱)在更新韌體程式先刪除目前程式碼再進行自身的重新啟動以載入更新程式碼的過程中,使其通用型輸入輸出接腳(GPIO: General Purpose Input Output)不再因為目前程式碼被刪除而被重置為預設狀態,相反的,使其通用型輸入輸出接腳是鎖定在CPLD/FPGA重新啟動前的狀態,以避免CPLD/FPGA所管控的電源供應單元停止供電而造成伺服器系統異常或訊號傳輸異常,甚至造成伺服器的損毀,且使用本案所提出的技術,於CPLD/FPGA更新自身的目前程式碼後,伺服器整體無須因為伺服器掉電導致伺服器系統關機而需要再重新啟動整個伺服器系統,相反的,實施本案技術,可於管理電源供應單元的CPLD/FPGA完成更新自身的目前程式碼後直接運作。
如圖1所示,本發明伺服器的一實施例,包含一電源供應模組2,與一主機板模組3。
該電源供應模組2接收一電源控制信號,而根據該電源控制信號的準位決定是否產生一用以維持伺服器運作的電力,當所接收的該電源控制信號的準位是一致能準位(Enable)時,則該電源供應模組2產生該電力,當該電源控制信號的準位是一去能準位(Disable)時,則該電源供應模組2不產生該電力,更詳細地說,該電源供應模組2可包括一電源供應器及用以控制對伺服器供電的一供電切換電路,且該電源供應模組2可內建於伺服器本身或是以外接伺服器的電源供應器搭配內建於伺服器內部的該供電切換電路,亦可為伺服器外接的電源供應器搭配外接伺服器的該供電切換電路;且該電源供應器連接市電並轉換市電以產生做為伺服器運作所需電力。
在本實施例中該主機板模組3電連接該電源供應模組2並接收該電源供應模組2輸出的電力而運作,且包括一基板管理控制裝置31及一邏輯電路裝置32,但不侷限於此,具體的另一種實施態樣中,伺服器的主機板模組3包括該基板管理控制裝置31,且伺服器還包含一背板模組,而該背板模組包括該邏輯電路裝置32。
該基板管理控制裝置31為一基板管理控制器(BMC: Baseboard Management Controller),其接收一更新程式碼,且產生一指示以該更新程式碼替換的更新命令,更明確地說,該更新程式碼為由一外部的數位資訊儲存裝置,例如電腦,隨身碟…等所提供的更新程式碼或是透過網路由遠端電腦或遠端伺服器取得的更新程式碼,其用以更新該主機板模組3內部具有韌體程式的元件的韌體程式,也就是當該基板管理控制裝置31產生該更新命令後,由該邏輯電路裝置32配合運作以該更新程式碼替換/更新該邏輯電路裝置32當下執行的一目前程式碼,詳細做法將詳述於後續相關段落。
該邏輯電路裝置32包括一電連接該電源供應模組2的輸出電路321、一電連接該輸出電路321的控制電路322,及一電連接該控制電路322的記憶體電路323,須先說明的是,本實施例的邏輯電路裝置32為型號MachXO2或MachXO3的CPLD,但不限於此,該輸出電路321受控於該控制電路322以切換該電源控制信號的準位於該致能準位與該去能準位的其中之一,而該控制電路322接收來自該基板管理控制裝置31的該更新命令,且據以產生一鎖定信號到該輸出電路321,該輸出電路321根據該鎖定信號維持電源控制信號的準位於該致能準位,該記憶體電路323儲存一目前程式碼,即前述在進行韌體更新前,該邏輯電路裝置32當下執行的該目前程式碼。
具體而言,該控制電路322運作於一工作模式及一設定模式二者其中之一,當該控制電路322運作於該工作模式時,執行儲存於該記憶體電路323的目前程式碼,當該控制電路322接收該更新命令時,則先發出該鎖定信號到該輸出電路321,再切換為該設定模式,並將當下正在執行的該目前程式碼更新成該更新程式碼,當更新結束後,該控制電路322執行該更新程式碼以由該設定模式切回工作模式,更明確地說,該控制電路322包括一電連接該基板管理控制裝置31的開機控制器324,與一電連接該開機控制器324的狀態鎖存器325,該開機控制器324運作於該工作模式及該設定模式二者其中之一,當該開機控制器324運作於該工作模式時接收該更新命令,則該開機控制器324根據該更新命令產生一觸發指令,且該狀態鎖存器325根據該觸發指令產生該鎖定信號。
該記憶體電路323包括一儲存該目前程式碼的非揮發性記憶體,例如為快閃記憶體327(FLASH)、電可擦可規化唯讀記憶體(EEPROM: Electrically erasable programmable read only memory)等,不會因為掉電而流失所儲存的資料的記憶體,以下說明以快閃記憶體327為例,及一電連接非揮發性記憶體與該控制電路322的揮發性記憶體,例如為靜態隨機存取記憶體326(SRAM: Static Random Access Memory)、隨機存取記憶體(RAM: Random Access Memory)等,一旦未通電,所儲存的資料便會流失的記憶體,以下以靜態隨機存取記憶體326為例說明,其中,該非揮發性記憶體也可以以外掛的方式設至於該邏輯電路裝置外部且與該邏輯電路裝置電連接,於韌體更新過程,且該邏輯電路裝置32進行啟動的過程,該邏輯電路裝置32將該快閃記憶體327所儲存的該目前程式碼載入至該靜態隨機存取記憶體326執行,本實施例採用的記憶體形式僅為示例性的說明,但不侷限於此,當該控制電路322的該開機控制器324將來自該基板管理控制裝置31所傳來的該更新程式碼寫入到該快閃記憶體327以覆蓋該快閃記憶體327原本所儲存的該目前程式碼,並依據該更新命令觸發該狀態鎖存器325產生該鎖定信號且清空該靜態隨機存取記憶體326正在執行的該目前程式碼,以於重新啟動該邏輯電路裝置32的初始化過程,由該邏輯電路裝置32將該快閃記憶體327所儲存的該更新程式碼寫入該靜態隨機存取記憶體326供該邏輯電路裝置32執行,藉此以該更新程式碼替換更新該邏輯電路裝置322正在執行儲存於該靜態隨機存取記憶體326的該目前程式碼。
該輸出電路321包括一緩衝單元328,及一通用型輸入輸出接腳329,當該緩衝單元328接收來自該控制電路322的該鎖定信號時,則根據該鎖定信號使該通用型輸入輸出接腳329持續送出維持在一高邏輯準位以作為該致能準位的該電源控制信號,使得該電源供應模組2根據維持在該致能準位的該電源控制信號,持續產生供伺服器運作的電力。
亦即當該控制電路322因韌體更新而執行重新啟動前,先產生該觸發指令以由目前正在執行的目前程式碼中對於鎖存功能的設定來產生該鎖定信號,換句話說,該控制電路322將根據由該基板管理控制裝置31接收該更新命令而由該靜態隨機存取記憶體326獲得關於鎖存功能的設定,當該靜態隨機存取記憶體326中的鎖存功能被設定為開啟,則該開機控制電路324根據該更新命令及被設定為開啟的鎖存功能的設定對該鎖存暫存器325發出一觸發指令,該鎖存暫存器325根據所接收的該觸發指令對該輸出電路321發出鎖定信號,當該輸出電路321收到鎖定信號時,將該鎖定信號儲存於該輸出電路的該緩衝單元的一輸出暫存區塊,並據以決定是否於該輸出電路的緩衝單元用以暫存該通用型輸入輸出接腳的電源控制信號的一輸入暫存區塊儲存該通用型輸入輸出接腳當下的邏輯準位(1/0)也就是該通用型輸入輸出接腳當下所輸出的該電源控制信號,並根據該輸入暫存區塊所儲存的該電源控制信號的邏輯準位來控制該通用型輸入輸出接腳所輸出的該電源控制信號的邏輯準位,也就是說,當該輸出電路收到鎖定信號並將鎖定信號儲存於輸出暫存區塊,輸出電路321就會根據被儲存的該鎖定信號而儲存該通用型輸入輸出接腳當下輸出的該電源控制信號的邏輯準位至該輸入暫存區塊,接著該輸出電路321再持續根據被儲存的該鎖定信號而以被儲存的該電源控制信號的該邏輯準位來控制該通用型輸入輸出接腳所輸出的該電源控制信號的邏輯準位,直到CPLD重啟後,該更新程式碼被該開機控制器由該快閃記憶體327載入該靜態隨機存取記憶體326中作為更新的目前程式碼而被執行後,CPLD會因為在重啟過程中執行新的目前程式碼而進入運行模式,進而藉由狀態鎖存器325對該輸出電路321發出解鎖信號,使該輸出電路321根據解鎖信號清除輸出暫存區所儲存的鎖定信號,接著該輸出電路321因未於該輸出暫存區讀到該鎖定信號,而清除輸入暫存區塊內所儲存的該電源控制信號的邏輯準位,且不根據該輸入暫存區塊內所儲存的資料來控制對應的通用型輸入輸出接腳。
以下再以一實施流程輔助說明本實施例的具體應用。
本實施例在實際應用中,一般可配合前述的開機控制器324的狀態切換而區分為三個階段做說明。
第一階段:
首先,該開機控制器324運作於該工作模式,此時,該開機控制器324執行儲存於該靜態隨機存取記憶體326的目前程式碼,伺服器整體並在此時執行線上更新韌體,也就是由外部電腦裝置將編譯完成的更新程式碼經由相關的輸入輸出介面,例如:JTAG、I2C、SPI…等傳送到該基板管理控制裝置31進而將該更新程式碼碼燒錄至該快閃記憶體327,此時該開機控制器324仍持續執行該靜態隨機存取記憶體326的該目前程式碼。
第二階段:
當燒錄完成時,由該基板管理控制裝置31對該開機控制器324發出一刷新命令,也就是前述的更新命令,該開機控制器324接著根據該更新命令自該工作模式切換至該設定模式,並據以將該靜態隨機存取記憶體326儲存的目前程式碼清空,以於該邏輯電路裝置32重新啟動的過程中將該快閃記憶體儲存的更新程式碼寫入該靜態隨機存取記憶體326以供該邏輯電路裝置32執行,一般來說,若沒有實施本案技術,在這種情形下,該通用型輸入輸出接腳329會因為靜態隨機存取記憶體326中的目前程式碼被清空而進入預設狀態,與該通用型輸入輸出接腳329電連接的硬體線路或裝置往往會因此產生誤動作或通訊傳輸異常,但在本實施例中,配合採用的狀態鎖存器325,當該開機控制器324在進行更新目前程式碼的過程會切換執行該設定模式,並記錄該開機控制器324切換至該設定模式前該通用型輸入輸出接腳329所輸出的電源控制信號的邏輯準位,藉此以使該電源控制信號的邏輯準位持續維持於該開機控制器324切換前的該致能準位。
第三階段:
該開機控制器324於該邏輯電路裝置32重新啟動的過程,藉由將快閃記憶體327中的該更新程式碼由該快閃記憶體327載入至該靜態隨機存取記憶體326,使該開機控制器324得以執行儲存於該靜態隨機存取記憶體326的更新程式碼,藉此,該開機控制器324由該設定狀態切換回該工作狀態,而使該狀態鎖存器對該輸出電路發出該解鎖信號,且該開機控制器324執行該更新程式碼而透過該緩衝單元以控制該通用型輸入輸出接腳329輸出符合致能準位的電源控制信號,藉此,以避免該邏輯電路裝置32於線上更新韌體過程中,該通用型輸入輸出接腳329輸出的電源控制信號的變動而造成整體系統被影響或是中斷。
綜上所述,在本實施例中,當該開機控制器將由該基板管理控制裝置所接收的更新程式碼儲存到該非揮發性記憶體後,該開機控制器回應儲存成功的訊息至該基板管理控制裝置,該基板管理控制裝置根據該回應產生該更新命令,該開機控制器根據所接收的該更新命令切換至該設定狀態並據以產生該觸發指令,以使該狀態鎖存器產生該鎖定信號到該輸出電路,藉以控制該通用型輸入輸出接腳於該開機控制器運作於該設定模式期間,輸出維持於該致能準位的該電源控制信號,且該開機控制電路清除儲存於該揮發性記憶體的該目前程式碼後使該邏輯電路裝置重新啟動,以於該邏輯電路裝置重新啟動過程,將儲存於該非揮發性記憶體的該更新程式碼傳送到該揮發性記憶體儲存,以供該開機控制器執行儲存於該揮發性記憶體的該更新程式碼,藉此,該開機控制器切換至該工作模式,此時該緩衝單元接收自該開機控制器產生,位於高準位的電源開啟信號,並據以觸使該通用型輸入輸出接腳輸出具有該致能準位的該電源控制信號,使該電源控制信號位於致能準位,並驅動該電源供應模組持續輸出用以維持伺服器運作的電力,使得該開機控制器在工作模式及設定模式間切換,皆不會使電源供應模組關閉而使該主機板模組因為無法接收該電源供應模組輸出該主機板模組運作所需的電力而異常關機,進而避免無法預期的損毀及浪費等待伺服器整體重新啟動的時間,因此實施本案的發明,可以使該邏輯電路裝置完成韌體更新的過程均不用重新啟動伺服器也不會使電源供應模組關閉或重啟,故確實達成本發明的創作目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
2:電源供應模組 3:主機板模組 31:基板管理控制裝置 32:邏輯電路裝置 321:輸出電路 322:控制電路 323:記憶體電路 324:開機控制器 325:狀態鎖存器 326:靜態隨機存取記憶體 327:快閃記憶體 328:緩衝單元 329:通用型輸入輸出接腳
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中: 圖1是一方塊圖,說明本發明伺服器的一實施例。
2:電源供應模組
3:主機板模組
31:基板管理控制裝置
32:邏輯電路裝置
321:輸出電路
322:控制電路
323:記憶體電路
324:開機控制器
325:狀態鎖存器
326:靜態隨機存取記憶體
327:快閃記憶體
328:緩衝單元
329:通用型輸入輸出接腳

Claims (10)

  1. 一種更新韌體不需斷電的伺服器,包含:一電源供應模組,接收一電源控制信號,而根據該電源控制信號的準位決定是否產生一用以維持伺服器運作的電力,當該電源控制信號的準位是一致能準位時,則該電源供應模組產生該電力,當該電源控制信號的準位是一去能準位時,則該電源供應模組不產生該電力;及一主機板模組,電連接該電源供應模組並接收該電源供應模組輸出的電力而運作,且包括,一基板管理控制裝置,接收一更新程式碼,且產生一更新命令,及一邏輯電路裝置,包括一電連接該電源供應模組的輸出電路,及一電連接該輸出電路與該基板管理控制裝置的控制電路,該輸出電路受控制以切換該電源控制信號的準位於該致能準位與該去能準位的其中之一,該控制電路執行一目前程式碼以接收來自該基板管理控制裝置且相關於更新該控制電路所執行的目前程式碼的該更新命令,且據以產生一鎖定信號到該輸出電路,且該輸出電路具有一獨立運作於該邏輯電路裝置的暫存模組,用以暫存該鎖定信號及一維持信號,該輸出電路儲存所接收的該鎖定信號,並根據該鎖定信號決定儲存或清除該維持信號,且根據該維持信號輸出該電源控制信號,該輸出電路根據該鎖定信號維持電源控制信號的準位於該致能準位。
  2. 如請求項1所述的更新韌體不需斷電的伺服器,其中,該控制電路包括一開機控制器與一狀態鎖存器,該開機控制器電連接該基板管理控制裝置以接收該更新命令,且根據該更新命令產生一觸發指令,該狀態鎖存器電連接該開機控制器,且該根據該觸發指令產生該鎖定信號。
  3. 如請求項1所述的更新韌體不需斷電的伺服器,其中,該邏輯電路裝置還包括一電連接該控制電路的記憶體電路,該記憶體電路儲存該目前程式碼,該控制電路運作於一工作模式及一設定模式二者其中之一,當該控制電路運作於該工作模式時,執行儲存於該記憶體電路的目前程式碼,當該控制電路接收該更新命令時,則先發出該鎖定信號到該輸出電路,再切換為該設定模式,並將該目前程式碼更新成該更新程式碼,當更新結束後,該控制電路再由該設定模式切回該工作模式,以執行該更新程式碼。
  4. 如請求項1所述的更新韌體不需斷電的伺服器,其中,該記憶體電路包括一靜態隨機存取記憶體,及一電連接該靜態隨機存取記憶體與該控制電路間的快閃記憶體,當該控制電路產生該鎖定信號後,該控制電路將來自該基板管理控制裝置所傳來的該更新程式碼寫入到該快閃記憶體,並依據該更新命令清空該靜態隨機存取記憶體,以供該靜態隨機存取記憶體由該快閃記憶體寫入該更新程式碼。
  5. 如請求項1所述的更新韌體不需斷電的伺服器,其中,該輸出電路包括一緩衝單元,及一通用型輸入輸出接腳,當該緩衝單元接收來自該控制電路的該鎖定信號時,則根據該鎖定信號使該通用型輸入輸出接腳持續送出維持在一高邏輯準位以作為該致能準位的該電源控制信號。
  6. 一種主機板模組,電連接一電源供應模組,該電源供應模組,接收一電源控制信號,而根據該電源控制信號的準位決定是否產生一用以維持該主機板模組運作的電力,當該電源控制信號的準位是一致能準位時,則該電源供應模組產生該電力,當該電源控制信號的準位是一去能準位時,則該電源供應模組不產生該電力,該主機板模組包含:一基板管理控制裝置,接收一更新程式碼,且產生一更新命令;及一邏輯電路裝置,包括一電連接該電源供應模組的輸出電路,及一電連接該輸出電路與該基板管理控制裝置的控制電路,該輸出電路受控制以切換該電源控制信號的準位於該致能準位與該去能準位的其中之一,該控制電路執行一目前程式碼以接收來自該基板管理控制裝置且相關於更新該控制電路所執行的目前程式碼的該更新命令,且據以產生一鎖定信號到該輸出電路,且該輸出電路具有一獨立運作於該邏輯電路裝置的暫存模組,用以暫存該鎖定信號及一維持信號,該輸出電路儲存所接收的該鎖定信號,並根據該鎖定信號決定儲存 或清除該維持信號,且根據該維持信號輸出該電源控制信號,該輸出電路根據該鎖定信號維持電源控制信號的準位於該致能準位。
  7. 如請求項6所述的主機板模組,其中,該控制電路包括一開機控制器與一狀態鎖存器,該開機控制器電連接該基板管理控制裝置以接收該更新命令,且根據該更新命令產生一觸發指令,該狀態鎖存器電連接該開機控制器,且該根據該觸發指令產生該鎖定信號。
  8. 如請求項6所述的主機板模組,其中,該邏輯電路裝置還包括一電連接該控制電路的記憶體電路,該記憶體電路儲存一目前程式碼,該控制電路運作於一工作模式及一設定模式二者其中之一,當該控制電路運作於該工作模式時,執行儲存於該記憶體電路的目前程式碼,當該控制電路接收該更新命令時,則先發出該鎖定信號到該輸出電路,再切換為該設定模式,並將該目前程式碼更新成該更新程式碼,當更新結束後,該控制電路再由該設定模式切回工作模式,以執行該更新程式碼。
  9. 如請求項6所述的主機板模組,其中,該記憶體電路包括一靜態隨機存取記憶體,及一電連接該靜態隨機存取記憶體與該控制電路間的快閃記憶體,當該控制電路產生該鎖定信號後,該控制電路將來自該基板管理控制裝置所傳來的該更新程式碼寫入到該快閃記憶體,並依據該更新命令清空該靜態隨機存取記憶體,以供該靜態隨機存取記憶體由該快閃記憶體寫入該更新程式碼。
  10. 如請求項6所述的主機板模組,其中,該輸出電路包括一緩衝單元,及一通用型輸入輸出接腳,當該緩衝單元接收來自該控制電路的該鎖定信號時,則根據該鎖定信號使該通用型輸入輸出接腳持續送出維持在一高邏輯準位以作為該致能準位的該電源控制信號。
TW108142863A 2019-11-26 2019-11-26 更新韌體不需斷電的伺服器及主機板模組 TWI726502B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW108142863A TWI726502B (zh) 2019-11-26 2019-11-26 更新韌體不需斷電的伺服器及主機板模組

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108142863A TWI726502B (zh) 2019-11-26 2019-11-26 更新韌體不需斷電的伺服器及主機板模組

Publications (2)

Publication Number Publication Date
TWI726502B true TWI726502B (zh) 2021-05-01
TW202121165A TW202121165A (zh) 2021-06-01

Family

ID=77036534

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108142863A TWI726502B (zh) 2019-11-26 2019-11-26 更新韌體不需斷電的伺服器及主機板模組

Country Status (1)

Country Link
TW (1) TWI726502B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113821240A (zh) * 2021-09-03 2021-12-21 锐捷网络股份有限公司 固件升级方法、电子设备、存储介质及信号锁存电路
TWI830418B (zh) * 2022-10-04 2024-01-21 神雲科技股份有限公司 複雜可程式邏輯單元的韌體更新方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200401975A (en) * 2002-07-29 2004-02-01 Ibm Method and system for upgrading drive firmware in a non-disruptive manner
TW200713037A (en) * 2005-09-06 2007-04-01 Benq Corp System and method for updating firmware
TW200838084A (en) * 2006-10-10 2008-09-16 Exaflop Llc Updating a power supply microcontroller
TW201602767A (zh) * 2014-07-09 2016-01-16 萬國商業機器公司 韌體更新方法及其電源系統
CN105302620A (zh) * 2015-12-09 2016-02-03 浪潮电子信息产业股份有限公司 一种适用于服务器不断电升级cpld的方法
TW201640363A (zh) * 2015-05-11 2016-11-16 廣達電腦股份有限公司 自動硬體恢復方法及自動硬體恢復系統
TW201712554A (zh) * 2015-09-25 2017-04-01 廣達電腦股份有限公司 斷電保護系統及其方法
TW201800898A (zh) * 2016-01-14 2018-01-01 英特爾股份有限公司 動態更新處理器的電源管理政策
TW201926032A (zh) * 2017-12-05 2019-07-01 英業達股份有限公司 具有節點鎖存功能的伺服器及其節點鎖存方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200401975A (en) * 2002-07-29 2004-02-01 Ibm Method and system for upgrading drive firmware in a non-disruptive manner
TW200713037A (en) * 2005-09-06 2007-04-01 Benq Corp System and method for updating firmware
TW200838084A (en) * 2006-10-10 2008-09-16 Exaflop Llc Updating a power supply microcontroller
TW201602767A (zh) * 2014-07-09 2016-01-16 萬國商業機器公司 韌體更新方法及其電源系統
TW201640363A (zh) * 2015-05-11 2016-11-16 廣達電腦股份有限公司 自動硬體恢復方法及自動硬體恢復系統
TW201712554A (zh) * 2015-09-25 2017-04-01 廣達電腦股份有限公司 斷電保護系統及其方法
CN105302620A (zh) * 2015-12-09 2016-02-03 浪潮电子信息产业股份有限公司 一种适用于服务器不断电升级cpld的方法
TW201800898A (zh) * 2016-01-14 2018-01-01 英特爾股份有限公司 動態更新處理器的電源管理政策
TW201926032A (zh) * 2017-12-05 2019-07-01 英業達股份有限公司 具有節點鎖存功能的伺服器及其節點鎖存方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113821240A (zh) * 2021-09-03 2021-12-21 锐捷网络股份有限公司 固件升级方法、电子设备、存储介质及信号锁存电路
CN113821240B (zh) * 2021-09-03 2023-11-17 锐捷网络股份有限公司 固件升级方法、电子设备、存储介质及信号锁存电路
TWI830418B (zh) * 2022-10-04 2024-01-21 神雲科技股份有限公司 複雜可程式邏輯單元的韌體更新方法

Also Published As

Publication number Publication date
TW202121165A (zh) 2021-06-01

Similar Documents

Publication Publication Date Title
TWI399647B (zh) 回復電腦系統之基本輸出入系統之方法及相關電腦系統
TWI515660B (zh) 韌體變量更新方法
US8601255B2 (en) Approaches for updating bios
US9910664B2 (en) System and method of online firmware update for baseboard management controller (BMC) devices
TWI726502B (zh) 更新韌體不需斷電的伺服器及主機板模組
TW544585B (en) Method and apparatus for suspending and resuming operation of a computer system
JP2018536958A (ja) ネットワークを通じて更新されることができるセキュアなブートコードキャッシュ
JP2010170197A (ja) ファームウェア管理プログラム、記憶装置およびファームウェア管理方法
TW201435575A (zh) 開機容錯裝置與其方法
US5732281A (en) Programmable power management circuit for a power supply in a computer system
TWI693513B (zh) 伺服器系統及其省電方法
TWI666556B (zh) 電子裝置及其操作方法
JP6359980B2 (ja) 情報処理システム
CN113687842B (zh) 更新韧体不需断电的服务器及主板模块
TWI526817B (zh) 電腦系統、可適性休眠控制模組及其控制方法
TW202344994A (zh) 從中斷模式恢復
CN112947971B (zh) 一种fpga远程更新装置及方法
TWI541724B (zh) 寫入基本輸入輸出系統程式碼的電路與寫入方法
US20170308307A1 (en) Control Module for Data Retention and Method of Operating Control Module
TW201514720A (zh) 伺服器系統
JP2014174697A (ja) 情報処理装置、情報処理装置の制御方法及び制御プログラム
JPH10187454A (ja) Bios書き換え方式
TWI768373B (zh) 記憶體儲存裝置的電源控制方法與記憶體儲存系統
JP3431880B2 (ja) 基板及びプロセッサのリセット方式
CN113835512B (zh) 存储器存储装置的电源控制方法与存储器存储系统

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees