TWI713211B - 圖像感測器、半導體裝置及其製造方法 - Google Patents

圖像感測器、半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI713211B
TWI713211B TW108142637A TW108142637A TWI713211B TW I713211 B TWI713211 B TW I713211B TW 108142637 A TW108142637 A TW 108142637A TW 108142637 A TW108142637 A TW 108142637A TW I713211 B TWI713211 B TW I713211B
Authority
TW
Taiwan
Prior art keywords
source
contact
drain
gate
sidewall spacer
Prior art date
Application number
TW108142637A
Other languages
English (en)
Other versions
TW202027264A (zh
Inventor
鄭允瑋
賈鈞偉
周俊豪
李國政
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202027264A publication Critical patent/TW202027264A/zh
Application granted granted Critical
Publication of TWI713211B publication Critical patent/TWI713211B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14614Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor having a special gate structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28123Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects
    • H01L21/28132Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects conducting part of electrode is difined by a sidewall spacer or a similar technique, e.g. oxidation under mask, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28123Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects
    • H01L21/28141Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects insulating part of the electrode is defined by a sidewall spacer, e.g. dummy spacer, or a similar technique, e.g. oxidation under mask, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823468MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

一圖像感測器包含光敏感測器、浮動擴散節點、重置電晶體,以及源極隨耦電晶體。重置電晶體包含耦接至浮動擴散節點的第一源極/汲極,以及耦接至第一電壓源的第二源極/汲極。源極隨耦電晶體包括耦接至浮動擴散節點的閘極及耦接至重置電晶體的第二源極/汲極的第一源極/汲極。第一伸長的觸點接觸重置電晶體的第二源極/汲極及源極隨耦電晶體的第一源極/汲極。第一伸長的觸點在水平橫截面中具有第一尺寸,以及在水平橫截面中具有第二尺寸。第二尺寸垂直於第一尺寸,以及第二尺寸小於第一尺寸。

Description

圖像感測器、半導體裝置及其製造方法
本揭露係有關於一種圖像感測器、半導體裝置及其製造方法。
圖像感測器在多種消費者電子元件及工業電子元件中均可見。例如,數位相機、數位視訊系統,以及其他圖像捕獲裝置,如複印機、掃描儀等,使用圖像感測器以捕獲場景,且將此場景轉換至圖像。一種常用於圖像捕獲裝置中之圖像感測器是固態圖像感測器,例如互補金屬氧化物半導體(Complementary Metal-Oxide Semiconductor;CMOS)圖像感測器。當固態圖像感測器之像素陣列曝露於光時,此像素陣列之光敏感測器將光轉換為電壓。隨後,相應光敏感測器產生之電壓經測量且用以產生或重新構成圖像。
根據本揭露之一些實施例的一種圖像感測器,包括光敏感測器、浮動擴散節點、重置電晶體、源極隨耦電晶體以及第一伸長的觸點。重置電晶體包括耦接至浮動擴散節點的第一源極/汲極,以及耦接至第一電壓源的第二源極/ 汲極。源極隨耦電晶體包括耦接至浮動擴散節點的閘極及耦接至重置電晶體的第二源極/汲極的第一源極/汲極。第一伸長的觸點接觸重置電晶體的第二源極/汲極及源極隨耦電晶體的第一源極/汲極,其中第一伸長的觸點在水平橫截面中具有第一尺寸,以及在水平橫截面中具有第二尺寸,第二尺寸垂直於第一尺寸,以及第二尺寸小於第一尺寸。
根據本揭露之一些實施例的一種半導體裝置,包括第一閘極、第一側壁間隔物、第一源極/汲極、第二閘極、第二側壁間隔物、第一觸點。第一側壁間隔物鄰近於第一閘極。第一側壁間隔物在第一閘極與第一源極/汲極之間。第二側壁間隔物在第一源極/汲極與第二閘極之間。第一觸點接觸第一源極/汲極及在第一側壁間隔物與第二側壁間隔物之間,其中第一觸點接觸第一側壁間隔物或第二側壁間隔物中之至少一者,以及第一觸點覆蓋第一側壁間隔物或第二側壁間隔物中的至少一者。
根據本揭露之一些實施例的一種半導體裝置的製造方法,包括下列步驟:形成第一閘極;形成鄰近於第一閘極的第一側壁間隔物;形成第一源極/汲極;形成介電層在第一閘極、第一側壁間隔物,以及第一源極/汲極上方;蝕刻介電層以定義觸點凹槽,從而曝露第一側壁間隔物及第一源極/汲極;蝕刻經由觸點凹槽而曝露的第一側壁間隔物;以及形成第一觸點在觸點凹槽中,從而接觸第一側壁間隔物及第一源極/汲極。
100:光捕獲裝置
105:光
110:圖像感測器
115:透鏡
120:膜片
125:圖像處理器
130:顯示器
200:控制電路
205:像素陣列
210:讀出部件
215:像素
220:叢集
300:讀出電路
310:傳輸電晶體
310C:閘極觸點
310D:汲極
310G:閘極
310S:源極
315:光敏感測器
315A:第一端子
315B:第二端子
320:重置電晶體
320D:汲極
320G:閘極
320S:源極
325:源極隨耦電晶體
325C:觸點
325D:汲極
325G:閘極
325S:源極
330:列選擇電晶體
330C:觸點
330D:汲極
330G:閘極
330S:源極
335:第一電壓源
340:FD節點
345:第二電壓源
345C:觸點
350:輸出端子
355:觸點
360:觸點
365:觸點
370:第一尺寸
375:第二尺寸
400:半導體裝置
410:陣列區域
415:半導體層
420:隔離結構
425:隔離結構
430:封蓋層
435:側壁間隔物
435H:高度
435R:部分
440:介電層
440A:觸點凹槽
440B:觸點凹槽
440C:觸點凹槽
445:圖案化遮罩層
445A:開口
445B:開口
445C:開口
RES:重置
RS:列選擇
SF:源極隨耦
VDD:第一電壓源
VOUT:輸出信號
VSS:第二電壓源
本揭露之一實施例之態樣在結合附圖閱讀以下詳細說明時得以最清晰地理解。應注意,依據產業中之標準實務,各種特徵並非按比例繪製。事實上,各種特徵之尺寸可任意增大或減小,以便於論述明晰。
第1圖是一部件方塊圖,繪示依據一些實施例之示例性光捕獲裝置。
第2圖是一部件方塊圖,繪示依據一些實施例之示例性圖像感測器。
第3圖是一示意圖,繪示依據一些實施例之像素叢集及此像素叢集之讀出電路。
第4圖是依據一些實施例之一半導體裝置的平面圖,此半導體裝置包括像素叢集及此像素叢集之讀出電路。
第5圖至第9圖是依據一些實施例之處於各個製造階段中之半導體裝置的圖示。
以下揭示內容提供眾多不同實施例或實例以用於實施本案提供標的之不同特徵。下文描述組件及配置之特定實例以簡化本揭露之一實施例。當然,此僅係實例,並非意欲限制。例如,下文描述中第一特徵於第二特徵上方或之上的形成可包括第一特徵與第二特徵直接接觸而形成的實施例,及亦可包括第一特徵與第二特徵之間可能形成額外特徵,以使得第一特徵與第二特徵不可直接接觸的實施例。此外,本揭露之一實施例可在各種實例中反覆元件符號及/或 字母。此反覆係以簡單與明晰為目的,且其自身不規定本文論述之各種實施例及/或配置之間的關係。
而且,本案可能使用諸如「在...之下」、「在...下方」、「下部」、「在...之上」、「在...上方」、「上部」等等空間相對術語以便於描述,以描述一個元件或特徵與另一(或更多個)元件或特徵的關係,如圖式中所示。除圖式中繪示之方向之外,空間相對術語意欲包括元件在使用或操作中的不同方向。設備可能以其他方式方向(旋轉90度或其他方向),且可由此類似解釋本案所使用之空間相對描述詞。
固態圖像感測器,如CMOS圖像感測器,通常包括複數個像素,此等像素經佈置以形成像素陣列。相應像素包括光敏感測器,如光電晶體、光二極體等。正常操作中,相應像素在整合時段與閒置時段之間切換。當像素處於整合時段中時,對像素實施一系列過程以量測在整合時段期間積聚之電荷。對像素實施此系列製程,且量測積聚電荷之後,像素進入閒置時段。儘管在閒置時段期間光被偵測到且轉換至電荷,但當像素處於閒置時段時產生的電荷一般不被量測或用以產生圖像。
第1圖是一部件方塊圖,此圖繪示依據一些實施例之示例性光捕獲裝置100。在一些實施例中,光捕獲裝置100經配置以將撞擊光捕獲裝置100的光105轉換為電信號,此等電信號表示光105。例如,在一些實施例中,光捕獲裝置100之圖像感測器110產生的電信號的電壓與圖像感 測器110偵測到的光105之量成比例。在一些實施例中,圖像感測器110包括背向照明圖像感測器(back-illuminated image sensor;BIS)。示例性光捕獲裝置100包含數位攝像機、數位視訊系統、掃描儀、複印機,及以數位方式產生場景圖像的其他裝置等。在一些實施例中,光捕獲裝置100包含某些裝置,此等裝置經配置以量測經歷指定曝露時間後的光的量,但並非一定經配置以基於測得的光105之量來產生圖像。如本文中所使用,術語光105係指紫外光譜、可見光譜及紅外光譜內的電磁輻射,此電磁輻射一般具有約10奈米與約1微米之間的波長。
在一些實施例中,光捕獲裝置100包括透鏡115、膜片120、圖像感測器110、圖像處理器125,及顯示器130。在一些實施例中,透鏡115大體上讓光105穿透,且經配置以保護圖像感測器110或光捕獲裝置100的其他敏感電子元件免於接觸灰塵、碎屑、指紋等。在一些實施例中,透鏡115之形狀可折射光105,例如從而使光105會聚或發散。
在一些實施例中,膜片120經配置以控制圖像感測器110曝露於光105。亦即,在一些實施例中,膜片120調節從透鏡115穿過且到達圖像感測器110的光105之量。例如,在一些實施例中,膜片120由複數個可調節鰭片構成,此等鰭片之形狀可在大約膜片120中心處形成孔。基於所欲曝露之後,鰭片中之一或更多者經調節以增大此孔,允許更多光105撞擊例如圖像感測器110,或縮小此孔,允許 更少光105撞擊例如圖像感測器110。在一些實施例中,膜片120經配置以調節一或更多個鰭片,以使得在需要為圖像感測器110遮蔽光105時移除或完全關閉此孔。
在一些實施例中,圖像感測器110經配置以偵測撞擊至圖像感測器110偵測表面上之光105,且將光105轉換至電信號。例如,如針對第2圖進一步所述,在一些實施例中,圖像感測器110包括像素陣列。在一些實施例中,像素陣列之各個像素包括光敏感測器,如光二極體或光電晶體,此感測器經配置以將光105轉換成電荷。在一些實施例中,在整合時段期間產生之電荷從像素被讀出,且經量測以決定在整合時段期間撞擊光敏感測器的光之量。在一些實施例中,圖像感測器110之像素陣列是固態像素陣列。在一些實施例中,圖像感測器110之像素陣列是互補金屬氧化物半導體(complementary metal-oxide semiconductor;CMOS)陣列。
在一些實施例中,圖像處理器125經配置以收集像素陣列之各個像素產生之量測結果或類比信號,並基於量測結果產生或重新構成圖像。在一些實施例中,圖像處理器125經配置以將圖像感測器110輸出的類比信號轉換成數位信號,此等信號經積聚且儲存在記憶體中。
在一些實施例中,顯示器130經配置以顯示由圖像處理器125從偵測到的光105產生或重新構成的圖像。因此,顯示器130例如向使用者展示光捕獲裝置100所聚焦於之場景的再現。
第2圖是依據一些實施例之一部件方塊圖,此圖繪示示例性圖像感測器110,此圖像感測器經配置以偵測光105,且將光105轉換為電荷。
在一些實施例中,圖像感測器110包括控制電路200、像素陣列205,及讀出部件210。在一些實施例中,控制電路200經配置以經由被傳輸至像素215的控制信號來驅動像素陣列205之像素215。在一些實施例中,多個像素215耦接至同一控制通道,控制信號經由此控制通道在控制電路200與像素215之間傳輸。因此,同一控制信號應用至多個像素215。例如,在繪示的實施例中,像素215佈置在叢集220中,每一叢集包括四個像素215。在繪示的實施例中,來自左上叢集220之一個像素215及來自右上叢集220之一個像素215耦接至同一控制通道,且因此接收同一控制信號。
應理解,繪示實施例僅為一個用於叢集像素的示例性佈置,且可設想其他佈置。例如,在一些實施例中,像素被佈置成列及行,且控制電路200經配置以用於逐列控制。亦即,在一些實施例中,經由第一控制通道傳輸的控制信號經配置以驅動第一列的像素215,經由第二控制通道傳輸的控制信號經配置以驅動第二列的像素215,等等。由此,根據一些實施例,第一列的像素215共享共用控制通道,第二列的像素215共享共用控制通道,等等。在一些實施例中,控制電路200經配置以實施逐個像素之控制,以使得控制電路200經配置以單獨控制每一像素215。此外,儘 管繪示實施例在每一叢集中具有四個像素215,但可佈置任何數目之像素215以形成叢集。
在一些實施例中,像素陣列205經配置以引導撞擊像素陣列205偵測表面的光,並將此光轉換為電荷。例如,如針對第3圖進一步所述,在一些實施例中,像素陣列205的各個像素215包括光敏感測器,此光敏感測經配置以將光轉換為電荷。在一些實施例中,當像素215處於整合時段(例如基於所欲曝露時間而定義)中時在光敏感測器處積聚的電荷用以產生讀出信號,此信號經由讀出通道被傳輸至讀出部件210。
在繪示實施例中,同一叢集220中佈置的像素215共享共用的讀出通道,信號經由此讀出通道從叢集220內的像素215傳輸至讀出部件210。讀出部件210經配置以讀出相應像素215,以例如決定由相應像素215量測的電荷量。在一些實施例中,讀出部件210經配置以藉由使用來自相應像素215的讀出信號來實施關連式雙取樣(correlated double sampling;CDS)過程,以決定由相應像素215量測的電荷量。在一些實施例中,除CDS過程以外,或替代CDS製程,讀出部件210經配置以使用其他讀出過程來決定由相應像素215量測的電荷量。
在一些實施例中,叢集220內並非全部像素215都共享一共用讀出通道。此外,亦可設想其他配置。例如,在一些實施例中,像素被佈置成列及行,且讀出部件210經配置以逐行讀出像素215。亦即,由第一行的像素215產生 的讀出信號經由第一讀出通道傳輸,由第二行的像素215產生的讀出信號經由第二讀出通道傳輸,等等。在一些實施例中,像素215被逐個像素地讀出,其中不存在兩個像素共享一讀出通道。
第3圖是一示意圖,此圖繪示依據一些實施例之像素陣列205的像素215的叢集220,及讀出部件210中之示例性讀出電路300,像素叢集215耦接至讀出電路300。在一些實施例中,讀出部件210包括多個讀出電路300實例。例如,若像素陣列205包括N個像素215,且每一讀出電路300被M個像素215共享,則讀出部件210包括N/M個讀出電路300實例。在一些實施例中,M等於叢集220之數目。例如,返回參見第2圖,此圖繪示同一叢集220的像素215,此等像素共享單個讀出通道,讀出電路300的數目可等於叢集220數目。
在一些實施例中,每一像素215包括傳輸電晶體310及光敏感測器315。每一像素215經配置以對圖像感測器110所曝露於之光進行量測或取樣。更特定而言,每一像素215經配置以將撞擊像素215之光轉換為電荷,此電荷經量測以例如近似於在整合時段或取樣時段期間撞擊像素215的光的量。在一些實施例中,光敏感測器315包括光二極體。在一些實施例中,光敏感測器315包括光電晶體。
在一些實施例中,讀出電路300包括電晶體。電晶體具有源極/汲極。一般而言,取決於電晶體在電路中如何定向及電流方向,源極/汲極中之一者作為汲極操作, 及源極/汲極中另一者作為源極操作。術語「源極/汲極」一般係指源極/汲極中可作為電晶體源極或汲極操作的一者。此外,儘管下文特定引用了電晶體之汲極及源極,但在一些實施例中,汲極及源極之位置是反轉的。亦即,下文作為電晶體汲極而被指稱者在一些實施例中可能反而是電晶體源極,而下文作為電晶體源極而被指稱者在一些實施例中可能反而是電晶體汲極。
在一些實施例中,讀出電路300包括重置(reset;RES)電晶體320、源極隨耦(source follower;SF)電晶體325,以及列選擇(row select;RS)電晶體330。在一些實施例中,傳輸電晶體310、重置電晶體320、源極隨耦電晶體325,或列選擇電晶體330中之一或更多者包括n型金屬氧化物半導體(n-type metal oxide semiconductor;NMOS)電晶體。在一些實施例中,在向NMOS電晶體閘極施加邏輯高電壓時,NMOS電晶體被開啟或啟用,從而形成從NMOS電晶體源極到NMOS電晶體汲極之連接。在一些實施例中,傳輸電晶體310、重置電晶體320、源極隨耦電晶體325,或列選擇電晶體330中之一或更多者包括p型金屬氧化物半導體(p-type metal oxide semiconductor;PMOS)。在一些實施例中,在向PMOS電晶體閘極施加邏輯低電壓(如接地)時,PMOS電晶體被開啟或啟用,從而形成從PMOS電晶體源極到PMOS電晶體汲極之連接。如本文中所使用,賦能一電晶體包括向電晶體 閘極施加適當電壓,以在電晶體之源極與汲極之間產生導電通道。
在一些實施例中,重置電晶體320之汲極320D耦接至第一電壓源335,VDD。在一些實施例中,傳輸電晶體310之汲極310D在浮動擴散(floating diffusion;FD)節點340處耦接至重置電晶體320之源極320S。在一些實施例中,傳輸電晶體310之源極310S耦接至相關光敏感測器315的第一端子315A。在一些實施例中,光敏感測器315的第二端子315B耦接至第二電壓源345,Vss。在一些實施例中,第二電壓源345包括接地。在一些實施例中,源極隨耦電晶體325之汲極325D耦接至第一電壓源335。在一些實施例中,源極隨耦電晶體325之源極325S耦接至列選擇電晶體330之汲極330D。在一些實施例中,源極隨耦電晶體325之閘極325G耦接至FD節點340。在一些實施例中,讀出電路300之輸出信號VOUT是在耦接至列選擇電晶體330的源極330S的輸出端子350處產生的。
在一些實施例中,傳輸電晶體的閘極310G、重置電晶體320的閘極320G,及列選擇電晶體330的閘極330G耦接至第2圖的控制電路200以接收控制信號,以賦能讀出操作並選擇正在被讀取的像素215。在一些實施例中,控制電路200藉由賦能重置電晶體320以將FD節點340耦接至第一電壓源335,來重置FD節點340。
在一些實施例中,控制電路200藉由向閘極310G提供邏輯信號以賦能選定的傳輸電晶體310,且藉由 向閘極330G提供邏輯信號以賦能列選擇電晶體330,來讀取特定像素215。例如,像素215之輸出(如可指示整合時段期間測得之電荷量的讀出信號)是從像素215經由FD節點340而輸出至讀出電路300的。在一些實施例中,賦能選定的傳輸電晶體310會將相關光敏感測器315上積聚的電荷移送至FD節點340。在一些實施例中,移送電荷在源極隨耦電晶體325的閘極325G上產生電壓,從而在源極隨耦電晶體325的源極325S上產生電壓,此取決於FD節點340上的電壓而定。在一些實施例中,賦能列選擇電晶體330會允許在輸出端子350處讀取源極隨耦電晶體325的源極325S處的電壓。
如針對第4圖進一步所述,根據一些實施例,向重置電晶體320的源極320S提供觸點355,以允許與FD節點340的互連。在一些實施例中,向重置電晶體320的汲極320D及源極隨耦電晶體325的汲極325D提供觸點360,以允許與第一電壓源335的互連。在一些實施例中,重置電晶體320的汲極320D及源極隨耦電晶體325的汲極325D包括共享汲極。在一些實施例中,向列選擇電晶體330的源極330S提供觸點365,以允許與輸出端子350的互連。在一些實施例中,觸點355、360、365中至少一者包括伸長的觸點,此觸點在水平橫截面上具有大於第二尺寸375的第一尺寸370。
第4圖是依據一些實施例之一半導體裝置400的平面圖,此半導體裝置包括像素215之叢集200及讀出電 路300。在一些實施例中,重置電晶體320在半導體裝置400之裝置區域405中定位於源極隨耦電晶體325附近。在一些實施例中,列選擇電晶體330在裝置區域405中定位於源極隨耦電晶體325附近。在一些實施例中,源極隨耦電晶體325定位於重置電晶體320與列選擇電晶體330之間。根據一些實施例,像素215定位於半導體裝置400的陣列區域410中。在一些實施例中,光敏感測器315定位於柵格佈置中,而FD節點340定位於柵格中心部分中。傳輸電晶體310的閘極310G定位於陣列區域410中相關光敏感測器315的上方。在一些實施例中,隔離結構420定位於重置電晶體的源極320S附近。在一些實施例中,隔離結構425定位於列選擇電晶體330的源極330S附近。
根據一些實施例,節點觸點340C接觸FD節點340。在一些實施例中,電源觸點345C接觸光敏感測器315以允許與第二電壓源345之互連。在一些實施例中,閘極觸點310C接觸傳輸電晶體310的閘極310G。在一些實施例中,閘極觸點320C接觸重置電晶體320的閘極320G。在一些實施例中,閘極觸點325C接觸源極隨耦電晶體325的閘極325G。在一些實施例中,閘極觸點330C接觸列選擇電晶體330的閘極330G。在一些實施例中,觸點355定位於重置電晶體320的源極320S上方且接觸源極320S。在一些實施例中,觸點360定位於重置電晶體320的汲極320D及源極隨耦電晶體325的汲極325D的上方,且接觸汲極320D及汲極325D。在一些實施例中,觸點365定位於列選擇電晶體330 之源極330S上方且接觸源極330S。在一些實施例中,觸點310C、320C、325C、330C定位於介電層中,此介電層定位於閘極310G、320G、325G、330G上方。在一些實施例中,觸點340C、345C、355、360、365定位於介電層中,此介電層定位於閘極310G、320G、325G、330G中至少一者之上方或附近。
根據一些實施例,觸點355、360、365中至少一者包括伸長的觸點,此觸點在水平橫截面上具有大於第二尺寸375的第一尺寸370。如本文中所使用,水平橫截面係指裝置在與半導體層415頂表面平行的一平面內的橫截面,如第5圖中繪示。由此,根據一些實施例,觸點355、360、365中至少一者包括伸長的觸點,此觸點在第4圖中之平面圖中具有大於第二尺寸的第一尺寸。
在一些實施例中,第一尺寸與第二尺寸之間的比在約1.2與10之間。在一些實施例中,閘極觸點310C、320C、325C、330C中至少一者在水平橫截面具有一第二尺寸,此第二尺寸大於觸點355、360、365中至少一者在同一方向的第二尺寸。在一些實施例中,閘極觸點310C、320C、325C、330C中至少一者在水平橫截面具有一第一尺寸,此第一尺寸小於觸點355、360、365中至少一者在同一方向的第一尺寸。在一些實施例中,觸點310C、320C、325C、330C、340C、345C、355、360、365的水平橫截面面積近似相同,從而提供近似相等的觸點體積。然而,觸點355、360、365中至少一者的伸長的橫截面使鄰近結構 定位更緊密聚攏,因此減少讀出電路300的佔用面積。在一些實施例中,當觸點355伸長時,隔離結構420與重置電晶體320的閘極320G之間的間隔減小,小於在觸點355第一尺寸等於觸點355第二尺寸的實施方式中的間隔。在一些實施例中,當觸點360伸長時,閘極320G與源極隨耦電晶體325的閘極325G之間的間隔減小,小於在觸點360第一尺寸等於觸點360第二尺寸的實施方式中的間隔。在一些實施例中,當觸點365伸長時,隔離結構425與列選擇電晶體330的閘極330G之間的間隔減小,小於在觸點365第一尺寸等於觸點365第二尺寸的實施方式中的間隔。在一些實施例中,觸點355、360、365中至少一者的伸長橫截面使間隔縮小,但不增大觸點電阻。在一些實施例中,伸長的觸點具有矩形的水平橫截面形狀。在一些實施例中,伸長的觸點具有橢圓的水平橫截面形狀。在一些實施例中,節點觸點340C與觸點355之間的互連、觸點360與第一電壓源335之間的互連,及觸點365與輸出端子350之間的互連定位於在觸點355、360、365上方所形成的介電層中。
第5圖至第9圖是依據一些實施例之處於各個製造階段中之半導體裝置400的圖示。第5-9圖是半導體裝置400的橫截面視圖,此等視圖經由裝置區域405沿第4圖中的線「X-X」所截取。在一些實施例中,半導體裝置400包括形成於半導體層415上方的複數個層。在一些實施例中,半導體層415是基板的一部分,此基板包括磊晶層、單晶半導體材料(例如但不限於Si、Ge、SiGe、InGaAs、GaAs、 InSb、GaP、GaSb、InAlAs、GaSbP、GaAsSb,及InP)、絕緣體上矽(silicon-on-insulator;SOI)結構、晶圓,或由晶圓形成之晶粒中之至少一者。
根據一些實施例,重置電晶體320、源極隨耦電晶體325,及列選擇電晶體330在裝置區域405中形成於半導體層415中及上方。在一些實施例中,閘極320G、325G、330G形成於半導體層415上方。在一些實施例中,閘極320G、325G、330G包括閘極絕緣層及閘電極。
根據一些實施例,閘極320G、325G、330G藉由在閘極絕緣層上方形成閘極絕緣層及層犧牲電極材料,及在犧牲電極材料上方形成硬質遮罩層而形成。在一些實施例中,實施圖案化製程以圖案化對應於待形成的閘極320G、325G、330G的圖案的硬質遮罩層,且藉由使用此圖案化的硬質遮罩層實施蝕刻製程,以蝕刻犧性電極層及閘極絕緣層來定義閘極320G、325G、330G。在一些實施例中,犧牲電極材料包括多晶矽。在一些實施例中,硬質遮罩層之剩餘部分在閘極320G、325G、330G上方形成封蓋層430。在一些實施例中,閘極絕緣層包括矽和氧。在一些實施例中,閘極絕緣層包括高介電常數介電材料。如本文中所使用,術語「高介電常數介電質」係指具有大於或等於約3.9的介電常數k的材料,3.9為SiO2的介電常數值。高介電常數介電層的材料可為任何適合之材料。高介電常數介電層的材料實例包含但不限於Al2O3、HfO2、ZrO2、La2O3、TiO2、SrTiO3、LaAlO3、Y2O3、Al2OxNy、HfOxNy、ZrOxNy、 La2OxNy、TiOxNy、SrTiOxNy、LaAlOxNy、Y2OxNy、SiON、SiNx、上述各者之矽酸鹽,及上述各者之合金。x的每個值獨立處於0.5至3,且y的每個值獨立處於0至2。
在一些實施例中,實施置換製程以移除犧牲材料及閘極絕緣層,並形成置換閘極,此等閘極包括置換閘極絕緣層及置換閘電極。在一些實施例中,置換閘電極包括金屬填充材料。在一些實施例中,置換閘電極包括形成於閘極絕緣層上方的導電功函數材料層,且金屬填充材料形成於功函數材料層上方。在一些實施例中,功函數材料層包括p型功函數材料層,如TiN、TaN、Ru、Mo、Al、WN、ZrSi2、MoSi2、TaSi2、NiSi2、WN,或其他適合的p型功函數材料中的至少一者。在一些實施例中,功函數材料層包括n型功函數材料層,如Ti、Ag、TaAl、TaAlC、TiAlN、TaC、TaCN、TaSiN、Mn、Zr,或其他適合的n型功函數材料中的至少一者。在一些實施例中,功函數材料層包括複數個層。在一些實施例中,金屬填充材料包括鎢(W)或其他適合之材料。在一些實施例中,閘極絕緣層及閘電極材料藉由以下製程中至少一者沉積而成:熱氧化、化學氧化、化學氣相沉積(chemical vapor deposition;CVD),包括低壓CVD(low pressure CVD;LPCVD)、電漿增強CVD(plasma enhanced CVD;PECVD)、超高真空CVD(ultra-high vacuum CVD;UHVCVD)、降壓CVD(reduced pressure CVD;RPCVD)、原子層沉積(atomic layer deposition;ALD)、物理氣相沉積、脈衝雷射沉積、 濺射、蒸發沉積、氣相磊晶(vapor phase epitaxy;VPE)、分子束磊晶(molecular beam epitaxy;MBE)、液相磊晶(liquid phase epitaxy;LPE)、電鍍、無電極電鍍,或其他適用技術。
在一些實施例中,側壁間隔物435形成於閘極320G、325G、330G附近。在一些實施例中,藉由在閘極320G、325G、330G上方沉積間隔物層,且實施各向異性蝕刻製程以移除間隔物層中覆蓋封蓋層430及半導體層415的水平表面的部分,來形成側壁間隔物435。在一些實施例中,側壁間隔物435與封蓋層430包括同一材料組成。在一些實施例中,側壁間隔物435包括氮和矽。在一些實施例中,側壁間隔物435包括矽和氧。在一些實施例中,側壁間隔物435包括矽和碳。在一些實施例中,藉由使用側壁間隔物435及閘極320G、325G、330G作為佈植遮罩實施佈植製程,以在半導體層415中定義源極320S、325S、330S及汲極320D、325D、330D。
在一些實施例中,介電層440形成於閘極320G、325G、330G之間及上方。在一些實施例中,實施沉積製程以形成介電層440。在一些實施例中,介電層440包括二氧化矽或低介電常數材料。在一些實施例中,介電層440包括一或更多層低介電常數介電材料。低介電常數介電材料具有低於約3.9的介電常數值(介電常數)。一些低介電常數介電材料具有低於約3.5的介電常數值,且可具有低於約2.5的介電常數值。介電層440的材料包括Si、O、C, 或H中至少一者,如SiCOH及SiOC,或其他適合的材料。諸如聚合物之有機材料可用於介電層440。在一些實施例中,介電層440包括一或更多層含碳材料、有機矽酸鹽玻璃、含孔原的材料,或上述各者之組合。在一些實施例中,介電層440亦可包括氮。介電層440可藉由使用例如PECVD、LPCVD、原子層CVD(atomic layer CVD;ALCVD),或旋塗技術中之至少一者形成。在介電層440藉由使用PECVD形成的一些實施例中,介電層440在約25℃至約400℃的基板溫度及小於100托的壓力下沉積。
參見第6圖,依據一些實施例的圖案化遮罩層445形成於介電層440上方。在一些實施例中,觸點開口445A、445B、445C定義在圖案化遮罩層445中。在一些實施例中,圖案化遮罩層445包括複數個單獨形成的層,此等層共同定義遮罩堆疊。在一些實施例中,圖案化遮罩層445包括藉由CVD、LPCVD、PECVD、UHVCVD、RPCVD、ALD、物理氣相沉積、脈衝雷射沉積、濺射、蒸發沉積、VPE、MBE、LPE,或其他適用技術中至少一者形成於介電層440上方的硬質遮罩層。在一些實施例中,硬質遮罩層包括矽和氮。在一些實施例中,圖案化遮罩層445包括形成於硬質遮罩層上方的底部抗反射塗層(bottom antireflective coating;BARC)。在一些實施例中,BARC層是藉由使用旋塗製程施加的聚合物層。在一些實施例中,圖案化遮罩層445包括形成於BARC層上方的有機平坦化層(organic planarization layer;OPL)。在一些實施例 中,OPL層包括藉由使用旋塗製程施加的光敏有機聚合物。在一些實施例中,OPL曾包括介電層。在一些實施例中,圖案化遮罩層445包括形成於OPL層上方的光阻層。在一些實施例中,光阻層藉由旋塗、噴塗或其他適用技術中之至少一者而形成。在一些實施例中,光阻層包括電磁輻射敏感材料,且光阻層之諸如可溶性之特性受電磁輻射影響。光阻層是負光阻劑或正光阻劑。在一些實施例中,OPL層中被圖案化光阻層之電磁輻射所輻照之部分被影響以更改OPL層中被輻照部分相對於未被輻照部分的蝕刻選擇性。參見第6圖,圖案化遮罩層445藉由使用輻射源及主光罩來曝露光阻層而經圖案化,以定義光阻層中之圖案。在一些實施例中,移除光阻層之曝露部分以定義經圖案化的光阻層。在一些實施例中,下方OPL層、BARC層,及硬質遮罩層藉由使用圖案化光阻層作為模板而經蝕刻,以形成圖案化遮罩層445,及經由觸點開口445A、445B、445C曝露介電層之部分。
參見第7圖,移除介電層440中被觸點開口445A、445B、445C曝露且位於觸點開口445A、445B、445C下方的部分以在介電層440中定義觸點凹槽440A、440B、440C。在一些實施例中,實施蝕刻製程以移除介電層440之部分。在一些實施例中,觸點凹槽440A、440B、440C具有與第3圖中繪示的觸點355、360、365對應的伸長的水平橫截面形狀。在一些實施例中,觸點凹槽440A、440B、440C僅曝露側壁間隔物435之寬度450的一部分。 在一些實施例中,觸點凹槽440A、440B、440C不曝露封蓋層430。
參見第8圖,依據一些實施例,凹陷側壁間隔物435在觸點凹槽440A、440B、440C中曝露的部分。在一些實施例中,實施蝕刻製程以移除側壁間隔物435的部分。在一些實施例中,控制蝕刻製程以使得側壁間隔物435的移除部分僅延長取自側壁間隔物435上表面的側壁間隔物435的高度435H的部分435R。在一些實施例中,用於蝕刻側壁間隔物435的製程包括垂直蝕刻,且垂直蝕刻的歷時經選擇以使得側壁僅有一部分被移除。在一些實施例中,側壁間隔物435及封蓋層430包括不同材料,以允許對側壁間隔物435進行選擇性蝕刻,同時保留封蓋層430,以防不良對準可能導致封蓋層430至少部分地經由開口445A、445B、445C中至少一者而曝露。在一些實施例中,高度的部分435R包括側壁間隔物435高度435H的0%於90%之間。根據一些實施例,移除側壁間隔物435的此等部分會增大觸點開口445A、445B、445C的體積。在一些實施例中,凹陷側壁間隔物435的不足90%可避免在與半導體層415中定義的源極320S、330S或汲極320D、325D的界面處擴寬觸點開口445A、445B、445C。
在一些實施例中,在移除介電層440部分的同時凹陷側壁間隔物435之部分。在一些實施例中,介電層440的材料組成不同於側壁間隔物435的材料組成。例如,介電層440可包括氧化矽,而側壁間隔物435可包括氮化矽。在 一些實施例中,歸因於材料組成差異,介電層440以高於側壁間隔物435之速率被蝕刻。在一些實施例中,歸因於蝕刻速率差異,在僅凹陷側壁間隔物435中一部分後,就曝露介電層440下方的源極320S、330S及汲極320D、325D,導致側壁間隔物435的移除部分僅延長側壁間隔物435的高度435H的一部分435R。在一些實施例中,在曝露介電層440下方的源極320S、330S及汲極320D、325D後,蝕刻製程結束。
參見第9圖,移除圖案化遮罩層445,且在觸點開口445A、445B、445C中形成觸點355、360、365。在一些實施例中,實施蝕刻製程以移除圖案化遮罩層445。在一些實施例中,觸點355、360、365包括金屬。在一些實施例中,觸點355、360、365包括金屬矽酸鹽。在一些實施例中,觸點355、360、365覆蓋相關側壁間隔物435,覆蓋量在側壁間隔物底邊緣與相鄰閘極320G、325G、330G之間的距離的約1至30%之間。在一些實施例中,不足30%的覆蓋量可避免增大對閘極320G、326G、330G的寄生電容,或避免導致閘極320G、326G、330G中的一者由於覆蓋失誤而短路。在一些實施例中,觸點355、360、365與封蓋層430藉由側壁間隔物435而橫向隔開。在一些實施例中,觸點355、360、365中至少一者接觸側壁間隔物435,而不接觸封蓋層430的上表面。在一些實施例中,介電層440的一部分將封蓋層430的上表面與相關觸點355、360、365的側壁隔開。
根據一些實施例,形成另一圖案化蝕刻遮罩,此遮罩在閘極320G、325G、330G上方具有開口,且實施蝕刻製程以形成用於觸點310C、320C、325C、330C、340C、345C的觸點凹槽,如第4圖中所示。在一些實施例中,圖案化遮罩層445包括觸點355、360、365及觸點310C、320C、325C、330C、340C、345C的開口。
根據一些實施例,與所有觸點310C、320C、325C、330C、340C、345C、355、360、365具有同一第二尺寸375的實施方式相比,諸如觸點355、360、365中至少一者的伸長觸點的較小的第二尺寸375允許減小重置電晶體320與源極隨耦電晶體325之間的間隔,由此減小讀出電路300佔用面積。在一些實施例中,較小的第二尺寸允許減小隔離結構420與重置電晶體320的源極320S之間的間隔,及隔離結構425與列選擇電晶體330的源極330S之間的間隔,進一步減小讀出電路300佔用面積。
根據一些實施例,提供一圖像感測器,此圖像感測器包含光敏感測器、浮動擴散節點、重置電晶體,及源極隨耦電晶體。重置電晶體包含耦接至浮動擴散節點的第一源極/汲極,及耦接至第一電壓源的第二源極/汲極。源極隨耦電晶體包含耦接至浮動擴散節點的閘極及耦接至重置電晶體的第二源極/汲極的第一源極/汲極。第一伸長的觸點接觸重置電晶體的第二源極/汲極及源極隨耦電晶體的第一源極/汲極。第一伸長的觸點在水平橫截面具有第一尺寸,及 在水平橫截面具有第二尺寸。第二尺寸垂直於第一尺寸,且第二尺寸小於第一尺寸。
根據一些實施例,圖像感測器包含傳輸電晶體,此傳輸電晶體包含耦接至光敏感測器的第一源極/汲極及耦接至浮動擴散節點的第二源極/汲極。
根據一些實施例,圖像感測器包含第二伸長的觸點,此觸點接觸重置電晶體的第一源極/汲極及浮動擴散節點。第二伸長的觸點在水平橫截面具有第三尺寸,及在水平橫截面具有第四尺寸。第三尺寸垂直於第四尺寸,且第四尺寸小於第三尺寸。
根據一些實施例,圖像感測器包含鄰近於重置電晶體的閘極的第一側壁間隔物,及鄰近於源極隨耦電晶體的閘極的第二側壁間隔物。第一伸長的觸點覆蓋第一側壁間隔物或第二側壁間隔物中之至少一者。
根據一些實施例,第一伸長的觸點接觸第一側壁間隔物或第二側壁間隔物中之至少一者。
根據一些實施例,提供一半導體裝置,此半導體裝置包含第一閘極、鄰近於第一閘極之第一側壁間隔物,及第一源極/汲極。第一側壁間隔物在第一閘極與第一源極/汲極之間。半導體裝置包含第二閘極、位於第一源極/汲極與第二閘極之間的第二側壁間隔物,及接觸第一源極/汲極且位於第一側壁間隔與第二側壁間隔物之間的第一觸點。第一觸點接觸第一側壁間隔物或第二側壁間隔物中之至少一 者,且第一觸點覆蓋第一側壁間隔物或第二側壁間隔物中之至少一者。
根據一些實施例,第一觸點在水平橫截面具有第一尺寸,及在水平橫截面具有第二尺寸,第一尺寸垂直於第二尺寸,且第二尺寸小於第一尺寸。
根據一些實施例,半導體裝置包含接觸第一閘極的第一閘極觸點。第一閘極觸點具有第三尺寸,此第三尺寸大於第一伸長的觸點的第二尺寸,且第三尺寸與第二尺寸在同一方向延伸。
根據一些實施例,第一閘極觸點具有第四尺寸,此第四尺寸小於第一伸長的觸點的第一尺寸,且第四尺寸與第一尺寸在同一方向延伸。
根據一些實施例,半導體裝置包含定位於第一閘極頂表面上方的封蓋層。第一觸點藉由第一側壁間隔物與封蓋層隔開。
根據一些實施例,第一觸點接觸第一側壁間隔物及第二側壁間隔物,且第一觸點覆蓋第一側壁間隔物及第二側壁間隔物。
根據一些實施例,半導體裝置包含第二源極/汲極、鄰近於第一閘極且位於第二源極/汲極與第一閘極之間的第三側壁間隔物、鄰近於第二源極/汲極的隔離結構,及接觸第一側壁間隔物的第二觸點。第二源極/汲極位於第三側壁間隔物與隔離結構之間。第二觸點在水平橫截面具有 第三尺寸,及在水平橫截面具有第四尺寸。第三尺寸垂直於第四尺寸,且第四尺寸小於第三尺寸。
根據一些實施例,第一觸點具有矩形水平橫截面或橢圓形水平橫截面中之一者。
根據一些實施例,一種形成半導體裝置的方法包含形成第一閘極。第一側壁間隔物形成於第一閘極附近。形成第一源極/汲極。介電層形成於第一閘極、第一側壁間隔物,及第一源極/汲極上方。介電層經蝕刻以定義觸點凹槽,此觸點凹槽曝露第一側壁間隔物及第一源極/汲極。蝕刻經由觸點凹槽曝露的第一側壁間隔物。第一觸點形成於觸點凹槽中,第一觸點接觸第一側壁間隔物及第一源極/汲極。
根據一些實施例,第一觸點覆蓋第一側壁間隔物。
根據一些實施例,第一觸點在水平橫截面具有第一尺寸,及在水平橫截面具有第二尺寸。第一尺寸垂直於第二尺寸,且第二尺寸小於第一尺寸。
根據一些實施例,方法包含形成鄰近於第一閘極的第二側壁間隔物及形成第二源極/汲極,其中第二側壁間隔物位於第一閘極與第二源極/汲極之間。隔離結構形成於第二源極/汲極附近,且形成第二觸點,此第二觸點接觸第二源極/汲極及第二間隔物。第二觸點在水平橫截面具有第三尺寸,及在水平橫截面具有第四尺寸。第三尺寸垂直於第四尺寸,且第四尺寸小於第三尺寸。
根據一些實施例,此方法包含形成第一閘極觸點,此觸點接觸第一閘極。第一閘極觸點具有第三尺寸,此第三尺寸大於第一觸點的第二尺寸,且第三尺寸與第二尺寸在同一方向延伸。第一閘極觸點具有第四尺寸,此第四尺寸小於第一觸點的第一尺寸,且第四尺寸與第一尺寸在同一方向延伸。
根據一些實施例,第一側壁間隔物中被移除的部分延伸不超過第一側壁間隔物的高度的90%。
根據一些實施例,第一觸點覆蓋第一側壁間隔物的寬度的1%與30%之間。
前述內容介紹數個實施例之特徵,以使得此領域之一般技術者可更好理解本揭露之多個態樣。彼等本領域一般技術者應理解,其可將本揭露之一實施例用作設計或修飾其他製程與結構之基礎,以實現與本案介紹之多個實施例相同的目的及/或獲得相同之優勢。彼等本領域一般技術者亦應認識到,此種同等構成不脫離本揭露之一實施例之精神與範疇,且此等構成可在本案中進行各種变更、替換,及改動,而不脫離本揭露之一實施例之精神及範疇。
儘管已以特定於結構特徵或方法操作的用語表示本標的,應理解,所附專利申請範圍之標的不一定限於上文所述特定特徵或操作。相反,上文所述特定特徵及操作係作為實施專利申請範圍中至少一些者的實例形式而揭示。
本案提供多種實施例操作。一些或全部操作的描述次序不應被視作暗示此等操作必須依據次序實施。將理 解,其他排序亦可受益於本說明。此外,將理解,並非全部操作必須存在於本案提供的每個實施例中。而且,將理解,在一些實施例中並非必需全部操作。
將理解,例如出於簡化和便於理解的目的,本案繪示的層、特徵、元件等以相對於彼此的特定尺寸而繪示,如結構尺寸或方向,且在一些實施例中,此等層、特徵、元件等的實際尺寸與本案圖示尺寸大體上不同。此外,存在用於形成本案提及的此等層、區域、特徵、元件等的各種技術,例如蝕刻技術、平坦化技術、佈植技術、摻雜技術、旋塗技術、濺射技術、生長技術或諸如化學氣相沉積(chemical vapor deposition;CVD)的沉積技術中之至少一者。
而且,「示例性」在本案中用以意指例如實例、圖例等,且不一定是有利實例。如在本申請案中所用,「或」意欲指示包括性「或」,而非排斥性「或」。此外,如在本申請案及所附專利申請範圍中所用的「一(a)」及「一(an)」一般被解讀為意指「一或更多個」,除非另行指明或根據上下文明確針對單數形式。此外,A及B及/或類似者中至少一者一般意指A或B或A及B兩者。而且,在使用「包含」、「具有」、「有」、「含有」或上述各者變體的情況下,此種術語意味著類似於「包括(comprising)」的包括性含義。而且,除非另行指定,否則「第一」、「第二」或類似者不意欲暗示時間態樣、空間態樣、排序等。相反,此種術語僅用做特徵、元件、項目等的標識符、名稱等。例如,第一元 件及第二元件一般對應於元件A及元件B,或兩個不同或兩個相同的元件,或同一元件。
而且,儘管已針對一或更多個實施方式展示且描述了本揭露之一實施例,但本領域一般技術者將基於對本說明書及附圖的閱讀及理解做出同等更改及潤飾。本揭露之一實施例包括所有此種改變及更改,且僅受以下專利申請範圍限制。關於由上文所述部件(例如元件、資源等)實施的各種功能,用以描述此種部件的術語意欲對應於(除非另行指示)實施所述部件的指定功能的任一部件(例如,具有同等功能),儘管結構上與所揭示結構並不同等。此外,儘管可針對多個實施方式中僅一個實施方式揭示本揭露之一實施例的特定特徵,但若任何給定或特定的應用需要且對其有利,此種特徵可與其他實施方式中的其他一或更多個特徵組合。
320:重置電晶體
320D:汲極
320G:閘極
320S:源極
325:源極隨耦電晶體
325D:汲極
325G:閘極
325S:源極
330:列選擇電晶體
330D:汲極
330G:閘極
330S:源極
355:觸點
360:觸點
365:觸點
400:半導體裝置
415:半導體層
420:隔離結構
425:隔離結構
435:側壁間隔物
440:介電層

Claims (10)

  1. 一種圖像感測器,包括:一光敏感測器;一浮動擴散節點;一重置電晶體,包括耦接至該浮動擴散節點的一第一源極/汲極,以及耦接至一第一電壓源的一第二源極/汲極;一第一側壁間隔物,鄰近於該重置電晶體的一閘極;一源極隨耦電晶體,包括耦接至該浮動擴散節點的一閘極及耦接至該重置電晶體的該第二源極/汲極的一第一源極/汲極;一第二側壁間隔物,鄰近於該源極隨耦電晶體的一閘極;以及一第一伸長的觸點,接觸該重置電晶體的該第二源極/汲極及該源極隨耦電晶體的該第一源極/汲極,其中:該第一伸長的觸點覆蓋該第一側壁間隔物或該第二側壁間隔物中之至少一者;該第一伸長的觸點在一水平橫截面中具有一第一尺寸,以及在該水平橫截面中具有一第二尺寸;該第二尺寸垂直於該第一尺寸;以及該第二尺寸小於該第一尺寸。
  2. 如請求項1所述之圖像感測器,包括:一傳輸電晶體,包括耦接至該光敏感測器的一第一源極/汲極及耦接至該浮動擴散節點的一第二源極/汲極。
  3. 如請求項1所述之圖像感測器,包括:一第二伸長的觸點,接觸該重置電晶體及該浮動擴散節點的該第一源極/汲極,其中:該第二伸長的觸點在該水平橫截面中具有一第三尺寸,以及在該水平橫截面中具有一第四尺寸,該第三尺寸垂直於該第四尺寸,以及該第四尺寸小於該第四尺寸。
  4. 如請求項1所述之圖像感測器,其中該第一伸長的觸點接觸該第一側壁間隔物或該第二側壁間隔物中之至少一者。
  5. 一種半導體裝置,包括:一第一閘極;一第一側壁間隔物,鄰近於該第一閘極;一第一源極/汲極,其中該第一側壁間隔物在該第一閘極與該第一源極/汲極之間;一第二閘極;一第二側壁間隔物,在該第一源極/汲極與該第二閘極之間;以及一第一觸點,接觸該第一源極/汲極及在該第一側壁間隔物與該第二側壁間隔物之間,其中:該第一觸點接觸該第一側壁間隔物或該第二側壁間隔物中之至少一者,以及 該第一觸點覆蓋該第一側壁間隔物或該第二側壁間隔物中之至少一者。
  6. 如請求項5所述之半導體裝置,其中:該第一觸點在一水平橫截面中具有一第一尺寸,以及在該水平橫截面中具有一第二尺寸,該第一尺寸垂直於該第二尺寸,以及該第二尺寸小於該第一尺寸。
  7. 如請求項6所述之半導體裝置,包括:一第一閘極觸點,接觸該第一閘極,其中:該第一閘極觸點具有一第三尺寸,該第三尺寸大於該第一觸點的該第二尺寸,以及該第三尺寸與該第二尺寸在同一方向延伸。
  8. 如請求項7所述之半導體裝置,其中:該第一閘極觸點具有一第四尺寸,該第四尺寸小於該第一觸點的該第一尺寸,以及該第四尺寸與該第一尺寸在同一方向延伸。
  9. 一種形成一半導體裝置的方法,包括:形成一第一閘極;形成鄰近於該第一閘極的一第一側壁間隔物;形成一第一源極/汲極; 形成一介電層在該第一閘極、該第一側壁間隔物,以及該第一源極/汲極上方;蝕刻該介電層以定義一觸點凹槽,從而曝露該第一側壁間隔物及該第一源極/汲極;蝕刻經由該觸點凹槽而曝露的該第一側壁間隔物;以及形成一第一觸點在該觸點凹槽中,從而接觸該第一側壁間隔物及該第一源極/汲極。
  10. 如請求項9所述之方法,其中該第一觸點覆蓋該第一側壁間隔物。
TW108142637A 2018-11-30 2019-11-22 圖像感測器、半導體裝置及其製造方法 TWI713211B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862773289P 2018-11-30 2018-11-30
US62/773,289 2018-11-30
US16/429,403 2019-06-03
US16/429,403 US11172156B2 (en) 2018-11-30 2019-06-03 Semiconductor device and method of manufacture

Publications (2)

Publication Number Publication Date
TW202027264A TW202027264A (zh) 2020-07-16
TWI713211B true TWI713211B (zh) 2020-12-11

Family

ID=70850943

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108142637A TWI713211B (zh) 2018-11-30 2019-11-22 圖像感測器、半導體裝置及其製造方法

Country Status (3)

Country Link
US (1) US11172156B2 (zh)
CN (1) CN111261646A (zh)
TW (1) TWI713211B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201616645A (zh) * 2014-10-31 2016-05-01 力晶科技股份有限公司 能改善像素動態範圍的cmos影像感應器
US9871068B1 (en) * 2016-08-19 2018-01-16 Semiconductor Components Industries, Llc Methods and apparatus for an image sensor with a multi-branch transistor
US20180182794A1 (en) * 2016-12-28 2018-06-28 Samsung Electronics Co., Ltd. Image sensors

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3934827B2 (ja) * 1999-06-30 2007-06-20 株式会社東芝 固体撮像装置
JP3795846B2 (ja) * 2002-08-29 2006-07-12 富士通株式会社 半導体装置
US7129539B2 (en) * 2003-05-15 2006-10-31 Sharp Kabushiki Kaisha Semiconductor storage device and manufacturing method therefor, semiconductor device, portable electronic equipment and IC card
US7791158B2 (en) * 2005-04-13 2010-09-07 Samsung Electronics Co., Ltd. CMOS image sensor including an interlayer insulating layer and method of manufacturing the same
US7271025B2 (en) * 2005-07-12 2007-09-18 Micron Technology, Inc. Image sensor with SOI substrate
JP5578952B2 (ja) * 2009-08-19 2014-08-27 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
KR20110066330A (ko) 2009-12-11 2011-06-17 주식회사 동부하이텍 4t 이미지 센서
US9147710B2 (en) * 2013-07-23 2015-09-29 Taiwan Semiconductor Manufacturing Co., Ltd. Photodiode gate dielectric protection layer
JP2017183580A (ja) * 2016-03-31 2017-10-05 キヤノン株式会社 固体撮像装置
US9608065B1 (en) * 2016-06-03 2017-03-28 International Business Machines Corporation Air gap spacer for metal gates

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201616645A (zh) * 2014-10-31 2016-05-01 力晶科技股份有限公司 能改善像素動態範圍的cmos影像感應器
US9871068B1 (en) * 2016-08-19 2018-01-16 Semiconductor Components Industries, Llc Methods and apparatus for an image sensor with a multi-branch transistor
US20180182794A1 (en) * 2016-12-28 2018-06-28 Samsung Electronics Co., Ltd. Image sensors

Also Published As

Publication number Publication date
TW202027264A (zh) 2020-07-16
US11172156B2 (en) 2021-11-09
US20200177830A1 (en) 2020-06-04
CN111261646A (zh) 2020-06-09

Similar Documents

Publication Publication Date Title
US9991299B2 (en) Image sensors
US10276618B2 (en) Extra doped region for back-side deep trench isolation
TWI758586B (zh) 互補金屬氧化物半導體影像感測器及其形成方法
CN109585476B (zh) Cmos图像传感器及其形成方法
TWI595639B (zh) 背照式(bsi)影像感測器及其形成方法
KR101849494B1 (ko) 에피텍셜 격리 특징부를 갖는 이미지 센서 디바이스 및 이의 형성 방법
US9123606B2 (en) Pixel structures of CMOS imaging sensors
TWI553842B (zh) 影像感測器裝置及其形成方法
KR102272115B1 (ko) 개선된 암 전류 성능을 갖는 반도체 이미징 디바이스
US9647022B2 (en) Multi-layer structure for high aspect ratio etch
KR20130087905A (ko) 이미지 센서 및 그 제조 방법
US20210028208A1 (en) Photo diode with dual backside deep trench isolation depth
US10484590B2 (en) Integrated circuit device
TWI559376B (zh) 積體電路元件與其形成方法
TWI713211B (zh) 圖像感測器、半導體裝置及其製造方法
US11189650B2 (en) Image sensor structure and manufacturing method thereof
US11736831B2 (en) Semiconductor device and method of manufacture
US11581360B2 (en) Complementary metal-oxide-semiconductor image sensor and method of making
US11637138B2 (en) Tilted transfer gate for advanced CMOS image sensor
KR100788483B1 (ko) 이미지 센서의 픽셀 구조 및 그 제조 방법