TWI710911B - 電子系統、主機端裝置及控制方法 - Google Patents
電子系統、主機端裝置及控制方法 Download PDFInfo
- Publication number
- TWI710911B TWI710911B TW108115248A TW108115248A TWI710911B TW I710911 B TWI710911 B TW I710911B TW 108115248 A TW108115248 A TW 108115248A TW 108115248 A TW108115248 A TW 108115248A TW I710911 B TWI710911 B TW I710911B
- Authority
- TW
- Taiwan
- Prior art keywords
- slave device
- hot
- signal
- host device
- analog
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4081—Live connection to bus, e.g. hot-plugging
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/266—Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Stored Programmes (AREA)
- Power Sources (AREA)
- Information Transfer Systems (AREA)
Abstract
本發明提供一種電子系統、主機端裝置以及控制方法。電子系統包含有主機端裝置、電纜以及從裝置。從裝置用來接收供應電源以進行運作。電纜耦接於主機端裝置與從裝置。主機端裝置包含有資料傳輸介面電路、管理電路以及中央處理器。資料傳輸介面電路包含有重置電路。重置電路耦接於電纜,用來偵測該從裝置是否已上電並據以產生一模擬熱插拔訊號。管理電路耦接於重置電路,用來根據模擬熱插拔訊號判斷出主機端裝置與從裝置間之熱插拔狀態以產生控制訊號。中央處理器耦接於管理電路,用來根據該控制訊號建立主機端裝置與從裝置之間之鏈路連結。
Description
本發明係關於一種電子系統、主機端裝置及控制方法,尤指一種應用於高速周邊元件互連傳輸介面之電子系統、主機端裝置及控制方法。
隨著電腦及周邊設備產業的發展,高速周邊元件互連匯流排介面(Peripheral Component Interconnect-Express, PCI-E or PCIe)已成為電腦設備與周邊設備的溝通及資料傳輸的重要傳輸介面之一。由於PCIe匯流排介面具有高速度的資料傳輸以及可支援熱插拔等特性,其已廣為應用在各種資料傳輸的設備,並且廣泛用於各種外接設備的連結,如桌上型電腦、伺服器電腦、筆記型電腦、嵌入式系統產品、儲存系統、隨身碟等。
在傳統PCIe傳輸系統的應用中,使用者需要將主機端裝置(host device)以及從裝置(slave device)同時開機,以滿足PCIe插卡機電(Card Electromechanical,CEM)標準規範所定義,主機端裝置之PCIe匯流排才會辨認到從裝置。針對現有偵測PCIe 熱插拔(Hot-plug)的機制,當目前要移除從裝置時,是透過偵測真實的熱插拔存在偵測接腳(hot plug presence detect pin)的訊號來判斷。當由插入狀態轉為拔出狀態時,熱插拔存在偵測接腳之訊號將由低電位轉成高電位,藉此可判斷目前PCIe 介面卡已經拔除。當要裝載從裝置而由拔出狀態轉為插入狀態時,熱插拔存在偵測接腳之訊號將由高電位轉成低電位,藉此可判斷目前PCIe 介面卡已經插入卡槽。但是現行機台設備中很多PCIe 介面卡,在出貨狀態就一直處於插入的情況,只有將主機端裝置以及從裝置同時開機才能夠進行PCIe 匯流排初始化,主機端裝置與從裝置間之鏈路連結(link)才能夠建立完成。再者,主機端裝置有可能會透過PCIe 標準介面卡再做外部連接,而兩相連之裝置設備由於電源管理系統各別獨立,當兩裝置設備開啟時間不同時將會導致主機端裝置無法順利辨認到從裝置,而使彼此互不相認的情況,即不符合PCIe 協會所定義的操作時序。此外,若要透過人工機制將每一主機端裝置及從裝置逐一開啟各別開關,在實際操作應用中也實難以達到同時開啟進而導致無法統一控制的問題。因此,習知技術實有改進的必要。
因此,本發明提供一種應用於高速周邊元件互連傳輸介面之電子系統、主機端裝置及控制方法,以解決上述之問題。
本發明提供一種電子系統,包含有︰一從裝置,用來接收一供應電源以進行運作;一電纜,耦接於該從裝置;以及一主機端裝置,耦接於該電纜,包含有︰一資料傳輸介面電路,包含有︰一重置電路,耦接於該電纜,用來偵測該從裝置是否已上電並據以產生一模擬熱插拔訊號;一管理電路,耦接於該重置電路,用來根據該模擬熱插拔訊號判斷出該主機端裝置與該從裝置間之一熱插拔狀態以產生一控制訊號;以及一中央處理器,耦接於該管理電路,用來根據該控制訊號建立該主機端裝置與該從裝置之間之一鏈路連結。
本發明另提供一種主機端裝置,包含有︰一主機端裝置,經由一電纜耦接於一從裝置,包含有︰一資料傳輸介面電路,包含有︰一重置電路,耦接於該電纜,用來偵測該從裝置是否已上電並據以產生一模擬熱插拔訊號;一管理電路,耦接於該資料傳輸介面電路,用來根據該模擬熱插拔訊號判斷出該主機端裝置與該從裝置間之一熱插拔狀態以產生一控制訊號;以及一中央處理器,用來根據該控制訊號建立該主機端裝置與該從裝置之間之一鏈路連結。
本發明另提供一種控制方法,用於一電子系統,該電子系統包含有一主機端裝置、一電纜以及一從裝置,該主機端裝置包含有一資料傳輸介面電路、一管理電路以及一中央處理器,該資料傳輸介面電路包含有一重置電路,該電纜耦接於該主機端裝置與該從裝置之間,該控制方法包含有︰利用該重置電路經由該電纜偵測該從裝置是否已上電並據以產生一模擬熱插拔訊號;利用該管理電路根據該模擬熱插拔訊號判斷出該主機端裝置與該從裝置間之一熱插拔狀態以產生一控制訊號;以及利用該中央處理器根據該控制訊號建立該主機端裝置與該從裝置之間之一鏈路連結。
在說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件。所屬領域中具有通常知識者應可理解,製造商可能會用不同的名詞來稱呼同樣的元件。本說明書及後續的申請專利範圍並不以名稱的差異來做為區分元件的方式,而是以元件在功能上的差異來做為區分的基準。在通篇說明書及後續的申請專利範圍當中所提及的「包括」係為一開放式的用語,故應解釋成「包括但不限定於」。另外,「耦接」一詞在此係包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置耦接於一第二裝置,則代表該第一裝置可直接電氣連接於該第二裝置,或透過其他裝置或連接手段間接地電氣連接至該第二裝置。
請參考第1圖,第1圖為本發明實施例之一電子系統1之示意圖。電子系統1可應用於一高速周邊元件互連(Peripheral Component Interconnect Express,PCIe或稱PCI-E)傳輸介面之訊號傳輸。電子系統1包含有一主機端裝置10、一電纜20以及一從裝置30。主機端裝置10 與從裝置30為PCIe資料傳輸裝置。主機端裝置10 與從裝置30分別包含有一PCIe匯流排傳輸介面(未繪示於圖中),主機端裝置10 與從裝置30可透過PCIe匯流排傳輸介面進行通訊。主機端裝置10 與從裝置30可為桌上型電腦、伺服器電腦、筆記型電腦、儲存裝置、隨身碟、行動通訊裝置、嵌入式系統產品,但不以此為限。電纜20耦接於主機端裝置10以及從裝置30之間,主機端裝置10可經由電纜20連接至從裝置30。電纜20可為PCIe匯流排傳輸介面之連接元件。
主機端裝置10包含有一資料傳輸介面電路12、一管理電路14以及一中央處理器16。資料傳輸介面電路12耦接於電纜20以及管理電路14。資料傳輸介面電路12包含有一PCIe匯流排傳輸介面(未繪示於圖中),但不以此為限。資料傳輸介面電路12另包含有一重置電路120。重置電路120耦接於電纜20,重置電路120可偵測從裝置30是否已上電並根據偵測結果產生一模擬熱插拔訊號至管理電路14。 管理電路14耦接於資料傳輸介面電路12,用來根據重置電路120所產生之模擬熱插拔訊號判斷出主機端裝置10與從裝置30間之一熱插拔狀態以產生一控制訊號。例如管理電路14可為一基板管理控制器(Baseboard Management Controller,BMC),但不以此為限。中央處理器16用來根據管理電路14所產生之控制訊號建立主機端裝置10與從裝置30之間之一鏈路連結(link)。此外,資料傳輸介面電路12、重置電路120以及管理電路14可為積體電路裝置。
從裝置30可接收一電源供應器(未繪示於圖中)所提供之供應電源Vcc以進行相關運作。供應電源Vcc可以是從裝置30之電源供應訊號P3V3、 P12V、待機電源供應訊號P3V3_STBY或其他任何系統電源訊號。由於電纜20耦接於重置電路120以及從裝置30之間,重置電路120可透過電纜20自從裝置30接收有關於供應電源Vcc之電源偵測訊號。例如,電源偵測訊號可以是有關於供應電源Vcc之一電源良好訊號(power good signal)。電源良好訊號可用以指示供應電源Vcc是否處於正常工作準位。電源偵測訊號可以是有關於供應電源Vcc之一弱電電源訊號(weak current power signal)。其中有關於供應電源Vcc之一弱電電源訊號可以反映出供應電源Vcc的大小及/或相位資訊。例如,弱電電源訊號與供應電源Vcc成比例關係。此外,電源偵測訊號亦可為供應電源Vcc本身或任何與供應電源Vcc有關之電子訊號。
進一步地,於接收到有關於供應電源Vcc之電源偵測訊號後,重置電路120根據所收到之電源偵測訊號來判斷從裝置30目前是否已上電。當判斷出從裝置30已上電時,重置電路120產生一模擬熱插拔訊號,所述模擬熱插拔訊號用以指示已執行一熱拔除事件以及一熱插入事件。所述熱拔除事件早於所述熱插入事件。例如,所述模擬熱插拔訊號可為一脈波訊號。也就是說,在判斷出從裝置30目前已上電的情況下,透過重置電路120模擬產生出模擬熱插拔訊號來使管理電路14可根據模擬熱插拔訊號判斷出已依序執行熱拔除事件與熱插入事件。在此情況下,主機端裝置10與從裝置30實際上可能都是處於插入狀態,而沒有實際執行拔出以及插入的動作。所述模擬熱插拔訊號是重置電路120基於判斷出從裝置30已上電的情況下而模擬產生出的。所述模擬熱插拔訊號並非基於從裝置30實際插入主機端裝置10之動作或是從裝置30由主機端裝置10拔出之動作所產生。此外,當判斷出從裝置30尚未上電時,重置電路120產生模擬熱插拔訊號以指示目前無熱拔除事件。
管理電路14用來根據重置電路120所產生之模擬熱插拔訊號判斷出主機端裝置10與從裝置30間之一熱插拔狀態。例如,管理電路14根據模擬熱插拔訊號判斷出熱插拔狀態為已依序發生一熱拔除事件與一熱插入事件。據此,管理電路14產生相應控制訊號以通知中央處理器16建立鏈路連結。也就是說,當判斷出依序發生熱拔除事件與熱插入事件後,管理電路14判斷出主機端裝置10必須重新各別與從裝置30進行PCIe傳輸介面之一鏈路連結的建立,進而產生相應控制訊號以通知中央處理器16建立鏈路連結。中央處理器16根據管理電路14所產生之控制訊號建立主機端裝置10與從裝置30之間之一鏈路連結以實現鏈結主機端裝置10與從裝置30。
換言之,主機端裝置10透過偵測從裝置30目前是否已上電來產生相應控制訊號以控制中央處理器16建立主機端裝置10與從裝置30之間之一鏈路連結。在此情況下,不需特別拔插主機端裝置10、從裝置30以及電纜20,也能完成所有資料傳輸鏈接的行為。在正常應用下,只要將帶電狀態下(例如正常工作模式S0)的從裝置30藉由將電纜20連接至主機端裝置10 ,即可以讓電子系統1整體的運作符合PCIe協會標準規範定義來運作。
請參考第2圖,第2圖為第1圖之電子系統1的應用類型之示意圖。如第2圖所示,從裝置30_1~30_n經由電纜20_1~20_n連接至主機端裝置10。例如主機端裝置10為一儲存系統(storage system),從裝置30_1~30_n為一快閃硬碟擴充櫃(Just a Bunch of Flash,JBOF)系統。主機端裝置10可偵測每一從裝置是否已上電,並據以與每一從裝置建立一鏈路連結。舉例來說,請參考第3圖以及第4圖,第3圖為第2圖中之主機端裝置10及從裝置30_1之一示意圖。第4圖為本發明實施例之主機端裝置10與從裝置30_1之訊號示意圖。經由電纜20_1,主機端裝置10之重置電路120自從裝置30_1接收有關於從裝置30_1所應用之供應電源之一電源良好訊號PG。電源良好訊號PG可以是從裝置30_1之電源供應器或是從裝置30_1所產生。重置電路120可根據所收到之電源良好訊號PG來判斷從裝置30_1目前是否已上電。如第4圖所示,於時間t1時,電源良好訊號PG由低態轉為高態,這表示電源供應器提供至從裝置30_1的供應電源已達穩定且正常工作電壓。重置電路120據以判斷從裝置30_1目前已上電。此外,重置電路120亦可根據有關於從裝置30_1之供應電源之弱電電源訊號或是其他任何與從裝置30_1之供應電源有關之電子訊號來判斷從裝置30_1是否已上電。
當判斷出從裝置30_1已上電,重置電路120產生具有一脈波訊號PULSE之模擬熱插拔訊號S至管理電路14。其中脈波訊號PULSE之上升緣用以指示一熱拔除事件,脈波訊號PULSE之下降緣用以指示一熱插入事件。脈波訊號PULSE之脈波寬度可介於100毫秒(ms)至250毫秒,但不以此為限。如第3圖所示,資料傳輸介面電路12包含有一接腳122。重置電路120以及管理電路14耦接於接腳122。重置電路120經由接腳122將模擬熱插拔訊號S之脈波訊號PULSE傳送至管理電路14。接腳122可以是一熱插拔存在偵測接腳(hot plug presence detect pin)。例如,接腳122可為PCIe PRSNT2#接腳。例如,若主機端裝置10為PCIe X1裝置,接腳122可為(但不限於)B17接腳。若主機端裝置10為PCIe X4裝置,接腳122可為(但不限於)B31接腳。若主機端裝置10為PCIe X8裝置,接腳122可為(但不限於)B48接腳。若主機端裝置10為PCIe X16裝置,接腳122可為(但不限於)B81接腳。
於接收到模擬熱插拔訊號S後,管理電路14根據模擬熱插拔訊號S之脈波訊號PULSE來判斷出主機端裝置10與該從裝置30_1間之熱插拔狀態。根據PCIe傳輸標準規範的規定,當熱插拔存在偵測接腳之電壓準位為高準位時,表示從裝置尚未插入主機端裝置之插槽。當熱插拔存在偵測接腳之電壓準位為低準位時,表示從裝置已插入主機端裝置之插槽。據此,當經由接腳122接收到模擬熱插拔訊號S之脈波訊號PULSE且偵測到脈波訊號PULSE之上升緣時,管理電路14據以判斷出由插入狀態轉變為拔出狀態,即管理電路14據以判斷出已發生熱拔除事件。當偵測到脈波訊號PULSE之下降緣時,管理電路14據以判斷出由拔出狀態轉變為插入狀態,即管理電路14據以判斷出已發生熱插入事件。也就是說,管理電路14根據脈波訊號PULSE判斷出已依序發生一熱拔除事件與一熱插入事件。接著,管理電路14產生相應控制訊號以通知中央處理器16建立主機端裝置10與從裝置30_1之間鏈路連結。中央處理器16根據管理電路14所產生之控制訊號透過內部頻帶(in-band)執行鏈路初始化(link initialization)進而建立主機端裝置10與從裝置30_1之間之一鏈路連結以實現鏈結主機端裝置10與從裝置30_1。
請參考第5圖,第5圖為第1圖之電子系統1的另一應用類型之示意圖。如第5圖所示,主機端裝置10_1~10_n經由電纜20_1~20_n連接至從裝置30。例如主機端裝置10_1~10_n為儲存系統,從裝置30為一快閃硬碟擴充櫃。針對每一主機端裝置而言,每一主機端裝置各自偵測從裝置30是否已上電,並據以各自與從裝置30建立一鏈路連結。舉例來說,請參考第6圖以及第7圖,第6圖為第5圖中之主機端裝置10_1及從裝置30之一示意圖。第7圖為本發明實施例之主機端裝置10_1與從裝置30之訊號示意圖。如第6圖所示,從裝置30包含有一資料傳輸介面電路32以及一切換器34。資料傳輸介面電路32包含有一接腳320。電纜20_1之一端耦接於主機端裝置10_1之重置電路120,且電纜20_1之另一端耦接於接腳320。從裝置30之供應電源Vcc經由電阻R1轉換成一弱電電源訊號Vcc_w。弱電電源訊號Vcc_w經由接腳320以及電纜20_1傳送至主機端裝置10_1之重置電路120。
於接收到從裝置30之弱電電源訊號Vcc_w後,重置電路120可根據所收到之弱電電源訊號Vcc_w來判斷從裝置30目前是否已上電。如第7圖所示,於時間t1時,弱電電源訊號Vcc_w大於等於一臨限值Vth,這表示從裝置30之供應電源Vcc已達穩定且正常工作電壓。重置電路120據以判斷從裝置30目前已上電。此外,重置電路120亦可根據有關於從裝置30之電源良好訊號或是其他任何與從裝置30之供應電源有關之電子訊號來判斷從裝置30是否已上電。當判斷出從裝置30已上電,重置電路120產生具有一脈波訊號PULSE之模擬熱插拔訊號S至管理電路14。其中脈波訊號PULSE之上升緣用以指示一熱拔除事件,脈波訊號PULSE之下降緣用以指示一熱插入事件。如第6圖所示,資料傳輸介面電路12包含有一接腳122。重置電路120以及管理電路14耦接於接腳122。接腳122可以是一熱插拔存在偵測接腳。重置電路120經由接腳122將模擬熱插拔訊號S之脈波訊號PULSE傳送至管理電路14。
於經由接腳122接收到模擬熱插拔訊號S之脈波訊號PULSE且偵測到脈波訊號PULSE之上升緣時,管理電路14據以判斷出由插入狀態轉變為拔出狀態,即管理電路14據以判斷出已發生熱拔除事件。於偵測到脈波訊號PULSE之下降緣時,管理電路14據以判斷出由拔出狀態轉變為插入狀態,即管理電路14據以判斷出已發生熱插入事件。管理電路14根據脈波訊號PULSE判斷出已依序發生一熱拔除事件與一熱插入事件。接著,管理電路14產生相應控制訊號以通知中央處理器16建立主機端裝置10_1與從裝置30之間鏈路連結。中央處理器16根據管理電路14所產生之控制訊號透過內部頻帶執行鏈路初始化進而建立主機端裝置10_1與從裝置30之間之一鏈路連結以實現鏈結主機端裝置10_1與從裝置30。換言之,當多台主機端裝置共用從裝置時,各主機端裝置只要各別依前述方式即可建立各主機端裝置與從裝置之間之鏈路連結而直接使用從裝置內的資源。從裝置也無需執行任何傳統按鍵按壓的操作動作。
綜上所述,本發明實施例之主機端裝置透過偵測從裝置目前是否已上電來產生相應控制訊號以控制建立主機端裝置與從裝置之間之鏈路連結。如此一來,本發明實施例不需管控開機啟動時序(power on sequence)且不需特別拔插真實硬體(如主機端裝置、從裝置以及電纜)插拔的操作,也能啟動並完成主機端裝置與從裝置之資料傳輸鏈接,進而能提高系統可靠度、穩定性以及可擴充性。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
1 | 電子系統 |
10、10_1、10_2、10_3、10_n | 主機端裝置 |
12、32 | 資料傳輸介面電路 |
120 | 重置電路 |
122、320 | 接腳 |
14 | 管理電路 |
16 | 中央處理器 |
20、20_1、20_2、20_3、20_n | 電纜 |
30、30_1、30_2、30_3、30_n | 從裝置 |
34 | 切換器 |
PG | 電源良好訊號 |
PULSE | 脈波訊號 |
R | 電阻 |
S | 模擬熱插拔訊號 |
t1 | 時間 |
Vcc | 供應電源 |
Vcc_w | 弱電電源訊號 |
Vth | 臨限值 |
第1圖為本發明實施例之一電子系統之示意圖。
第2圖為第1圖之電子系統的應用類型之示意圖。
第3圖為第2圖中之主機端裝置及從裝置之一示意圖。
第4圖為本發明實施例之主機端裝置與從裝置之訊號示意圖。
第5圖為第1圖之電子系統的另一應用類型之示意圖。
第6圖為第5圖中之主機端裝置及從裝置之一示意圖。
第7圖為本發明實施例之另一訊號示意圖。
1 | 電子系統 |
10 | 主機端裝置 |
12 | 資料傳輸介面電路 |
120 | 重置電路 |
14 | 管理電路 |
16 | 中央處理器 |
20 | 電纜 |
30 | 從裝置 |
Vcc | 供應電源 |
Claims (18)
- 一種電子系統,包含有︰ 一從裝置,用來接收一供應電源以進行運作; 一電纜,耦接於該從裝置;以及 一主機端裝置,耦接於該電纜,包含有︰ 一資料傳輸介面電路,包含有︰ 一重置電路,耦接於該電纜,用來偵測該從裝置是否已上電並據以產生一模擬熱插拔訊號; 一管理電路,耦接於該重置電路,用來根據該模擬熱插拔訊號判斷出該主機端裝置與該從裝置間之一熱插拔狀態以產生一控制訊號;以及 一中央處理器,耦接於該管理電路,用來根據該控制訊號建立該主機端裝置與該從裝置之間之一鏈路連結。
- 如申請專利範圍第1項所述之電子系統,其中該重置電路偵測有關於該供應電源之一電源偵測訊號以及根據有關於該供應電源之該電源偵測訊號判斷該從裝置是否已上電並據以產生該模擬熱插拔訊號。
- 如申請專利範圍第1項所述之電子系統,其中當偵測出該從裝置已上電,該重置電路產生該模擬熱插拔訊號,該模擬熱插拔訊號用以指示已執行一熱拔除事件以及一熱插入事件,其中該熱拔除事件早於該熱插入事件。
- 如申請專利範圍第3項所述之電子系統,其中該模擬熱插拔訊號為一脈波訊號。
- 如申請專利範圍第1項所述之電子系統,其中該資料傳輸介面電路另包含一接腳,該重置電路以及該管理電路耦接於該接腳,以及該重置電路經由該接腳傳送該模擬熱插拔訊號至該管理電路。
- 如申請專利範圍第5項所述之電子系統,其中該接腳為一熱插拔存在偵測接腳。
- 一種主機端裝置,包含有︰ 一主機端裝置,經由一電纜耦接於一從裝置,包含有︰ 一資料傳輸介面電路,包含有︰ 一重置電路,耦接於該電纜,用來偵測該從裝置是否已上電並據以產生一模擬熱插拔訊號; 一管理電路,耦接於該資料傳輸介面電路,用來根據該模擬熱插拔訊號判斷出該主機端裝置與該從裝置間之一熱插拔狀態以產生一控制訊號;以及 一中央處理器,用來根據該控制訊號建立該主機端裝置與該從裝置之間之一鏈路連結。
- 如申請專利範圍第7項所述之主機端裝置,其中該重置電路偵測有關於該從裝置之一供應電源之一電源偵測訊號以及根據有關於該從裝置之該供應電源之該電源偵測訊號判斷該從裝置是否已上電並據以產生該模擬熱插拔訊號。
- 如申請專利範圍第7項所述之主機端裝置,其中當偵測出該從裝置已上電,該重置電路產生該模擬熱插拔訊號,該模擬熱插拔訊號用以指示已執行一熱拔除事件以及一熱插入事件,其中該熱拔除事件早於該熱插入事件。
- 如申請專利範圍第9項所述之主機端裝置,其中該模擬熱插拔訊號為一脈波訊號。
- 如申請專利範圍第7項所述之主機端裝置,其中該資料傳輸介面電路另包含一接腳,該重置電路以及該管理電路耦接於該接腳,以及該重置電路經由該接腳傳送該模擬熱插拔訊號至該管理電路。
- 如申請專利範圍第11項所述之主機端裝置,其中該接腳為一熱插拔存在偵測接腳。
- 一種控制方法,用於一電子系統,該電子系統包含有一主機端裝置、一電纜以及一從裝置,該主機端裝置包含有一資料傳輸介面電路、一管理電路以及一中央處理器,該資料傳輸介面電路包含有一重置電路,該電纜耦接於該主機端裝置與該從裝置之間,該控制方法包含有︰ 利用該重置電路經由該電纜偵測該從裝置是否已上電並據以產生一模擬熱插拔訊號; 利用該管理電路根據該模擬熱插拔訊號判斷出該主機端裝置與該從裝置間之一熱插拔狀態以產生一控制訊號;以及 利用該中央處理器根據該控制訊號建立該主機端裝置與該從裝置之間之一鏈路連結。
- 如申請專利範圍第13項所述之控制方法,其中該重置電路偵測有關於一供應電源之一電源偵測訊號以及根據有關於該從裝置之該供應電源之該電源偵測訊號判斷該從裝置是否已上電並據以產生該模擬熱插拔訊號。
- 如申請專利範圍第13項所述之控制方法,其中當偵測出該從裝置已上電,該重置電路產生該模擬熱插拔訊號,該模擬熱插拔訊號用以指示已執行一熱拔除事件以及一熱插入事件,其中該熱拔除事件早於該熱插入事件。
- 如申請專利範圍第15項所述之控制方法,其中該模擬熱插拔訊號為一脈波訊號。
- 如申請專利範圍第13項所述之控制方法,其中該資料傳輸介面電路另包含一接腳,該重置電路以及該管理電路耦接於該接腳,以及該重置電路經由該接腳傳送該模擬熱插拔訊號至該管理電路。
- 如申請專利範圍第17項所述之控制方法,其中該接腳為一熱插拔存在偵測接腳。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108115248A TWI710911B (zh) | 2019-05-02 | 2019-05-02 | 電子系統、主機端裝置及控制方法 |
CN201910462175.7A CN111881074B (zh) | 2019-05-02 | 2019-05-30 | 电子系统、主机端装置及控制方法 |
US16/538,808 US10678739B1 (en) | 2019-05-02 | 2019-08-12 | Electronic system, host device and control method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108115248A TWI710911B (zh) | 2019-05-02 | 2019-05-02 | 電子系統、主機端裝置及控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202042075A TW202042075A (zh) | 2020-11-16 |
TWI710911B true TWI710911B (zh) | 2020-11-21 |
Family
ID=70973327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108115248A TWI710911B (zh) | 2019-05-02 | 2019-05-02 | 電子系統、主機端裝置及控制方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10678739B1 (zh) |
CN (1) | CN111881074B (zh) |
TW (1) | TWI710911B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI761986B (zh) * | 2020-10-13 | 2022-04-21 | 緯創資通股份有限公司 | 伺服器的電源控制系統及其相關電源控制方法 |
CN114356677B (zh) * | 2022-03-16 | 2022-06-07 | 北京得瑞领新科技有限公司 | NVMe SSD热插拔测试方法、装置、设备及存储介质 |
CN114647603B (zh) * | 2022-04-06 | 2023-11-21 | 星宸科技股份有限公司 | 数据传输控制装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW560188B (en) * | 2000-10-30 | 2003-11-01 | Thine Electronics Inc | Semiconductor integrated circuit device, signal reception side using the same, manufacturing method and repairing method of signal reception side, and method of providing image |
US20110032018A1 (en) * | 2009-07-09 | 2011-02-10 | Ati Technologies Ulc | In-rush/out-rush current limiting circuit and devices containing same |
TWI382685B (zh) * | 2006-12-28 | 2013-01-11 | Fujitsu Ltd | 用於顯示器設備之電力監測及控制裝置 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6182173B1 (en) * | 1997-11-14 | 2001-01-30 | International Business Machines Corporation | Hot plug adapters using optical switches |
KR20040074491A (ko) * | 2003-02-19 | 2004-08-25 | 삼성전자주식회사 | 핫 플러그 신호 생성장치 및 생성방법 |
CN100487687C (zh) * | 2006-08-01 | 2009-05-13 | 中兴通讯股份有限公司 | 一种支持utopia总线设备热插拔的方法 |
US7475178B2 (en) * | 2006-08-18 | 2009-01-06 | Sun Microsystems, Inc. | Hot-plug link apparatus and method using a direction line to indicate presence of a hot-plug device |
CN100462954C (zh) * | 2007-03-14 | 2009-02-18 | 杭州华三通信技术有限公司 | 支持热插拔的spi4总线接口卡、及相应的主机和方法 |
CN100504823C (zh) * | 2007-04-19 | 2009-06-24 | 杭州华三通信技术有限公司 | 实现周边元件接口加速总线插卡热插拔的方法及装置 |
CN101404521B (zh) * | 2008-11-07 | 2013-03-06 | 北京铱钵隆芯科技有限责任公司 | 主从式直流载波通信系统及其控制方法 |
US20100035461A1 (en) * | 2008-08-07 | 2010-02-11 | Stuart Allen Berke | System and Method for Detecting Module Presence in an Information Handling System |
US8543859B2 (en) * | 2010-03-12 | 2013-09-24 | Dell Products, Lp | Host detection circuit powered from primary side of the alternating current adaptor for detecting changes to a power level pulse of an information handling system |
US9940291B2 (en) * | 2013-01-29 | 2018-04-10 | Hewlett Packard Enterprise Development Lp | Assigning processors to memory mapped configuration |
US9569241B2 (en) * | 2013-02-22 | 2017-02-14 | Red Hat Israel, Ltd. | Sharing devices assigned to virtual machines using runtime exclusion |
US9537818B2 (en) * | 2013-05-15 | 2017-01-03 | Mediatek Inc. | Enhanced DHCP method |
CN103561478A (zh) * | 2013-10-10 | 2014-02-05 | 华为终端有限公司 | 一种设备之间自动实现无线连接的方法及设备 |
JP6451296B2 (ja) * | 2014-12-18 | 2019-01-16 | 富士通株式会社 | 通信装置及び伝送遅延測定方法 |
US9858230B2 (en) * | 2015-02-20 | 2018-01-02 | Cisco Technology, Inc. | Multi-host hot-plugging of multiple cards |
CN105024900B (zh) * | 2015-08-03 | 2018-11-27 | 艾德克斯电子(南京)有限公司 | 一种多机同步通信系统及方法 |
CN106814322A (zh) * | 2015-12-02 | 2017-06-09 | 富强 | 一种基于wifi的动车组辅助供电系统检测装置 |
CN105701051B (zh) * | 2016-01-15 | 2019-10-15 | 华为技术有限公司 | 一种热插拔方法、主机控制器、主机及PCIe桥设备 |
CN106771708B (zh) * | 2016-11-15 | 2020-02-14 | 深圳Tcl数字技术有限公司 | 主设备和从设备互连供电的热插拔测试方法及装置 |
CN107341123A (zh) * | 2017-07-25 | 2017-11-10 | 郑州云海信息技术有限公司 | 一种pcie卡热插拔的方法及系统 |
CN109101281B (zh) * | 2018-07-10 | 2021-07-02 | 厦门亿联网络技术股份有限公司 | 一种通用的热插拔检测方法 |
CN109388604B (zh) * | 2018-11-01 | 2022-02-18 | 郑州云海信息技术有限公司 | 一种基于PCIe的热插拔控制方法、装置及存储介质 |
CN109614286A (zh) * | 2018-12-04 | 2019-04-12 | 郑州云海信息技术有限公司 | 一种PCIe设备的热插拔识别方法、装置和介质 |
-
2019
- 2019-05-02 TW TW108115248A patent/TWI710911B/zh active
- 2019-05-30 CN CN201910462175.7A patent/CN111881074B/zh active Active
- 2019-08-12 US US16/538,808 patent/US10678739B1/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW560188B (en) * | 2000-10-30 | 2003-11-01 | Thine Electronics Inc | Semiconductor integrated circuit device, signal reception side using the same, manufacturing method and repairing method of signal reception side, and method of providing image |
TWI382685B (zh) * | 2006-12-28 | 2013-01-11 | Fujitsu Ltd | 用於顯示器設備之電力監測及控制裝置 |
US20110032018A1 (en) * | 2009-07-09 | 2011-02-10 | Ati Technologies Ulc | In-rush/out-rush current limiting circuit and devices containing same |
Also Published As
Publication number | Publication date |
---|---|
TW202042075A (zh) | 2020-11-16 |
CN111881074B (zh) | 2021-11-09 |
US10678739B1 (en) | 2020-06-09 |
CN111881074A (zh) | 2020-11-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8275599B2 (en) | Embedded bus emulation | |
TWI710911B (zh) | 電子系統、主機端裝置及控制方法 | |
TW466418B (en) | Method and apparatus for providing a portable computer with hot pluggable modular bays | |
CN103870429B (zh) | 基于嵌入式gpu的高速信号处理板 | |
CN211427190U (zh) | 一种基于飞腾处理器2000+的服务器电路和主板 | |
JP2000056871A (ja) | Usbシステム用のemsエンハンスメント回路 | |
CN111339010A (zh) | 一种pcie设备热插拔识别方法、系统及相关组件 | |
CN112041827B (zh) | 自动usb主机检测和端口配置方法及装置 | |
JP2018116648A (ja) | 情報処理装置、その制御方法、及びプログラム | |
US6715019B1 (en) | Bus reset management by a primary controller card of multiple controller cards | |
TWI694333B (zh) | 通用序列匯流排偵測方法及應用該方法之擴充裝置 | |
CN112526898B (zh) | 一种串口线插拔检测电路和嵌入式设备 | |
WO2023016379A1 (zh) | 计算机系统、基于PCIe设备的控制方法及相关设备 | |
WO2023030249A1 (zh) | 用于计算设备的设备管理方法、计算设备、装置和介质 | |
TWI795886B (zh) | 硬碟機在位檢測裝置及方法 | |
CN213365381U (zh) | 主板 | |
CN113656338B (zh) | 电子装置及其可热插拔的存储装置 | |
CN116148627A (zh) | 电路板中PCIe CEM连接接口的检测系统及其方法 | |
TW202145022A (zh) | 介面連接裝置、系統及其方法 | |
TW201643734A (zh) | 超高速晶片互連裝置與超高速晶片互連裝置之連線控制方法 | |
TWI580968B (zh) | 測試治具及c類型通用序列匯流排連接埠的測試方法 | |
CN115422110B (zh) | 电子设备和PCIE Switch芯片的端口配置方法 | |
TWI447589B (zh) | 電子支付終端與維護工具間經由usb連結之資料交換 | |
CN111506179B (zh) | 多主机适配器 | |
TWI714938B (zh) | 控制方法及電子系統 |