TWI685059B - 半導體反應裝置與方法 - Google Patents
半導體反應裝置與方法 Download PDFInfo
- Publication number
- TWI685059B TWI685059B TW107144628A TW107144628A TWI685059B TW I685059 B TWI685059 B TW I685059B TW 107144628 A TW107144628 A TW 107144628A TW 107144628 A TW107144628 A TW 107144628A TW I685059 B TWI685059 B TW I685059B
- Authority
- TW
- Taiwan
- Prior art keywords
- substrate
- vacuum chamber
- reaction space
- reaction
- lifting mechanism
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68785—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by the mechanical construction of the susceptor, stage or support
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/4412—Details relating to the exhausts, e.g. pumps, filters, scrubbers, particle traps
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45523—Pulsed gas flow or change of composition over time
- C23C16/45525—Atomic layer deposition [ALD]
- C23C16/45544—Atomic layer deposition [ALD] characterized by the apparatus
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/52—Controlling or regulating the coating process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67098—Apparatus for thermal treatment
- H01L21/67103—Apparatus for thermal treatment mainly by conduction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67098—Apparatus for thermal treatment
- H01L21/67109—Apparatus for thermal treatment mainly by convection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67098—Apparatus for thermal treatment
- H01L21/67115—Apparatus for thermal treatment mainly by radiation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
- H01L21/67248—Temperature monitoring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68742—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a lifting arrangement, e.g. lift pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68764—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a movable susceptor, stage or support, others than those only rotating on their own vertical axis, e.g. susceptors on a rotating caroussel
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Chemical Vapour Deposition (AREA)
Abstract
本發明揭露一種半導體反應裝置與方法。該裝置包括一真空腔體、一載台單元、一加熱單元以及一第一升降機構。載台單元承載一基板,當載台單元帶動基板上升時,基板隔離真空腔體而形成一反應空間與一底部空間。加熱單元設置於真空腔體內,加熱單元與基板位於載台單元的相反側。第一升降機構與加熱單元連接,加熱單元藉由第一升降機構可相對於載台單元移動。當基板上升而與真空腔體形成一反應空間時,半導體反應裝置係藉由第一升降機構改變加熱單元與基板之間的距離,進而改變基板的溫度。
Description
本發明係關於一種半導體反應裝置與方法,特別關於一種應用於原子層沉積(Atomic Layer Deposition,ALD)與原子層蝕刻(Atomic Layer Etching,ALEt)製程的半導體反應裝置與方法。
在半導體產業中,積體電路或光電元件的應用日新月異,尺寸也日漸微型。而原子層沉積(Atomic Layer Deposition,ALD)與原子層蝕刻(Atomic Layer Etching,ALEt)技術在積體電路或光電元件的製造上扮演了相當重要的角色。
原子層沉積是在一個加熱反應器中的基板上交替引入氣相的反應前驅物(Precursor),通過交替的表面飽和反應進行自我限制生長(Self-limiting growth),以於基板上形成薄膜。而原子層蝕刻是在加熱反應器中將反應前驅物的分子解離,使其變為能夠對待蝕刻基板的材質具有反應性的離子,這些離子會與基板暴露的部分發生化學反應,進而部分生成物會揮發並且從基板移除,以達到乾蝕刻的目的。
本發明之目的為提供一種利用溫度同步調變(Synchronized temperature-modulation)設計以達到自我侷限反應(Self-limited Reaction)之半導體反應裝置與方法,藉此達到原子層沉積或原子層蝕刻的目的。
為達上述目的,依據本發明之一種半導體反應裝置,包括一真空腔體、一載台單元、一加熱單元以及一第一升降機構。載台單元設置於真空腔體內並承載一基板,當載台單元帶動基板上升時,基板隔離真空腔體而形成一反應空間與一底部空間。加熱單元設置於真空腔體內,加熱單元與基板位於載台單元的相反側。第一升降機構由真空腔體的底部伸入真空腔體內,並與加熱
單元連接,加熱單元藉由第一升降機構可相對於載台單元移動;其中,在基板上升而形成反應空間時,係藉由第一升降機構改變加熱單元與基板之間的距離,進而改變基板的溫度。
在一實施例中,真空腔體具有一頂部,頂部與載台單元相對而設,且頂部與基板形成反應空間。
在一實施例中,半導體反應裝置更包括一第二升降機構,其由真空腔體的底部伸入真空腔體內,並與載台單元連接,且係藉由第二升降機構帶動載台單元上升而形成反應空間與底部空間。
在一實施例中,真空腔體具有一進氣通道,進氣通道與反應空間連通,且一反應物由進氣通道進入反應空間。
在一實施例中,一不反應物由進氣通道進入反應空間,且藉由不反應物的流量控制反應空間與基板的溫度。
在一實施例中,一反應物位於基板上。
在一實施例中,半導體反應裝置更包括一排氣單元,真空腔體具有一排氣通道,排氣通道與反應空間連通,且排氣單元透過排氣通道將反應空間的氣體排出。
在一實施例中,加熱單元包含一承載部、一加熱器與一反射件,第一升降機構具有一升降軸,升降軸與承載部連接,承載部承載加熱器,且反射件位於加熱器與承載部之間。
在一實施例中,加熱單元包含一加熱器,基板與加熱器具有一第一間距與一第二間距,加熱器於第二間距時的輸出功率大於第一間距時的輸出功率。
為達上述目的,依據本發明之一種半導體反應的方法,其與前述之半導體反應裝置配合應用,該方法包括:藉由載台單元帶動基板上升,使基板隔離真空腔體而形成一反應空間與一底部空間;以及藉由第一升降機構改變加熱單元與基板之間的距離,進而改變基板的溫度,從而利用溫度同步調變技術達到製程目的。
在一實施例中,在形成反應空間的步驟中,係藉由第二升降機構帶動載台單元上升而形成反應空間與底部空間。
在一實施例中,該方法更包括:提供一反應物由進氣通道進入反應空間。
在一實施例中,該方法更包括:提供一不反應物由進氣通道進入反應空間,且藉由不反應物的流量控制反應空間與基板的溫度。
在一實施例中,該方法更包括:藉由排氣單元透過排氣通道將反應空間的氣體排出。
在一實施例中,該方法更包括:使加熱器於第二間距時的輸出功率大於第一間距時的輸出功率。
承上所述,在本發明之半導體反應裝置與方法中,當載台單元帶動基板上升時,基板可隔離真空腔體而形成反應空間與底部空間,而第一升降機構由真空腔體的底部伸入真空腔體內,並與加熱單元連接,且加熱單元藉由第一升降機構可相對於載台單元移動,其中,在基板與真空腔體形成反應空間時,係藉由第一升降機構改變加熱單元與基板之間的距離,進而改變基板的溫度。因此,本發明是利用溫度同步調變的設計達成反應物的自我侷限反應,藉此達到原子層沉積或原子層蝕刻的目的。
1‧‧‧半導體反應裝置
11‧‧‧真空腔體
111‧‧‧頂部
112‧‧‧底部
113‧‧‧基板出入通道
114‧‧‧進氣通道
115‧‧‧排氣通道
12‧‧‧載台單元
13‧‧‧加熱單元
131‧‧‧承載部
132‧‧‧加熱器
133‧‧‧反射件
14‧‧‧第一升降機構
141、151‧‧‧升降軸
142、152‧‧‧升降板
15‧‧‧第二升降機構
16‧‧‧排氣單元
17‧‧‧氣體分配單元
2‧‧‧基板
A‧‧‧第二反應物
B‧‧‧第一反應物
d1‧‧‧第一間距
d2‧‧‧第二間距
F1、F2‧‧‧流量
S1‧‧‧反應空間
S2‧‧‧底部空間
T1、T2‧‧‧溫度
W1、W2‧‧‧功率
圖1為本發明一實施例之一種半導體反應裝置的示意圖。
圖2與圖3分別為圖1之半導體反應裝置的不同示意圖。
圖4為圖1之半導體反應裝置之同步溫度調變的時序示意圖。
以下將參照相關圖式,說明依本發明較佳實施例之半導體反應裝置與方法,其中相同的元件將以相同的參照符號加以說明。
圖1為本發明一實施例之一種半導體反應裝置1的示意圖,圖2與圖3分別為圖1之半導體反應裝置1的不同示意圖,而圖4為圖1之半導體反應裝置1之同步溫度調變的時序示意圖。
如圖1至圖3所示,半導體反應裝置1可應用於原子層沉積或原子層蝕刻,並可包括一真空腔體11、一載台單元12、一加熱單元13及一第一升降機構14。另外,本實施例之半導體反應裝置1更可包括一第二升降機構15及一排氣單元16。
真空腔體11具有一頂部111與一底部112,頂部111與底部112藉由側壁(未標示)連接而形成反應腔體,使基板2可容置其中。真空腔體11可由金屬材料製成,其俯視形狀例如大致可為圓形的真空容器,用於對基板2進行成膜或蝕刻處理。另外,本實施例的真空腔體11更可具有一基板出入通道113,基板2可由基板出入通道113進出真空腔體11。於此,可利用轉移機構將基板2由基板出入通道113送入真空腔體11內而置放在載台單元12上,或是由基板出入通道113將基板2從載台單元12上轉移至真空腔體11外部。在一些實施例中,基板2可為一晶圓(Wafer),並為可透光或不可透光材料製成,例如為藍寶石(Sapphire)基材、砷化鎵(GaAs)基材、或碳化矽(SiC)基材,並不限制;在不同的實施例中,基板2上可具有膜層。
載台單元12設置於真空腔體11內並可承載基板2,載台單元12與真空腔體11之頂部111相對而設。另外,第二升降機構15是由真空腔體11的底部112伸入真空腔體11內,並與載台單元12連接。於此,第二升降機構15包含一升降軸151與一升降板152,升降板152透過升降軸151連接載台單元12,利用馬達(未繪示)帶動升降板152與升降軸151移動時可帶動載台單元12上升或下降。當載台單元12帶動基板2上升時,基板2可隔離真空腔體11而形成一反應空間S1與一底部空間S2。在本實施例中,如圖2所示,當第二升降機構15之升降軸151帶動載台單元12往真空腔體11頂部111的方向移動時,基板2也同時上升而與頂部111的內側緣形成一個反應空間S1,同時,也會隔離出一個底部空間S2。於此,反應空間S1就是反應物(例如反應前驅物,Precursor)進入真空腔體11後,對基板2進行沉積成膜或蝕刻反應的處理空間。本實施例是藉由第二升降機構15帶動載台單元12上升,且藉由基板2將真空腔體11隔離出上側的反應空間S1與下側的底部空間S2為例,藉此達到隔離反應前驅物(反應物)進入底部空間S2的目的,避免反應前驅物或其他氣體汙染位
於底部空間S2之加熱單元13。
加熱單元13設置於真空腔體11內,並與基板2位於載台單元12的相反側。另外,第一升降機構14鄰設於第二升降機構15,並由真空腔體11的底部112伸入真空腔體11內而與加熱單元13連接,使得加熱單元13可藉由第一升降機構14而相對於載台單元12移動。本實施例之加熱單元13包含一承載部131、至少一加熱器132(於此顯示有多個)與一反射件133,承載部131承載加熱器132,且反射件133位於加熱器132與承載部131之間。當加熱器132加熱時可使基板2與反應空間S1的溫度上升。此外,反射件133例如但不限於為反射鏡、反射片或反射膜層,其可將射往承載部131的熱能反射回基板2,藉此提高加熱器132的加熱效率。在一些實施例中,為了提高基板2的升溫速率,載台單元12接觸基板2表面的材料可使用輻射可穿透材料,或者載台單元12本身形成有鏤空結構,讓熱輻射可通過載台單元12而提高基板2輻射加熱的升溫速率。
第一升降機構14具有一升降軸141與一升降板142,馬達(未繪示)可透過升降板142連接升降軸151而與承載部131連接,以藉由馬達帶動升降軸141與升降軸151移動,進而帶動加熱單元13相對於載台單元12上升或下降(圖2、圖3)。在本實施例中,是以兩個第一升降機構14位於第二升降機構15的兩側為例,然並以此為限,在不同的實施例中,第一升降機構14也可有其他的數量或設置態樣。
本實施例之真空腔體11的頂部111更具有一進氣通道114,進氣通道114與反應空間S1連通,使得反應物(如反應前驅物)可由進氣通道114進入反應空間S1。在一些實施例中,反應物(如膜層)也可位於基板2上,視製程而定。本實施例之真空腔體11更可具有一排氣通道115,排氣通道115位於真空腔體11的側壁,並與反應空間S1連通,排氣單元16可透過排氣通道115將反應空間S1的氣體排出。此外,在反應物進入反應空間S1且進行化學反應後,反應空間S1內可能還有多餘的反應物或副產物,可利用不反應物(例如惰性氣體)由進氣通道114進入反應空間S1且流經基板2的上表面,並藉由排氣單元16與排氣通道115排出,除了可吹掃多餘的反應物及副產物,更可控制進入之不反應物(例如但不限於氮氣或氬氣)的流量來控制反應空間S1與基板2
的溫度,以提高反應空間S1與基板2的降溫速率(流量大,降溫速率較快)。
此外,本實施例之半導體反應裝置1更可包括一氣體分配單元17,氣體分配單元17設置於真空腔體11內,並位於反應空間S1,氣體分配單元17可將進入反應空間S1之氣體均勻分配在基板2的上方,使製程更均勻。
以沉積製程為例,如圖2與圖4所示,當第二升降機構15帶動載台單元12上升而使基板2與真空腔體11的頂部111形成反應空間S1時,基板2與加熱器132具有一第一間距d1。於此,第一間距d1是在載台單元12上升至真空腔體11上側而使基板2與頂部111形成反應空間S1時(此時加熱單元13不移動),基板2的下緣與加熱器132上緣的距離。此時,加熱器132可加熱而使基板2與反應空間S1的溫度上升至溫度T2,而反應物(於此稱為第一反應物B)可由進氣通道114進入反應空間S1,在溫度T2時,第一反應物B可與基板2進行化學反應,之後再透過排氣單元16將反應空間S1多餘的反應物及/或副產物排出。在一些實施例中,第一間距d1可介於20毫米與100毫米之間(20mm<d1<100mm),而溫度T2例如但不限於為350℃。
另外,如圖3與圖4所示,在形成反應空間S1之後,第一升降機構14可帶動加熱單元13上升至一定位置,使得基板2與加熱器132具有一第二間距d2(第二間距d2小於第一間距d1)。於此,第二間距d2是在載台單元12上升至真空腔體11上側而與頂部111形成反應空間S1,且加熱器132上升至載台單元12的下方時,基板2的下緣與加熱器132上緣的距離。此時,因加熱器132與基板2較接近,加熱器132可加熱而很快地使基板2與反應空間S1的溫度由T2上升至T1(T1>T2),而另一反應物(於此稱為第二反應物A)可由進氣通道114進入反應空間S1,在溫度T1時,第二反應物A可與基板2進行化學反應,之後再透過排氣單元16將反應空間S1多餘的反應物及/或副產物排出。在一些實施例中,第二間距d2可介於5毫米與30毫米之間(5mm<d2<30mm),而溫度T1例如但不限於為500℃。
因此,本實施例之半導體反應裝置1係依據在反應空間S1之反應物,藉由第一升降機構14改變加熱單元13與基板2之間的距離,從而控制基板2與反應空間S1的溫度。於此,係藉由改變加熱單元13(加熱器132)與基
板2之間的距離藉由加熱單元13加熱以達到基板2與反應空間S1之反應物的溫度同步調變,藉此達到反應物之自我侷限成長的製程目的。
舉例來說,在原子層沉積製程的一實施例中,例如要在基板2上沉積氮化鎵(GaN)膜層為例,第一反應物B可例如為含鎵化合物(例如三乙基鎵,Triethylgallium,(C2H5)3Ga),而第二反應物A可為氨氣(NH3)。在基板2載置在載台單元12之後,使載台單元12上升到反應位置而形成反應空間S1(圖2),接著,利用進氣通道114依第一反應物B→不反應物→第二反應物A→不反應物→第一反應物B→不反應物→第二反應物A→不反應物→…等順序分別供應至反應空間S1。在第一反應物B進入前(圖2,第一間距d1),加熱器132加熱溫度至T2(例如350°),使得第一反應物B(三乙基鎵)進入後可自我侷限反應而單層吸附在基板2上;在第二反應物A(氨氣)未進入之前,使加熱單元13上升(圖3,第二間距d2),並同步加溫至T1(例如500°),以進行快速熱退火(rapid thermal annealing,RTA)製程,則第二反應物A(氨氣)進入反應空間S1後可吸附在基板2上,藉由高溫(T1)可提高氨氣分子的表面擴散速度及結晶特性;再吹入不反應物(例如但不限於氮氣或氬氣)且排出,並使加熱單元13下降(圖2,第一間距d1)而同步降溫至T2,再通入第一反應物B(三乙基鎵),可在低溫(T2)時自我侷限反應而形成單層吸附在氮原子上,並可維持氮化鎵結合的穩定性。於此,為了避免第一反應物B(三乙基鎵)在高溫(T1)裂解而不能完全自我侷限成長,需要溫度降低至T2時再通入第一反應物B(三乙基鎵)。持續進行多次循環,可使吸附在基板2上的反應物相互反應而形成氮化鎵的分子層,進而形成所需厚度之氮化鎵膜層。另外,更可在不同間距時以不同的功率加熱,以改變反應空間S1與基板2的升溫速率或降溫速率。例如,在第一間距d1時使加熱器132的輸出功率為第一功率W1,在第二間距d2時使加熱器132的輸出功率為第二功率W2,利用第二功率W2大於第一功率W1的控制方式,達到快速升溫或快速降溫的目的。此外,當不反應物由進氣通道114進入反應空間S1時,也可藉由不反應物的流量控制反應空間S1與基板2的溫度。例如,可以較大流量F1(F1>F2)之不反應物吹入反應空間S1,以達到快速降溫的目的。
另外,在原子層蝕刻製程的一實施例中,例如以氯氣蝕刻基板2上的鍺膜層為例,第一反應物B可為氯氣(Cl2),而第二反應物A為位於基板2上的鍺膜層。在基板2載置在載台單元12之後,先使載台單元12上升到反應位置而形成反應空間S1(圖2),接著,利用進氣通道114依第一反應物B→不反應物→第一反應物B→不反應物→、…等順序分別供應至反應空間S1。在第一反應物B(氯氣)進入前(圖2,第一間距d1),加熱器132加熱至溫度T2(較低溫),則第一反應物B(氯氣)進入後解離,在較低溫(T2)時氯離子可自我侷限反應而形成單層吸附在鍺膜層;再使加熱單元13上升(圖3,第二間距d2)且同步加熱至溫度T1(T1>T2),則氯離子可將鍺原子脫附(Desorption),藉此達到鍺膜層蝕刻的目的。持續進行多次循環後,氯離子可將鍺膜層蝕刻至所需厚度。
此外,在原子層蝕刻製程的另一實施例中,例如以氧化物(例如但不限於為O2、H2O、或H2O2)蝕刻基板2上的鍺膜層為例,第一反應物B可為氧化物,而第二反應物A為位於基板2上的鍺膜層。同上述,於低溫(T2,第一間距d1)時氧離子可自我侷限反應而形成單層吸附在鍺膜層上,而氧離子在高溫(T1,第二間距d2)時可將鍺原子脫附,藉此達到鍺膜層蝕刻的目的。
另外,請再參照圖2與圖3所示,本發明還提出一種半導體反應的方法,可應用於原子層沉積或原子層蝕刻,並與前述之半導體反應裝置1配合應用。半導體反應裝置1的具體技術內容已於上述中詳述,不再贅述。該方法可包括:藉由載台單元帶動基板2上升,使基板2隔離真空腔體11而形成反應空間S1與底部空間S2;以及藉由第一升降機構14改變加熱單元13與基板2之間的距離,進而改變基板2的溫度,從而利用溫度同步調變技術達到自我侷限反應。此外,半導體反應方法的其他技術特徵已於上述中詳述,在此不再多作說明。
綜上所述,在本發明之半導體反應裝置與方法中,當載台單元帶動基板上升時,基板可隔離真空腔體而形成反應空間與底部空間,而第一升降機構由真空腔體的底部伸入真空腔體內,並與加熱單元連接,且加熱單元藉由第一升降機構可相對於載台單元移動,其中,在基板與真空腔體形成反應空間時,係藉由第一升降機構改變加熱單元與基板之間的距離,進而改變基板的溫
度。因此,本發明是利用溫度同步調變的設計達成反應物的自我侷限反應,藉此達到原子層沉積或原子層蝕刻的目的。
以上所述僅為舉例性,而非為限制性者。任何未脫離本發明之精神與範疇,而對其進行之等效修改或變更,均應包含於後附之申請專利範圍中。
1‧‧‧半導體反應裝置
11‧‧‧真空腔體
111‧‧‧頂部
112‧‧‧底部
113‧‧‧基板出入通道
114‧‧‧進氣通道
115‧‧‧排氣通道
12‧‧‧載台單元
13‧‧‧加熱單元
131‧‧‧承載部
132‧‧‧加熱器
133‧‧‧反射件
14‧‧‧第一升降機構
141、151‧‧‧升降軸
142、152‧‧‧升降板
15‧‧‧第二升降機構
16‧‧‧排氣單元
17‧‧‧氣體分配單元
2‧‧‧基板
d1‧‧‧第一間距
S1‧‧‧反應空間
S2‧‧‧底部空間
Claims (16)
- 一種半導體反應裝置,包括: 一真空腔體; 一載台單元,設置於該真空腔體內並承載一基板,其中當該載台單元帶動該基板上升時,該基板隔離該真空腔體而形成一反應空間與一底部空間; 一加熱單元,設置於該真空腔體內,並與該基板位於該載台單元的相反側;以及 一第一升降機構,由該真空腔體的底部伸入該真空腔體內,並與該加熱單元連接,且該加熱單元藉由該第一升降機構可相對於該載台單元移動; 其中,在該基板上升而形成該反應空間時,係藉由該第一升降機構改變該加熱單元與該基板之間的距離,進而改變該基板的溫度。
- 如申請專利範圍第1項所述之半導體反應裝置,其中該真空腔體具有一頂部,該頂部與該載台單元相對而設,且該頂部與該基板形成該反應空間。
- 如申請專利範圍第1項所述之半導體反應裝置,更包括: 一第二升降機構,由該真空腔體的底部伸入該真空腔體內,並與該載台單元連接,且係藉由該第二升降機構帶動該載台單元上升而形成該反應空間與該底部空間。
- 如申請專利範圍第1項所述之半導體反應裝置,其中該真空腔體具有一進氣通道,該進氣通道與該反應空間連通,一反應物由該進氣通道進入該反應空間。
- 如申請專利範圍第4項所述之半導體反應裝置,其中,一不反應物由該進氣通道進入該反應空間,且係藉由該不反應物的流量控制該反應空間與該基板的溫度。
- 如申請專利範圍第1項所述之半導體反應裝置,其中,一反應物位於該基板上。
- 如申請專利範圍第1項所述之半導體反應裝置,更包括: 一排氣單元,該真空腔體具有一排氣通道,該排氣通道與該反應空間連通,且該排氣單元透過該排氣通道將該反應空間的氣體排出。
- 如申請專利範圍第1項所述之半導體反應裝置,其中該加熱單元包含一承載部、一加熱器與一反射件,該第一升降機構具有一升降軸,該升降軸與該承載部連接,該承載部承載該加熱器,且該反射件位於該加熱器與該承載部之間。
- 如申請專利範圍第1項所述之半導體反應裝置,其中該加熱單元包含一加熱器,該基板與該加熱器具有一第一間距與一第二間距,該加熱器於該第二間距時的輸出功率大於該第一間距時的輸出功率。
- 一種半導體反應的方法,與如申請專利範圍第1項所述之半導體反應裝置配合應用,該方法包括: 藉由該載台單元帶動該基板上升,使該基板隔離該真空腔體而形成一反應空間與一底部空間;以及 藉由該第一升降機構改變該加熱單元與該基板之間的距離,進而改變該基板的溫度,從而利用溫度同步調變技術達到製程目的。
- 如申請專利範圍第10項所述之方法,其中該半導體反應裝置更包括一第二升降機構,該第二升降機構由該真空腔體的底部伸入該真空腔體內,並與該載台單元連接,且在形成該反應空間的步驟中,係藉由該第二升降機構帶動該載台單元上升而形成該反應空間與該底部空間。
- 如申請專利範圍第10項所述之方法,其中該真空腔體具有一進氣通道,該進氣通道與該反應空間連通,該方法更包括: 提供一反應物由該進氣通道進入該反應空間。
- 如申請專利範圍第12項所述之方法,更包括: 提供一不反應物由該進氣通道進入該反應空間,且藉由該不反應物的流量控制該反應空間與該基板的溫度。
- 如申請專利範圍第10項所述之方法,其中,一反應物位於該基板上。
- 如申請專利範圍第10項所述之方法,其中該半導體反應裝置更包括一排氣單元,該真空腔體具有一排氣通道,該排氣通道與該反應空間連通,該方法更包括: 藉由該排氣單元透過該排氣通道將該反應空間的氣體排出。
- 如申請專利範圍第10項所述之方法,其中該加熱單元包含一加熱器,該基板與該加熱器具有一第一間距與一第二間距,該方法更包括: 使該加熱器於該第二間距時的輸出功率大於該第一間距時的輸出功率。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107144628A TWI685059B (zh) | 2018-12-11 | 2018-12-11 | 半導體反應裝置與方法 |
US16/689,807 US20200185259A1 (en) | 2018-12-11 | 2019-11-20 | Semiconductor reaction device and method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107144628A TWI685059B (zh) | 2018-12-11 | 2018-12-11 | 半導體反應裝置與方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI685059B true TWI685059B (zh) | 2020-02-11 |
TW202022979A TW202022979A (zh) | 2020-06-16 |
Family
ID=70413502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107144628A TWI685059B (zh) | 2018-12-11 | 2018-12-11 | 半導體反應裝置與方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20200185259A1 (zh) |
TW (1) | TWI685059B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112853316B (zh) * | 2020-12-31 | 2023-03-14 | 拓荆科技股份有限公司 | 镀膜装置及其承载座 |
CN114188258A (zh) * | 2022-02-17 | 2022-03-15 | 西安奕斯伟材料科技有限公司 | 一种改善外延片平坦度的硅片衬底传送装置和方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5620560A (en) * | 1994-10-05 | 1997-04-15 | Tokyo Electron Limited | Method and apparatus for heat-treating substrate |
JP2012222087A (ja) * | 2011-04-06 | 2012-11-12 | Chugai Ro Co Ltd | 基板の搬送装置及びこれを備えた基板の加工装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003060012A (ja) * | 2001-08-08 | 2003-02-28 | Asm Japan Kk | 半導体処理用反応チャンバ |
KR100867191B1 (ko) * | 2006-11-02 | 2008-11-06 | 주식회사 유진테크 | 기판처리장치 및 기판처리방법 |
KR101000219B1 (ko) * | 2008-07-31 | 2010-12-10 | 주식회사 케이씨텍 | 원자층 증착 장치 |
US8216380B2 (en) * | 2009-01-08 | 2012-07-10 | Asm America, Inc. | Gap maintenance for opening to process chamber |
US8287648B2 (en) * | 2009-02-09 | 2012-10-16 | Asm America, Inc. | Method and apparatus for minimizing contamination in semiconductor processing chamber |
KR101312592B1 (ko) * | 2012-04-10 | 2013-09-30 | 주식회사 유진테크 | 히터 승강형 기판 처리 장치 |
-
2018
- 2018-12-11 TW TW107144628A patent/TWI685059B/zh active
-
2019
- 2019-11-20 US US16/689,807 patent/US20200185259A1/en not_active Abandoned
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5620560A (en) * | 1994-10-05 | 1997-04-15 | Tokyo Electron Limited | Method and apparatus for heat-treating substrate |
JP2012222087A (ja) * | 2011-04-06 | 2012-11-12 | Chugai Ro Co Ltd | 基板の搬送装置及びこれを備えた基板の加工装置 |
Also Published As
Publication number | Publication date |
---|---|
TW202022979A (zh) | 2020-06-16 |
US20200185259A1 (en) | 2020-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10475652B2 (en) | Method of manufacturing semiconductor device, substrate processing apparatus, and recording medium | |
TWI534900B (zh) | 基板處理裝置 | |
US10943806B2 (en) | Substrate processing apparatus, method of manufacturing semiconductor device, and non- transitory computer-readable recording medium | |
US8076252B2 (en) | Substrate processing method and substrate processing apparatus | |
TW201800598A (zh) | 用於間隔墊應用之氮化矽薄膜的選擇性沉積 | |
TWI436408B (zh) | 半導體製程 | |
TW201732925A (zh) | 用於選擇性乾式蝕刻的方法及設備 | |
US11993845B2 (en) | High selectivity atomic layer deposition process | |
TWI685059B (zh) | 半導體反應裝置與方法 | |
JP6731471B2 (ja) | 基板処理装置、半導体装置の製造方法および記録媒体 | |
TWI827871B (zh) | 基板處理裝置、半導體裝置之製造方法、基板處理程式及記錄媒體 | |
KR20150128890A (ko) | 효과적인 열 순환을 위한 모듈형 기판 히터 | |
US10014171B2 (en) | Method of manufacturing semiconductor device | |
KR102307233B1 (ko) | 금속 산화물 후처리를 위한 방법들 | |
TWI674625B (zh) | 原位羥化裝置 | |
TWI713133B (zh) | 基板處理裝置、半導體裝置的製造方法及程式 | |
TWI807253B (zh) | 半導體反應裝置與反應方法 | |
US11981999B2 (en) | Supplemental energy for low temperature processes | |
CN114807902B (zh) | 半导体反应装置与反应方法 | |
US20230335392A1 (en) | Deposition of flowable sicn films by plasma enhanced atomic layer deposition | |
JP7571073B2 (ja) | 半導体装置の製造方法、基板処理方法、プログラム、及び基板処理装置 | |
TW202413688A (zh) | 用於可流動間隙填充之方法及設備 | |
TW202431426A (zh) | 基板處理裝置、基板處理方法、半導體裝置的製造方法及程式 | |
JP4208196B2 (ja) | マルチチャンバー装置および薄膜デバイスの作製方法。 | |
CN117747478A (zh) | 基板处理装置、半导体装置的制造方法及记录介质 |