TWI635711B - 相位校準方法及相關的鎖相迴路電路 - Google Patents
相位校準方法及相關的鎖相迴路電路 Download PDFInfo
- Publication number
- TWI635711B TWI635711B TW106111627A TW106111627A TWI635711B TW I635711 B TWI635711 B TW I635711B TW 106111627 A TW106111627 A TW 106111627A TW 106111627 A TW106111627 A TW 106111627A TW I635711 B TWI635711 B TW I635711B
- Authority
- TW
- Taiwan
- Prior art keywords
- phase error
- phase
- pilot
- error
- predicted
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 20
- 238000004891 communication Methods 0.000 claims abstract description 7
- 238000010586 diagram Methods 0.000 description 12
- 101100241173 Caenorhabditis elegans dat-1 gene Proteins 0.000 description 7
- 230000000737 periodic effect Effects 0.000 description 3
- 238000011084 recovery Methods 0.000 description 2
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0331—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/087—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L2207/00—Indexing scheme relating to automatic control of frequency or phase and to synchronisation
- H03L2207/06—Phase locked loops with a controlled oscillator having at least two frequency control terminals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0044—Control loops for carrier regulation
- H04L2027/0053—Closed loops
- H04L2027/0055—Closed loops single phase
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0044—Control loops for carrier regulation
- H04L2027/0063—Elements of loops
- H04L2027/0067—Phase error detectors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0083—Signalling arrangements
- H04L2027/0089—In-band signals
- H04L2027/0093—Intermittant signals
- H04L2027/0095—Intermittant signals in a preamble or similar structure
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
一種處理相位校準的方法,用於一無線通訊裝置中一鎖相迴路電路,包含計算一輸入訊號中一訊框的一標頭子訊框的一標頭相位誤差及該訊框中一導引子訊框的一導引相位誤差,其中該標頭子訊框及該導引子訊框為已知資料;根據該標頭相位誤差及該導引相位誤差間之關係,產生一預測相位誤差;根據該預測相位誤差及一濾波訊號,產生一相位補償訊號;根據該相位補償訊號,調整該輸入訊號,以產生一補償輸入訊號;偵測該補償輸入訊號中對應於該導引子訊框的一導引資料子訊框與一參考訊號間的一相位誤差;以及根據該相位誤差,產生該濾波訊號。
Description
本發明係指一種相位校準方法及相關的鎖相迴路電路,尤指一種能夠依據輸入訊號中已知資料計算所得的相位誤差間之關係,預測輸入訊號中未知資料的相位誤差的相位校準方法及相關的鎖相迴路電路。
鎖相迴路(Phase Locked-Loop)電路用以產生一週期性輸出訊號,且該週期性輸出訊號預期與一週期性輸入訊號間具有固定之相位關係。鎖相迴路電路被廣泛地應用於各式各樣的電路系統中,如無線通訊系統的數據及時鐘恢復電路(Clock and Data Recovery)、收發模組(Transceiver)或時脈產生器(Frequency Synthesizer),且不限於此。
請參考第1圖,第1圖為習知技術中一鎖相迴路電路10的示意圖。鎖相迴路電路10用來校準一輸入訊號IN與一參考訊號(未繪示於第1圖)間的相位誤差。如第1圖所示,鎖相迴路電路10包含有一乘法器100、一相位誤差偵測單元102、一濾波器104、一振盪器106及一相位誤差預測模組108。乘法器100用來依據振盪器106產生的相位補償訊號PC調整輸入訊號IN的相位,以產生補償輸入訊號CIN至相位誤差偵測單元102。相位誤差偵測單元102用來計算補償輸入訊號CIN與一參考訊號間的一相位誤差Φ並輸出相位誤差Φ至濾波器204。濾波器104根據相位誤差Φ調整振盪器106所產生的相位補償訊號PC。藉由乘法器100、相位誤差偵測單元102、濾波器104及振盪器106形成的迴路,鎖相迴路電路10可校準補償輸入訊號CIN與參考訊號間的相位誤差Φ。
在第1圖中,相位誤差預測模組108用來計算輸入訊號IN中已知資料的相位誤差,作為輸入至振盪器106的一預測相位誤差Φ
ES。預測相位誤差Φ
ES被用來作為鎖相迴路電路10校準輸入訊號IN中未知資料的之相位誤差Φ時的起始值,以增加校準速度。然而,當用來產生預測相位誤差Φ
ES的已知資料長度不足時,預測相位誤差Φ
ES可能會偏離真實相位誤差,降低鎖相迴路電路10的校準速度。因此,如何在已知資料長度不足的情況下,避免預測相位誤差Φ
ES偏離真實相位誤差,便成為業界亟欲探討的議題。
為了解決上述的問題,本發明提供一種能夠依據輸入訊號中已知資料計算所得的相位誤差間之關係,預測輸入訊號中未知資料之相位誤差的相位校準方法及相關的與鎖相迴路電路。
在一方面,本發明揭露一種處理相位校準的方法,用於一無線通訊裝置中一鎖相迴路電路。所述方法包含有計算一輸入訊號中一訊框的一標頭子訊框的一標頭相位誤差及該訊框中一導引子訊框的一導引相位誤差,其中該標頭子訊框及該導引子訊框為已知資料;根據該標頭相位誤差及該導引相位誤差間之關係,產生一預測相位誤差;根據該預測相位誤差及一濾波訊號,產生一相位補償訊號;根據該相位補償訊號,調整該輸入訊號,以產生一補償輸入訊號;偵測該補償輸入訊號中對應於該導引子訊框的一導引資料子訊框與一參考訊號間的一相位誤差;以及根據該相位誤差,產生該濾波訊號。
在另一方面,本發明揭露一種用於一無線通訊系統的鎖相迴路電路。所述鎖相迴路電路包含有一相位誤差預測模組,用來計算一輸入訊號中一訊框的一標頭子訊框的一標頭相位誤差及該訊框中一導引子訊框的一導引相位誤差,其中該標頭子訊框及該導引子訊框為已知資料;一相位誤差調整模組,用來根據該標頭相位誤差及該導引相位誤差間之關係,產生一預測相位誤差;一振盪器,用來根據該預測相位誤差及一濾波訊號,產生一相位補償訊號;一乘法單元,用來根據該相位補償訊號,調整該輸入訊號,以產生一補償輸入訊號;一相位誤差偵測單元,用來偵測該補償輸入訊號中對應於該導引子訊框的一導引資料子訊框與一參考訊號間的一相位誤差;以及一濾波器,用來根據該相位誤差,產生該濾波訊號。
請參考第2圖,第2圖為本發明實施例中一鎖相迴路電路20的示意圖。鎖相迴路電路20用來校準一輸入訊號IN與一參考訊號(未繪示於第2圖)間的相位誤差。如第2圖所示鎖相迴路電路20包含有一乘法器200、一相位誤差偵測單元202、一濾波器204、一振盪器206、一相位誤差預測模組208及一相位誤差調整模組210。值得注意的是,由於鎖相迴路電路20中乘法器200、相位誤差偵測單元202、濾波器204及振盪器206之運作方式與鎖相迴路電路10中乘法器100、相位誤差偵測單元102、濾波器104及振盪器106相同,為求簡潔在此省略說明。
值得注意的是,相位誤差預測模組208會計算輸入訊號IN中已知資料的標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P,但標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P並不會直接作為輸入至振盪器206的一預測相位誤差Φ
ES。標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P會先被輸入至相位誤差調整模組210進行調整。相位誤差調整模組210則會根據標頭相位誤差Φ
ML_H及導引相位誤差 Φ
ML_P間之關係,來產生預測相位誤差Φ
ES作為校準輸入訊號IN中未知資料的起始值。相較於鎖相迴路電路10,透過相位誤差調整模組210調整過後的預測相位誤差Φ
ES可更為貼近輸入訊號IN中未知資料的相位誤差,從而提升鎖相迴路電路20的校準速度。
關於鎖相迴路電路20的詳細運作方式,舉例說明如下。請共同參考第3、4圖,其中第3圖為鎖相迴路20的一流程30的流程圖,且第4圖為輸入訊號IN中一訊框FRA的示意圖。如第4圖所示,訊框FRA包含有一標頭子訊框HEA、複數個導引子訊框PIL_1~PIL_n、對應於標頭子訊框HEA的資料子訊框DAT_0及、對應於導引子訊框PIL_1~PIL_n的資料子訊框DAT_1~DAT_n,其中標頭子訊框HEA、導引子訊框PIL_1~PIL_n為已知資料,且標頭子訊框HEA的碼元長度大於導引子訊框PIL_1~PIL_n的碼元長度。舉例來說,當無線通訊裝置運作於第二代數位衛星廣播(Digital Video Broadcasting Satellite Second Generation,DVB-S2)時,標頭子訊框包含有90個碼元,而導引子訊框則包含有36個碼元。
根據流程30,鎖相迴路電路20首先接收包含有訊框FRA的輸入訊號IN(步驟302)。由於標頭子訊框HEA為已知資料(即相位誤差預測模組208已預先得知標頭子訊框HEA所包含的資料),因此相位誤差預測模組208可直接計算標頭子訊框HEA的相位誤差作為標頭相位誤差Φ
ML_H,以預測接續於標頭子訊框HEA的資料子訊框DAT_0的相位誤差(步驟304)。舉例來說,相位誤差預測模組208可使用最大概似估計(Maximum likelihood,ML)方法來計算標頭相位誤差Φ
ML_H。值得注意的是,因為標頭子訊框HEA的碼元長度較長,所以較不易受雜訊(如加性高斯白雜訊(Additive White Gaussian Noise,AWGN))影響,標頭相位誤差Φ
ML_H不會偏離真實相位誤差太遠。因此,相位誤差調整模組210可直接輸出標頭相位誤差Φ
ML_H作為預測相位誤差Φ
ES。
利用預測相位誤差Φ
ES,鎖相迴路電路20開始校準資料子訊框DAT_0的相位誤差。詳細來說,振盪器206根據預測相位誤差Φ
ES產生一相位補償訊號PC,以使乘法器206調整輸入訊號IN的相位後產生補償輸入訊號CIN。接下來,相位誤差偵測單元202偵測補償輸入訊號CIN中資料子訊框DAT_0與參考訊號間的相位誤差Φ,以使濾波器204產生相對應的濾波訊號(-Φ)。然後,振盪器206會根據濾波訊號(-Φ)調整相位補償訊號PC,以縮小補償輸入訊號CIN中資料子訊框DAT_0與參考訊號間的相位誤差Φ。
相似地,由於導引子訊框PIL_1亦為已知資料,因此相位誤差預測模組208可直接計算導引子訊框PIL_1的相位誤差作為導引相位誤差Φ
ML_P,來預測接續於導引子訊框PIL_1的資料子訊框DAT_1(即導引資料子訊框)的相位誤差(步驟306)。值得注意的是,因為導引子訊框PIL_1的碼元長度較短,所以較易受雜訊影響,導致導引相位誤差Φ
ML_P偏離真實相位誤差太多,降低鎖相迴路電路的校準速度。
為了解決上述問題,相位誤差調整模組210會依據標頭相位誤差Φ
ML_H與導引相位誤差Φ
ML_P間的關係,產生預測相位誤差Φ
ES(步驟308)。在一實施例中,當標頭相位誤差Φ
ML_H與導引相位誤差Φ
ML_P間的差距小於一誤差閾值γ時(
,
),相位誤差調整模組210判斷導引相位誤差Φ
ML_P未偏離真實相位誤差太多,而直接輸出導引相位誤差Φ
ML_P作為預測相位誤差Φ
ES。而當標頭相位誤差Φ
ML_H與導引相位誤差Φ
ML_P間的差距超過誤差閾值γ時(
,
),相位誤差調整模組210判斷導引相位誤差Φ
ML_P偏離真實相位誤差太多。在此狀況下,相位誤差調整模組210會調整導引相位誤差Φ
ML_P,再輸出調整後的導引相位誤差Φ
ML_P作為預測相位誤差Φ
ES。
在一實施例中,相位誤差調整模組210計算導引相位誤差Φ
ML_P與一補償係數CC的乘積作為預測相位誤差Φ
ES,其中補償係數CC大於0且小於1,以削弱偏離真實相位誤差太多的導引相位誤差Φ
ML_P對校準資料子訊框DAT_1之相位誤差Φ的影響,提升鎖相迴路電路20的校準速度。
請參考第5圖,第5圖為根據本發明一實施例所繪示之一相位誤差調整模組50的示意圖。如第5圖所示,相位誤差調整模組50包含有一控制單元500及一運算單元502。控制單元500用來根據標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P間之關係產生控制訊號CON,運算單元502則根據控制訊號CON產生預測相位誤差Φ
ES。在此實施例中,運算單元502包含有一乘法器504及一選擇器506。乘法器504用來輸出導引相位誤差Φ
ML_P與補償係數CC的乘積至選擇器506,選擇器506根據控制訊號CON輸出導引相位誤差Φ
ML_P或導引相位誤差Φ
ML_P與補償係數CC的乘積作為預測相位誤差Φ
ES。在一實施例中,控制單元500包含有用來儲存標頭相位誤差Φ
ML_H的儲存單元,並於取得一導引相位誤差Φ
ML_P時,根據同一訊框中標頭相位誤差Φ
ML_H及導引相位誤差 Φ
ML_P間之差距來產生控制訊號CON。詳細來說,若判斷同一訊框中標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P間之差距小於誤差閾值γ時,控制單元500產生控制訊號CON以使選擇器506輸出導引相位誤差Φ
ML_P作為預測相位誤差Φ
ES;若判斷同一訊框中標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P間之差距大於誤差閾值γ時,控制單元500調整控制訊號CON以使選擇器506輸出導引相位誤差Φ
ML_P與補償係數CC間的乘積作為預測相位誤差Φ
ES。
在另一實施例中,相位誤差調整模組210直接輸出前一次輸出的預測相位誤差Φ
ES(即一先前預測相位誤差Φ
ES_PRE)作為預測相位誤差Φ
ES。這是由於同一訊框FRA中資料子訊框DAT_0~DAT_n間的時間差距小,因此同一訊框FRA中資料子訊框DAT_0~DAT_n的相位誤差應相近。值得注意的是,在此實施例中,相位誤差調整模組210會於判斷標頭相位誤差Φ
ML_H與導引相位誤差Φ
ML_P間的差距小於誤差閾值γ時,將導引相位誤差Φ
ML_P儲存為先前預測相位誤差Φ
ES_PRE。
請參考第6圖,第6圖為根據本發明一實施例所繪示之一相位誤差調整模組60的示意圖。如第6圖所示,相位誤差調整模組60包含有一控制單元600及一運算單元602。控制單元600用來根據標頭相位誤差Φ
ML_H導引相位誤差Φ
ML_P間之關係產生控制訊號CON,運算單元602則根據控制訊號CON產生預測相位誤差Φ
ES。在此實施例中,運算單元602包括一儲存單元604及選擇器606、608。儲存單元604用來儲存先前預測相位誤差Φ
ES_PRE。選擇器606根據控制訊號CON選擇導引相位誤差Φ
ML_P及先前預測相位誤差Φ
ES_PRE其中一者作為預測相位誤差Φ
ES,選擇器608則根據控制訊號CON決定是否將預測相位誤差Φ
ES儲存至儲存單元604。
詳細來說,若判斷同一訊框中標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P間之差距小於誤差閾值γ時,控制單元600產生控制訊號CON以使選擇器606輸出導引相位誤差Φ
ML_P作為預測相位誤差Φ
ES,並使選擇器608輸出預測相位誤差Φ
ES至儲存單元604,以儲存此時的預測相位誤差Φ
ES作為先前預測相位誤差Φ
ES_PRE;若判斷同一訊框中標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P間之差距大於誤差閾值γ時,控制單元600產生控制訊號CON以使選擇器606輸出儲存在儲存單元604中之先前預測相位誤差Φ
ES_PRE作為預測相位誤差Φ
ES,並使選擇器608停止輸出預測相位誤差Φ
ES至儲存單元604。
請參考第7圖,第7圖為根據本發明一實施例所繪示之一相位誤差調整模組70的示意圖。如第7圖所示,相位誤差預測模組70包含有一控制單元700及一運算單元702。控制單元700用來根據標頭相位誤差Φ
ML_H及導引相位誤差Φ
ML_P間之關係產生控制訊號CON1,運算單元702則根據控制訊號CON1產生預測相位誤差Φ
ES。在此實施例中,運算單元702包含有一乘法器704、一儲存單元706及選擇器708、710、712、714。在此實施例中,控制單元700、乘法器704及選擇器708的運作原理類似於第5圖所示的控制單元500、乘法器504及選擇器506,而控制單元700、儲存單元706及選擇器710、712的運作原理類似於第6圖所示的控制單元600、儲存單元604及選擇器606、608,為求簡潔,在此不贅述。
在此實施例中,控制單元700另用來根據一雜訊指示訊號NF產生一控制訊號CON2,以使選擇器714根據控制訊號CON2選擇輸出相位誤差Φ
ES_1、 Φ
ES_2其中一者作為預測相位誤差Φ
ES。詳細來說,控制單元700於根據雜訊指示訊號NF判斷在一特定時間區間內之雜訊變動值小於一變動閾值時,產生控制訊號CON2控制選擇器714輸出相位誤差Φ
ES_1作為預測相位誤差Φ
ES;控制單元700並於根據雜訊指示訊號NF判斷在該特定時間區間內的雜訊變動值大於該變動閾值時,產生控制訊號CON2控制選擇器714輸出相位誤差Φ
ES_2作為預測相位誤差Φ
ES。
於根據標頭相位誤差Φ
ML_H與導引相位誤差Φ
ML_P間的關係產生預測相位誤差Φ
ES後,振盪器206根據預測相位誤差Φ
ES產生相位補償訊號PC(步驟310),以使乘法器206調整輸入訊號IN中導引資料子訊框DAT_1的相位後產生補償輸入訊號CIN(步驟312)。接下來,相位誤差偵測單元202偵測補償輸入訊號CIN中資料子訊框DAT_1與參考訊號間的相位誤差Φ,以使濾波器204產生相對應的濾波訊號(-Φ)(步驟314)。然後,振盪器206會根據濾波訊號(-Φ)產生相位補償訊號PC(步驟316),以縮小補償輸入訊號CIN中資料子訊框DAT_1與參考訊號間的相位誤差Φ。
透過重複步驟306~316,鎖相迴路電路20可依據標頭子訊框HEA的相位誤差Φ
ML與導引子訊框PIL_1~PIL_n間之關係,來分別調整作為校準資料子訊框DAT_1~DAT_n之相位誤差的起始值之預測相位誤差Φ
ES,以提升鎖相迴路電路20校準資料子訊框DAT_1~DAT_n之相位誤差的速度。 以上所述僅為本發明之實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10、20‧‧‧鎖相迴路電路
100、20‧‧‧乘法單元
102、202‧‧‧相位誤差偵測單元
104、204‧‧‧濾波器
106、206‧‧‧振盪器
108、208‧‧‧相位誤差預測模組
210、50、60、70‧‧‧相位誤差調整模組
30‧‧‧流程
300~318‧‧‧步驟
500、600、700‧‧‧控制單元
502、602、702‧‧‧運算單元
504、706‧‧‧乘法器
506、606、608、708、710、712、714‧‧‧選擇器
604、706‧‧‧儲存單元
CIN‧‧‧補償輸入訊號
CON、CON1、CON2‧‧‧控制訊號
DAT_1~DAT_n‧‧‧資料子訊框
FRA‧‧‧訊框
HEA‧‧‧標頭子訊框
IN‧‧‧輸入訊號
NF‧‧‧雜訊指示訊號
PC‧‧‧相位補償訊號
PIL_1~PIL_n‧‧‧導引子訊框
Φ、ΦML、ΦES_1、ΦES_2‧‧‧相位誤差
ΦML_H‧‧‧標頭相位誤差
ΦML_P‧‧‧導引相位誤差
ΦES‧‧‧預測相位誤差
ΦES_PRE‧‧‧先前預測相位誤差
100、20‧‧‧乘法單元
102、202‧‧‧相位誤差偵測單元
104、204‧‧‧濾波器
106、206‧‧‧振盪器
108、208‧‧‧相位誤差預測模組
210、50、60、70‧‧‧相位誤差調整模組
30‧‧‧流程
300~318‧‧‧步驟
500、600、700‧‧‧控制單元
502、602、702‧‧‧運算單元
504、706‧‧‧乘法器
506、606、608、708、710、712、714‧‧‧選擇器
604、706‧‧‧儲存單元
CIN‧‧‧補償輸入訊號
CON、CON1、CON2‧‧‧控制訊號
DAT_1~DAT_n‧‧‧資料子訊框
FRA‧‧‧訊框
HEA‧‧‧標頭子訊框
IN‧‧‧輸入訊號
NF‧‧‧雜訊指示訊號
PC‧‧‧相位補償訊號
PIL_1~PIL_n‧‧‧導引子訊框
Φ、ΦML、ΦES_1、ΦES_2‧‧‧相位誤差
ΦML_H‧‧‧標頭相位誤差
ΦML_P‧‧‧導引相位誤差
ΦES‧‧‧預測相位誤差
ΦES_PRE‧‧‧先前預測相位誤差
第1圖為習知技術一鎖相迴路電路的示意圖。 第2圖為本發明實施例中一鎖相迴路電路的示意圖。 第3圖為本發明實施例一流程的流程圖。 第4圖為一訊框的示意圖。 第5圖為本發明實施例中一相位誤差調整模組的示意圖。 第6圖為本發明實施例中另一相位誤差調整模組的示意圖。 第7圖為本發明實施例中又另一相位誤差調整模組示意圖。
Claims (13)
- 一種處理相位校準的方法,用於一無線通訊裝置中一鎖相迴路電路,包含有: 計算一輸入訊號中一訊框的一標頭子訊框的一標頭相位誤差及該訊框中一導引子訊框的一導引相位誤差,其中該標頭子訊框及該導引子訊框為已知資料; 根據該標頭相位誤差及該導引相位誤差間之關係,產生一預測相位誤差; 根據該預測相位誤差及一濾波訊號,產生一相位補償訊號; 根據該相位補償訊號,調整該輸入訊號,以產生一補償輸入訊號; 偵測該補償輸入訊號中對應於該導引子訊框的一導引資料子訊框與一參考訊號間的一相位誤差;以及 根據該相位誤差,產生該濾波訊號。
- 如請求項1所述的方法,其中根據該標頭相位誤差及該導引相位誤差間之關係,產生該預測相位誤差的步驟包含有: 當該標頭相位誤差與該導引相位誤差間的差距小於一誤差閾值時,輸出該導引相位誤差作為該預測相位誤差。
- 如請求項1所述的方法,其中根據該標頭相位誤差及該導引相位誤差間之關係,產生該預測相位誤差的步驟包含有: 當該標頭相位誤差與該導引相位誤差間的差距大於一誤差閾值時,調整該導引相位誤差來產生該預測相位誤差。
- 如請求項3所述的方法,其中根據當該標頭相位誤差與該導引相位誤差間的差距大於該誤差閾值間的差距大於該誤差閾值時,調整該預測相位誤差來產生該預測相位誤差的步驟包含有: 根據該標頭相位誤差與該導引相位誤差間的差距大於該誤差閾值之一判斷,計算該導引相位誤差與一補償係數間的一乘積作為該預測相位誤差,其中該補償係數大於0且小於1。
- 如請求項4所述的方法,其中根據該標頭相位誤差與該導引相位誤差間的差距大於該誤差閾值之該判斷,計算該導引相位誤差與該補償係數間的該乘積作為該預測相位誤差的步驟包含有: 根據該標頭相位誤差的絕對值與該導引相位誤差的絕對值間的差距大於該誤差閾值之該判斷與一相位雜訊變動小於一變動閾值之一判斷,計算該導引相位誤差與該補償係數間的該乘積作為該預測相位誤差。
- 如請求項1所述的方法,其中根據該標頭相位誤差及該導引相位誤差間之關係,產生該預測相位誤差的步驟包含有: 根據該標頭相位誤差與該導引相位誤差間的差距大於一誤差閾值之一判斷,以一先前預測相位誤差作為該預測相位誤差。
- 如請求項6所述的方法,其中根據該標頭相位誤差與該導引相位誤差間的差距大於一誤差閾值之該判斷,以該先前預測相位誤差作為該預測相位誤差的步驟包含有: 根據該標頭相位誤差的絕對值與該導引相位的絕對值誤差間的差距大於該誤差閾值之該判斷與一相位雜訊變動大於一變動閾值之一判斷,將該先前預測相位誤差作為該預測相位誤差。
- 如請求項6所述的方法,另包含有: 根據該標頭相位誤差的絕對值與該導引相位誤差的絕對值間的差距小於該誤差閾值之一判斷,儲存該導引相位誤差作為該先前預測相位誤差。
- 一種鎖相迴路電路,用於一無線通訊系統,包含有: 一相位誤差預測模組,用來計算一輸入訊號中一訊框的一標頭子訊框的一標頭相位誤差及該訊框中一導引子訊框的一導引相位誤差,其中該標頭子訊框及該導引子訊框為已知資料; 一相位誤差調整模組,用來根據該標頭相位誤差及該導引相位誤差間之關係,產生一預測相位誤差; 一振盪器,用來根據該預測相位誤差及一濾波訊號,產生一相位補償訊號; 一乘法單元,用來根據該相位補償訊號,調整該輸入訊號,以產生一補償輸入訊號; 一相位誤差偵測單元,用來偵測該補償輸入訊號中對應於該導引子訊框的一導引資料子訊框與一參考訊號間的一相位誤差;以及 一濾波器,用來根據該相位誤差,產生該濾波訊號。
- 如請求項9所述的鎖相迴路電路,其中該相位誤差調整模組包含有: 一控制單元,用來根據該標頭相位誤差及該導引相位誤差,產生一第一控制訊號; 一運算單元,用來根據該第一控制訊號,產生該預測相位誤差。
- 如請求項10所述的鎖相迴路電路,其中該運算單元包含有: 一乘法器,用來計算該導引相位誤差與一補償係數的乘積作為一調整導引相位誤差;以及 一選擇器,用來根據該第一控制訊號,輸出該導引相位誤差及該調整導引相位誤差其中一者作為該預測相位誤差。
- 如請求項10所述的鎖相迴路電路,其中該運算單元包含有: 一儲存單元,用來儲存一先前預測相位誤差; 一第一選擇器,用來根據該第一控制訊號,輸出該導引相位誤差及該先前預測相位誤差其中一者作為該預測相位誤差;以及 一第二選擇器,用來根據該第一控制訊號,將該預測相位誤差儲存至該儲存單元。
- 如請求項10所述的鎖相迴路電路,其中該控制單元另根據一雜訊指示訊號產生一第二控制訊號,且該運算單元包含有: 一乘法器,用來計算該導引相位誤差與一補償係數的乘積作為一調整導引相位誤差;以及 一儲存單元,用來儲存一先前預測相位誤差; 一第一選擇器,用來根據該第一控制訊號,輸出該導引相位誤差及該調整導引相位誤差其中一者作為一第一相位誤差; 一第二選擇器,用來根據該第一控制訊號,輸出該導引相位誤差及該先前預測相位誤差其中一者作為一第二相位誤差; 一第三選擇器,用來根據該第一控制訊號,將該預測相位誤差儲存至該儲存單元;以及 一第四選擇器,用來根據該第二控制訊號,輸出該第一相位誤差及該第二相位誤差其中一者作為該預測相位誤差。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106111627A TWI635711B (zh) | 2017-04-07 | 2017-04-07 | 相位校準方法及相關的鎖相迴路電路 |
US15/690,834 US20180294947A1 (en) | 2017-04-07 | 2017-08-30 | Phase calibration method and associated phase locked loop circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106111627A TWI635711B (zh) | 2017-04-07 | 2017-04-07 | 相位校準方法及相關的鎖相迴路電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI635711B true TWI635711B (zh) | 2018-09-11 |
TW201838342A TW201838342A (zh) | 2018-10-16 |
Family
ID=63711907
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106111627A TWI635711B (zh) | 2017-04-07 | 2017-04-07 | 相位校準方法及相關的鎖相迴路電路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20180294947A1 (zh) |
TW (1) | TWI635711B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110417427A (zh) * | 2018-04-27 | 2019-11-05 | 晨星半导体股份有限公司 | 相位回复电路及方法 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5694388A (en) * | 1994-06-23 | 1997-12-02 | Ntt Mobile Communications Network Inc. | CDMA demodulator and demodulation method |
US20020159533A1 (en) * | 2001-02-21 | 2002-10-31 | Crawford James A. | OFDM pilot tone tracking for wireless lan |
TW545008B (en) * | 2001-02-21 | 2003-08-01 | Magis Networks Inc | OFDM pilot tone tracking for wireless LAN |
US20040156349A1 (en) * | 2001-06-22 | 2004-08-12 | Maxim Borisovich | Method and system compensation of a carrier frequency offset in an ofdm receiver |
US6985548B1 (en) * | 1999-02-03 | 2006-01-10 | Conexant Systems, Inc. | System and method for timing recovery in a discrete multi-tone system |
US20100040129A1 (en) * | 2006-11-17 | 2010-02-18 | Dong Kyoo Kim | Channel equalization and carrier recovery method and receiver in high speed wireless communication system |
US7787630B2 (en) * | 2005-08-29 | 2010-08-31 | Texas Instruments Incorporated | FM stereo decoder incorporating Costas loop pilot to stereo component phase correction |
US9036750B2 (en) * | 2008-12-23 | 2015-05-19 | Telefonaktiebolaget L M Ericsson (Publ) | Method and apparatus for receiver frequency error compensation |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4264585B2 (ja) * | 2007-04-27 | 2009-05-20 | ソニー株式会社 | 同期回路およびその制御方法 |
US8711983B2 (en) * | 2010-10-29 | 2014-04-29 | Texas Instruments Incorporated | Phase locking loop |
-
2017
- 2017-04-07 TW TW106111627A patent/TWI635711B/zh not_active IP Right Cessation
- 2017-08-30 US US15/690,834 patent/US20180294947A1/en not_active Abandoned
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5694388A (en) * | 1994-06-23 | 1997-12-02 | Ntt Mobile Communications Network Inc. | CDMA demodulator and demodulation method |
US6985548B1 (en) * | 1999-02-03 | 2006-01-10 | Conexant Systems, Inc. | System and method for timing recovery in a discrete multi-tone system |
US20020159533A1 (en) * | 2001-02-21 | 2002-10-31 | Crawford James A. | OFDM pilot tone tracking for wireless lan |
TW545008B (en) * | 2001-02-21 | 2003-08-01 | Magis Networks Inc | OFDM pilot tone tracking for wireless LAN |
US20040156349A1 (en) * | 2001-06-22 | 2004-08-12 | Maxim Borisovich | Method and system compensation of a carrier frequency offset in an ofdm receiver |
US7787630B2 (en) * | 2005-08-29 | 2010-08-31 | Texas Instruments Incorporated | FM stereo decoder incorporating Costas loop pilot to stereo component phase correction |
US20100040129A1 (en) * | 2006-11-17 | 2010-02-18 | Dong Kyoo Kim | Channel equalization and carrier recovery method and receiver in high speed wireless communication system |
US9036750B2 (en) * | 2008-12-23 | 2015-05-19 | Telefonaktiebolaget L M Ericsson (Publ) | Method and apparatus for receiver frequency error compensation |
Non-Patent Citations (2)
Title |
---|
2014年6月30日公開文件_俞壹馨" 適用於正交頻分多工技術為基礎之無線通訊系統的通道等化器設計"國立交通大學電子工程學系電子鹽祭所碩士班碩士論文 |
年6月30日公開文件_俞壹馨" 適用於正交頻分多工技術為基礎之無線通訊系統的通道等化器設計"國立交通大學電子工程學系電子鹽祭所碩士班碩士論文 * |
Also Published As
Publication number | Publication date |
---|---|
US20180294947A1 (en) | 2018-10-11 |
TW201838342A (zh) | 2018-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6900676B1 (en) | Clock generator for generating accurate and low-jitter clock | |
US8451971B2 (en) | Communication systems, clock generation circuits thereof, and method for generating clock signal | |
US9237005B2 (en) | Clock data recovery circuit module and method for generating data recovery clock | |
US8331519B2 (en) | Frequency detector and phase locked loop having the same | |
TWI451228B (zh) | 時脈產生器及產生時脈信號的方法 | |
JP2010541374A (ja) | 拡張されたトラッキング範囲を有する位相ロック・ループ(pll) | |
US8588357B2 (en) | Phase selector capable of tolerating jitter and method thereof, and clock and data recovery circuit | |
TWI635711B (zh) | 相位校準方法及相關的鎖相迴路電路 | |
US20180278260A1 (en) | Bandwidth adjustment method and associated bandwidth adjustment circuit and phase recovery module | |
US9413518B2 (en) | Clock data recovery circuit | |
US7663416B2 (en) | Apparatus and related method for generating output clock | |
US10075285B2 (en) | Loop bandwidth adjusting method for phase locked-loop unit and associated loop bandwidth adjusting unit and phase recovery module | |
US6732286B1 (en) | High latency timing circuit | |
TWI631827B (zh) | 相位補償方法及相關的鎖相迴路模組 | |
US9686105B2 (en) | Clock and data recovery circuit and frequency detection method thereof | |
JP2009253951A (ja) | パルス幅補正装置およびパルス幅補正方法 | |
US7496022B2 (en) | Method and apparatus of adjusting phase of a sampling clock and prediction timing of a synchronization signal through a disc signal | |
US20090224842A1 (en) | Phase lock loop apparatus | |
US20180313895A1 (en) | Jitter measurement circuit and jitter measurement system | |
US9967083B2 (en) | Receiving device | |
CN108880533A (zh) | 相位校准方法及相关的锁相回路电路 | |
JP5800999B2 (ja) | デジタル放送受信装置およびデジタル放送受信方法 | |
US8411810B2 (en) | Receiving circuit with adaptive synchronization and method thereof | |
US7795924B2 (en) | Phase detecting module and detecting method thereof | |
JP6475202B2 (ja) | 位相比較回路、及びその制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |