TWI623218B - 無線基頻處理裝置及其方法 - Google Patents

無線基頻處理裝置及其方法 Download PDF

Info

Publication number
TWI623218B
TWI623218B TW102120770A TW102120770A TWI623218B TW I623218 B TWI623218 B TW I623218B TW 102120770 A TW102120770 A TW 102120770A TW 102120770 A TW102120770 A TW 102120770A TW I623218 B TWI623218 B TW I623218B
Authority
TW
Taiwan
Prior art keywords
clock
signal
carrier
receiving circuit
sampling frequency
Prior art date
Application number
TW102120770A
Other languages
English (en)
Other versions
TW201408010A (zh
Inventor
于茂
Original Assignee
馬維爾國際貿易有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 馬維爾國際貿易有限公司 filed Critical 馬維爾國際貿易有限公司
Publication of TW201408010A publication Critical patent/TW201408010A/zh
Application granted granted Critical
Publication of TWI623218B publication Critical patent/TWI623218B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/001Synchronization between nodes
    • H04W56/002Mutual synchronization
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0008Modulated-carrier systems arrangements for allowing a transmitter or receiver to use more than one type of modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2662Symbol synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only

Abstract

本發明係提供接收和傳送訊號的裝置與方法。基頻處理器包含接收電路,其係包含用於解調接收的單載波訊號之單載波接收電路以及用於解調接收的多載波訊號之多載波接收電路。單載波接收電路包含第一數位內插器,且多載波接收電路包含第二數位內插器。符號時序回復係藉由調整第一數位內插器或第二數位內插器之內插相位而執行。基頻處理器還包含用於編碼待傳送訊號的傳送電路。基頻處理器更包含耦合至接收電路及傳送電路的時脈器。時脈器係提供經處理以產生時脈取樣頻率的時脈訊號,用以收發單載波訊號及多載波訊號。

Description

無線基頻處理裝置及其方法 相關申請案的相互參照
本案主張於2012年6月12日申請的美國第61/658,885號臨時專利申請案以及於2012年2月15日申請的美國第61/765,424號臨時專利申請案的優先權,其所揭露的整體內容併入於此以作為參考。
本發明一般係關於無線通訊,特別是關於一種使用單一時脈源的無線基頻處理器。
無線通訊系統如無線區域網路(WLANs)包括透過一個或多個無線頻道通訊的多個無線通訊設備。無線通訊設備的各種例子包括行動電話,智慧型手機,無線路由器及無線集線器。在某些情況下,無線通訊電器是與資料處理設備(例如筆記型電腦,個人數位助理及電腦)進行整合。無線通訊系統可以使用一個或多個無線通訊技術,例如正交分頻多工(OFDM)。在以正交分頻多工為基礎的無線通訊系統中,資料串流被分成多個子資料串流。這樣的子資料串流是由不同的正交分頻多工子載波所發送,其可以被稱為音調或頻率音調。例如電氣和電子工程師協會(IEEE)的無線通訊標準(例如IEEE 802.11a,IEEE 802.11n或IEEE 802.11ac)所定義的 無線區域網路,可以採用正交分頻多工發送和接收訊號。無線區域網路也可以使用單載波調變技術,例如IEEE 802.11b標準。
本發明係一種用於接收及傳送與一個或多個無線通訊協定有關之訊號的裝置。用於接收與一個或多個無線通訊協定有關之訊號的裝置包含:用於解調接收之單載波訊號的單載波接收電路,單載波接收電路包含第一數位內插器。裝置亦包含用於解調接收的多載波訊號的多載波接收電路,多載波接收電路包含第二數位內插器。符號時序回復係藉由調整第一數位內插器或第二數位內插器之內插相位而執行於該裝置。裝置更包含耦合至單載波接收電路及多載波接收電路的時脈器。時脈器係提供經處理以產生複數個時脈取樣頻率的時脈訊號,用以解調接收的單載波訊號及接收的多載波訊號。
在另一個實施例中,用於傳送與一個或多個無線通訊協定有關之訊號的裝置係包含用於編碼待傳送之單載波訊號的單載波傳送電路。裝置亦包含用於編碼待傳送之多載波訊號的多載波傳送電路。裝置更包含耦合至單載波傳送電路及多載波傳送電路的時脈器。時脈器係提供經處理以產生複數個時脈取樣頻率的時脈訊號,用以編碼待傳送之單載波訊號及待傳送之多載波訊號。
在另一個實施例中,用於與一個或多個無線通訊協定有關之訊號的全雙工通訊的基頻處理器係包含接收電路,其係包含用於解調接收的單載波訊號之單載波接收電路以及用於解調接收的多載波訊號之多載波接收電路。單載波接收電路包含第一數位內插器,且多載波接收電路包含第二數位內插器。符號時序回復係藉由調整第一數位內插器或第二數位內插器之內插相位而執行於基頻處理器。基頻處理器還包含用於編碼待傳送 訊號的傳送電路,其中待傳送訊號係為單載波訊號或為多載波訊號。基頻處理器更包含耦合至接收電路及傳送電路的時脈器。時脈器係提供經處理以產生複數個時脈取樣頻率的時脈訊號,用以收發單載波訊號及多載波訊號。
在另一個實施例中,用於在基頻處理器處理接收訊號的方法中,係偵測接收訊號為單載波訊號或為多載波訊號。若接收訊號為單載波訊號,透過單載波接收電路解調接收訊號。單載波接收電路包含第一數位內插器。若接收訊號為多載波訊號,透過多載波接收電路解調接收訊號。多載波接收電路包含第二數位內插器。符號時序回復係藉由調整第一數位內插器或第二數位內插器之內插相位而執行。時脈訊號係使用耦合至單載波接收電路及多載波接收電路之時脈器所產生。時脈取樣頻率係由處理時脈訊號所產生,其中時脈取樣頻率係由單載波接收電路或多載波接收電路所接收,用於解調單載波訊號或多載波訊號。
在另一個實施例中,用於在基頻處理器處理待傳送訊號的方法中,係偵測待傳送訊號為單載波訊號或為多載波訊號。若待傳送訊號為單載波訊號,透過單載波傳送電路編碼待傳送訊號。若待傳送訊號為多載波訊號,透過多載波傳送電路編碼待傳送訊號。時脈訊號係使用耦合至單載波傳送電路及多載波傳送電路之時脈器所產生。時脈取樣頻率係由單載波傳送電路或多載波傳送電路所接收,用於編碼單載波訊號或多載波訊號。
100‧‧‧基頻處理器
102‧‧‧單一時脈器
104‧‧‧單載波接收電路
106‧‧‧多載波接收器電路
108‧‧‧單載波傳送電路
110‧‧‧多載波傳送電路
112,236‧‧‧媒體存取控制層
114,212‧‧‧類比數位轉換器
118,238‧‧‧第一數位內插器
120‧‧‧第二數位內插器
124,234‧‧‧媒體存取控制資料介面
126,210‧‧‧射頻層
130,256‧‧‧數位類比轉換器
200‧‧‧無線終端
204‧‧‧單一時脈基頻處理器
212‧‧‧類比數位轉換器
214‧‧‧時脈器
216‧‧‧第二時脈產生模組
218‧‧‧第一時脈產生模組
220‧‧‧共同資料路徑
222,238‧‧‧數位內插器
224‧‧‧數值控制振盪器
226‧‧‧載波回復模組
228‧‧‧接收狀態器
230‧‧‧快速傅立葉變換模組
232‧‧‧頻域處理模組
240‧‧‧數值控制振盪器與時脈閘控模組
242‧‧‧耙式與互補碼鍵控解碼器
244‧‧‧單載波淨通道評估模組
246‧‧‧正交分頻多工傳送模組
248‧‧‧巴克/互補碼鍵控碼產生模組
250‧‧‧重新取樣器控制模組
252‧‧‧濾波器/重新取樣器模組
254‧‧‧802.11b/正交分頻多工一般功能模組
302‧‧‧第一多工器
304,306‧‧‧輸入
308‧‧‧選擇線輸入
309,318‧‧‧輸出
310‧‧‧加法器
312‧‧‧Mu_tr[16:0]值
314‧‧‧Mu[15:0]值
316‧‧‧第二多工器
320‧‧‧Mu[16]
322‧‧‧正反器
324‧‧‧Mu[16:0]
326‧‧‧~mu[16]值
328‧‧‧CK40M訊號
330,336‧‧‧時脈閘控元件
332‧‧‧CK22M訊號
334‧‧‧CK80M訊號
338‧‧‧CK44M訊號
402~422‧‧‧波形
502‧‧‧時脈產生/時脈閘控模組
504‧‧‧來源時脈
506‧‧‧CK88訊號
508‧‧‧CK80訊號
510‧‧‧巴克/互補碼鍵控編碼模組
512‧‧‧來源資料
514‧‧‧資料序列
516‧‧‧資料緩衝器
517‧‧‧D型正反器
518‧‧‧資料輸入接腳
520‧‧‧可寫入模組
522‧‧‧致能接腳
524‧‧‧時脈輸入接腳
526‧‧‧輸出接腳
528‧‧‧多工器
530‧‧‧讀取選擇模組
532‧‧‧輸出
534‧‧‧重新取樣器
536‧‧‧重新取樣資料序列
602~610‧‧‧波形
圖1為使用具有固定頻率之單一時脈器的基頻處理器之一實施例方塊圖;圖2為無線終端之模組之一實施例方塊圖; 圖3為用於基頻處理器中,實施數值控制振盪器(NCO)與時脈閘控模組之一實施例方塊圖;圖4為數值控制振盪器(NCO)與時脈閘控模組中使用的某些訊號的波形示意圖;圖5為用於基頻處理器中,實施單載波傳輸電路之一實施例方塊圖;圖6為實施單載波傳輸電路使用的某些訊號波形示意圖;圖7為在基頻處理器中處理接收訊號之方法實施例流程圖,該接收訊號係與一個或多個無線通訊協定有關;圖8為在基頻處理器中處理待傳送訊號之方法實施例流程圖,該待傳送訊號係與一個或多個無線通訊協定有關。
圖1為使用具有固定頻率之單一時脈器102的基頻處理器100之一實施例方塊圖。例示的基頻處理器100是用於無線通訊系統中,例如IEEE 802.11標準的無線區域網路(WLAN)系統。在這樣的IEEE 802.11標準的無線區域網路中,所支援的兩種不同類型封包係包括單載波(如802.11b)封包及正交分頻多工(OFDM)(例如802.11a,802.11n及802.11ac)的多載波封包。對使用例示的基頻處理器100傳送與接收802.11b的單載波封包而言,展頻片碼率(spreading chip rate)是11Mchip/s,且對這種封包訊號處理的過取樣率為11MHz的倍數。相對地,對於使用例示的基頻處理器100傳送與接收的正交分頻多工封包,以根據設備頻寬被指定的取樣率等因素,時域取樣率為20MHz的倍數。本發明所討論的術語「多載波」和「正交分頻多工」,在大多數情況下是可互換的。因此,在引用正交分頻多工的地方,也可使用其他多載波調變及解調技術。類似地,引用多載波調變及 解調的地方包括實施正交分頻多工。
為了接收到單載波封包及正交分頻多工封包,例示的基頻處理器100包含單載波接收電路104和多載波接收器電路106。類似地,為了傳送單載波封包及正交分頻多工封包,例示的基頻處理器100包含單載波傳送電路108和多載波傳送電路110。如上所述,例示的基頻處理器100包含單一時脈器102,且不包含額外的時脈源。單一時脈器102係操作於320MHz,且係用於處理單載波封包和正交分頻多工封包。單一時脈器102的使用與利用多個時脈器的系統相反(例如,使用176MHz的時脈器處理單載波封包和320MHz的時脈器來處理正交分頻多工封包的系統)。如圖中128所示,單一時脈器102耦合至單載波接收電路104、多載波接收電路106、單載波傳送電路108及多載波傳送電路110。單一時脈源102提供時脈訊號到例示的基頻處理器100的模組104、106、108、110,且時脈訊號在模組104、106、108、110中處理以產生複數個時脈取樣頻率。該複數個時脈取樣頻率係用於單載波接收電路104、多載波接收電路106、單載波傳送電路108及多載波傳送電路110中,以解碼及編碼單載波封包和多載波封包。
在另一實施例中,該時脈訊號還不直接提供到模組104、106、108、110,而是提供到時脈產生及分配模組。在時脈產生及分配模組中,時脈訊號被處理以產生複數個時脈取樣頻率。該複數個時脈取樣頻率隨後提供到模組104、106、108、110,且用於接收和發送單載波訊號與多載波訊號。
圖1例示的系統包含媒體存取控制(MAC)層112和射頻(RF)層126。媒體存取控制層112可包括一個或多個媒體存取控制單元(MCUs)。例示的基頻處理器100透過媒體存取控制資料介面(MDI)124自媒體存取控制層112接收一個或多個數位資料串流。例示的基頻處理器 100根據所接收到的一個或多個數位資料串流進行編碼(例如基於巴克碼)和調變,從而使一個或多個資料串流可透過一個或多個天線進行無線傳送。為了進一步支援一個或多個數位資料串流的傳輸,例示的基頻處理器100包含數位類比轉換器(DAC)130,將一個或多個數位資料串流轉換成類比基頻訊號。數位類比轉換器130的取樣率是80MHz(20MHz的設備),或160MHz(40MHz的設備)。射頻層126接收類比基頻訊號並產生已自類比基頻訊號轉換的射頻訊號,以透過一個或多個天線傳送。
如上所述,射頻層126係用來產生用於傳輸的射頻訊號。射頻層126也可以用來處理透過一個或多個天線接收的射頻訊號。因此,射頻層126耦合至一個或多個天線,以接收輻射的射頻訊號,且射頻層126將接收的射頻訊號轉換為基頻訊號,並提供基頻訊號到例示的基頻處理器100的類比數位轉換器(ADC)114。例示的基頻處理器100處理轉換的基頻訊號並透過媒體存取控制資料介面124提供數位資訊到媒體存取控制層112。如圖1所示,類比數位轉換器114和數位類比轉換器130皆耦合至時脈器102,並響應由時脈器102所提供的時脈取樣頻率。類比數位轉換器114和數位類比轉換器130各可從時脈器102分別接收分離、不同的時脈取樣頻率。雖然圖1係繪示時脈器102直接連接到類比數位轉換器114與數位類比轉換器130,在其他實施例,提供到類比數位轉換器114和數位類比轉換器130的時脈取樣頻率係由耦合至類比數位轉換器114和數位類比轉換器130的時脈產生模組所提供。在這樣的實施例中,由時脈器102提供的時脈訊號係由時脈產生模組處理,以產生用於類比數位轉換器114和數位類比轉換器130的時脈取樣頻率。
單載波接收電路104包含第一數位內插器118,而多載波接收電路106包含第二數位內插器120。第一數位內插器118和第二數位內插 器120用於在單載波接收電路104和多載波接收電路106中執行時序回復。對於利用例示的基頻處理器100的無線通訊系統而言,用於通訊系統的傳送部和接收部的參考時脈不盡相同。因此,為了在接收部正確地檢測資料,接收部的時序元件與自傳送部輸入、傳送的訊號同步。傳送部和接收部的同步處理使時序回復。在圖1例示的基頻處理器100中,係使用第一數位內插器118或第二數位內插器120執行純數位時序回復。在純數位時序回復中,類比數位轉換器114的取樣相位是固定的,且藉由調整數位內插器118、120的內插相位,使用數位內插器118、120執行時序追踪。內插相位例如可以基於使用數值控制振盪器的查找表所產生。透過圖1的數位內插器118、120執行的純數位時序回復係與使用類比時脈相位內插器執行時序回復的方法相反。當類比時脈相位內插器用於執行時序回復時,類比數位轉換器114的取樣時脈被調整以追蹤輸入訊號。在透過數位內插器118、120和單一時脈器102使用純數位時序回復時,可以有效地從基頻處理器100移除一個或多個類比時脈相位內插器(例如,可有效地從基頻處理器100移除兩個分別於320MHz和176MHz操作的類比時脈相位內插器)。
在圖1例示的基頻處理器100中,使用單一時脈器102產生傳送和接收單載波及多載波訊號所需的時脈取樣頻率無需額外的時脈器(例如,用於傳送和接收單載波訊號176MHz的時脈器,不包含在基頻處理器100)。另外,以這種方式使用單一時脈器102,在例示的基頻處理器100的操作模式從正交分頻多工模式變成單載波模式時,無需時脈切換,反之亦然。使用單一時脈器102也可使基頻處理器100的數位類比介面簡化。例如,使用單一時脈器102和數位內插器118、120可使實施基頻處理器不包含用於控制類比數位轉換器114時脈取樣相位的類比相位內插器。又例如,使用單一時脈器102和數位內插器118、120消除或降低類比數位轉換 器114介面因時脈相位改變的時序變化。使用單一時脈器102和數位內插器118、120可達到單載波和多載波封包之封包到達及離開的精確時間量測。使用單一時脈器102和數位內插器118、120還可使例示的基頻處理器100滿足各種標準或無線設備製造商所定之時差定位(TDOA)的要求。
圖2為無線終端200之模組之一實施例方塊圖。無線終端之模組200是用在無線通訊系統中,例如IEEE 802.11標準的WLAN系統。在圖2中,無線終端200包含射頻層210、媒體存取控制層236及單一時脈基頻處理器204。媒體存取控制層236係透過媒體存取控制層資料介面(MDI)234耦合至單一時脈基頻處理器204,使一個或多個數位資料串流從媒體存取控制層236接收且隨後於單一時脈基頻處理器204編碼。為支援一個或多個數位資料串流的傳輸,單一時脈基頻處理器204包含數位類比轉換器(DAC)256,將一個或多個數位資料串流轉換成類比基頻訊號。射頻層210接收類比基頻訊號並產生已由類比基頻訊號轉換的射頻訊號,用於透過一個或多個天線傳送。
射頻層210也可用於處理透過一個或多個天線所接收的射頻訊號。例如,射頻層210將接收到的射頻訊號轉換為基頻訊號,並提供基頻訊號到單一時脈基頻處理器204的類比數位轉換器(ADC)212。類比數位轉換器212和數位類比轉換器256係透過第一時脈產生模組218耦合至320MHz的時脈器214。如圖2所示,在第一時脈產生模組218根據設備帶寬(BW)提供一個或多個時脈取樣頻率到類比數位轉換器212和數位類比轉換器256。320MHz的時脈器214也耦合至第二時脈產生模組216(即,時脈產生/閘控及分配模組216)。第二時脈產生模組216包含時脈閘控及時脈分配功能。
圖2的單一時脈基頻處理器204包含單載波接收電路、多載 波接收電路、單載波傳送電路及多載波傳送電路,以支援單載波封包及正交分頻多工封包的接收和傳送。第二時脈產生模組216的時脈分配功能將320MHz的時脈器214耦合至基頻處理器204的單載波接收電路、多載波接收電路、單載波傳送電路及多載波傳送電路。320MHz的時脈器214提供時脈訊號至第二時脈產生模組216,且所提供的時脈訊號係由第二時脈產生模組216處理,以產生複數個時脈取樣頻率。複數個時脈取樣頻率係用於基頻處理器204的單載波接收電路、多載波接收電路、單載波傳送電路及多載波傳送電路,以傳送和接收單載波封包和多載波封包。
如上所述,射頻層210將接收到的射頻訊號轉換為基頻訊號,並提供基頻訊號到類比數位轉換器(ADC)212。類比數位轉換器212將類比基頻訊號轉換為數位訊號,且單一時脈基頻處理器204的單載波接收電路和多載波接收電路透過共同資料路徑220接收數位訊號。單載波接收電路包含第一數位內插器238(在圖2中標記為「DINT-802.11b」),而多載波接收電路包含第二數位內插器222(標記為「DINT-OFDM」)。數位內插器222、238皆用於單一時脈基頻處理器204內的時序回復(即,為正確地檢測單一時脈基頻處理器204中接收到的資料,使單一時脈基頻處理器204的時序元件與輸入、傳送的訊號同步)。數位內插器222、238藉由調整數位內插器222、238的內插相位以執行時序追蹤,且類比數位轉換器212的時脈取樣相位是固定的。以此方式進行時序追蹤時(即,使用數位內插器222、238執行純數位時序回復),類比數位轉換器取樣時脈係未調整,且不使用類比時脈相位內插器。
第一數位內插器238(即,單載波數位內插器)中使用的控制方法隨第二數位內插器222(即,多載波數位內插器)中使用的控制方法而改變。為了使正交振幅調變(QAM)正交分頻多工達到良好的性能,第 二數位內插器222的內插器結構會相對複雜,且第二數位內插器222會有相對較高的功率消耗。相反地,處理單載波(例如,IEEE 802.11b)訊號不需複雜的內插器(即,第一數位內插器238相較於第二數位內插器222會較不複雜)。用於處理單載波訊號的第一數位內插器238在封包被檢測到之前的所有時間運行(即,接收雜訊期間),且於該封包若為單載波封包時繼續運行。用於處理多載波訊號的第二數位內插器222在正交分頻多工封包被檢測到後運行。接收雜訊期間係沒有流量通過無線通道時的一段時間。在IEEE 802.11標準的系統中,設備不知道輸入封包何時會被傳送,故接收器需要隨時監控媒介。第一數位內插器238使用經改良的控制與時脈方法,使第一數位內插器238處理802.11b的控制訊號(CS)和802.11b的資料訊號。
如上所述,多載波接收電路包含第二數位內插器222。第二數位內插器222的目的是追蹤傳送裝置和接收裝置之間的時序偏移(即,執行如上所述的時序回復)。第二數位內插器222係利用菲諾結構(farrow structure)的立方內插器。第二數位內插器222使用與類比數位轉換器212相同的取樣率,以維持性能。圖2的單一時脈基頻處理器204包含在其他組件中耦合至多載波接收電路之第二數位內插器222的320MHz時脈器214。320MHz時脈器214提供時脈訊號至時脈產生/閘控及分配模組216,從而使時脈產生/閘控及分配模組216處理時脈訊號,並產生第二數位內插器222所利用的時脈取樣頻率。藉由利用接收通訊的保護間隔(GI)的優勢,於多載波接收電路中,發生在第二數位內插器222之後的處理(即,post-DINT processing)不需複雜的時脈閘控。
如圖2所示,多載波接收電路還包含數值控制振盪器(NCO)224、載波回復(CR)模組226、接收狀態器228及快速傅立葉變換(FFT)模組230。數值控制振盪器224是產生同步的(例如,時控的)、離散時間、 離散值表述波形的數位訊號產生器。該同步、離散值表述的波形例如可能是正弦訊號。在圖2示例的系統中,第二數位內插器222和數值控制振盪器224的控制是與封包處理的控制相結合。CR模組226是用來估計載波頻率偏移(CFO),載波頻率偏移等於傳送載波頻率與接收載波頻率的差。載波頻率偏移反映了一個事實,即在無線通訊系統中的傳送器和接收器係兩個不同的設備,使得不同的設備會有彼此不同且與額定載波頻率值不同的載波頻率。CR模組226接收第二數位內插器222的輸出且耦合至數值控制振盪器224。接收狀態器228執行各種功能,尤其包括:(a)判斷目標位址,加密狀態,訊框型式,重試狀態,特殊訊框狀態,(b)判斷是否需要時間關鍵響應,及(c)濾波(例如,將接收到的訊框路由到伺服器CPU),等等。快速傅立葉變換模組230接收自CR模組226及接收狀態器228的輸出,並將所接收的訊號從時域訊號轉換成頻域訊號。頻域處理模組232係用於處理自快速傅立葉變換模組230輸出的頻域訊號。從頻域處理模組232輸出的訊號透過媒體存取控制資料介面234被傳送到媒體存取控制層236。
如上所述,單載波接收電路包含用於處理接收的單載波訊號的第一數位內插器238。第一數位內插器238的目的是追蹤傳送裝置和接收裝置之間的時序偏移(即,執行如上所述的時序回復)。第一數位內插器238可為具有40MHz工作時脈的線性數位內插器,或可為具有操作於不同頻率之工作時脈的不同類型的數位內插器。第一數位內插器238的輸入速率為40MHz,而輸出資料速率是有效的22MHz。如圖2所示,單載波接收電路還包含數值控制振盪器與時脈閘控模組240、耙式與互補碼鍵控(CCK)解碼模組242以及單載波淨通道評估(CCA)(例如,802.11b CCA)模組244。耙式與互補碼鍵控(CCK)解碼模組242係用於解碼接收到的互補碼鍵控符號,並透過媒體存取控制資料介面234提供產生的輸出到媒體存取控制層 236。單載波淨通道評估模組244被配置為根據射頻活動是否存在或不存在於通訊通道中來判斷傳送器和接收器之間的通訊通道是否為忙線或是空閒(即,判斷通訊通道的淨通道評估)。
圖3為用於基頻處理器中,實施數值控制振盪器(NCO)與時脈閘控模組之一實施例300方塊圖。圖3的數值控制振盪器(NCO)與時脈閘控模組之實施例300可實施於圖2的單一時脈基頻處理器204之中(例如,圖2的數值控制振盪器與時脈閘控模組240)。參考圖2所示,數值控制振盪器(NCO)與時脈閘控模組之實施例300可被耦合至第一數位內插器238及耙式與互補碼鍵控(CCK)解碼器242。如上所述,第一數位內插器238具有工作時脈40MHz,輸入資料速率40MHz,及輸出資料速率有效地為22MHz。工作時脈和輸入資料速率的40MHz時脈取樣頻率是根據320MHz的時脈器214所產生。第一數位內插器238的內插相位可由數值控制振盪器與時脈閘控模組240產生或調整。內插相位是根據查找表產生或調整,且可透過時脈或取樣率變換來實施。如前所述,第一數位內插器238係藉由調整數位內插器238的內插相位而用於執行符號時序回復(即,類比數位轉換器取樣時脈為固定,並執行純數位時序回復)。
為了產生用於第一數位內插器238的輸出資料速率為22MHz的時脈,產生一控制訊號。根據該控制訊號,產生有效的22MHz時脈,並提供到圖2的第一數位內插器238的內插輸出級。類似地,根據該控制訊號,產生有效的44MHz時脈,並提供到圖2的耙式與互補碼鍵控(CCK)解碼模組242。提供到耙式與互補碼鍵控(CCK)解碼模組242之有效的44MHz時脈中具有4個11MHz的時脈週期,以啟動硬體分享。為了產生44MHz有效的後處理時脈,送到第二數位內插器238的輸入可能被擴增取樣,且第二數位內插器238可以操作於80MHz。另外,為了產生提供到耙式與互 補碼鍵控(CCK)解碼模組242之有效的44MHz時脈,資料取樣率可能會保持靜態,且44MHz的有效時脈可自80MHz的時脈產生,並與有效的資料樣本對齊。
這些概念係繪示於圖3所示的實施例300中。在圖3中,數值控制振盪器與時脈閘控模組的實施例300接收CK40M訊號328(即,40MHz時脈取樣頻率)及CK80M訊號334(即80MHz的時脈取樣頻率)。相位累加器310是用來產生mu[16:0]的相位值324。相位累加器310的輸入包含用於40MHz至22MHz取樣率轉換的相位常數0xd174(304)和0xd175(306)、來自符號時序偏移估計之mu_tr[16:0]的時序偏移訊號312,以及目前相位[16:0]。若目前相位mu[16]320的MSB不為1,相位累加器310的輸出318會鎖存於正反器322;若mu[16]320為1,目前相位Mu[16:0]324會由Mu[15:0]314更新。在圖2的單一時脈基頻處理器204中,40MHz的時脈訊號328和80MHz的時脈訊號334係自320MHz時脈器214接收(例如,透過時脈產生/閘控及分配模組216)。CK40M訊號328係於第一時脈閘控元件330所接收,其中第一時脈閘控元件330的操作係使用CK40M訊號328及mu[16]值326的倒數(即,~mu[16])來執行。時脈閘控元件330的輸出是提供到數位內插器(例如,圖2的單載波接收電路的第一數位內插器238)之末級(即,輸出級)的CK22M訊號332(即,22MHz時脈取樣頻率)。如上所述,為了產生用於第一數位內插器238輸出級之22MHz時脈取樣頻率332,產生一控制訊號。該控制訊號可透過mu[16]值326的倒數來實施,mu[16]值326是與CK40M訊號328結合的控制訊號,以產生22MHz時脈取樣頻率332。
類似地,CK80M訊號334係於第二時脈閘控元件336所接收,其中第二時脈閘控元件336的操作係使用CK80M訊號334及mu[16]值 326的倒數(即,~mu[16])來執行。時脈閘控元件336的輸出是提供到單載波解碼核心(單載波例如為802.11b;解碼核心例如為圖2的單載波接收電路的耙式與互補碼鍵控(CCK)解碼模組242)的CK44M訊號338(即,44MHz時脈取樣頻率)。mu[16]值326的倒數是用Mu[16:0]值324得出,其中Mu[16:0]值324是用來設定數位內插器之內插相位(例如,Mu[16:0]值324係提供到圖2的第一數位內插器238的DINT相位)。如上所述,為了產生用於802.11b互補碼鍵控/巴克碼核心處理(例如,耙式與互補碼鍵控(CCK)解碼器242)之44MHz時脈取樣頻率338,使用一控制訊號。該控制訊號,可透過mu[16]值326的倒數來實施,mu[16]值326的倒數是與CK80M訊號334結合的控制訊號,以產生44MHz時脈取樣頻率338。
圖3的數值控制振盪器與時脈產生控制模組的實施例300還包含第一多工器302。第一多工器302接收輸入「0xd174」(304)和「0xd175」(306),並根據選擇線輸入308產生輸出309。0xd174(304)和0xd175(306)是用於40MHz至22MHz之取樣率轉換的相位常數。選擇線輸入308接收一數值,其係對應於Mu_index[3]值及mu_index[0]值之間的「或」操作(即,Mu_index[3]||mu_index[0])。「或」操作的結果會從第一多工器302之輸入304、306選擇其中之一以傳送到輸出309。第一多工器302的輸出309被加法器310所接收,加法器310亦接收Mu_tr[16:0]值312和Mu[15:0]值314。加法器310的輸出318被第二多工器316接收。第二多工器316還接收作為輸入的Mu[15:0]值314,且Mu[15:0]值314也以選擇線輸入mu[16]320被提供到第二多工器316。第二多工器316的輸出320係由輸入到正反器322的時脈CK40M的訊號328鎖存,正反器322產生[16:0]值324作為輸出。根據在正反器322接收的CK40M訊號328,正反器322的輸出速率為40MHz。
圖4係繪示數值控制振盪器(NCO)與時脈閘控模組中使用 的某些訊號的波形400示意圖。圖4的波形400例如可用於圖3的數值控制振盪器與時脈閘控模組之實施例300。波形402-410是與發生於數值控制振盪器與時脈閘控模組中的相位計算相關。波形402對應於圖3的CK40M訊號328(即,40MHz時脈取樣頻率)。波形404對應於圖3中第一多工器302多工器選擇線接收的Mu_index[3]||Mu_index[0]訊號308。波形406對應於被圖3第二多工器316接收的Mu[15:0]訊號。波形408代表對應於第一多工器302之輸出309的mu_delt[15:0]訊號。如圖4所示,波形408係根據波形404的數值改變(即,輸入到第一多工器302選擇線路輸入的Mu_index[3]||mu_index[0]值308),而在數值「0xd174」和「0xd175」之間變化。波形410表示由圖3之正反器322輸出的Mu[16:0]值324。
波形412-416是與在數值控制振盪器與時脈閘控模組之實施例中產生22MHz時脈相關。波形412對應於圖3的CK40M訊號328(即,40MHz時脈取樣頻率)。波形414對應於被圖3中第二多工器316選擇線輸入及加法器310所接收的Mu[16]值320。波形416對應於圖3中時脈閘控元件330所產生的CK22M訊號332,其係作為基於~mu[16]值326和CK40M訊號328執行之時脈操作的結果。
波形418-422是與在數值控制振盪器與時脈閘控模組之實施例中產生44MHz時脈相關。波形418對應於圖3的CK80M訊號334(即,80MHz時脈取樣頻率)。波形420對應於被圖3中第二多工器316選擇線輸入及加法器310所接收的Mu[16]值320。波形422對應於圖3中時脈閘控元件336所產生的CK44M訊號334,其係作為基於~mu[16]值326和CK80M訊號334執行之時脈操作的結果。
再次參考圖2,單一時脈基頻處理器200還包括單載波傳送電路和多載波傳送電路。為了傳送單載波訊號,要傳送的資料係透過媒體 存取控制資料介面234從媒體存取控制層236提供到802.11b巴克/互補碼鍵控碼產生模組248。802.11b巴克/互補碼鍵控產生模組248中的所有處理係由88MHz時脈取樣頻率所驅動。802.11b巴克/互補碼鍵控碼產生模組248產生的資料序列係以88MHz被寫入至資料緩衝器與重新取樣器控制模組250。802.11b的巴克/互補碼鍵控碼產生模組248的輸出速率可為11MHz,且濾波/擴增取樣至88MHz。在資料緩衝器與重新取樣器控制模組250中,輸出資料序列係以80MHz的速率被連續地讀出,並饋入802.11b傳送濾波器/重新取樣器模組252。802.11b傳送濾波器/重新取樣器模組252係利用熟悉本技術領域者所知的元件和訊號(例如,擾頻電路或元件、p_shape upcvr以及DVGA訊號或電路等)。802.11b傳送濾波器/重新取樣器模組252的輸出也是80MHz。時脈產生/閘控及分配模組216是用來從320MHz時脈器214產生80MHz時脈取樣頻率和88MHz時脈取樣頻率。如以下進一步詳細說明,88MHz的時脈不是一個規律的50/50工作週期的時脈。
重新取樣之後,單載波資料序列與正交分頻多工訊號以相同或類似的方式處理。因此,802.11b傳送濾波器/重新取樣器模組252的輸出係由802.11b/正交分頻多工一般功能模組254接收,並隨後傳輸到數位類比轉換器256。在待傳送訊號是多載波訊號的情況下,基頻處理器204還包括多載波傳送電路。為了傳送多載波訊號,要傳送的資料是從媒體存取控制層236提供到正交分頻多工傳送模組246。正交分頻多工傳送模組246的輸出係提供到802.11b/正交分頻多工一般功能模組254,並隨後傳輸到數位類比轉換器256。
圖5為用於基頻處理器中,單載波傳輸電路之一實施例500方塊圖。圖5的單載波傳輸電路之實施例500可實施於圖2的基頻處理器204之中(例如,作為圖2的802.11b巴克/互補碼鍵控碼產生模組248、資 料緩衝器與重新取樣器控制模組250,及802.11b傳送濾波器/重取樣器模組252)。在圖5的實施例500中,待傳送的單載波來源資料512被巴克/互補碼鍵控編碼模組510接收。巴克/互補碼鍵控編碼模組510中的所有處理係由自時脈產生/時脈閘控模組502接收的CK88訊號506(即,88MHz時脈取樣頻率)驅動。時脈產生/時脈閘控模組502係根據接收到的320Mhz來源時脈504,產生88MHz時脈取樣頻率506。時脈產生/時脈閘控模組502還產生提供到資料緩衝器516和重新取樣器534的80MHz時脈取樣頻率訊號508。
由巴克/互補碼鍵控編碼模組510產生的資料序列514以88MHz被寫入到資料緩衝器。資料緩衝器516包含複數個D型正反器517,其係用於資料讀出至重新取樣器534之前將資料鎖存。為了將來自資料序列514的資料鎖存,資料序列514係由D型正反器517的資料輸入接腳518接收。D型正反器517的時脈輸入接腳524接收時脈產生/時脈閘控模組502所產生的88MHz時脈取樣頻率506。時脈產生/時脈閘控模組502產生的88MHz時脈取樣頻率也被資料緩衝器516的可寫入模組520接收,可寫入模組520係使用88MHz時脈取樣頻率以提供輸入到D型正反器517的致能接腳522。D型正反器517的輸出接腳526提供輸出到多工器528。多工器528的選擇線輸入接收自資料緩衝器516之讀取選擇模組530的輸入。讀取選擇模組530接收時脈產生/時脈閘控模組502所產生的80MHz時脈取樣頻率508,並利用80MHz時脈取樣頻率508產生輸出。讀取選擇模組530的輸出係用在從多工器528的輸入526選擇其中之一由多工器528輸出。多工器528的輸出是資料緩衝器516之輸出532,其係以提供到讀取選擇模組530的80MHz時脈取樣頻率508連續讀出。資料緩衝器516之輸出532是由重新取樣器534接收。根據重新取樣器534接收的80MHz時脈取樣頻率508, 重新取樣濾波器的重新取樣資料序列輸出536也是80MHz。在圖5的單載波傳送電路之實施例500中,流量控制係用來防止資料緩衝器516溢流。流量控制可能使用比實施例中最高時脈速率更快的時脈(即,比88MHz時脈取樣頻率更快的時脈)。
圖6繪示單載波傳輸電路使用的某些訊號波形600示意圖。圖6的波形600例如可為用於圖5之單載波傳輸電路的實施例500。波形602是對應圖5來源時脈CK320訊號504之輸出的320MHz時脈訊號。320MHz波形602被時脈產生/時脈閘控模組接收(例如,圖5的時脈產生/時脈閘控模組502),並用以產生波形604和606,其分別為80MHz和88MHz時脈取樣頻率。如圖6所示,88MHz時脈取樣頻率606不是一個規律的50/50工作週期的時脈。波形608對應於圖5中巴克/互補碼鍵控編碼模組510所產生的資料序列514。波形608以88MHz被寫入資料緩衝器(例如,圖5的資料緩衝器516)。波形610對應於圖5重新取樣器534產生的資料序列536。接收波形608的資料緩衝器係以80MHz的速率連續讀出資料序列,其隨後被饋入重新採樣器(即,圖5的重新取樣器534)。代表重新取樣器之輸出的波形610亦具有80MHz的速率。
圖7是繪示在基頻處理器中處理接收訊號之實施例流程圖700,該接收訊號係與一個或多個無線通訊協定有關。在步驟702中,偵測接收訊號為單載波訊號或為多載波訊號。在步驟704,若接收訊號為單載波訊號,透過單載波接收電路解碼接收訊號,其中單載波接收電路包含第一數位內插器。在步驟706中,若接收訊號為多載波訊號,透過多載波接收電路解碼接收訊號,其中多載波接收電路包含第二數位內插器。在步驟708中,藉由調整第一數位內插器或第二數位內插器之內插相位,以執行符號時序回復。在步驟710中,使用耦合至單載波接收電路或多載波接收電路 之時脈器產生時脈訊號。在步驟712中,藉由處理時脈訊號以產生時脈取樣頻率。時脈取樣頻率係由單載波接收電路或多載波接收電路所接收,用以解調單載波訊號或多載波訊號。
圖8是繪示在基頻處理器中處理待傳送訊號之實施例流程圖800,該待傳送訊號係與一個或多個無線通訊協定有關。在步驟802中,偵測待傳送訊號為單載波訊號或為多載波訊號。在步驟804中,若待傳送訊號為單載波訊號,透過單載波傳送電路編碼待傳送訊號。在步驟806中,若待傳送訊號為多載波訊號,透過多載波傳送電路編碼待傳送訊號。在步驟808中,使用耦合至單載波傳送電路及多載波傳送電路之時脈器產生時脈訊號。在步驟810中,藉由處理時脈訊號以產生時脈取樣頻率。時脈取樣頻率係由單載波傳送電路或多載波傳送電路所接收,用以編碼單載波訊號或多載波訊號。
本書面描述使用實施例來揭露本發明,包含最佳實施態樣,並使熟悉本領域之人士能製造和使用本發明。本發明的可專利的範圍可包含其他實施例。此外,本文所描述的方法和系統可藉由可以裝置處理系統執行之包含程序指令的程序碼,在許多不同類型的處理裝置來實現。軟體程序指令可包含來源碼,目標碼,機器碼,或任何其他可操作處理系統以執行本文所描述方法和操作的儲存資料。其他實施方式中也可以使用,例如韌體或甚至是配置為實現本文所描述方法和操作之適當設計的硬體。
系統和方法的資料(例如,關聯、映射、資料輸入、資料輸出,中間資料結果,最終資料結果等)可被存儲及執行於一個或多個不同類型的電腦實施的資料儲存,如不同類型的儲存設備和編程結構(例如,RAM、ROM、快閃記憶體,平面檔案,資料庫,資料結構編程,編程變量、若則(或類似形式的)陳述結構等等)。值得注意的是,資料結構描述格式 係用於組織和儲存資料於資料庫、程序、記憶體或其他藉由電腦程式使用之電腦可讀取的媒介。
本文所描述的電腦組件、軟體模組、功能、資料儲存及資料結構可以其操作所需的資料流彼此直接或間接地連接。亦須注意的是,模組或處理器包括但不限於執行軟體操作的單元碼,且可例如以子程序單元碼、軟體功能單元碼、物件(如在物件導向的範例)、小型應用程式、電腦指令碼語言或其他類型的電腦碼來實施。電腦組件及/或功能視情況可位於單一電腦或分佈在多台電腦上。
應理解的是,除非上下文另有清楚地指出,本文所描述及所附申請專利範圍之整體所使用的「一(A)」、「一(An)」、「該(the)」的意思包括複數。另外,除非上下文另有清楚地指出,本文所描述及所附申請專利範圍之整體所使用的「在(in)」的意思包括「在(in)」及「在(on)」。另外,除非上下文另有清楚地指出,本文所描述及所附申請專利範圍之整體所使用的「每一個(each)」的意思不需為「每一個(each)及每一個(every)」。最後,除非上下文另有清楚地指出,本文所描述及所附申請專利範圍之整體所使用的「及」與「或」的意思皆包含連結與非連結,且可互換使用;片語「不包含」可用來代表僅非連結意思可適用的情況。

Claims (19)

  1. 一種用於接收與一個或多個無線通訊協定有關之訊號的裝置,該裝置包含:一單載波接收電路,用於解調一接收之單載波訊號,該單載波接收電路包含一第一數位內插器;該單載波接收電路包含:該第一數位內插器係為操作於一第一時脈取樣頻率之一線性內插器,其中該第一數位內插器於該第一時脈取樣頻率具有一輸入資料速率,且於一第二時脈取樣頻率具有一輸出資料速率;一解碼核心,使用為該第二時脈取樣頻整數倍之一第三時脈取樣頻率,用於解碼該接收的單載波訊號;一數值控制振盪器,係調整該第一數位內插器的該內插相位;以及一時脈產生控制模組,係自該時脈器接收該時脈訊號並根據一控制訊號產生該第二時脈取樣頻率及該第三時脈取樣頻率;一多載波接收電路,用於解調一接收的多載波訊號,該多載波接收電路包含一第二數位內插器,其中藉由調整該第一數位內插器或該第二數位內插器之一內插相位而執行符號時序回復於該裝置;以及一時脈器,耦合至該單載波接收電路及該多載波接收電路,該時脈器係提供經處理以產生複數個時脈取樣頻率的一時脈訊號,用以解調該接收的單載波訊號及該接收的多載波訊號。
  2. 如申請專利範圍第1項所述之裝置,其中該第二時脈取樣頻率係根據使 用該控制訊號及具有該第一時脈取樣頻率之一訊號執行的一第一時脈閘控操作所產生,且其中該第三時脈取樣頻率係根據使用該控制訊號及具有頻率為該第一時脈取樣頻率整數倍之一訊號執行的一第二時脈閘控操作所產生。
  3. 如申請專利範圍第1項所述之裝置,其中該第一時脈取樣頻率為40MHz,該第二時脈取樣頻率為22MHz,且該第三時脈取樣頻率為44MHz。
  4. 如申請專利範圍第1項所述之裝置,更包含:一類比數位轉換器(ADC),耦合至該單載波接收電路、該多載波接收電路,及該時脈器,其中該類比數位轉換器操作於一第一時脈取樣速率;以及該第二數位內插器係一立方內插器,其係操作於該第一時脈取樣速率。
  5. 如申請專利範圍第1項所述之裝置,更包含:一類比數位轉換器(ADC),係將該接收的單載波訊號或該接收的多載波訊號自一類比訊號轉換為一數位訊號;一第一內插類型之該第一數位內插器,係經由一第一資料路徑耦合至該類比數位轉換器,其中該第一數位內插器係執行於一封包被偵測到之前及該接收的單載波訊號被偵測到之後的時點;以及一第二內插類型之該第二數位內插器,係經由該第一資料路徑耦合至該類比數位轉換器,且具有與該第一內插類型不同的控制方法,其中該第二數位內插器係執行於該接收的多載波訊號被偵測到之後。
  6. 如申請專利範圍第1項所述之裝置,其中該接收的單載波訊號遵守IEEE 802.11b標準,且該接收的多載波訊號係為遵守IEEE 802.11a標準、IEEE 802.11n標準或IEEE 802.11ac標準之一正交分頻多工(OFDM)訊號。
  7. 如申請專利範圍第1項所述之裝置,其中一第二時脈器係未包含於該裝置中,且該時脈訊號係經處理以產生該複數個時脈取樣頻率,以解碼該接收的單載波訊號及該接收的多載波訊號。
  8. 如申請專利範圍第1項所述之裝置,更包含:一類比數位轉換器(ADC),耦合至該單載波接收電路、該多載波接收電路,及該時脈器,其中該類比數位轉換器之一時脈取樣相位不變,且一類比時脈相位內插器係不包含於該裝置內。
  9. 如申請專利範圍第1項所述之裝置,其中該時脈器係操作於320MHz之頻率。
  10. 一種用於接收與一個或多個無線通訊協定有關之訊號的裝置,該裝置包含:一單載波接收電路,用於解調一接收之單載波訊號,該單載波接收電路包含一第一數位內插器;該單載波接收電路包含:該第一數位內插器係為操作於一第一時脈取樣頻率之一線性內插器,其中該第一數位內插器於該第一時脈取樣頻率具有一輸入資料速率, 且於一第二時脈取樣頻率具有一輸出資料速率;其中該第一時脈取樣頻率為40MHz,該第二時脈取樣頻率為22MHz,且該第三時脈取樣頻率為44MHz;一多載波接收電路,用於解調一接收的多載波訊號,該多載波接收電路包含一第二數位內插器,其中藉由調整該第一數位內插器或該第二數位內插器之一內插相位而執行符號時序回復於該裝置;以及一時脈器,耦合至該單載波接收電路及該多載波接收電路,該時脈器係提供經處理以產生複數個時脈取樣頻率的一時脈訊號,用以解調該接收的單載波訊號及該接收的多載波訊號。
  11. 一種用於傳送與一個或多個無線通訊協定有關之訊號的裝置,該裝置包含:一單載波傳送電路,用於編碼一待傳送之單載波訊號;一多載波傳送電路,用於編碼一待傳送之多載波訊號;以及一時脈器,耦合至該單載波傳送電路及該多載波傳送電路,該時脈器係提供一經處理以產生複數個時脈取樣頻率的時脈訊號,用以編碼該待傳送之單載波訊號及該待傳送之多載波訊號;一時脈產生模組,係耦合至該時脈器,並接收該時脈訊號,其中該時脈產生模組係根據該時脈訊號產生一第一時脈取樣頻率及一第二時脈取樣頻率;一解碼核心,用於解碼該待傳送之單載波訊號,該解碼核心係耦合至該時脈產生模組以接收該第一時脈取樣頻率之一訊號,且係於解碼該待傳送 之單載波訊號時使用一巴克碼;以及一資料緩衝器,包含複數個D型正反器,其中該資料緩衝器係耦合至該時脈產生模組及該解碼核心,其中該解碼核心係於該第一時脈取樣速率產生被寫入該資料緩衝器之一第一輸出,且該資料緩衝器係於該第二時脈取樣速率產生一第二輸出。
  12. 如申請專利範圍第11項所述之裝置,其中該第一時脈取樣頻率為88MHz,該第二時脈取樣頻率為80MHz,且該時脈訊號具有320MHz之頻率。
  13. 如申請專利範圍第11項所述之裝置,其中一第二時脈器係不包含於該裝置中,且該時脈訊號係被處理以產生該複數個時脈取樣頻率,以解碼該待傳送之單載波訊號及該待傳送之多載波訊號。
  14. 一種用於傳送與一個或多個無線通訊協定有關之訊號的裝置,該裝置包含:一單載波傳送電路,用於編碼一待傳送之單載波訊號;一多載波傳送電路,用於編碼一待傳送之多載波訊號;以及一時脈器,耦合至該單載波傳送電路及該多載波傳送電路,該時脈器係提供一經處理以產生複數個時脈取樣頻率的時脈訊號,用以編碼該待傳送之單載波訊號及該待傳送之多載波訊號;一時脈產生模組,係耦合至該時脈器,並接收該時脈訊號,其中該時脈產生模組係根據該時脈訊號產生一第一時脈取樣頻率及一第二時脈取樣頻 率;其中該第一時脈取樣頻率為88MHz,該第二時脈取樣頻率為80MHz,且該時脈訊號具有320MHz之頻率。
  15. 一種基頻處理器,該基頻處理器包含:一接收電路包含:一單載波接收電路,用於解調一接收的單載波訊號,該單載波接收電路包含一第一數位內插器,該單載波接收電路包含該第一數位內插器係為操作於一第一時脈取樣頻率之一線性內插器,其中該第一數位內插器於該第一時脈取樣頻率具有一輸入資料速率,且於一第二時脈取樣頻率具有一輸出資料速率;其中該第一時脈取樣頻率為40MHz,該第二時脈取樣頻率為22MHz,且該第三時脈取樣頻率為44MHz;以及一多載波接收電路,用於解調一接收的多載波訊號,該多載波接收電路包含一第二數位內插器,其中藉由調整該第一數位內插器或該第二數位內插器之一內插相位而執行符號時序回復於該基頻處理器;一傳送電路用於編碼一待傳送訊號,該待傳送訊號係為一單載波訊號或為一多載波訊號,其中該接收電路與該傳送電路係用於與一個或多個無線通訊協定有關之訊號的全雙工通訊;以及一時脈器,耦合至該接收電路及該傳送電路,該時脈器係提供一經處理以產生複數個時脈取樣頻率的時脈訊號,用以收發該單載波訊號及該多載波訊號。
  16. 一種於一基頻處理器處理一接收訊號的方法,該接收訊號係與一個或多 個無線通訊協定有關,該方法包含:偵測該接收訊號為一單載波訊號或為一多載波訊號;若該接收訊號為該單載波訊號,透過單載波接收電路解調該接收訊號,該單載波接收電路包含一第一數位內插器;若該接收訊號為該多載波訊號,透過多載波接收電路解調該接收訊號,該多載波接收電路包含一第二數位內插器;藉由使用一數值控制振盪器調整該第一數位內插器或該第二數位內插器之一內插相位,以於該基頻處理器執行符號時序回復;使用耦合至該單載波接收電路及該多載波接收電路之一時脈器產生一時脈訊號;以及藉由處理該時脈訊號以產生一時脈取樣頻率,其中該單載波接收電路或該多載波接收電路接收該時脈取樣頻率之一訊號,以解調該單載波訊號或該多載波訊號;於一第一時脈取樣頻率操作該第一數位內插器,其中該第一數位內插器於該第一時脈取樣頻率具有一輸入資料速率,且於一第二時脈取樣頻率具有一輸出資料速率;使用為該第二時脈取樣頻整數倍之一第三時脈取樣頻率解碼該單載波訊號;以及於產生該第二時脈取樣頻率及該第三時脈取樣頻率之一時脈產生控制模組接收該時脈訊號。
  17. 一種於一基頻處理器處理一接收訊號的方法,該接收訊號係與一個或多 個無線通訊協定有關,該方法包含:偵測該接收訊號為一單載波訊號或為一多載波訊號;若該接收訊號為該單載波訊號,透過單載波接收電路解調該接收訊號,該單載波接收電路包含一第一數位內插器;若該接收訊號為該多載波訊號,透過多載波接收電路解調該接收訊號,該多載波接收電路包含一第二數位內插器;藉由調整該第一數位內插器或該第二數位內插器之一內插相位,以於該基頻處理器執行符號時序回復;使用耦合至該單載波接收電路及該多載波接收電路之一時脈器產生一時脈訊號;藉由處理該時脈訊號以產生一時脈取樣頻率,其中該單載波接收電路或該多載波接收電路接收該時脈取樣頻率之一訊號,以解調該單載波訊號或該多載波訊號;於一第一時脈取樣頻率操作該第二數位內插器;以及於該第一時脈取樣頻率操作一類比數位轉換器,其中該類比數位轉換器係耦合該單載波接收電路、該多載波接收電路及該時脈器。
  18. 一種於一基頻處理器處理一接收訊號的方法,該接收訊號係與一個或多個無線通訊協定有關,該方法包含:偵測該接收訊號為一單載波訊號或為一多載波訊號;若該接收訊號為該單載波訊號,透過單載波接收電路解調該接收訊號,該單載波接收電路包含一第一數位內插器; 若該接收訊號為該多載波訊號,透過多載波接收電路解調該接收訊號,該多載波接收電路包含一第二數位內插器;藉由調整該第一數位內插器或該第二數位內插器之一內插相位,以於該基頻處理器執行符號時序回復;使用耦合至該單載波接收電路及該多載波接收電路之一時脈器產生一時脈訊號;藉由處理該時脈訊號以產生一時脈取樣頻率,其中該單載波接收電路或該多載波接收電路接收該時脈取樣頻率之一訊號,以解調該單載波訊號或該多載波訊號;於一類比數位轉換器(ADC),將該單載波訊號或該多載波訊號自一類比訊號轉換為一數位訊號;於一封包被偵測到之前及該單載波訊號被偵測到之後的時間,操作該第一數位內插器,其中該第一數位內插器係為一第一內插類型,且係經由一第一資料路徑耦合至該類比數位轉換器;以及於該多載波訊號被偵測到之後操作該第二數位內插器,其中該第二數位內插器係為一第二內插類型,且係經由該第一資料路徑耦合至該類比數位轉換器,該第二內插類型具有與該第一內插類型不同的控制方法。
  19. 一種於一基頻處理器處理待傳送訊號的方法,該待傳送訊號係與一個或多個無線通訊協定有關,該方法包含:偵測該待傳送訊號為一單載波訊號或為一多載波訊號;若該待傳送訊號為該單載波訊號,透過單載波傳送電路編碼該待傳送訊 號;若該待傳送訊號為該多載波訊號,透過多載波傳送電路編碼該待傳送訊號;使用耦合至該單載波傳送電路及該多載波傳送電路之一時脈器產生一時脈訊號;藉由處理該時脈訊號以產生一時脈取樣頻率,其中該單載波傳送電路或該多載波傳送電路接收該時脈取樣頻率之一訊號,以編碼該單載波訊號或該多載波訊號;以及使用耦合至該時脈器,並接收該時脈訊號的一時脈產生模組,其中該時脈產生模組係根據該時脈訊號產生一第一時脈取樣頻率及一第二時脈取樣頻率;其中該第一時脈取樣頻率為88MHz,該第二時脈取樣頻率為80MHz,且該時脈訊號具有320MHz之頻率。
TW102120770A 2012-06-12 2013-06-11 無線基頻處理裝置及其方法 TWI623218B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201261658885P 2012-06-12 2012-06-12
US61/658,885 2012-06-12
US201361765424P 2013-02-15 2013-02-15
US61/765,424 2013-02-15

Publications (2)

Publication Number Publication Date
TW201408010A TW201408010A (zh) 2014-02-16
TWI623218B true TWI623218B (zh) 2018-05-01

Family

ID=49715270

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102120770A TWI623218B (zh) 2012-06-12 2013-06-11 無線基頻處理裝置及其方法

Country Status (3)

Country Link
US (1) US9357517B2 (zh)
CN (1) CN103491036B (zh)
TW (1) TWI623218B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102014114044B4 (de) * 2014-09-26 2024-02-29 Intel Corporation Eine Vorrichtung und ein Verfahren zum Erzeugen von Basisbandempfangssignalen
CN106230403B (zh) * 2016-07-26 2018-08-10 中国电子科技集团公司第十研究所 基带信号成型滤波方法
US10014026B1 (en) * 2017-06-20 2018-07-03 Seagate Technology Llc Head delay calibration and tracking in MSMR systems
CN108768915B (zh) * 2018-08-28 2023-10-31 青岛东软载波科技股份有限公司 一种电力线通信系统中的多模通信装置
GB201912169D0 (en) * 2019-08-23 2019-10-09 Nordic Semiconductor Asa Radio apparatus for communicating digital audio streams
CN113055099B (zh) * 2019-12-26 2022-03-25 大唐移动通信设备有限公司 一种时钟门控模块的检测方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010037351A1 (en) * 2000-03-27 2001-11-01 Richard Hellberg Sample rate conversion method and apparatus
US20020159544A1 (en) * 2001-02-28 2002-10-31 Jeyhan Karaoguz Multi-mode quadrature amplitude modulation receiver for high rate wireless personal area networks
US20040152418A1 (en) * 2002-11-06 2004-08-05 Engim, Inc. Unified digital front end for IEEE 802.11g WLAN system
US20040264600A1 (en) * 2003-06-30 2004-12-30 Ping-Chieh Kao Radio Receiver Supporting Multiple Modulation Formats with a Single Pair of ADCs

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7274652B1 (en) * 2000-06-02 2007-09-25 Conexant, Inc. Dual packet configuration for wireless communications
US7388931B1 (en) 2002-06-12 2008-06-17 Marvell International Ltd. ADC architecture for wireless applications
US7647069B2 (en) * 2002-10-25 2010-01-12 Nxp B.V. Single oscillator DSSS and OFDM radio receiver
KR100539230B1 (ko) * 2003-02-26 2005-12-27 삼성전자주식회사 다양한 규격의 신호를 송수신 처리하는 물리층 장치, 이를구비한 무선 랜 시스템 및 그 무선 랜 방법
DE102004036994B4 (de) * 2004-07-30 2007-02-22 Advanced Micro Devices, Inc., Sunnyvale Digitales Low-IF-Empfängerfrontend mit mehreren Modi und entsprechendes Verfahren
DE102004047683B4 (de) * 2004-09-30 2007-05-10 Advanced Micro Devices, Inc., Sunnyvale Niedrig-IF-Mehrfachmodus-Sender-Front-End und entsprechendes Verfahren
US7813374B2 (en) 2005-06-29 2010-10-12 Broadcom Corporation Multiple protocol wireless communication baseband transceiver
US7724833B2 (en) * 2006-07-25 2010-05-25 Legend Silicon Corporation Receiver for an LDPC based TDS-OFDM communication system
CN101286755B (zh) * 2006-10-17 2011-08-17 清华大学 适用于tds-ofdm信号和tds单载波信号的统一接收机
CN100593913C (zh) * 2007-07-31 2010-03-10 京信通信系统(中国)有限公司 基于数字中频技术的多载波发射机及其多载波发射方法
US9313067B2 (en) 2007-08-14 2016-04-12 Qualcomm Incorporated Multi-bandwidth communication system using a shared baseband processor
US8831063B2 (en) 2008-03-18 2014-09-09 Qualcomm Incorporated Single carrier burst structure for decision feedback equalization and tracking
CN101299657B (zh) * 2008-06-26 2011-04-20 上海交通大学 全数字接收机符号定时同步装置
US8400968B2 (en) 2009-12-09 2013-03-19 Marvell World Trade Ltd. Frame padding for wireless communications
US8724750B2 (en) * 2010-12-28 2014-05-13 Qualcomm Incorporated Adjacent channel rejection of a CCK blocker

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010037351A1 (en) * 2000-03-27 2001-11-01 Richard Hellberg Sample rate conversion method and apparatus
US20020159544A1 (en) * 2001-02-28 2002-10-31 Jeyhan Karaoguz Multi-mode quadrature amplitude modulation receiver for high rate wireless personal area networks
US20040152418A1 (en) * 2002-11-06 2004-08-05 Engim, Inc. Unified digital front end for IEEE 802.11g WLAN system
US20040264600A1 (en) * 2003-06-30 2004-12-30 Ping-Chieh Kao Radio Receiver Supporting Multiple Modulation Formats with a Single Pair of ADCs

Also Published As

Publication number Publication date
US20130329720A1 (en) 2013-12-12
US9357517B2 (en) 2016-05-31
TW201408010A (zh) 2014-02-16
CN103491036A (zh) 2014-01-01
CN103491036B (zh) 2018-05-01

Similar Documents

Publication Publication Date Title
TWI623218B (zh) 無線基頻處理裝置及其方法
Luvisotto et al. Physical layer design of high-performance wireless transmission for critical control applications
JP7102417B2 (ja) 基準信号を伝送するための方法およびデバイス
CN110176981B (zh) 参考信号的传输方法和传输装置
US10104630B2 (en) Methods and devices for time and frequency offset estimation
EP3512235A1 (en) Communication method and device
JP2014014102A (ja) 異なるサイクリック・プリフィックス長を使用するスーパーフレーム内の異なるフレームの不平等なマルチパス保護
US11128508B2 (en) Information transmission method and apparatus in wireless local area network
WO2018010184A1 (zh) 基于无线网络的通信方法、终端设备和网络设备
WO2019024664A1 (zh) 参考信号的传输方法及装置
CN109391390B (zh) 获取定时偏差的方法及相关设备
CN111541637A (zh) 一种信号发送方法、网络设备和终端设备
WO2018228243A1 (zh) 一种发送解调参考信号的方法和装置、解调方法和装置
EP3533194B1 (en) Synchronization in mixed ofdm sub-carrier spacing scenarios
WO2010127312A1 (en) Methods and systems for cdma evdo paging interval alignment with an overlaid wimax network
CN109905218B (zh) 用于发送与传统802.11系统兼容的测距分组的装置和方法
CN107925909B (zh) 通过可缩放数字无线调制解调器进行干扰抑制
CN114667684B (zh) 反射通信的方法和通信装置
CN107367723B (zh) 一种测量距离的方法及设备
WO2010045850A1 (zh) 同步信号序列的发送方法和装置
CN112166584A (zh) 基于ofdm的单载波唤醒信号的生成
WO2018196624A1 (zh) 一种参数配置方法和装置
CN107872868B (zh) 信号处理的方法、设备和系统
CN115643147B (zh) 一种NB-IoT多载波信号同步方法、装置和电子设备
WO2018137219A1 (zh) 一种信息传输方法及装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees