TWI619020B - 介面共用電路 - Google Patents

介面共用電路 Download PDF

Info

Publication number
TWI619020B
TWI619020B TW104104511A TW104104511A TWI619020B TW I619020 B TWI619020 B TW I619020B TW 104104511 A TW104104511 A TW 104104511A TW 104104511 A TW104104511 A TW 104104511A TW I619020 B TWI619020 B TW I619020B
Authority
TW
Taiwan
Prior art keywords
interface
pin
circuit
signal
switch
Prior art date
Application number
TW104104511A
Other languages
English (en)
Other versions
TW201629782A (zh
Inventor
莊宗華
蔡春木
Original Assignee
啟碁科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 啟碁科技股份有限公司 filed Critical 啟碁科技股份有限公司
Priority to TW104104511A priority Critical patent/TWI619020B/zh
Priority to US14/858,486 priority patent/US9621485B2/en
Publication of TW201629782A publication Critical patent/TW201629782A/zh
Application granted granted Critical
Publication of TWI619020B publication Critical patent/TWI619020B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/40Constructional details, e.g. power supply, mechanical construction or backplane

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Sources (AREA)
  • Electronic Switches (AREA)

Abstract

本發明提供一種介面共用電路包括一共用插座、一多路轉換器、一電壓轉換電路、一電源供應電路以及一開關電路。共用插座具有四個接腳。多路轉換器具有三個輸入端,並且根據一控制訊號選擇性地耦接至一處理器之兩個介面接腳。電壓轉換電路用以轉換多路轉換器以及共用插座之間的電壓,並且根據控制訊號選擇性地傳送訊號。電源供應電路根據控制訊號選擇性地將一第一電壓源耦接至共用插座。開關電路根據控制訊號選擇性地將共用插座之第三接腳耦接至多路轉換器之第三輸入端。

Description

介面共用電路
本發明係關於一種介面共用電路;特別係關於一種可以共用兩種具有不同電壓之介面的介面共用電路。
近年來,各種電子裝置變得越來越高階且功能也越來越多樣化。舉例來說,類似如手機或平板電腦等手持式裝置可以具備電信通訊能力、收發電子郵件、維持社群網路、通訊錄管理、媒體播放、以及其他各式各樣的功能與應用。另外,其他諸如伺服器、網路分享器等其被要求的規格也越來越高。
其中,電子裝置的體積也是規格中很重要的一個課題。由於體積規格的要求,電子裝置如何能減少接口的數量,但又能保有一定的功能需求,則成為了另一個需要解決的重要課題。
本發明提供一種介面共用電路,並且係一種可以共用兩種具有不同電壓之介面的介面共用電路。
本發明提供一種介面共用電路。介面共用電路包括共用插座、一多路轉換器、一電壓轉換電路、一電源供應電路以及一開關電路。共用插座具有一插槽、一第一接腳、一第二接腳、一第三接腳以及一第四接腳。多路轉換器具有一第一 輸入端、一第二輸入端以及一第三輸入端,其中第一輸入端用以根據一控制訊號選擇性地被耦接至一處理器之一第一介面接腳,第二輸入端用以根據控制訊號選擇性地被耦接至處理器之一第二介面傳送接腳,並且第三輸入端用以根據控制訊號選擇性地被耦接至處理器之一第二介面接收接腳以及第一介面接腳。電壓轉換電路用以將多路轉換器之第二輸入端上之訊號由一第一電壓值轉換為一第二電壓值以及將共用插座之第三接腳上之訊號由第二電壓值轉換為第一電壓值,其中電壓轉換電路更用以將轉換後之多路轉換器之第二輸入端上之訊號根據控制訊號選擇性地傳送至共用插座之第四輸入端,以及將轉換後之共用插座之第三接腳上之訊號根據控制訊號選擇性地傳送至多路轉換器之第三輸入端。電源供應電路根據控制訊號選擇性地將一第一電壓源耦接至第四接腳。開關電路用以根據控制訊號選擇性地將共用插座之第三接腳耦接至多路轉換器之第四輸入端。
本發明亦提供一種介面共用電路包括一共用插座、一電源供應電路、一開關電路、一電壓轉換電路以及一多路轉換器。共用插座具有一插槽、一第一接腳、一第二接腳、一第三接腳以及一第四接腳,其中插槽可接受一符合一第一介面之一第一介面插頭以及符合一第二介面之一第二介面插頭,當插槽與第一介面插頭耦接時,介面共用電路操作於一第一介面模式,當插槽與第二介面插頭耦接時,介面共用電路操作於一第二介面模式。電源供應電路耦接至共用插座,用以在第一介面模式下,將一第一電壓源提供至共用插座之第四接 腳,並且在第二介面模式下,停止提供第一電壓源至共用插座之第四接腳。開關電路耦接至共用插座,用以在第一介面模式下,自共用插座之第三接腳接收一第一介面訊號,並且在第二介面模式下開路。電壓轉換電路耦接至共用插座,用以在第一介面模式下開路,在第二介面模式下,接收一第二介面輸出訊號,將第二介面輸出訊號由一第一電壓值轉換為一第二電壓值,並將已轉換之第二介面輸出訊號傳送至共用插座之第四接腳,自共用插座之第三接腳接收一第二介面輸入訊號,將第二介面輸入訊號由第二電壓值轉換為第一電壓值。多路轉換器耦接至電壓轉換電路以及開關電路,用以在第一介面模式下,自開關電路接收第一介面訊號,並將第一介面訊號傳送至一處理器之一第一介面接腳,在第二介面模式下,自處理器之一第二介面傳送接腳接收第二介面輸入訊號,並將第二介面輸入訊號傳送至電壓轉換電路,以及在第二介面模式下,自電壓轉換電路接收已轉換之第二介面輸入訊號,並將已轉換之第二介面輸入訊號傳送至處理器之一第二介面接收接腳。
100‧‧‧介面共用電路
102‧‧‧共用插座
P02_1‧‧‧第一接腳
P02_2‧‧‧第二接腳
P02_3‧‧‧第三接腳
P02_4‧‧‧第四接腳
GND‧‧‧接地
CNTL‧‧‧控制訊號
104‧‧‧多路轉換器
106‧‧‧電壓轉換電路
108‧‧‧電源供應電路
110‧‧‧開關電路
112‧‧‧處理器
114‧‧‧第一介面訊號產生器
220‧‧‧第一介面插頭
240‧‧‧第二介面插頭
SW1~SW8‧‧‧開關
N1‧‧‧第一節點
IR_IN‧‧‧內部第一介面訊號
IR_EX‧‧‧外部第一介面訊號
P04_1‧‧‧第一輸入端
P04_2‧‧‧第二輸入端
P04_3‧‧‧第三輸入端
P22_1~P22_3、P24_1~P24_4‧‧‧插頭接腳
INV‧‧‧反向器
M1‧‧‧第一N型場效電晶體
M2‧‧‧第二N型場效電晶體
D1‧‧‧第一二極體
D2‧‧‧第二二極體
Q1‧‧‧第一NPN型雙極性電晶體
Q2‧‧‧第二NPN型雙極性電晶體
V1‧‧‧第一電壓源
V2‧‧‧第二電壓源
V3‧‧‧第三電壓源
R1‧‧‧第一電阻
R2‧‧‧第二電阻
R3‧‧‧第三電阻
R4‧‧‧第四電阻
R5‧‧‧第五電阻
CPU_IR‧‧‧第一介面接腳
OPEN‧‧‧開路
CPU_TX‧‧‧第二介面傳送接腳
CPU_RX‧‧‧第二介面接收接腳
RS232_OUT、RS232_IN‧‧‧第二介面訊號
第1圖係顯示一依據本揭露實施例之介面共用電路之方塊圖。
第2A~2B圖係顯示一依據本揭露實施例之介面插頭之示意圖。
第3圖係顯示另一依據本揭露實施例之介面共用電路之方塊圖。
第4圖係顯示一依據本揭露實施例之介面共用電路未被插入任何插頭之操作示意圖。
第5圖係顯示一依據本揭露實施例之介面共用電路被插入第一介面插頭之操作示意圖。
第6圖係顯示一依據本揭露實施例之介面共用電路被插入第二介面插頭之操作示意圖。
第7圖係顯示一依據本揭露實施例之介面電源供應電路之方塊圖。
第8圖係顯示一依據本揭露實施例之開關電路之方塊圖。
以下將詳細討論本發明各種實施例之裝置及使用方法。然而值得注意的是,本發明所提供之許多可行的發明概念可實施在各種特定範圍中。這些特定實施例僅用於舉例說明本發明之裝置及使用方法,但非用於限定本發明之範圍。
第1圖係顯示一依據本揭露實施例之介面共用電路之方塊圖。介面共用電路100包括共用插座102、一多路轉換器104、一電壓轉換電路106、一電源供應電路108、一開關電路110、一第一介面訊號產生器114以及一第一開關SW1。熟習此技藝人士可將介面共用電路100實施於一電腦系統樣態(configuration)上,例如,手持式設備(hand-held devices)、多處理器系統、以微處理器為基礎或可程式化之消費性電子產品(microprocessor-based or programmable consumer electronics)、迷你電腦、平板電腦、桌上型電腦以及類似之設備。然而,在一實施例中介面共用電路100可被設置於一機上 盒(例如,MOD機上盒)或者其他具有紅外線感應裝置之電子裝置中,但本發明不限於此。
共用插座102具有一插槽、一第一接腳P02_1、一第二接腳P02_2、一第三接腳P02_3以及一第四接腳P02_4。值得注意的是,共用插座102之插槽,可兼容兩種具有不同介面訊號之插頭(第一介面插頭以及第二介面插頭)。在一實施例中,共用插座102之插槽係為一柱狀插槽,用以接受具有柱狀結構之第一介面插頭以及第二介面插頭,但本發明不限於此。在其他實施例中,第一介面插頭以及第二介面插頭亦可為具有方型結構之插頭。如第2A~2B圖所示,第一介面插頭220以及第二介面插頭240係為具有柱狀結構之插頭。第一介面插頭220具有三個插頭接腳P22_1~P22_3,其中插頭接腳P22_1係用以與共用插座102之第一接腳P02_1接觸以及第二接腳P02_2接觸、插頭接腳P22_2係用以與共用插座102之第三接腳P02_3接觸並且插頭接腳P22_3係用以與共用插座102之第四接腳P02_4接觸。換言之,當第一介面插頭220插入共用插座102之插槽時,共用插座102之第一接腳P02_1耦接於共用插座102之第二接腳P02_2。詳細而言,第一介面插頭220之插頭接腳P22_1係用以耦接至共用電路100所提供之一接地GND,插頭接腳P22_2係用以傳送一外部第一介面訊號至共用插座102之第三接腳P02_3,並且插頭接腳P22_3係用以接收介面共用電路100之電源供應電路108所提供之電源。第二介面插頭240具有四個插頭接腳P24_1~P24_4,其中插頭接腳P24_1係用以與共用插座102之第一接腳P02_1接觸、插頭接腳P24_2係用以與共用插座102 之第二接腳P02_2接觸、插頭接腳P24_3係用以與共用插座102之第三接腳P02_3接觸並且插頭接腳P24_44係用以與共用插座102之第四接腳P02_4接觸。詳細而言,第二介面插頭240之插頭接腳P24_1係用以耦接至共用電路100所提供之一接地GND,插頭接腳P24_2係用以空接,插頭接腳P24_3係用以傳送第二介面訊號(第二介面輸入訊號RS232_IN)至共用插座102之第三接腳P02_3,並且插頭接腳P24_4係用接收介面共用電路100之所傳送之第二介面訊號(第二介面輸出訊號RS232_OUT)。值得注意的是,在一實施例中,第一介面插頭220所傳送之第一介面訊號係為紅外線偵測訊號。另外,第二介面插頭240所接收以及傳送之訊號係為RS-232之介面訊號,但本發明不限於此。第一介面插頭220以及第二介面插頭240亦可為用以傳輸其他介面訊號之插頭。
值得注意的是,當插槽與第一介面插頭220耦接時,介面共用電路100操作於一第一介面模式。當插槽與第二介面插頭240耦接時,介面共用電路100操作於一第二介面模式。當插槽未與第一介面插頭220以及第二介面插頭240耦接時,介面共用電路100操作於一預設介面模式。
多路轉換器104具有一第一輸入端P04_1、一第二輸入端P04_2以及一第三輸入端P04_3,其中第一輸入端P04_1用以根據一控制訊號CNTL被選擇性地耦接至一處理器112之一第一介面接腳CPU_IR,第二輸入端P04_2用以根據控制訊號CNTL選擇性地被耦接至處理器112之一第二介面傳送接腳CPU_TX,並且第三輸入端P04_3用以根據控制訊號CNTL選擇 性地被耦接至處理器112之一第二介面接收接腳CPU_RX以及第一介面接腳CPU_IR。詳細而言,在第一介面模式下,多路轉換器104之第一輸入端P04_1以及第二輸入端P04_2開路OPEN。多路轉換器104之第三輸入端P04_3用以自開關電路110接收外部第一介面訊號IR_EX,並將外部第一介面訊號傳送至處理器112之第一介面接腳CPU_IR。另外,在第二介面模式下,多路轉換器104之第一輸入端P04_1用以自第一節點N1接收內部第一介面訊號IR_IN,並且將內部第一介面訊號IR_IN傳送至處理器112之第一介面接腳CPU_IR。多路轉換器104之第二輸入端P04_2用以自處理器112之一第二介面傳送接腳CPU_TX接收第二介面輸入訊號RS232_IN,並將第二介面輸入訊號RS232_IN傳送至電壓轉換電路106。多路轉換器104之第三輸入端P04_3用以自電壓轉換電路106接收已轉換之第二介面輸入訊號RS232_IN,並將已轉換之第二介面輸入訊號RS232_IN傳送至處理器112之一第二介面接收接腳CPU_RX。另外,在預設介面模式中,多路轉換器104之第一輸入端P04_1開路。多路轉換器104之第一輸入端P04_1以及第三輸入端P04_3耦接至處理器112之第一介面接腳CPU_IR以將內部第一介面訊號IR_IN傳送至處理器112之第一介面接腳CPU_IR。如上所述,多路轉換器104可在預設介面模式以及第二介面模式下,藉由不同之輸入端,將內部第一介面訊號IR_IN傳送至處理器112之第一介面接腳CPU_IR。多路轉換器104在第一介面模式下,則停止將內部第一介面訊號IR_IN傳送至處理器112之第一介面接腳CPU_IR,並將第一介面插頭220所輸入之外部第一介面訊號 IR_EX傳送至處理器112之第一介面接腳CPU_IR。
電壓轉換電路106用以將多路轉換器104之第二輸入端P04_2上之訊號由一第一電壓值轉換為一第二電壓值以及將共用插座102之第三接腳P02_3上之訊號由第二電壓值轉換為第一電壓值,其中電壓轉換電路106更用以將轉換後之多路轉換器104之第二輸入端P04_2上之訊號根據控制訊號CNTL選擇性地傳送至共用插座102之第四接腳P02_4,以及將轉換後之共用插座102之第三接腳P02_3上之訊號根據控制訊號CNTL選擇性地傳送至多路轉換器104之第三輸入端P04_3。詳細而言,在第一介面模式下,電壓轉換電路106開路。在第二介面模式下,電壓轉換電路106用以自處理器112接收一第二介面輸出訊號RS232_OUT,將第二介面輸出訊號RS232_OUT由一第一電壓值轉換為一第二電壓值,並將已轉換之第二介面輸出訊號RS232_OUT傳送至共用插座102之第四接腳P02_4。另外,在第二介面模式下,電壓轉換電路106更用以自共用插座102之第三接腳P02_3接收一第二介面輸入訊號RS232_IN,將第二介面輸入訊號RS232_IN由第二電壓值轉換為第一電壓值,並將已轉換之第二介面輸入訊號RS232_IN傳送至多路轉換器104之第三輸入端P04_3。另外,在預設介面模式下,電壓轉換電路106開路。值得注意的是,第一電壓值為符合第一介面規範之電壓值,並且第二電壓值為符合第二介面規範之電壓值。在一實施例中,第一介面係為一紅外線傳輸介面,其電壓之高準位為3.3伏特,其低準位為0伏特,但本發明不於此。在本實施例中,第二介面係為RS232之介面,其電壓之高準位為-5~-15伏特,其 低準位為5~15伏特,但本發明不限於此。換言之,第二介面中-5~-15伏特位準的訊號為邏輯1,5~15伏特位準的訊號為邏輯0。
電源供應電路108根據控制訊號CNTL選擇性地將一第一電壓源V1耦接至第四接腳P02_4。詳細而言,在第一介面模式下,電源供應電路108用以將一第一電壓源V1提供至共用插座102之第四接腳P02_4。在第二介面模式下,電源供應電路108停止提供第一電壓源V1至共用插座102之第四接腳P02_4。另外,在預設介面模式下,電源供應電路108用以將第一電壓源V1提供至第四接腳P02_4。值得注意的是,第一電壓源V1係用以提供至第一介面插頭220之電源。因此,第一電壓源V1需符合第一介面的規範。在一實施例中,第一介面插頭220係為紅外線外接接收器之插頭,並且紅外線外接接收器所需要之電源為5伏特。因此,第一電壓源V1係為5伏特,但本發明不限於此。
開關電路110用以根據控制訊號CNTL選擇性地將共用插座102之第三接腳P02_3耦接至多路轉換器104之第三輸入端P04_3。詳細而言,在第一介面模式下,開關電路110用以自共用插座102之第三接腳P02_3接收一第一介面訊號。在第二介面模式下,開關電路110則為開路。另外,在預設介面模式下,開關電路110用以自第一開關SW1接收內部第一介面訊號IR_IN,並且將內部第一介面訊號IR_IN傳送至多路轉換器104之第三輸入端P04_3。
在一實施例中,控制訊號CNTL係由共用插座102 之第二接腳P02_2所產生。當沒有任何插頭插入插槽時,共用插座102之第二接腳P02_2產生具有一第一位準之控制訊號CNTL,當一第一介面插頭220插入插槽時,共用插座102之第二接腳P02_2產生具有第一位準之控制訊號CNTL,並且當一第二介面插頭240插入插槽時,共用插座102之第二接腳P02_2產生具有一第二位準之控制訊號CNTL。當沒有任何插頭插入插槽或者第一介面插頭220插入插槽時,共用插座102之第一接腳P02_1與共用插座102之第二接腳P02_2耦接,當第二介面插頭240插入插槽時,共用插座102之第一接腳P02_1以及共用插座102之第二接腳P02_2斷開。詳細而言,第一位準係為低位準(GND)用以代表邏輯0,並且第二位準係為高位準用以代表邏輯1。在一實施例中,共用插座102之第二接腳P02_2可經由一電阻耦接至一電壓源(未圖示),以在第二介面插頭240插入插槽時產生高位準之控制訊號CNTL。當沒有任何插頭插入插槽或者第一介面插頭220插入插槽時,共用插座102之第一接腳P02_1之接地GND與共用插座102之第二接腳P02_2耦接,因此第二接腳P02_2產生低位準之控制訊號CNTL。詳細而言,共用插座102之第一接腳P02_1以及共用插座102之第二接腳P02_2皆耦接至接地GND。當第二介面插頭240插入插槽時,共用插座102之第二接腳P02_2與第一接腳P02_1斷開(去耦接)。因此,耦接至第二接腳P02_2之電壓源可在共用插座102之第二接腳P02_2上產生高位準之控制訊號CNTL。
第一介面訊號產生器114用以產生一內部第一介面訊號IR_IN,並將內部第一介面訊號IR_IN提供至一第一節點 N1,其中第一節點N1耦接至多路轉換器104之第一輸入端P04_1。值得注意的是,在一實施例中,內部第一介面訊號IR_IN係為一紅外線偵測訊號,但本發明不限於此。
第一開關SW1用以根據是否有插頭插入插槽,選擇性地將第一節點N1耦接至多路轉換器104之第三輸入端P04_3。詳細而言,第一介面模式以及第二介面模式中,第一開關SW1用以致使內部第一介面訊號IR_IN傳送至多路轉換器104之一第一輸入端P04_1。另外,在預設介面模式中,第一開關SW1用以致使內部第一介面訊號IR_IN傳送至多路轉換器104之一第三輸入端P04_3。在一實施例中,第一開關SW1可為設置於共用插座102中之一機構裝置,例如彈片,但本發明不限於此。第一開關SW1可在第一介面插頭220以及第二介面插頭240中之任一者,被插入插槽時斷開第一節點與開關電路110之電性連接關係。在其他實施例中,第一開關SW1亦可藉由設置於共用插座102中之一機構裝置所產生的訊號作動。
當沒有任何插頭插入插槽時,第一開關SW1將第一節點N1耦接至多路轉換器104之第三輸入端P04_3,當第一介面插頭220或者第二介面插頭240插入插槽時,第一開關SW1將第一節點N1與至多路轉換器104之第三輸入端P04_3斷開。
第3圖係顯示另一依據本揭露實施例之介面共用電路之方塊圖。詳細而言,第3圖係為第1圖之介面共用電路100的等效電路圖。根據第1圖之說明,多路轉換器104具有三個開關SW6~SW8、電壓轉換電路106具有兩個開關SW2~SW3、電源供應電路108具有一個開關SW4、開關電路110具有一個開關 SW5。多路轉換器104之開關SW6用以根據控制訊號CNTL,將第一輸入端P04_1選擇性地耦接至處理器112之第一介面接腳CPU_IR以及開路OPEN。多路轉換器104之開關SW7用以根據控制訊號CNTL,將第二輸入端P04_2選擇性地耦接至處理器112之第二介面傳送接腳CPU_TX以及開路OPEN。多路轉換器104之開關SW8用以根據控制訊號CNTL,將第三輸入端P04_3選擇性地耦接至處理器112之第二介面接收接腳CPU_RX以及處理器112之第一介面接腳CPU_IR。電壓轉換電路106之開關SW2用以根據控制訊號CNTL,選擇性地將共用插座102之第三接腳P02_3耦接至多路轉換器104之第三輸入端P04_3。電壓轉換電路106之開關SW3用以根據控制訊號CNTL,選擇性地將多路轉換器104之第二接腳P04_2耦接至共用插座102之第四接腳P02_4。電源供應電路108之開關SW4用以根據控制訊號CNTL選擇性地將第一電壓源V1耦接至第四接腳P02_4。開關電路110中之開關SW5用以根據控制訊號CNTL選擇性地將共用插座102之第三接腳P02_3耦接至多路轉換器104之第三輸入端P04_3。
第4圖係顯示一依據本揭露實施例之介面共用電路未被插入任何插頭之操作示意圖。詳細而言,第4圖係第3圖所示之共用插座102未被插入任何插頭的操作示意圖。在第4圖中,由於共用插座102未被插入任何插頭,因此,第一開關SW1將第一節點N1耦接至多路轉換器104之第三輸入端P04_3,並且共用插座之第二接腳P02_2耦接至第一接腳P02_1之接地GND。由於共用插座之第二接腳P02_2耦接至第一接腳P02_1 之接地GND,故控制訊號CNTL為第一位準。當控制訊號CNTL為第一位準時,多路轉換器104之開關SW6致使第一輸入端P04_1開路OPEN,多路轉換器104之開關SW7致使第二輸入端P04_2開路OPEN,多路轉換器104之開關SW8致使第三輸入端P04_3耦接至處理器112之第一介面接腳CPU_IR,電壓轉換電路106之開關SW3將多路轉換器104之第二輸入端P04_2與共用插座102之第四接腳P02_4斷開,電壓轉換電路106之開關SW2將共用插座102之第三接腳P02_3與多路轉換器104之第三輸入端P04_3斷開,電源供應電路108之開關SW4將第一電壓源V1耦接至第四接腳P02_4,並且開關電路110之開關SW5將共用插座102之第三接腳P02_3耦接至多路轉換器104之第三輸入端P04_3。如上所述,當共用插座102未被插入任何插頭時,第一介面訊號產生器114在第一節點N1上所產生內部第一介面訊號IR_IN經由第一開關SW1以及開關電路110之開關SW5,被提供至處理器112之第一介面接腳CPU_IR。
第5圖係顯示一依據本揭露實施例之介面共用電路被插入第一介面插頭之操作示意圖。詳細而言,第5圖係第3圖所示之共用插座102被第一介面插頭220插入的操作示意圖。在第5圖中,由於第一介面插頭220插入插槽,因此,第一開關SW1將第一節點N1與多路轉換器104之第三輸入端P04_3斷開,並且共用插座之第二接腳P02_2耦接至第一接腳P02_1之接地GND。由於共用插座之第二接腳P02_2耦接至第一接腳P02_1之接地GND,故控制訊號CNTL為第一位準。當控制訊號CNTL為第一位準時,多路轉換器104之開關SW6致使第一輸入 端P04_1開路OPEN,多路轉換器104之開關SW7致使第二輸入端P04_2開路OPEN,多路轉換器104之開關SW8致使第三輸入端P04_3耦接至處理器112之第一介面接腳CPU_IR,電壓轉換電路106之開關SW3將多路轉換器104之第二接腳P02_2與共用插座102之第四接腳P02_4斷開,電壓轉換電路106之開關SW2將共用插座102之第三接腳P02_3與多路轉換器104之第三輸入端P04_3斷開,電源供應電路108之開關SW4將第一電壓源V1耦接至第四接腳P02_4,並且開關電路110之開關SW5將共用插座102之第三接腳P02_3耦接至多路轉換器104之第三輸入端P04_3。如上所述,當共用插座102被第一介面插頭220插入時,第一介面訊號產生器114在第一節點N1上所產生內部第一介面訊號IR_IN經由多路轉換器104之開關SW6耦接至開路,並且第一介面插頭220之插頭接腳P22_2所提供之外部第一介面訊號IR_EX,經由至共用插座102之第三接腳P02_3、開關電路110之開關SW5以及多路轉換器104之開關SW8,被提供至處理器112之第一介面接腳CPU_IR。
第6圖係顯示一依據本揭露實施例之介面共用電路被插入第二介面插頭之操作示意圖。詳細而言,第6圖係第3圖所示之共用插座102被第二介面插頭240插入的操作示意圖。在第6圖中,由於第二介面插頭240插入插槽,因此,第一開關SW1將第一節點N1與多路轉換器104之第三輸入端P04_3斷開,並且共用插座之第二接腳P02_2空接。由於共用插座之第二接腳P02_2空接,故控制訊號CNTL為第二位準。當控制訊號CNTL為第二位準時,多路轉換器104之開關SW6致使第一輸 入端P04_1耦接至處理器112之第一介面接腳CPU_IR,多路轉換器104之開關SW7致使第二輸入端P04_2耦接至處理器112之第二介面傳送接腳CPU_TX,多路轉換器104之開關SW8致使第三輸入端P04_3耦接至處理器112之第二介面接收接腳CPU_RX,電壓轉換電路106之開關SW3將轉換後之多路轉換器104之第二輸入端P04_2上之訊號傳送至共用插座102之第四接腳P02_4,電壓轉換電路106之開關SW2將轉換後之共用插座102之第三接腳P02_3上之訊號傳送至多路轉換器104之第三輸入端P04_3,電源供應電路108之開關SW4將第一電壓源V1與第四接腳P02_4斷開,開關電路110之開關SW5將共用插座102之第三接腳P02_3與多路轉換器104之第三輸入端P04_3斷開。如上所述,當共用插座102被第二介面插頭240插入時,第一介面訊號產生器114在第一節點N1上所產生內部第一介面訊號IR_IN經由多路轉換器104之開關SW6被提供至處理器112之第一介面接腳CPU_IR,並且第二介面插頭240之插頭接腳P24_3所提供之第二介面輸入訊號RS232_IN,經由至共用插座102之第三接腳P02_3、電壓轉換電路106之開關SW2以及多路轉換器104之開關SW8,被提供至處理器112之第二介面接收接腳CPU_RX,並且處理器112之第二介面傳送接腳CPU_TX所產生之第二介面輸出訊號RS232_OUT,經由多路轉換器104之開關SW7、電壓轉換電路106之開關SW3以及共用插座102之第四接腳P02_4,被提供至第二介面插頭240之插頭接腳P24_4。值得注意的是,內部第一介面訊號IR_IN以及外部第一介面訊號IR_EX為相同介面之訊號。在一實施例中,內部第一介面訊號 IR_IN以及外部第一介面訊號IR_EX為紅外線偵測訊號,用以偵測所接收之紅外線訊號,但本發明不限於此。內部第一介面訊號IR_IN以及外部第一介面訊號IR_EX亦可為其他介面之其他種類的訊號,例如藍芽訊號等等。另外,在一實施例中,第二介面輸出訊號RS232_OUT以及第二介面輸入訊號RS232_IN係為符合RS232介面規範之訊號,但本發明不限於此。第二介面輸出訊號RS232_OUT以及第二介面輸入訊號RS232_IN亦可為符合其他介面之傳輸訊號,例如USB等等。
第7圖係顯示一依據本揭露實施例之介面電源供應電路之方塊圖。如第7圖所示,電源供應電路108更包括一第一N型場效電晶體M1、一第一電阻R1、一第二N型場效電晶體M2以及一第一二極體D1。第一N型場效電晶體M1具有一閘極用以接收控制訊號CNTL,一源極用以耦接至接地,以及一汲極,但本發明不限於此。第一電阻R1具有一第一端耦接至一第二電壓源V2,以及一第二端耦接至第一N型場效電晶體M1之汲極。第二N型場效電晶體M2具有一閘極用以耦接至第一N型場效電晶體M1之汲極,一源極用以耦接至第一電壓源V1,以及一汲極。第一二極體D1具有一正輸入端耦接至第二N型場效電晶體M2之汲極,以及一負輸入端耦接至共用插座102之第四接腳P02_4。值得注意的是,第一電壓源V1係用以提供至第一介面插頭220之電源。因此,第一電壓源V1需符合第一介面的規範。在一實施例中,第一介面插頭220係為紅外線外接接收器之插頭,並且紅外線外接接收器所需要之電源為5伏特。因此,第一電壓源V1係為5伏特,但本發明不限於此。另外,電路設 計者可根據第一N型場效電晶體M1以及第二N型場效電晶體M2的特性設計第二電壓源V2的電壓值。在一實施例中,第二電壓源V2的電壓值係為12伏特,但本發明不限於此。
第8圖係顯示一依據本揭露實施例之開關電路之方塊圖。如第8圖所示,開關電路110更包括一反向器INV。詳細而言,開關電路110更包括一第二電阻R2、一第二二極體D2、一第一NPN型雙極性電晶體Q1、一第三電阻R3、一第四電阻R4、一第二NPN型雙極性電晶體Q2以及一第五電阻R5,但本發明不限於此。第二電阻R2具有一第一端耦接至共用插座102之第三接腳P02_3,以及一第二端。第二二極體D2具有一正輸入端耦接至接地,以及一負輸入端耦接至第二電阻R2之第二端。第一NPN型雙極性電晶體Q1具有一基極耦接至第二電阻R2之第二端,一射極耦接至第二二極體D2之正輸入端,以及一集極。第三電阻R3具有一第一端耦接至具有第一電壓值之一第三電壓源V3,以及一第二端耦接至第一NPN型雙極性電晶體Q1之集極。第四電阻R4具有一第一端耦接至第一NPN型雙極性電晶體Q1之集極,以及一第二端。第二NPN型雙極性電晶體Q2具有一基極耦接至第四電阻R4之第二端,一射極用以接收控制訊號CNTL,以及一集極耦接至多路轉換器104之第三輸入端P04_3。第五電阻R5具有一第一端耦接至第三電壓源V3,以及一第二端耦接至第二NPN型雙極性電晶體Q2之集極。第五電阻R5、第二NPN型雙極性電晶體Q2以及第四電阻R4可構成一開關。然而,第五電阻R5、第二NPN型雙極性電晶體Q2以及第四電阻R4所構成的開關會將訊號反向。因此,開關電路110藉由 反向器INV,將訊號先進行反向,使得輸入多路轉換器104之第三輸入端P04_3之訊號為正確的準位。值得注意的是,第一電壓值為符合第一介面規範之電壓值。在一實施例中,第一介面係為一紅外線傳輸介面,其電壓之高準位為3.3伏特,其低準位為0伏特,但本發明不於此。因此,在該實施例中,第一電壓值為3.3伏特。另外,第二電壓值係為符合第二介面規範之電壓值。在一實施例中,第二介面係為RS232之介面,其電壓之高準位為-5~-15伏特,其低準位為5~15伏特,但本發明不限於此。第一介面訊號以及第二介面訊號都會經由多路轉換器104傳送至處理器112。因此,反向器INV中之第二二極體D2係用以防止負電位損壞第一NPN型雙極性電晶體Q1以及第二NPN型雙極性電晶體Q2。
本發明所提供之介面共用電路100,並且係一種可以共用兩種具有不同電壓之介面的介面共用電路。
本發明之方法,或特定型態或其部份,可以以程式碼的型態存在。程式碼可儲存於實體媒體,如軟碟、光碟片、硬碟、或是任何其他機器可讀取(如電腦可讀取)儲存媒體,亦或不限於外在形式之電腦程式產品,其中,當程式碼被機器,如電腦載入且執行時,此機器變成用以參與本發明之裝置。程式碼也可透過一些傳送媒體,如電線或電纜、光纖、或是任何傳輸型態進行傳送,其中,當程式碼被機器,如電腦接收、載入且執行時,此機器變成用以參與本發明之裝置。當在一般用途處理單元實作時,程式碼結合處理單元提供一操作類似於應用特定邏輯電路之獨特裝置。
惟以上所述者,僅為本發明之較佳實施例而已,當不能以此限定本發明實施之範圍,即大凡依本發明申請專利範圍及發明說明內容所作之簡單的等效變化與修飾,皆仍屬本發明專利涵蓋之範圍內。另外本發明的任一實施例或申請專利範圍不須達成本發明所揭露之全部目的或優點或特點。此外,摘要部分和標題僅是用來輔助專利文件搜尋之用,並非用來限制本發明之權利範圍。

Claims (7)

  1. 一種介面共用電路,其可以共用一第一介面插頭以及一第二介面插頭,其包含:一電源供應電路;一處理器;以及一共用插座,其根據一控制訊號選擇性地電性連接該電源供應電路及該處理器,其中該共用插座具有一第一接腳、一第二接腳、一第三接腳以及一第四接腳,當該共用插座與該第一介面插頭耦接時,該第一接腳與該第二接腳導通,該第二接腳輸出具有第一位準之該控制訊號,使該介面共用電路操作於一第一介面模式,當上述插座與上述第二介面插頭耦接時,該第一接腳與該第二接腳斷開,該第二接腳輸出具有第二位準之該控制訊號,使該介面共用電路操作於一第二介面模式;其中當該介面共用電路操作於該第一介面模式時,該第三接腳輸出來自該第一介面插頭之一外部第一介面訊號至該處理器,且該共用插座與該電源供應電路為導通,該電源供應電路供電於該第四接腳;其中當該介面共用電路操作於該第二介面模式時,該第三接腳輸出來自該第二介面插頭之一第二介面輸入訊號至該處理器,該共用插座與該電源供應電路斷開,該第四接腳接收來自該處理器的一第二介面輸出訊號;其中該第一介面插頭為紅外線外接接收器之插頭,該外部第一介面訊號為紅外線偵測訊號,當該介面共用電路 操作於該第一介面模式時,該電源供應電路供電於該第四接腳之電壓符合紅外線外接接收器所需電壓,該第二介面輸入訊號以及該第二介面輸出訊號皆為符合RS232介面規範之訊號。
  2. 根據申請專利範圍第1項之介面共用電路,更包括:一開關電路,耦接至該共用插座之該第三接腳;以及一電壓轉換電路,耦接至該共用插座之該第三接腳以及該第四接腳,其中當該介面共用電路操作於該第一介面模式時,該開關電路與該第三接腳導通並且該電壓轉換電路自該第三接腳以及該第四接腳斷開,致使該第三接腳所輸出之該外部第一介面訊號藉由該開關電路傳送至該處理器;其中當該介面共用電路操作於該第二介面模式時,該開關電路自該第三接腳斷開並且該電壓轉換電路與該第三接腳以及該第四接腳導通,致使該共用該第三接腳所輸出之該第二介面輸入訊號經由該電壓轉換電路進行轉換後傳送至該處理器,以及致使該第四接腳藉由該電壓轉換電路接收來自該處理器被轉換後的該第二介面輸出訊號。
  3. 根據申請專利範圍第2項之介面共用電路,更包括:一多路轉換器,耦接至該開關電路以及該電壓轉換電路與該處理器之間,其中當該介面共用電路操作於該第一介面模式時,該多路轉換器,自該開關電路接收該第一介面訊號; 其中當該介面共用電路操作於該第二介面模式時,自該處理器之一第二介面傳送接腳接收該第二介面輸入訊號並將所接收之該第二介面輸入訊號傳送至該電壓轉換電路,以及自該電壓轉換電路接收已轉換之該第二介面輸入訊號並將已轉換之該第二介面輸入訊號傳送至該處理器之一第二介面接收接腳。
  4. 根據申請專利範圍第3項之介面共用電路,其中該多路轉換器、該開關電路、該電壓轉換電路以及該電源供應電路自該共用插座接收該控制訊號,以根據該控制訊號切換。
  5. 根據申請專利範圍第3項之介面共用電路,其中當該共用插座未與該第一介面插頭以及該第二介面插頭耦接時,該介面共用電路操作於一預設介面模式。
  6. 根據申請專利範圍第5項之介面共用電路,其中當該介面共用電路操作於該預設介面模式時,該電壓轉換電路與該第三接腳和該第四接腳斷開,並且該共用插座與該電源供應電路為導通,該電源供應電路供電於該第四接腳。
  7. 根據申請專利範圍第5項之介面共用電路,更包括:一第一介面訊號產生器,其產生一內部第一介面訊號;以及一第一開關,耦接於該開關電路以及該第一介面訊號產生器之間,其中當該介面共用電路操作於該預設介面模式時,該第一開關與該第一介面訊號產生器導通並且該開關電路與 該第一開關導通,致使該內部第一介面訊號藉由該第一開關以及該開關電路被傳送至該處理器;其中當該介面共用電路操作於該第一介面模式以及該第二介面模式時,該第一開關自該第一介面訊號產生器斷開,致使該內部第一介面訊號藉由該第一介面訊號產生器直接傳送至該處理器。
TW104104511A 2015-02-11 2015-02-11 介面共用電路 TWI619020B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW104104511A TWI619020B (zh) 2015-02-11 2015-02-11 介面共用電路
US14/858,486 US9621485B2 (en) 2015-02-11 2015-09-18 Shared interface circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW104104511A TWI619020B (zh) 2015-02-11 2015-02-11 介面共用電路

Publications (2)

Publication Number Publication Date
TW201629782A TW201629782A (zh) 2016-08-16
TWI619020B true TWI619020B (zh) 2018-03-21

Family

ID=56566247

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104104511A TWI619020B (zh) 2015-02-11 2015-02-11 介面共用電路

Country Status (2)

Country Link
US (1) US9621485B2 (zh)
TW (1) TWI619020B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116736752B (zh) * 2022-09-21 2024-07-12 荣耀终端有限公司 开关电路、电子设备及电子系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW594544B (en) * 2003-05-14 2004-06-21 Benq Corp Interface device for automatically determining peripherals and electronic device having such a function
TW200708036A (en) * 2005-03-31 2007-02-16 Qualcomm Inc Mobile device interface for input devices
TW200923657A (en) * 2007-11-30 2009-06-01 Chi Mei Comm Systems Inc Portable electronic device and method of identifying its accessories

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7373647B2 (en) * 2003-04-30 2008-05-13 International Business Machines Corporation Method and system for optimizing file table usage
CN100378622C (zh) 2003-06-24 2008-04-02 明基电通股份有限公司 可自动判断外围设备的接口装置及具有该功能的电子装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW594544B (en) * 2003-05-14 2004-06-21 Benq Corp Interface device for automatically determining peripherals and electronic device having such a function
TW200708036A (en) * 2005-03-31 2007-02-16 Qualcomm Inc Mobile device interface for input devices
TW200923657A (en) * 2007-11-30 2009-06-01 Chi Mei Comm Systems Inc Portable electronic device and method of identifying its accessories

Also Published As

Publication number Publication date
TW201629782A (zh) 2016-08-16
US9621485B2 (en) 2017-04-11
US20160234131A1 (en) 2016-08-11

Similar Documents

Publication Publication Date Title
US7744428B2 (en) Audio signal switcher
US10061739B2 (en) Portable instrument and docking station with divided universal serial bus communication device
US7587541B2 (en) Master-slave device communication circuit
US7445516B2 (en) Audio signal switcher
TW201906237A (zh) 電源充電路徑切換電路及其電子設備
JP6661342B2 (ja) ポート接続回路、ポート接続制御方法、電子機器
TWI554889B (zh) 電子系統
TW201523266A (zh) 使用通用序列匯流排(usb)插座進行韌體載入的電子裝置及其韌體載入方法
JP7417767B2 (ja) データケーブル及び充電機器
TWI619020B (zh) 介面共用電路
US20120096286A1 (en) Charging management method, charging control circuit and the host apparatus having the same
TWM445292U (zh) Usb多用轉接裝置
TWI522812B (zh) 通用串列匯流排介面及行動電子裝置
TWI559212B (zh) 外部儲存裝置
CN105988964B (zh) 接口共用电路
JP2017097651A (ja) 電子機器及び周辺機器
CN210166777U (zh) 可pd充电的type-c转hdmi的接口装置
US11249930B2 (en) Network input/output structure of electronic device
TW201430576A (zh) 電子設備
TW201822417A (zh) 連接裝置及應用所述連接裝置的資料傳輸系統
TW201915765A (zh) 電子裝置
JP3190208U (ja) Usbマルチアダプタ装置
CN105786099B (zh) 转接卡
CN117407222A (zh) 一种接口检测电路和终端设备
CN116137449A (zh) 基于主从关系的充电装置及充电系统