TWI576689B - 電源供應裝置與電源供應方法 - Google Patents
電源供應裝置與電源供應方法 Download PDFInfo
- Publication number
- TWI576689B TWI576689B TW101125877A TW101125877A TWI576689B TW I576689 B TWI576689 B TW I576689B TW 101125877 A TW101125877 A TW 101125877A TW 101125877 A TW101125877 A TW 101125877A TW I576689 B TWI576689 B TW I576689B
- Authority
- TW
- Taiwan
- Prior art keywords
- power supply
- coupled
- standby
- supply device
- power
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J9/00—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
- H02J9/04—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source
- H02J9/06—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source with automatic change-over, e.g. UPS systems
- H02J9/061—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source with automatic change-over, e.g. UPS systems for DC powered loads
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Business, Economics & Management (AREA)
- Emergency Management (AREA)
- Direct Current Feeding And Distribution (AREA)
- Dc-Dc Converters (AREA)
Description
本發明是有關於一種電源供應技術,且特別是有關於一種支援先進技術擴展(ATX)規格的電源供應裝置與電源供應方法。
當電腦系統(computer system)的使用日益增加時,電源的消耗也會隨之增加,在這方面的考量上,為了要解決電腦系統的電源消耗以及有效的電源管理,一種稱為先進配置與電源介面(Advanced Configuration and Power Interface,ACPI)規格的電源管理機制已被用來管理電腦系統的電源,而且整個電腦系統的狀態會基於先進配置與電源介面(ACPI)規格的電源管理機制而被分類成六種不同消耗功率的狀態(S0~S5)。
引用ACPI之電源管理機制的電腦系統,其所對應的電源供應裝置會支援一種包括具有主電源組(main power,+12V、+5V、+3.3V、-12V、-5V)與待機電源(standby power,5Vsb或12Vsb)之電源供應機制的先進技術擴展(Advanced Technology Extended,ATX)規格。在外部交流電源(即,市電)供應/輸入到支援ATX規格的電源供應裝置時,支援ATX規格的電源供應裝置就會一直持續產生並輸出待機電源,藉以供應到電腦系統的電源管理控制器(power management controller)上。
然而,在實際應用下,當市電消失時(例如跳電),則由於待機電源(+5Vsb或12Vsb)來不及於一段預設時間內(例如500ms)被完全釋放掉,以至於當市電恢復正常(即,段暫的停電又復電)時,電腦系統中的電源管理控制器會產生衝突錯誤,例如電源晶片(power IC)接收的工作訊號的電壓由正常準位低於異常準位,但卻沒有另外的訊號讓電源晶片重新啟動(reset,即重置),從而導致電腦系統發生當機(crash)的情況。
有鑒於此,本發明提供一種支援先進技術擴展(ATX)規格的電源供應裝置與電源供應方法,藉以改善/解決先前技術所述及的問題。
基於上述,本發明之一示範性實施例提供一種電源供應裝置,其包括:輸入轉換級、待機電源產生單元,以及快速放電單元。其中,輸入轉換級用以接收一外部交流電源,並對所述外部交流電源進行轉換以輸出一直流輸入電壓。待機電源產生單元耦接輸入轉換級的輸出,用以對所述直流輸入電壓進行轉換以產生並輸出一待機電源。快速放電單元耦接待機電源產生單元,用以在所述外部交流電源消失時,於一第一預設時間內快速地對所述待機電源進行放電,藉以禁能所述待機電源。
於本發明的一示範性實施例中,快速放電單元包括:第一與第二齊納二極體、第一至第三電阻,以及第一與第
二雙載子接面電晶體。其中,第一齊納二極體的陰極用以接收所述待機電源,而第二齊納二極體的陰極則耦接第一齊納二極體的陽極。第一電阻的第一端耦接第二齊納二極體的陽極,而第一電阻的第二端則耦接至接地電位。第二電阻的第一端耦接第一齊納二極體的陰極,而第三電阻的第一端亦耦接第一齊納二極體的陰極。第一雙載子接面電晶體的基極耦接第一電阻的第一端,第一雙載子接面電晶體的集極耦接第二電阻的第二端,而第一雙載子接面電晶體的射極則耦接至接地電位。第二雙載子接面電晶體的基極耦接第二電阻的第二端,第二雙載子接面電晶體的集極耦接第三電阻的第二端,而第二雙載子接面電晶體的射極則耦接至接地電位。
於本發明的一示範性實施例中,快速放電單元可以更包括:第一與第二電容。其中,第一電容的第一端耦接第一雙載子接面電晶體的基極,而第一電容的第二端則耦接至接地電位。第二電容的第一端耦接第二雙載子接面電晶體的基極,而第二電容的第二端則耦接至接地電位。
於本發明的一示範性實施例中,第一與第二雙載子接面電晶體皆為NPN型雙載子接面電晶體。
於本發明的一示範性實施例中,第一雙載子接面電晶體僅於所述待機電源被建立時導通,而第二雙載子接面電晶體僅於所述待機電源未被建立時導通。
於本發明的一示範性實施例中,第三電阻的阻值實質上小小於第二電阻的阻值。
於本發明的一示範性實施例中,所提之電源供應裝置可以更包括:主電源轉換單元,其耦接輸入轉換級,用以於所述待機電源被產生後,且所提之電源供應裝置處於一運作階段時,對所述直流輸入電壓進行轉換以產生並輸出一主電源組。
於本發明的一示範性實施例中,所提之電源供應裝置可以為支援ATX規格的電源供應裝置。
本發明之另一示範性實施例提供一種電源供應方法,其包括:對一外部交流電源進行轉換,藉以提供一直流輸入電壓;對所述直流輸入電壓進行轉換,藉以產生並提供一待機電源;以及在所述外部交流電源消失時,於一第一預設時間內快速地對所述待機電源進行放電,藉以禁能所述待機電源。
於本發明的一示範性實施例中,所提之電源供應方法至少適於應用在一支援先進技術擴展(ATX)規格的電源供應裝置,且在所述待機電源被產生後,所提之電源供應方法更可以包括:判斷支援先進技術擴展(ATX)規格的電源供應裝置是否處於一運作階段;若是,則對所述直流輸入電壓進行轉換,藉以產生並提供一主電源組;以及若否,則持續轉換所述外部交流電源,藉以維持提供所述待機電源。
於本發明的一示範性實施例中,在產生所述主電源組後,所提之電源供應方法可以更包括:判斷所述外部交流電源是否消失;若是,則於所述第一預設時間內快速地對
所述待機電源進行放電,藉以禁能所述待機電源;以及若否,則持續轉換所述外部交流電源,藉以維持提供所述待機電源與所述主電源組。
於本發明的一示範性實施例中,在禁能所述待機電源後,所提之電源供應方法可以更包括:再次判斷所述外部交流電源是否消失;若是,則持續禁能所述待機電源;以及若否,則再次轉換所述外部交流電源,藉以維持提供所述待機電源,並於再次產生所述主電源組後,持續判斷所述外部交流電源是否消失,進而決定是否再次禁能所述待機電源。
於上述本發明的一示範性實施例中,所述主電源組於所述外部交流電源消失後,能夠持續被保持輸出一第二預設時間以上。
於上述本發明的一示範性實施例中,第二預設時間小於第一預設時間。
本發明之再一示範性實施例提供一種電源供應裝置,其包括:待機電源產生單元與快速放電單元。其中,待機電源產生單元用以對關聯於一外部交流電源的一直流輸入電壓進行轉換,藉以產生並輸出一待機電源。快速放電單元耦接待機電源產生單元,用以在所述外部交流電源消失時,於一第一預設時間內快速地對所述待機電源進行放電,藉以禁能所述待機電源。
基於上述,本發明可以在支援先進技術擴展(ATX)規格之電源供應裝置所接收的外部交流電源(例如市電)
消失時(例如跳電),透過所增設的快速放電單元而於一段預設時間(例如500ms)內,快速地對所殘留的待機電源進行放電。如此一來,應用有本發明所提之電源供應裝置與電源供應方法於其中的任何主機系統(例如:電腦系統,但並不限制於此),就不會在外部交流電源(市電)恢復正常時發生當機,從而不但可以有效地改善/解決先前技術所述及的問題,而且還可以有效地提升所應用之主機系統的穩定性。
應瞭解的是,上述一般描述及以下具體實施方式僅為例示性及闡釋性的,其並不能限制本發明所欲主張之範圍。
現將詳細參考本發明之示範性實施例,在附圖中說明所述示範性實施例之實例。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件代表相同或類似部分。
圖1繪示為本發明一示範性實施例之支援先進技術擴展(Advanced Technology Extended,ATX)規格的電源供應裝置(power supply apparatus)10示意圖。請參照圖1,支援先進技術擴展(ATX)規格的電源供應裝置10包括:輸入轉換級(input conversion stage)101、待機電源產生單元(standby power generation unit)103、主電源轉換單元(main power conversion unit)105,以及快速放電單元(fast discharging unit)107。
於本示範性實施例中,輸入轉換級101用以接收外部交流電源AC_IN(external AC power,例如市電,但並不限制於此),並對所接收的外部交流電源AC_IN(市電)進行轉換(即,交流-直流轉換(AC-to-DC conversion)),藉以輸出直流輸入電壓(DC input voltage)DC_IN。
待機電源產生單元103耦接輸入轉換級101的輸出,用以對輸入轉換級101所輸出的直流輸入電壓DC_IN進行轉換(即,直流-直流轉換(DC-to-DC conversion)),藉以產生並輸出待機電源SP(例如:+5Vsb,但並不限制於此)給電腦系統(computer system,但並不限制於此)20中的電源管理控制器(power management controller,未繪示)。
於本示範性實施例中,無論電源供應裝置10處於運作階段還是待機階段,只要有外部交流電源(市電)AC_IN輸入至電源供應裝置10,待機電源產生單元103都會反應於輸入轉換級101所輸出的直流輸入電壓DC_IN而一直持續產生並輸出待機電源SP(+5Vsb)給電腦系統20的電源管理控制器,直至輸入轉換級101所接收的外部交流電源(市電)AC_IN消失為止,例如跳電,但並不限制於此。
主電源轉換單元105耦接輸入轉換級101,用以於待機電源SP被產生後,且電源供應裝置10處於運作階段時,對輸入轉換級101所輸出的直流輸入電壓DC_IN進行轉換(即,直流-直流轉換),藉以產生並輸出主電源組MP給電腦系統20。於本示範性實施例中,主電源組MP
可以包括+12V、+5V、+3.3V、-12V,但並不限制於此。
快速放電單元107耦接待機電源產生單元103,用以在外部交流電源AC_IN消失時(例如市電跳電,但並不限制於此),於一第一預設時間內(例如500ms,但並不限制於此),快速地對待機電源SP進行放電,藉以禁能(disable/inactivate)待機電源SP。換言之,當市電跳電時,快速放電單元107可以在500ms內將待機電源產生單元103所殘留的待機電源SP完全釋放掉。
另一方面,基於支援先進技術擴展(ATX)規格的電源供應裝置10而言,主電源轉換單元105所產生的主電源組MP(+12V、+5V、+3.3V、-12V)會於外部交流電源AC_IN消失後,持續被保持輸出一第二預設時間以上,例如:17ms以上,但並不限制於此,且此第二預設時間即為所謂的『保持時間(hold up time)』。顯然地,前述的第二預設時間(17ms)會小於前述的第一預設時間(500ms)。
於此回顧先前技術所揭示的內容可知,在實際應用下,當市電消失時(例如跳電),則由於待機電源(+5Vsb)來不及於一段預設時間內(例如500ms)被完全釋放掉,以至於當市電恢復正常(短暫的停電又復電)時,電腦系統中的電源管理控制器會產生衝突錯誤,從而導致電腦系統發生當機的情況。
基此,為了有效地解決/改善先前技術所述及的問題,本示範性實施例特別於支援先進技術擴展(ATX)規格的電源供應裝置10中增設了快速放電單元107,藉以於市電
跳電時,利用快速放電單元107將待機電源產生單元103所殘留的待機電源SP於500ms內完全釋放掉。如此一來,電腦系統20就不會在外部交流電源(市電)AC_IN恢復正常(短暫的停電又復電)時發生當機。
更清楚來說,圖2繪示為圖1之快速放電單元107的電路圖。請合併參照圖1與圖2,快速放電單元107包括:齊納二極體(Zener diode)ZD1與ZD2、電阻(resistor)R1~R3、雙載子接面電晶體(bipolar junction transistor,BJT)T1與T2,以及電容(capacitor)C1與C2。
於本示範性實施例中,齊納二極體ZD1的陰極(cathode)用以接收待機電源SP(+5Vsb),而齊納二極體ZD2的陰極則耦接齊納二極體ZD1的陽極(anode)。電阻R1的第一端耦接齊納二極體ZD2的陽極,而電阻R1的第二端則耦接至接地電位(ground potential)GND。電阻R2的第一端耦接齊納二極體ZD1的陰極,而電阻R3的第一端亦耦接齊納二極體ZD1的陰極。其中,電阻R3的阻值實質上可以小小於電阻R2的阻值。舉例來說,電阻R3的阻值實質上可以比較小(例如可以為幾十歐姆(Ω),但並不限制於此),而電阻R2的阻值實質上越大越好(例如可以為數千歐姆(KΩ),避免太小影響待機效率,提高待機整體效率,但並不限制於此)。容後再詳述電阻R2與R3之阻值設計的原因。
雙載子接面電晶體T1與T2皆可以為NPN型雙載子接面電晶體。基此,雙載子接面電晶體T1的基極(base)
耦接電阻R1的第一端,雙載子接面電晶體T1的集極(collector)耦接電阻R2的第二端,而雙載子接面電晶體T1的射極(emitter)則耦接至接地電位GND。雙載子接面電晶體T2的基極耦接電阻R2的第二端,雙載子接面電晶體T2的集極耦接電阻R3的第二端,而雙載子接面電晶體T2的射極則耦接至接地電位GND。
電容C1的第一端耦接雙載子接面電晶體T1的基極,而電容C1的第二端則耦接至接地電位GND。換言之,電容C1耦接於雙載子接面電晶體T1的基極與接地電位GND之間。相似地,電容C2的第一端耦接雙載子接面電晶體T2的基極,而電容C2的第二端則耦接至接地電位GND。換言之,電容C2耦接於雙載子接面電晶體T2的基極與接地電位GND之間。
在快速放電單元107的運作上,雙載子接面電晶體T1僅會在待機電源SP被建立時而導通,通常達到預設待機電源位準的0.95以上,可以將待機電源SP視為被建立,例如:當待機電源SP的位準高於+4.75V(+5V*0.95)時,但並不限制於此,即可視為待機電源SP已被建立。另一方面,雙載子接面電晶體T2僅會在待機電源SP尚未被建立時而導通,例如:當待機電源SP的位準低於+4.75V時,但並不限制於此,即可視為待機電源SP尚未被建立。而且,齊納二極體ZD1與ZD2僅會於待機電源SP的位準高於+4.75V時才會產生崩潰(Zener breakdown)。
於本示範性實施例中,當電源供應裝置10所接收的
外部交流電源(市電)AC_IN處於正常狀態時,無論電源供應裝置10處於運作階段還是待機階段,待機電源產生單元103都會反應於輸入轉換級101所輸出的直流輸入電壓DC_IN而一直持續產生並輸出待機電源SP(+5Vsb)給電腦系統20的電源管理控制器。然而,在相同的條件下,主電源轉換單元105只會在電源供應裝置10處於運作階段時,反應於輸入轉換級101所輸出的直流輸入電壓DC_IN而產生並輸出主電源組MP(+12V、+5V、+3.3V、-12V)給電腦系統20。
在待機電源產生單元103產生待機電源SP(+5Vsb)的過程中,一旦待機電源SP(+5Vsb)的位準低於+4.75V的話,則可視為待機電源SP(+5Vsb)尚未被建立。如此一來,由於快速放電單元107內的齊納二極體ZD1與ZD2並不會產生崩潰,以至於快速放電單元107內的雙載子接面電晶體T1與T2會各別被關閉(turned-off)與導通(turned-on)。此時,快速放電單元107可被視為『開啟』的狀態,且快速放電單元107內的電阻R3可視為待機電源產生單元103的假性負載(dummy load)。
另一方面,在待機電源產生單元103產生待機電源SP(+5Vsb)的過程中,一旦待機電源SP(+5Vsb)的位準高於+4.75V的話,則可視為待機電源SP(+5Vsb)已被建立。如此一來,由於快速放電單元107內的齊納二極體ZD1與ZD2會產生崩潰,以至於快速放電單元107內的雙載子接面電晶體T1與T2會各別被導通與關閉。此時,快速放
電單元107可被視為『關閉』的狀態,但由於快速放電單元107內之電阻R2的阻值較高,以至於快速放電單元107整體並不產生過多額外的消耗功率。而這也是前述『電阻R2之阻值實質上越大越好』的緣故。
相反地,當電源供應裝置10所接收的外部交流電源(市電)AC_IN消失時(例如跳電,但並不限制於此),無論電源供應裝置10處於運作階段還是待機階段,待機電源產生單元103所產生的待機電源SP(+5Vsb)都會反應於輸入轉換級101所輸出之直流輸入電壓DC_IN的降低而降低。
一旦待機電源SP(+5Vsb)的位準低於+4.75V的話,則可視為待機電源SP(+5Vsb)又回復到尚未被建立的情況。如此一來,由於快速放電單元107內之齊納二極體ZD1與ZD2並不會產生崩潰,以至於快速放電單元107內的雙載子接面電晶體T1與T2會各別被關閉與導通。此時,快速放電單元107又可被視為『開啟』的狀態。而且,由於快速放電單元107內之電阻R3的阻值較低,所以快速放電單元107整體的消耗功率會增加,藉以加快消耗待機電源產生單元103所殘留的待機電源SP,從而實現快速對待機電源SP進行放電的功效。而這也是前述『電阻R3之阻值實質上可以比較小』的緣故。
由此可知,當電源供應裝置10所接收的外部交流電源(市電)AC_IN消失時(例如跳電,但並不限制於此),快速放電單元107會立即提供一條低阻值的負載放電路
徑,藉以於500ms內快速地釋放待機電源產生單元103所殘留的待機電源SP。換言之,快速放電單元107可於外部交流電源(市電)AC_IN跳電時,將待機電源產生單元103所殘留的待機電源SP於500ms內完全釋放掉。如此一來,電腦系統20就不會在外部交流電源(市電)AC_IN恢復正常(短暫的停電又復電)時發生當機。
基於上述示範性實施例所揭示/教示的內容,圖3繪示為本發明一示範性實施例之電源供應方法的流程圖。請參照圖3,本示範性實施例之電源供應方法至少適於應用在支援先進技術擴展(ATX)規格的電源供應裝置,但並不限制於此。而且,本示範性實施例之電源供應方法包括以下步驟。
對外部交流電源(例如市電)進行轉換,藉以提供直流輸入電壓(步驟S301)。
對直流輸入電壓進行轉換,藉以產生並提供待機電源(例如:+5Vsb)(步驟S303)。
在待機電源被產生後,則判斷支援先進技術擴展(ATX)規格的電源供應裝置是否處於運作階段(步驟S305)。若判斷出支援先進技術擴展(ATX)規格的電源供應裝置處於運作階段的話,則對直流輸入電壓進行轉換,藉以產生並提供一主電源組(例如:+12V、+5V、+3.3V、-12V)(步驟S307)。反之,若判斷出支援先進技術擴展(ATX)規格的電源供應裝置非處於運作階段的話,(即,待機狀態),則持續轉換外部交流電源,藉以
維持提供待機電源(+5Vsb)。
在產生主電源組後,則判斷外部交流電源是否消失(例如:跳電,但並不限制於此)(步驟S309)。若判斷出外部交流電源消失的話,則於一第一預設時間(例如:500ms,但並不限制於此)內快速地對待機電源進行放電,藉以禁能待機電源(步驟S311)。反之,若判斷出外部交流電源未消失的話,則持續轉換外部交流電源,藉以維持提供待機電源與主電源組。於此值得一提的是,所產生的主電源組必須於外部交流電源消失後,持續被保持輸出一第二預設時間以上(例如:17ms以上,但並不限制於此)。顯然地,前述的第二預設時間小於前述的第一預設時間。
在禁能待機電源後,則返回步驟S309以再次判斷外部交流電源是否消失。若再次判斷出外部交流電源還是消失的話,則如同步驟S311所述以持續禁能待機電源。反之,若判斷出外部交流電源未消失的話,例如外部交流電源已恢復(例如,外部交流電源短暫的停電又復電),則返回步驟S301以再次轉換外部交流電源,藉以維持提供待機電源,並於再次產生主電源組後,持續判斷外部交流電源是否消失,進而決定是否再次禁能待機電源。
綜上所述,本發明可以在支援先進技術擴展(ATX)規格之電源供應裝置所接收的外部交流電源(例如市電)消失時(例如跳電),透過所增設的快速放電單元而於一段預設時間(例如500ms)內,快速地對所殘留的待機電源進行放電。如此一來,應用有本發明所提之電源供應裝
置與電源供應方法於其中的電腦系統,就不會在外部交流電源(市電)恢復正常(短暫的停電又復電)時發生當機,從而不但可以有效地改善/解決先前技術所述及的問題,而且還可以有效地提升所應用之電腦系統的穩定性。
在此更值得一提的是,雖然上述示範性實施例係以電腦系統為例來進行說明與解釋,但是本發明並不限制於此。更清楚來說,只要任何主機系統(host system)架構在有主電源組與待機電源之電源供應機制的條件下,本發明所提的電源供應裝置與電源供應方法實質上就適用,從而不以上述所舉例的電腦系統為限制。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。另外,本發明的任一實施例或申請專利範圍不須達成本發明所揭露之全部目的或優點或特點。此外,摘要部分和標題僅是用來輔助專利文件搜尋之用,並非用來限制本發明之權利範圍。
10‧‧‧支援先進技術擴展(ATX)規格的電源供應裝置
20‧‧‧電腦系統
101‧‧‧輸入轉換級
103‧‧‧待機電源產生單元
105‧‧‧主電源轉換單元
107‧‧‧快速放電單元
ZD1、ZD2‧‧‧齊納二極體
T1、T2‧‧‧雙載子接面電晶體
C1、C2‧‧‧電容
R1~R3‧‧‧電阻
AC_IN‧‧‧外部交流電源
DC_IN‧‧‧直流輸入電壓
MP‧‧‧主電源組
SP‧‧‧待機電源
GND‧‧‧接地電位
S301~S309‧‧‧本發明一示範性實施例之電源供應方法的流程圖各步驟
下面的所附圖式是本發明的說明書的一部分,繪示了本發明的示例實施例,所附圖式與說明書的描述一起說明本發明的原理。
圖1繪示為本發明一示範性實施例之支援先進技術擴
展(ATX)規格的電源供應裝置10示意圖。
圖2繪示為圖1之快速放電單元107的電路圖。
圖3繪示為本發明一示範性實施例之電源供應方法的流程圖。
10‧‧‧支援先進技術擴展(ATX)規格的電源供應裝置
20‧‧‧電腦系統
101‧‧‧輸入轉換級
103‧‧‧待機電源產生單元
105‧‧‧主電源轉換單元
107‧‧‧快速放電單元
AC_IN‧‧‧外部交流電源
DC_IN‧‧‧直流輸入電壓
MP‧‧‧主電源組
SP‧‧‧待機電源
Claims (25)
- 一種電源供應裝置,包括:一輸入轉換級,用以接收一外部交流電源,並對該外部交流電源進行轉換以輸出一直流輸入電壓;一待機電源產生單元,耦接該輸入轉換級的輸出,用以對該直流輸入電壓進行轉換以產生並輸出一待機電源至一電腦系統;以及一快速放電單元,耦接該待機電源產生單元,用以在該外部交流電源消失時,於一第一預設時間內快速地對該待機電源產生單元進行放電,以將待機電源產生單元所殘留的該待機電源放電至一接地電位,藉以禁能該待機電源輸出至該電腦系統。
- 如申請專利範圍第1項所述之電源供應裝置,其中該快速放電單元包括:一第一齊納二極體,其陰極用以接收該待機電源;一第二齊納二極體,其陰極耦接該第一齊納二極體的陽極;一第一電阻,其第一端耦接該第二齊納二極體的陽極,而其第二端則耦接至該接地電位;一第二電阻,其第一端耦接該第一齊納二極體的陰極;一第三電阻,其第一端耦接該第一齊納二極體的陰極;一第一雙載子接面電晶體,其基極耦接該第一電阻的 第一端,其集極耦接該第二電阻的第二端,而其射極則耦接至該接地電位;以及一第二雙載子接面電晶體,其基極耦接該第二電阻的第二端,其集極耦接該第三電阻的第二端,而其射極則耦接至該接地電位。
- 如申請專利範圍第2項所述之電源供應裝置,其中該快速放電單元更包括:一第一電容,其第一端耦接該第一雙載子接面電晶體的基極,而其第二端則耦接至該接地電位;以及一第二電容,其第一端耦接該第二雙載子接面電晶體的基極,而其第二端則耦接至該接地電位。
- 如申請專利範圍第2項所述之電源供應裝置,其中該第一與該第二雙載子接面電晶體為NPN型雙載子接面電晶體。
- 如申請專利範圍第4項所述之電源供應裝置,其中該第一雙載子接面電晶體僅於該待機電源被建立時導通,而該第二雙載子接面電晶體僅於該待機電源未被建立時導通。
- 如申請專利範圍第2項所述之電源供應裝置,其中該第三電阻的阻值實質上小小於該第二電阻的阻值。
- 如申請專利範圍第1項所述之電源供應裝置,更包括:一主電源轉換單元,耦接該輸入轉換級,用以於該待機電源被產生後,且該電源供應裝置處於一運作階段時, 對該直流輸入電壓進行轉換以產生並輸出一主電源組。
- 如申請專利範圍第7項所述之電源供應裝置,其中該主電源組於該外部交流電源消失後,持續被保持輸出一第二預設時間以上。
- 如申請專利範圍第8項所述之電源供應裝置,其中該第二預設時間小於該第一預設時間。
- 如申請專利範圍第7項所述之電源供應裝置,其中該電源供應裝置為一支援先進技術擴展(Advanced Technology Extended,ATX)規格的電源供應裝置。
- 一種電源供應方法,包括:對一外部交流電源進行轉換,藉以提供一直流輸入電壓;對該直流輸入電壓進行轉換,藉以產生並提供一待機電源至一電腦系統;以及在該外部交流電源消失時,於一第一預設時間內快速地對所殘留的該待機電源放電至一接地電位,藉以禁能該待機電源輸出至該電腦系統。
- 如申請專利範圍第11項所述之電源供應方法,其中該電源供應方法至少適於應用在一支援先進技術擴展(ATX)規格的電源供應裝置,且在該待機電源被產生後,該電源供應方法更包括:判斷該電源供應裝置是否處於一運作階段;若是,則對該直流輸入電壓進行轉換,藉以產生並提供一主電源組;以及 若否,則持續轉換該外部交流電源,藉以維持提供該待機電源。
- 如申請專利範圍第12項所述之電源供應方法,其中在產生該主電源組後,該電源供應方法更包括:判斷該外部交流電源是否消失;若是,則於該第一預設時間內快速地對該待機電源進行放電,藉以禁能該待機電源;以及若否,則持續轉換該外部交流電源,藉以維持提供該待機電源與該主電源組。
- 如申請專利範圍第13項所述之電源供應方法,其中在禁能該待機電源後,該電源供應方法更包括:再次判斷該外部交流電源是否消失;若是,則持續禁能該待機電源;以及若否,則再次轉換該外部交流電源,藉以維持提供該待機電源,並於再次產生該主電源組後,持續判斷該外部交流電源是否消失,進而決定是否再次禁能該待機電源。
- 如申請專利範圍第12項所述之電源供應方法,其中該主電源組於該外部交流電源消失後,持續被保持輸出一第二預設時間以上。
- 如申請專利範圍第15項所述之電源供應方法,其中該第二預設時間小於該第一預設時間。
- 一種電源供應裝置,包括:一待機電源產生單元,用以對關聯於一外部交流電源的一直流輸入電壓進行轉換,藉以產生並輸出一待機電源 至一電腦系統;以及一快速放電單元,耦接該待機電源產生單元,用以在該外部交流電源消失時,於一第一預設時間內快速地對該待機電源產生單元進行放電,以將待機電源產生單元所殘留的該待機電源放電至一接地電位,藉以禁能該待機電源輸出至該電腦系統。
- 如申請專利範圍第17項所述之電源供應裝置,其中該快速放電單元包括:一第一齊納二極體,其陰極用以接收該待機電源;一第二齊納二極體,其陰極耦接該第一齊納二極體的陽極;一第一電阻,其第一端耦接該第二齊納二極體的陽極,而其第二端則耦接至該接地電位;一第二電阻,其第一端耦接該第一齊納二極體的陰極;一第三電阻,其第一端耦接該第一齊納二極體的陰極;一第一雙載子接面電晶體,其基極耦接該第一電阻的第一端,其集極耦接該第二電阻的第二端,而其射極則耦接至該接地電位;一第二雙載子接面電晶體,其基極耦接該第二電阻的第二端,其集極耦接該第三電阻的第二端,而其射極則耦接至該接地電位;一第一電容,其第一端耦接該第一雙載子接面電晶體 的基極,而其第二端則耦接至該接地電位;以及一第二電容,其第一端耦接該第二雙載子接面電晶體的基極,而其第二端則耦接至該接地電位。
- 如申請專利範圍第18項所述之電源供應裝置,其中該第一與該第二雙載子接面電晶體為NPN型雙載子接面電晶體。
- 如申請專利範圍第19項所述之電源供應裝置,其中該第一雙載子接面電晶體僅於該待機電源被建立時導通,而該第二雙載子接面電晶體僅於該待機電源未被建立時導通。
- 如申請專利範圍第18項所述之電源供應裝置,其中該第三電阻的阻值實質上小小於該第二電阻的阻值。
- 如申請專利範圍第17項所述之電源供應裝置,更包括:一輸入轉換級,用以接收該外部交流電源,並對該外部交流電源進行轉換以輸出該直流輸入電壓;以及一主電源轉換單元,耦接該輸入轉換級,用以於該待機電源被產生後,且該電源供應裝置處於一運作階段時,對該直流輸入電壓進行轉換以產生並輸出一主電源組。
- 如申請專利範圍第22項所述之電源供應裝置,其中該主電源組於該外部交流電源消失後,持續被保持輸出一第二預設時間以上。
- 如申請專利範圍第23項所述之電源供應裝置,其中該第二預設時間小於該第一預設時間。
- 如申請專利範圍第17項所述之電源供應裝置,其中該電源供應裝置為一支援先進技術擴展(Advanced Technology Extended,ATX)規格的電源供應裝置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101125877A TWI576689B (zh) | 2012-07-18 | 2012-07-18 | 電源供應裝置與電源供應方法 |
CN201310301416.2A CN103576822B (zh) | 2012-07-18 | 2013-07-16 | 电源供应装置与电源供应方法 |
US13/944,884 US9391454B2 (en) | 2012-07-18 | 2013-07-18 | Apparatus and method for power supply fast discharging |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101125877A TWI576689B (zh) | 2012-07-18 | 2012-07-18 | 電源供應裝置與電源供應方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201405297A TW201405297A (zh) | 2014-02-01 |
TWI576689B true TWI576689B (zh) | 2017-04-01 |
Family
ID=49945953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101125877A TWI576689B (zh) | 2012-07-18 | 2012-07-18 | 電源供應裝置與電源供應方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9391454B2 (zh) |
CN (1) | CN103576822B (zh) |
TW (1) | TWI576689B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105739658A (zh) * | 2014-12-08 | 2016-07-06 | 鸿富锦精密工业(武汉)有限公司 | 接口供电电路 |
KR102673597B1 (ko) | 2018-09-12 | 2024-06-12 | 삼성전자주식회사 | 디스플레이 시스템, 디스플레이 장치 및 그 제어 방법 |
KR102646067B1 (ko) | 2019-07-17 | 2024-03-12 | 삼성전자주식회사 | 전자 장치, 그 제어 방법 및 디스플레이 장치 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWM368127U (en) * | 2009-05-15 | 2009-11-01 | Acbel Polytech Inc | Power supply device |
TW201116987A (en) * | 2009-11-11 | 2011-05-16 | Universal Scient Ind Co Ltd | Power control unit |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR920005724Y1 (ko) * | 1990-05-11 | 1992-08-20 | 삼성전자 주식회사 | 보조전원 방전회로가 내지된 smps |
JP3126565B2 (ja) * | 1993-11-01 | 2001-01-22 | 株式会社東芝 | Ac/dc変換器 |
CN100462897C (zh) * | 2004-11-30 | 2009-02-18 | 鸿富锦精密工业(深圳)有限公司 | 具重启控制电路的计算机系统 |
CN102044981B (zh) * | 2009-10-16 | 2013-12-25 | 深圳Tcl新技术有限公司 | 带有电容放电电路的开关电源 |
KR101199199B1 (ko) * | 2010-12-27 | 2012-11-07 | 엘지이노텍 주식회사 | 전원 공급 장치 |
CN202134952U (zh) * | 2011-07-19 | 2012-02-01 | 台达电子企业管理(上海)有限公司 | 辅助电源的放电装置 |
-
2012
- 2012-07-18 TW TW101125877A patent/TWI576689B/zh active
-
2013
- 2013-07-16 CN CN201310301416.2A patent/CN103576822B/zh active Active
- 2013-07-18 US US13/944,884 patent/US9391454B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWM368127U (en) * | 2009-05-15 | 2009-11-01 | Acbel Polytech Inc | Power supply device |
TW201116987A (en) * | 2009-11-11 | 2011-05-16 | Universal Scient Ind Co Ltd | Power control unit |
Also Published As
Publication number | Publication date |
---|---|
TW201405297A (zh) | 2014-02-01 |
CN103576822A (zh) | 2014-02-12 |
US9391454B2 (en) | 2016-07-12 |
US20140021784A1 (en) | 2014-01-23 |
CN103576822B (zh) | 2016-12-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI505603B (zh) | 電源供應裝置及其電源供應方法 | |
US8729936B2 (en) | Power switch module, voltage generating circuit and power control method for electronic device | |
TWI523359B (zh) | 過電壓保護裝置及其操作方法 | |
US9541981B2 (en) | Mobile terminal and display panel driver | |
US9178385B2 (en) | Backup power control system | |
US20100001589A1 (en) | Power supply circuit for motherboard | |
WO2016184026A1 (zh) | 用于缓启动供电回路放电的电路 | |
US10642334B2 (en) | Computer device and power abnormality detection method for a computer device | |
TWI576689B (zh) | 電源供應裝置與電源供應方法 | |
TW201314431A (zh) | 電源控制系統及方法 | |
TW201616771A (zh) | 電源轉接器及應用其之電子系統 | |
US9705323B2 (en) | Power supply system and power control circuit thereof | |
JP2012226756A (ja) | 電源アダプタ回路 | |
US9513683B2 (en) | Control circuitry used in a computing system, and power supply having the control circuitry | |
JP2016012955A (ja) | 省エネ電源回路 | |
US20130141954A1 (en) | Power supply circuit | |
JP2015106967A (ja) | 放電回路および放電回路の駆動制御方法 | |
TWI619011B (zh) | 電源供應裝置與電源供應方法 | |
US8089740B2 (en) | Clamp unit, and power supply having the same cross-reference to related application | |
JP5556900B2 (ja) | 電子機器 | |
US9874589B2 (en) | Inrush current recording module | |
TW201249044A (en) | Power protecting circuit | |
TWI564703B (zh) | 電源供應器及其控制電路與省電方法 | |
JP2003204676A (ja) | Acーdcアダプタとそのアダプタに接続する機器 | |
JP2020135413A (ja) | コンピュータシステム及び制御方法 |