TWI570696B - 每個像素區至少有三個電極的液晶顯示器 - Google Patents

每個像素區至少有三個電極的液晶顯示器 Download PDF

Info

Publication number
TWI570696B
TWI570696B TW104107200A TW104107200A TWI570696B TW I570696 B TWI570696 B TW I570696B TW 104107200 A TW104107200 A TW 104107200A TW 104107200 A TW104107200 A TW 104107200A TW I570696 B TWI570696 B TW I570696B
Authority
TW
Taiwan
Prior art keywords
electrode
liquid crystal
potential period
crystal display
period
Prior art date
Application number
TW104107200A
Other languages
English (en)
Other versions
TW201633283A (zh
Inventor
彭政忠
沈毓仁
Original Assignee
鈺瀚科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 鈺瀚科技股份有限公司 filed Critical 鈺瀚科技股份有限公司
Priority to TW104107200A priority Critical patent/TWI570696B/zh
Publication of TW201633283A publication Critical patent/TW201633283A/zh
Application granted granted Critical
Publication of TWI570696B publication Critical patent/TWI570696B/zh

Links

Landscapes

  • Liquid Crystal (AREA)

Description

每個像素區至少有三個電極的液晶顯示器
本發明係有關於一種液晶顯示器(LCD)裝置,並且更具體地涉及在每個像素中具有子像素區,以改善視角和減少閃爍的液晶顯示器。
液晶顯示器係利用液晶分子在不同的排列時,有不同的光偏振態或不同的折射效果,來控制光穿透率以產生影像。因為液晶分子的排列型態以及光特性的影響,扭轉向列型液晶顯示器具有良好的光穿透率,但是該顯示器的視角卻非常狹小。
為了解決光穿透率和視角的問題,扭轉垂直配向模式被用來提高穿透率以及增加視角。由於液晶分子係被垂直配向,當液晶分子接受較低電壓時,在斜視的方向觀看顯示器,會有灰階反轉的問題。從而產生斜視方向的顏色偏移,而使顯示器無法顯現正常的影像。
為了解決這個問題的一個技術,是在相同的像素內形成兩個或更多個排列配向區,來形成多區垂直排列配向(MVA)的液晶顯示器,以便消除灰階反轉的問題,並增加了視角。在電路驅動實作案例,有三個特別的方法。在第一種方法中,一個像素被劃分成多個子像素區,並且利用電容耦合在每個子像素區形成不同的電壓,從而產生多個子像素區不同 的液晶分子排列效果。在第二種方法中,一個像素也是被劃分成多個子像素區,以兩個薄膜電晶體來使每個子像素區被施加不同的電壓,從而解決了灰階反轉的問題。在第三種方法中,一個像素被分成兩個或更多的子像素區,並將電子阻擋材料覆蓋於上述的子像素區之電極的一部分,從而產生多個子像素區不同的液晶分子排列效果。
然而,在現有技術中解決上述問題的方法,需要複雜的液晶顯示器的處理流程。針對上述情況,本發明的主題是提供一種簡單的方法和電極結構,用來驅動液晶顯示器,使其具有高透光率,廣視角和低閃爍,使液晶顯示器可呈現最佳圖像。
本發明是為了提供具有廣視角和低閃爍的液晶顯示裝置,而不需要複雜的製造流程之液晶顯示器。因此,該液晶顯示器包括從上層到下層的第一基板,第一配向層,液晶層,第二配向層,鈍化層和第二基板,在液晶顯示器上形成有多數個像素區。
該液晶顯示器的每個像素區,包含至少三個電極設置在液晶層和兩個基板之間,並且在液晶層和每一基板之間至少有一個電極。根據本發明,每個像素區包含至少兩個被施加不同電壓的電極之子像素區。
其中一個電極是施加有直流電壓的非圖案化平面電極,兩個電極則被施加與液晶顯示器之時序信號同步的第一交流電壓和第二交流電壓。此第一和第二交流電壓都具有高電位期以及與高電位期時間等長的低 電位期。液晶顯示器時序信號的時序週期時間,至少是兩個交流電壓的高電位期的一或多倍之長,而第一交流電壓的高電位期時間長於第二交流電壓的高電位期。
在本發明的第一實施例中,每個像素區包括形成在第一基板上的第一電極,和形成在第二基板上的第二電極。第一和第二電極是覆蓋像素區的非圖案化之平面電極。像素區被分成兩個單獨的子像素區或者是一個設置在另一個的中心部分之兩個子像素區。第三電極和第四電極係形成在鈍化層上,然後第二配向層則形成在鈍化層和電極之上,並將兩個電極分別覆蓋在兩個子像素區中。
根據第一實施例的一個變型中,形成在第二基板上的非圖案化之平面的第二電極被替換為圖案化的第二電極。在進一步的另一變型中,圖案化之第二電極係形成在鈍化層上,並被覆蓋在第二配向層中,而第三和第四圖案電極則被形成在第二基板上。
在第一實施例的另一種變型中,形成在第一子像素區中的第二基板上的第二電極是一個非圖案化的平面電極,但在第二子像素區中則是圖案化的電極。第一子像素區還包括被覆蓋在第二配向層中的圖案化第三電極,而第二子像素區內的第二配向層中則沒有電極。
在第一實施例的又一變型中,形成在第二基板上的第二電極是圖案化電極。第一子像素區內有第三電極和第四電極被覆蓋在第二配向 層中,而第二子像素區內有第三電極和第五電極被覆蓋在第二配向層中。第三、第四和第五電極都是圖案化的電極。
在根據第一實施例的進一步變型中,兩個子像素區內都具有形成在第二基板上各自的非圖案化的平面電極。各子像素區內具有第三電極和第四電極在鈍化層之上,且為第二配向層所覆蓋。第三和第四電極都是圖案化的電極。
根據本發明的第二實施例中,第一基板上在兩個子像素區內分別形成有各自的非圖案化的平面電極,第二基板上則形成有第二電極。第二電極是一個覆蓋整個像素區之非圖案化的平面電極。第三電極和第四電極被形成在鈍化層上,並分別在兩個子像素區內為第二配向層所覆蓋。
在第二實施例的一個變型中,在每個子像素區中,第三電極和第四電極係形成在鈍化層上,並為第二配向層所覆蓋。換言之,各子像素區內有兩個不同之圖案化的電極,而不是僅有一個圖案化電極。
在第二實施例的另一種變型中,每個子像素區也有兩個不同之圖案化的電極,而形成在第二基板上之第二電極是覆蓋像素區的圖案化電極,而不是一個非圖案化的平面電極。
在第二實施例之進一步的變型中,第一基板上在兩個子像素區內形成有各自的非圖案化的平面電極。形成在第二基板上的第二電極是一個覆蓋整個像素區之圖案化電極,而第二配向層內並沒有電極。
101‧‧‧第一基板
102‧‧‧第二基板
103‧‧‧液晶層
1019‧‧‧第一配向層
1028‧‧‧鈍化層
1029‧‧‧第二配向層
1111:1311:1315‧‧‧第一電極
1122:1222:1242:1252:1252’:1322:1522:1525‧‧‧第二電極
1123:1243:1253:1323:6123‧‧‧第三電極
1124:1244:1324:6124‧‧‧第四電極
1325‧‧‧第五電極
圖一顯示根據本發明之第一實施例的具有至少三個電極的液晶顯示器之切面圖。
圖二顯示由圖一的液晶顯示器之資料線和閘極線所限定之像素區的俯視圖,以說明被覆蓋在第二配向層裡的第三和第四電極。
圖三顯示出液晶顯示器沿著圖二裡標示以A-A'虛線的切面圖。
圖四顯示第一實施例的液晶顯示器之液晶顯示器時序信號,施加於第一電極的直流電壓,以及施加於第二、第三和第四電極的交流電壓之波形範例。
圖五顯示第一實施例的液晶顯示器之液晶顯示器時序信號,施加於第一電極的直流電壓,以及施加於第二、第三和第四電極的交流電壓之更多的波形範例。
圖六顯示出一像素區內的第二子像素區係在第一子像素區內的中心部分。
圖七(A)-(C)顯示三個包含有多個封閉的細長開口或未封閉的細長開口之圖案化電極。
圖八顯示出根據本發明第一實施例的變型,也具有至少三個電極的液晶顯示器之切面圖。
圖九顯示了圖八的實施例中之液晶顯示器,類似於圖三所示的第一實施例中的切面圖。
圖十顯示出根據本發明第一實施例的另一變型之具有至少三個電極的液晶顯示器的切面圖。
圖十一顯示出根據本發明第一實施例的進一步變化之具有至少三個電極的液晶顯示器的切面圖。
圖十二顯示了圖十一的液晶顯示器由資料線和閘極線限定的像素區的俯視圖,用來說明第二和第三電極。
圖十三顯示出根據本發明第一實施例的另一種變化之具有至少三個電極的液晶顯示器的切面圖。
圖十四顯示了圖十三的液晶顯示器由資料線和閘極線限定的像素區的俯視圖,用來說明被覆蓋在第二配向層裡的第三、第四和第五電極。
圖十五顯示出根據本發明第一實施例的再另一種變化之包含至少三個電極的液晶顯示器之切面圖。
圖十六顯示了圖十五的液晶顯示器由資料線和閘極線限定的像素區的俯視圖,用來說明被覆蓋在第二配向層裡的第三和第四電極。
圖十七顯示根據本發明之第二實施例的具有至少三個電極的液晶顯示器之切面圖。
圖十八顯示出根據本發明第二實施例的變型之具有至少三個電極的液晶顯示器的切面圖。
圖十九顯示出根據本發明第二實施例的另一種變型之具有至少三個電極的液晶顯示器的切面圖。
圖二十顯示出根據本發明的第二實施例的進一步的變型之具有至少三個電極的液晶顯示器的切面圖。
圖一顯示出根據本發明之第一實施例的具有至少三個電極的液晶顯示器之切面圖。參考圖一,本發明的液晶顯示器包括第一基板101,第二基板102以及設置在第一和第二基板之間的液晶層103。
液晶顯示器上形成多個像素區,每個像素區包括形成在第一基板101上的第一電極1111和形成在第二基底102上的第二電極1122。第一電極1111係像素區的共通電極。第一電極1111和第二電極1122都是覆蓋像素區的非圖案化之平面電極。像素區被劃分成至少兩個子像素區。
在圖一所示的像素區內,中間的虛線將像素區分成左右的兩個子像素區,分別為第一子像素區和第二子像素區。為了在描述及說明上的方便,本說明書的所有圖示裡,當像素區的切面圖,以中間的虛線將像素區分成左右的兩個子像素區時,左邊的子像素區係第一子像素區,而右邊的子像素區係第二子像素區。
如圖一中所示,第二電極1122之上形成有鈍化層1028,在兩個子像素區裡,並有第三電極1123及第四電極1124分別形成在鈍化層 1028上。第三電極1123及第四電極1124都是圖案化電極。鈍化層1028可以是由有機或無機絕緣材料形成的單層或多層結構。第一、第二、第三和第四電極係由如銦錫氧化物(ITO)或銦鋅氧化物(IZO)等透明導電膜形成。
在第一電極1111和液晶層103之間設置有第一配向層1019,在鈍化層1028和液晶層103之間設置有第二配向層1029,使第三電極1123及第四電極1124被覆蓋在第二配向層1029中。此兩個配向層中,至少有一配向層包含用來垂直配向或水平配向的配向膜。
在本發明的液晶顯示器中的液晶層103包含負介電異方性之向列型液晶分子,或者是由負介電異方性之向列型液晶分子與旋光性物質所組成的液晶混合物。它也可以是包含正介電異方性之向列型液晶分子,或者是由正介電異方性之向列型液晶分子與旋光性物質所組成的液晶混合物之液晶層。
圖二係用來說明第三和第四電極1123、1124之一像素區的俯視圖,像素區是由圖一的液晶顯示器之資料線201和閘極線所限定的區域。如圖二所示,像素區包括第一子像素區203,第二子像素區204和非透明區域202。非透明區域202定義為透明的像素區之外由非透明材料形成的區域,包括有金屬導線(圖中未顯示),資料線,閘極線(圖中未顯示),薄膜電晶體元件(圖中未顯示),以及在非透明區域202裡的黑矩陣(Black Matrix)區域。
顯示於圖二的子像素區內之圖案化電極,係由如銦錫氧化物或銦鋅氧化物等透明導電材料所形成。每個像素區的驅動電路可以是一個,兩個或三個薄膜電晶體。該驅動電路的結構可以是雙電晶體(TT)型,電容耦合(CC)型或電荷共享型。圖三顯示出液晶顯示器沿著圖二裡標示以A-A'虛線之切面圖。
參考圖二,L1和L2表示在第一子像素區203中的圖案化電極中間之垂直和水平主幹的寬度,W1表示在第一子像素區203內從主幹電極延伸出的分支電極寬度,S1表示第一子像素區203內分支電極之間的縫隙寬度。根據本發明,L1可以是相同或不同於L2的寬度,S1也可以是相同或不同於W1的寬度。
類似地,L3和L4表示在第二子像素區204中的圖案化電極中間之垂直和水平主幹的寬度,W2表示在第二像素區204內從主幹電極延伸出的分支電極寬度,S2表示在第二子像素區204內分支電極之間的縫隙寬度。L3可以是相同或不同於L4的寬度,S2也可以是相同或不同於W2的寬度。此外,L3可以是相同或不同於L1的寬度,L4可以是相同或不同於L2的寬度,S2可以是相同或不同於S1的寬度,而W2可以是相同或不同於W1的寬度。
根據本發明,無論是垂直同步信號Vsync或水平同步信號都可以是液晶顯示器的時序信號。較好的液晶顯示器時序信號是垂直同步信號Vsync。第一電極1111被施加了直流電壓Vcom。施加在第二電極1122的交流電壓VP與液晶顯示器的Vsync同步。第三電極1123上被施加以交 流電壓Vb1,而第四電極1124上被施加以交流電壓Vb2。Vb1和Vb2都與Vsync同步。
如圖四所示,VP的高電位期t3等長於低電位期t4,也是等於Vsync的整個週期時間TVs。Vb1具有高電位期t1等長於低電位期t2。同樣的,Vb2也有一個高電位期t1等長於低電位期t2。根據本發明的優選實施例中,TVs/t3=N和TVs/t1=M,N為大於或等於1的整數,M為大於或等於2的整數,而且M大於N。M與N的比率最好是大於或等於2的整數。換句話說,VP的高電位期長於Vb1或Vb2的高電位期。應當注意的是,在決定VP、Vb1或Vb2等交流電壓的高電位或低電位期時,是以直流電壓Vcom作為基準。在高電位期間,電壓大於Vcom,而在低電位期間,電壓小於Vcom。
舉例來說,Vsync是一個60赫茲的掃描信號,也就是,TVs=1/60秒。如果N等於1,交流電壓VP可以具有高電位期t3=1/60秒,而如果M等於2,交流電壓Vb1或Vb2可以具有高電位期t1=1/120秒。在圖四的底部所顯示出的波形,說明了以N=1和M=2為例的VP、Vb1和Vb2交流電壓之間的關係。應當注意的是,在這個例子中,在VP的高電位期或低電位期的期間,交流電壓Vb1和Vb2都從高電位降到低電位,而Vb1的電壓振幅大於Vb2的電壓振幅。
根據本發明如圖五所示,在VP的高電位期內,交流電壓Vb1、Vb2可從它們的高電位降低變為Vcom,僅在VP的低電位期內才進一步降低至Vb1或Vb2的低電位,然後在低電位期內升高變為Vcom。在圖 五的底部所顯示出的波形,說明了以N=1,M=2和N=1,M=4兩種情況的VP、Vb1和Vb2交流電壓之間的關係。
如圖五所顯示,交流電壓VP的一個週期由高電位期t3和低電位期t4所組成。當N=1和M=2時,Vb1或Vb2的每一個週期由一高電位期,緊接著為一中電位期,然後為一低電位期,又緊接著另一中電位期所組成。這些高電位期,中電位期和低電位期的時間長度都相同。在中電位期裡,Vb1或Vb2的電壓可等於也可不同於Vcom。
當N=1和M=4時,Vb1或Vb2的每一個週期由一高電位期,緊接著為一中電位期,然後為一高電位期,再緊接著為一中電位期,然後為一低電位期,接著為一中電位期,然後為一低電位期,又接著為另一中電位期所組成。應該注意的是,此一狀況下在VP的高電位期內,交流電壓Vb1和Vb2都有兩個高電位期。並且在VP的低電位期內,交流電壓Vb1和Vb2也都有兩個低電位期。
顯示於圖二的像素區,包括兩個分開的子像素區203和204,這兩個子像素區係為分開且不重疊的子像素區。根據本發明,兩個子像素區也可以不同的方式被分佈在像素區內。例如,圖六顯示出的第二子像素區604係在第一子像素區603的中心部分,而第三和第四電極6123、6124為分別形成在兩個子像素區603、604內的圖案化電極。
在圖二中所示的圖案化電極,在子像素區內包括多個封閉細長開口。在圖六裡,第一子像素區603中的第三電極6123也包括多個封閉細長開口。然而因為在中心部分有第二子像素區604而造成一些細長開口 的一端是非封閉開口的電極圖案。在中心部分的第二子像素區604內的第四電極6124包括多個未封閉的細長開口。
為了改善視角和液晶顯示器灰階反轉的問題,形成在第三和第四電極的電極圖案也可具有不同的形式。例如,圖七(A)-(C)的幾個電極圖案也是可以形成在第一或第二子像素區內的。
圖八顯示出根據本發明第一實施例的變型,也具有至少三個電極的液晶顯示器之切面圖。相較於圖一所示的第一實施例,可以看出,圖八所示的液晶顯示器的結構,除了形成在第二基板102上的非圖案化的平面第二電極1122被圖案化電極1222所取代之外,幾乎與圖一相同。換句話說,在本發明之此第一實施例的變型中,第二、第三和第四電極都是圖案化電極。
圖九顯示了在本實施例中之液晶顯示器,類似於圖三所示的第一實施例中的切面圖。從切面圖中可以看出,第二電極1222和第四電極1124都是圖案化電極。但是圖三裡的第二電極1122是一非圖案化的平面電極。
根據本實施例,第一電極1111被施加了直流電壓Vcom。第二電極1222上施加了與液晶顯示器的Vsync同步之交流電壓VP。第三電極1123上施加了交流電壓Vb1,而第四電極1124上施加了交流電壓Vb2。Vb1和Vb2都是與Vsync同步的。
圖十顯示出根據本發明第一實施例的另一變型之液晶顯示器的切面圖。相似於圖八所示的液晶顯示器,在此變型中,第二、第三和 第四電極都是圖案化電極。應當注意,在圖八裡,第二電極1222是在整個像素區中的第二基板102的上方直接形成的圖案化電極,並且第三和第四電極1123、1124是分別在第一和第二子像素區被覆蓋在第二配向層1029裡的兩個分開的圖案化電極。然而,在圖十中,第二電極1242是在像素區中被覆蓋在第二配向層1029裡的圖案化電極,而第三和第四電極1243、1244則是分別在第一和第二子像素區內,直接形成在第二基板102之上方的兩個分開的圖案化電極。
在圖十的液晶顯示器,第一電極1111被施加直流電壓Vcom。第二電極1242上施加的交流電壓VP與液晶顯示器的Vsync同步。第三電極1243上施加了交流電壓Vb1,而第四電極1244上施加了交流電壓Vb2。Vb1和Vb2都是與Vsync同步的。
圖十一顯示出根據本發明第一實施例的進一步變化之液晶顯示器的切面圖。在這個變型中,在兩個子像素區中形成不同的電極。在第一子像素區內,第二電極1252是一個非圖案化的平面電極,而被覆蓋在第二配向層1029裡的第三電極1253是一個圖案化電極。在第二子像素區內,第二電極1252'是一個圖案化電極,而第二配向層1029裡則沒有電極。
圖十二顯示了圖十一的液晶顯示器由資料線201和閘極線限定的像素區的俯視圖,用來說明第二和第三電極1252'、1253。從圖十二可以看到,第一子像素區203包括一被覆蓋在第二配向層1029裡,是圖案化電極的第三電極1253。而第二子像素區204則包括形成在第二基板102上也是圖案化電極的第二電極1252'。
在本實施例中,第一電極1111被施加了直流電壓Vcom。在第二電極1252和1252'上施加交流電壓VP與液晶顯示器的Vsync同步。第三電極1253被施加交流電壓Vb1,也是與Vsync同步。
圖十三顯示出根據本發明第一實施例的另一種變化之液晶顯示器的切面圖。相較於圖八所顯示的實施例,可以看出本實施例的液晶顯示器,形成有相同於圖八的第一和第二電極。第一電極1111是一個非圖案化的平面電極,第二電極1222是一個圖案化電極。
在圖十三的實施例裡,有第三、第四和第五電極1323、1324和1325,係在鈍化層1028上被覆蓋在第二配向層1029裡的圖案化電極。在第一子像素區裡,第三電極1323和第四電極1324被覆蓋在第二配向層1029裡。在第二子像素區裡,第三和第五電極1323、1325被覆蓋在第二配向層1029中。
圖十四顯示出了第三、第四和第五電極1323、1324和1325在本實施例中的兩個子像素區的俯視圖。值得一提的是,第三、第四和第五電極的圖案可以90°、180°或270°旋轉。從圖十四可看出,在第二子像素區中的電極圖案是相同於第一子像素區中的電極圖案旋轉180度。然而,在兩個子像素區中的電極圖案可以是相同的,也可以是不相同的,並且也可以用不同的角度旋轉。根據本發明,最好是電極圖案的分枝和主幹要形成40至50度之間的角度。
在本實施例中,第一電極1111被施加了直流電壓Vcom。第二電極1222上施加的交流電壓VP1與液晶顯示器的Vsync同步。 第三、第四和第五電極1323、1324和1325上施加的交流電壓分別為VP3、VP4和VP5。在施加於液晶層兩端之電壓差變化,若從低電壓差變到高電壓差,定義為電壓上升時段,此時VP1=Vcom,VP3≠VP4≠VP5。而在施加於液晶層兩端之電壓差變化,若從高電壓差變到低電壓差,定義為電壓下降時段,此時VP3=VP4=VP5且VP1≠Vcom。電壓VP1與圖四所示的VP相同。電壓VP3、VP4和VP5可以具有類似於圖四所示的Vb1或VP的高電位期和低電位期,但具有的電壓振幅可以是相同或不同。
圖十五顯示出根據本發明第一實施例的再另一種變化之包含至少三個電極的液晶顯示器之切面圖。在本實施例中,形成在第一基板101上的第一電極1111仍然是一個非圖案化的平面電極。兩個分開的非圖案化平面電極1522、1525分別形成在第二基板上的兩個子像素區內。在每個子像素區中,在第三和第四電極1323、1324係被覆蓋在第二配向層1029中的圖案化電極。
圖十六顯示出在每個子像素區內的第三和第四電極1323、1324的俯視圖。如前所述,根據本發明,第三和第四電極的圖案可以90°、180°或270°旋轉。在兩個子像素區中的電極圖案,也可以被不同或相同的角度旋轉。最好是電極圖案的分枝和主幹要形成40至50度之間的角度。
在圖十五的液晶顯示器裡,兩個電極1522和1525分別被施加交流電壓VP1和V5。第一電極1111被施加了直流電壓Vcom。第三和第四電極1323與1324被施加的交流電壓分別是VP3和VP4。在電壓上 升時段,VP1=Vcom,V5可以是與Vcom不同的直流電壓,VP3和VP4具有等長的高電位期和低電位期,也可與圖四中的VP或Vb1中的高電位期和低電位期等長,但具有不同的電壓振幅。在電壓下降時段,VP3=VP4,VP3和VP4有相同的高電位期和低電位期,也可與圖四中的VP或Vb1中的高電位期和低電位期等長,VP1≠Vcom和VP5≠Vcom。VP1和VP5具有等長的高電位期和低電位期,也可與圖四中的VP或Vb1中的高電位期和低電位期等長,但具有不同的電壓振幅。VP1和VP3有不等長的高電位期和低電位期。
在如上所述的第一實施例及其變型中,液晶顯示器的第一電極1111是形成在第一基板101上,覆蓋整個像素區的非圖案化平面電極。根據本發明的第二實施例,在第一基板101上,兩個分開的非圖案化平面電極,則分別形成在兩個子像素區內。圖十七顯示出根據本發明第二實施例,具有至少三個電極的液晶顯示器的切面圖。
在圖十七中所顯示的第二實施例。液晶顯示器的結構,除了圖一中形成在第一基板101上的非圖案化第一電極1111,被分別在第一和第二子像素區內的兩個分開的非圖案化的平面電極1311和1315所取代之外,與第一實施例是幾乎相同的。
在圖十七的液晶顯示器裡,兩個電極1311和1315分別被施加Vcom和V5。第二電極1122上被施加交流電壓VP。第三和第四電極分別被施加交流電壓Vb1和Vb2。V5是與Vcom相同或不同的一個直流電壓。V5的也可以是與Vb1或Vb2相同的交流電壓。
圖十八顯示出根據本發明第二實施例的變型,具有至少三個電極的液晶顯示器的切面圖。從圖十八可以看出,液晶顯示器結構非常類似於圖十七中所示。不同之處在於在本實施例中的各子像素區內,有第三和第四電極1323、1324為被覆蓋在第二配向層1029中的圖案化電極。換句話說,各子像素區內具有兩個圖案化電極,而不是一個圖案化電極。
與圖十五相比較而言,圖十五和圖十八的兩個液晶顯示器結構非常相似。不同之處在於圖十五的非圖案化的平面電極是形成在第一和第二基板上,而圖十八的非圖案化的平面電極則形成在第二和第一基板上。
在圖十八的液晶顯示器裡,兩個電極1311和1315分別被施加交流電壓VP1和V5。第二電極1122被施加了直流電壓Vcom。第三和第四電極1323與1324被施加的交流電壓分別是VP3和VP4。在電壓上升時段,VP1=Vcom,V5可以是與Vcom不同的直流電壓,VP3和VP4有等長的高電位期和低電位期,也可與圖四中的VP或Vb1中的高電位期和低電位期等長,但具有不同的電壓振幅。在電壓下降時段,VP3=VP4,VP3和VP4具有等長的高電位期和低電位期,也可與圖四中的VP或Vb1中的高電位期和低電位期等長,VP1≠Vcom和VP5≠Vcom。VP1和VP5具有等長的高電位期和低電位期,也可與圖四中的VP或Vb1中的高電位期和低電位期等長,但具有不同的電壓振幅。VP1和VP3有不同的高電位期和低電位期。
圖十九顯示出根據本發明第二實施例的另一種變型,具有至少三個電極的液晶顯示器的切面圖。可以看出,本實施例幾乎相同於 圖十八所示的實施例。不同之處在於形成在第二基板上的非圖案化之平面第二電極1122被一個圖案化電極1322所取代。在本實施例中,施加到各個電極的電壓也完全相同於圖十八所示的液晶顯示器上施加的電壓。
圖二十顯示出根據本發明的第二實施例的進一步的變型,具有至少三個電極的液晶顯示器的切面圖。可以看出,電極1311和1315是分別形成在第一基板101上的兩個子像素區內的兩個分開的非圖案化的平面電極。第二電極1322是形成在第二基板102上的一個覆蓋該像素區的圖案化電極,而第二配向層1029則形成在第二電極1322上。
根據圖二十,兩個電極1311和1315分別被施加VP和V3。V3是與圖四所示的Vb1相同的交流電壓,第二電極1322則被施加直流電壓Vcom。
應當注意的是,以上描述第一和第二實施例的目的,是用於說明本發明的原理。一個具有在本領域的普通技術之人員可認識到許多其它的變化,可以進一步從已被描述的實施例得到更多的變化。例如,形成在圖十三的第二基板102上的圖案化的電極1222可以被一個非圖案化的平面電極來代替,而形成在圖十七的第二基板102上的非圖案化的平面電極1122,也可以由圖案化電極來代替。
根據本發明,至少三個電極被配置在各像素區並施加以一直流電壓和兩個交流電壓。兩個交流電壓都是同步於液晶顯示器的時序信號,並具有高電位期和等長於高電位期的低電位期。液晶顯示器的時序信號之時序週期時間,至少是該兩個交流電壓的高電位期的一或多倍,而 且其中一個交流電壓的高電位期長於另一個交流電壓的高電位期。還應當注意,施加到上述各個實施例中的電極上的電壓實例,僅用於說明目的。施加到電極上的電壓是可以互換的,並不僅限於這些實施例。
雖然以上只藉由幾個優選的實施範例來描述本發明,然而熟悉本技術領域的人,很明顯的可以了解,仍有許多未描述的變通及修改,都在不偏離以下所定義之本發明的申請專利範圍之內。
101‧‧‧第一基板
102‧‧‧第二基板
103‧‧‧液晶層
1019‧‧‧第一配向層
1028‧‧‧鈍化層
1029‧‧‧第二配向層
1111‧‧‧第一電極
1122‧‧‧第二電極
1123‧‧‧第三電極
1124‧‧‧第四電極

Claims (22)

  1. 一種用於驅動具有多個像素區的液晶顯示器的方法,在不透明區外的像素區包括有至少兩個子像素區,其中至少有第一、第二和第三電極,該液晶顯示器具有一提供時序週期的液晶顯示器時序信號,而該方法包括:施加一直流電壓到第一電極;施加第一交流電壓到第二電極,該第一交流電壓與該液晶顯示器時序信號同步,並具有第一高電位期和等長於該第一高電位期的第一低電位期,該時序週期時間為該第一高電位期的N倍,N是不小於1的整數,該第一交流電壓在該第一高電位期大於該直流電壓,在該第一低電位期則小於該直流電壓;和施加第二交流電壓到第三電極,該第二交流電壓與該液晶顯示器時序信號同步,並具有第二高電位期和等長於該第二高電位期的第二低電位期,該時序週期時間為該第二高電位期的M倍,M是不小於2的整數,該第二交流電壓在該第二高電位期大於該直流電壓,在該第二低電位期則小於該直流電壓;其中M大於N。
  2. 如申請專利範圍第1項所述之方法,其中上述液晶顯示器時序信號是液晶顯示器的垂直同步信號。
  3. 如申請專利範圍第1項所述之方法,其中在上述第一交流電壓的第一高電位期間,上述第二交流電壓從上述第二高電位期轉變為上述第二低電 位期,並且在上述第一交流電壓的第一低電位期間,上述第二交流電壓也從上述第二高電位期轉變為上述第二低電位期。
  4. 如申請專利範圍第1項所述之方法,其中在上述第一交流電壓的第一高電位期間,上述第二交流電壓從上述第二高電位期轉變為一中電位期,在上述第一交流電壓的第一低電位期間,上述第二交流電壓從上述第二低電位期轉變為該中電位期,該中電位期與上述第二高電位期等長。
  5. 如申請專利範圍第1項所述之方法,其中M為N的整數倍。
  6. 如申請專利範圍第1項所述之方法,其中上述第一交流電壓的每個週期由上述第一高電位期和上述第一低電位期合成,而上述第二交流電壓的每個週期則由第二高電位期,接著一中電位期,接著第二低電位期,接著一中電位期合成,該中電位期與上述第二高電位期等長。
  7. 如申請專利範圍第1項所述之方法,其中上述第一交流電壓的每個週期由第一高電位期和第一低電位期合成,而第二交流電壓的每個週期則由第二高電位期,接著一中電位期,接著第二高電位期,接著一中電位期,接著第二低電位期,接著一中電位期,接著第二低電位期,接著一中電位期合成,該中電位期與上述第二高電位期等長。
  8. 一液晶顯示器,具有多個像素區與一提供時序週期的液晶顯示器時序信號,在不透明區外的像素區包括至少兩個子像素區,並且還包括:第一基板、第二基板以及設置在第一和第二基板之間的液晶層; 至少有第一、第二和第三電極設置在該液晶層與該兩個基板之間,其中至少有一電極配置在該第一基板與該液晶層之間,和至少有一電極配置在該第二基板和該液晶層之間;該第一電極被施加有直流電壓;該第二電極被施加有第一交流電壓,該第一交流電壓與該液晶顯示器時序信號同步,並具有第一高電位期和等長於該第一高電位期的第一低電位期,該時序週期時間為該第一高電位期的N倍,N是不小於1的整數;和該第三電極被施加有第二交流電壓,該第二交流電壓與該液晶顯示器時序信號同步,並具有第二高電位期和等長於該第二高電位期的第二低電位期,該時序週期時間為該第二高電位期的M倍,M是不小於2的整數;其中M大於N。
  9. 如申請專利範圍第8項所述之液晶顯示器,其中上述第一電極是一非圖案化的平面電極。
  10. 如申請專利範圍第8項所述之液晶顯示器,其中上述第一電極是一圖案化電極。
  11. 如申請專利範圍第8項所述之液晶顯示器,其中上述第二電極是一非圖案化的平面電極。
  12. 如申請專利範圍第8項所述之液晶顯示器,其中上述第二電極是一圖案化電極。
  13. 如申請專利範圍第8項所述之液晶顯示器,其中上述第三電極是一非圖案化的平面電極,而上述第二電極和上述第三電極分別被配置在上述兩個子像素區內。
  14. 如申請專利範圍第8項所述之液晶顯示器,其中在上述兩個子像素區之一個子像素區內,至少有一電極被施加有未施加於另一個子像素區內的電極之上述直流電壓以及上述第一和第二交流電壓中的一電壓。
  15. 如申請專利範圍第8項所述之液晶顯示器,其中上述第三電極是一圖案化電極。
  16. 如申請專利範圍第15項所述之液晶顯示器,其中每個像素區又包括一第四電極,上述第三電極與該第四電極分別被配置在上述兩個子像素區內,該第四電極是一圖案化電極並被施加有第三交流電壓,該第三交流電壓與上述液晶顯示器時序信號同步,並具有等長於上述第二高電位期的一高電位期,和等長於上述第二低電位期的一低電位期,但是電壓振幅不同於上述第二交流電壓的振幅。
  17. 如申請專利範圍第15項所述之液晶顯示器,其中在上述兩個子像素區中只有一子像素區內配置有上述第三電極。
  18. 如申請專利範圍第16項所述之液晶顯示器,其中每個像素區又包括一第五電極,上述第二電極與該第五電極分別被配置在上述兩個子像素區內,該第五電極是一非圖案化的平面電極。
  19. 如申請專利範圍第18項所述之液晶顯示器,其中上述第五電極被施加有與施加於上述第一電極之直流電壓位準不同的直流電壓。
  20. 如申請專利範圍第18項所述之液晶顯示器,其中上述第五電極被施加上述第二交流電壓。
  21. 如申請專利範圍第15項所述之液晶顯示器,其中在上述兩個子像素區中的每一子像素區內,包括至少兩個被施加上不同的交流電壓之圖案化電極。
  22. 如申請專利範圍第15項所述之液晶顯示器,其中在上述兩個子像素區中的一子像素區內之上述至少兩個圖案化電極中的一圖案化電極上施加的交流電壓,不同於施加在另一子像素區內的兩個交流電壓。
TW104107200A 2015-03-06 2015-03-06 每個像素區至少有三個電極的液晶顯示器 TWI570696B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW104107200A TWI570696B (zh) 2015-03-06 2015-03-06 每個像素區至少有三個電極的液晶顯示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW104107200A TWI570696B (zh) 2015-03-06 2015-03-06 每個像素區至少有三個電極的液晶顯示器

Publications (2)

Publication Number Publication Date
TW201633283A TW201633283A (zh) 2016-09-16
TWI570696B true TWI570696B (zh) 2017-02-11

Family

ID=57443280

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104107200A TWI570696B (zh) 2015-03-06 2015-03-06 每個像素區至少有三個電極的液晶顯示器

Country Status (1)

Country Link
TW (1) TWI570696B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10718981B2 (en) * 2017-06-09 2020-07-21 Vastview Technology Inc. LCD device with self-compensated electrode patterns
KR102497664B1 (ko) * 2018-04-20 2023-02-08 삼성디스플레이 주식회사 액정 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101604512A (zh) * 2008-06-12 2009-12-16 乐金显示有限公司 液晶显示器及其驱动方法
CN102213872A (zh) * 2010-04-02 2011-10-12 三星电子株式会社 像素电极面板、液晶显示面板组件及其制造方法
CN102629453A (zh) * 2011-05-25 2012-08-08 京东方科技集团股份有限公司 液晶显示器面板极性反转驱动方法及装置
CN103412448A (zh) * 2013-07-29 2013-11-27 北京京东方光电科技有限公司 液晶面板、显示装置及其制造和驱动方法
US20140104262A1 (en) * 2012-10-12 2014-04-17 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and driving method thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101604512A (zh) * 2008-06-12 2009-12-16 乐金显示有限公司 液晶显示器及其驱动方法
CN102213872A (zh) * 2010-04-02 2011-10-12 三星电子株式会社 像素电极面板、液晶显示面板组件及其制造方法
CN102629453A (zh) * 2011-05-25 2012-08-08 京东方科技集团股份有限公司 液晶显示器面板极性反转驱动方法及装置
US20140104262A1 (en) * 2012-10-12 2014-04-17 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and driving method thereof
CN103412448A (zh) * 2013-07-29 2013-11-27 北京京东方光电科技有限公司 液晶面板、显示装置及其制造和驱动方法

Also Published As

Publication number Publication date
TW201633283A (zh) 2016-09-16

Similar Documents

Publication Publication Date Title
US10663806B2 (en) Curved liquid crystal display
JP5680343B2 (ja) 液晶表示装置及びそれに用いられる薄膜トランジスタ基板
JP4663622B2 (ja) 液晶表示装置
CN101311805B (zh) 应用关联质点极性的像素及多域垂直配向液晶显示器
JP4875112B2 (ja) マルチドメイン垂直配向液晶ディスプレイおよびその基板
JP2008058941A (ja) 表示パネル
JP2010231244A (ja) 液晶表示装置用薄膜トランジスタ基板
KR102245610B1 (ko) 액정 표시 장치
US9201263B2 (en) Liquid crystal display and liquid crystal display panel
JP5173038B2 (ja) 液晶表示装置
KR20150076418A (ko) 표시 장치
WO2011148664A1 (ja) アクティブマトリクス基板及び液晶表示装置
KR102624016B1 (ko) 액정표시장치
TWI570696B (zh) 每個像素區至少有三個電極的液晶顯示器
JP2004302467A (ja) 液晶表示装置用薄膜ダイオード表示板及びこれを含む液晶表示装置
US20160203798A1 (en) Liquid crystal display device having at least three electrodes in each pixel area
WO2018128142A1 (ja) 液晶表示装置およびその駆動方法
KR101308439B1 (ko) 액정 표시 패널
CN106033662B (zh) 驱动具有多个像素区的液晶显示器的方法及液晶显示器
TWI591408B (zh) 透明液晶顯示面板之畫素結構
US20160216581A1 (en) Liquid crystal display
JP3569846B2 (ja) アクティブマトリクス型液晶表示装置
JP5222389B2 (ja) 液晶表示パネル
JP5037554B2 (ja) 液晶表示パネル
KR100895317B1 (ko) 액정 표시 장치

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees