TWI559155B - 輸入/輸出埠切換方法及其電子裝置及系統 - Google Patents
輸入/輸出埠切換方法及其電子裝置及系統 Download PDFInfo
- Publication number
- TWI559155B TWI559155B TW104139395A TW104139395A TWI559155B TW I559155 B TWI559155 B TW I559155B TW 104139395 A TW104139395 A TW 104139395A TW 104139395 A TW104139395 A TW 104139395A TW I559155 B TWI559155 B TW I559155B
- Authority
- TW
- Taiwan
- Prior art keywords
- pin
- determination result
- identification signal
- standard
- connector
- Prior art date
Links
Landscapes
- Details Of Connecting Devices For Male And Female Coupling (AREA)
Description
本發明關於一種伺服器及其輸入/輸出切換方法,特別是應用在伺服器領域中。
在現有技術,伺服器系統常針對不同的功能需求(Desire)及產品組合(Configuration),而設計許多周邊的小卡(P-card),進而連接至主板(Baseboard)的連接器(Connector)。
在主板的連接器的設計領域中,一般而言,標準連接器均可對應標準卡,需要特別設計連接器的均為特殊卡。比如,會利用兩個(或更多)標準連接器的組合;透過設計特殊連接器以及特定的腳位設計,以使特殊卡正常運作目前。然而,特殊連接器就無法使用標準卡。
另一種方式為,增加切換IC,通過偵測去判斷是標準卡還是特殊卡。但是增加切換IC即意味著需要增加額外的製造成本
故,有必要提出一種伺服器及其輸入/輸出切換方法,以解決上述技術問題。
因此,本發明的目的在於提供一種伺服器及其輸入/輸出切換方法,通過利用伺服器本身的邏輯判斷裝置以及/或基板控制器(baseboard management controller,BMC)進行連接器的至少一標準匯流排連接腳的導通與否,以解決現有技術的技術問題。
為了達成上述目的,本發明提供一種電子裝置,其包含邏輯判斷裝置以及至少一連接器。
每一至少一連接器皆用於電性連接至少一電子卡並包括至少一第一標準匯流排接腳、至少一第二標準匯流排接腳以及第一識別訊號接腳,其中至少一第一標準匯流排接腳與至少一第二標準匯流排接腳的匯流排介面標準不同,邏輯判斷裝置根據第一識別訊號接腳傳送的第一識別訊號並產生判斷至少一電子卡的類型的第一判斷結果。
在一較佳實施例中,邏輯判斷裝置具有切換控制模組用於根據第一判斷結果,決定開啟/關閉至少一連接器的至少一第二標準匯流排接腳的導通。
在一較佳實施例中,邏輯判斷裝置進一步具有切換控制模組並接收外部切換訊號,切換控制模組用於根據第一判斷結果以及外部切換訊號,以決定開啟/關閉每一至少一連接器的至少一第二標準匯流排接腳的導通。
在一較佳實施例中,還包括基板控制器,每一至少一連接器還包括第二識別訊號接腳,基板控制器連接第二識別訊號接腳並根據
第二識別訊號接腳傳送的第二識別訊號,進而產生第二判斷結果,邏輯判斷裝置進一步包括切換控制模組以及基板控制器暫存器,基板控制器暫存器用於接收第二判斷結果並傳送第二判斷結果至切換控制模組,切換控制模組根據第一判斷結果及第二判斷結果,開啟/關閉至少一連接器的至少一第二標準匯流排接腳的導通。
在一較佳實施例中,還包括基板控制器,每一至少一連接器還包括第二識別訊號接腳,基板控制器連接第二識別訊號接腳並根據第二識別訊號接腳傳送的第二識別訊號,進而產生第二判斷結果,邏輯判斷裝置進一步接收外部切換訊號以及包括切換控制模組以及基板控制器暫存器,基板控制器暫存器用於接收第二判斷結果並傳送第二判斷結果至切換控制模組,切換控制模組根據第一判斷結果、第二判斷結果以及外部切換訊號,開啟/關閉至少一連接器的至少一第二標準匯流排接腳的導通。
為了達成上述目的,本發明提供用於輸入/輸出埠切換方法,應用於電子裝置,包括:
首先,通過至少一連接器電性連接至少一電子卡,使至少一連接器的第一識別訊號接腳傳送第一識別訊號;接著,通過邏輯判斷裝置接收第一識別訊號;接著,邏輯判斷裝置根據第一識別訊號產生判斷至少一電子卡的類型的第一判斷結果。每一至少一連接器包括至少第一標準匯流排接腳、至少一第二標準匯流排接腳。至少一第一標準匯流排接腳與至少一第二標準匯流排接腳的匯流排介面標準不同。
在一較佳實施例中,最後,邏輯判斷裝置根據第
一判斷結果,開啟/關閉至少一連接器的至少一第二標準匯流排連接腳的導通。
在一較佳實施例中,接著,邏輯判斷裝置接收外部切換訊號;最後,邏輯判斷裝置的切換控制模組根據第一判斷結果以及外部切換訊號,開啟/關閉至少一連接器的至少一第二標準匯流排連接腳的導通。
在一較佳實施例中,接著,基板控制器電性連接至少一連接器的第二識別訊號接腳並根據第二識別訊號接腳傳送的第二識別訊號,進而產生第二判斷結果;接著,邏輯判斷裝置的基板控制器暫存器接收第二判斷結果並傳送第二判斷結果至邏輯判斷裝置的切換控制模組;最後,切換控制模組根據第判斷結果以及第二判斷結果,開啟/關閉至少一連接器的至少一第二標準匯流排連接腳的導通。
為了達成上述目的,本發明提供一種輸入/輸出埠切換系統,其包括至少一連接器、基板控制器以及邏輯判斷裝置。
至少一連接器,用於電性連接至少一電子卡並包括至少一第一標準匯流排接腳、至少一第二標準匯流排接腳、第一識別訊號接腳以及第二識別訊號接腳。至少一第一標準匯流排接腳與至少一第二標準匯流排接腳的匯流排介面標準不同。
基板控制器,其用於連接第二識別訊號接腳並根據第二識別訊號接腳傳送的第二識別訊號,進而產生第二判斷結果。
邏輯判斷裝置,其包括切換控制模組以及基板控制器暫存器並接收外部切換訊號。邏輯判斷裝置根據第一識別訊號接腳傳送的第一識
別訊號,產生判斷至少一電子卡的類型的第一判斷結果。基板控制器暫存器用於接收第二判斷結果並傳送第二判斷結果至切換控制模組。切換控制模組根據第一判斷結果、第二判斷結果以及外部切換訊號,開啟/關閉至少一連接器的至少一第二標準匯流排接腳的導通。
相較於現有技術,由於本發明通過利用伺服器本身的邏輯判斷裝置以及/或基板控制器進行連接器的至少一標準匯流排連接腳的導通與否,以解決現有技術的技術問題。
100‧‧‧伺服器
105‧‧‧電子卡
110‧‧‧連接器
111‧‧‧第一標準匯流排連接腳
112‧‧‧第二標準匯流排連接腳
113‧‧‧第一識別訊號接腳
114‧‧‧第二識別訊號接腳
115‧‧‧至少一標準匯流排連接腳
120‧‧‧邏輯判斷裝置
121‧‧‧切換控制模組
122‧‧‧BIOS暫存器
123‧‧‧基板控制器暫存器
130‧‧‧基板控制器
140‧‧‧BIOS
150‧‧‧中央處理器
160‧‧‧SATA匯流排
170‧‧‧外部切換訊號
S01-S09‧‧‧步驟
第1圖,繪示根據本發明的第一較佳實施例的伺服器的輸出/輸入的架構圖;第2圖,繪示第1圖中的連接器的細部示意圖;第3圖,繪示根據本發明的第二較佳實施例的伺服器的輸出/輸入的架構圖;第4圖,繪示根據本發明的第三較佳實施例的伺服器的輸出/輸入的架構圖;第5圖,繪示根據本發明的第四較佳實施例的伺服器的輸出/輸入的架構圖;第6圖,繪示根據本發明的第五較佳實施例的伺服器的輸出/輸入的架構圖;第7圖,繪示根據本發明的第一較佳實施例的伺服器的輸入/輸出切換方法的流程圖;
第8圖,繪示根據本發明的第二較佳實施例的伺服器的輸入/輸出切換方法的流程圖;第9圖,繪示根據繪示根據本發明的第三較佳實施例的伺服器的輸入/輸出切換方法的流程圖。
以下各實施例的說明是參考圖式,用以說明本發明可用以實施的特定實施例。本發明所提到的方向用語,例如「上」、「下」、「前」、「後」、「左」、「右」、「內」、「外」、「側面」等,僅是參考圖式的方向。因此,使用的方向用語是用以說明及理解本發明,而非用以限制本發明。
參考第1圖與第2圖。第1圖,繪示根據本發明的第一較佳實施例的伺服器100的輸出/輸入的架構圖。第2圖,繪示第1圖中的連接器110的細部示意圖。伺服器100包含至少一連接器110、邏輯判斷裝置120、中央處理器150及SATA匯流排160。
每一至少一連接器100包括至少一標準匯流排連接腳115、第一識別訊號接腳113及第二識別訊號接腳114。至少一標準匯流排連接腳115進一步包括第一標準匯流排連接腳111以及第二標準匯流排連接腳112。標準連接111端是用於傳輸基本的高速訊號。第一標準匯流排接腳111與第二標準匯流排接腳112的匯流排介面標準不同。第一標準匯流排連接腳111會根據不同的需求連接至中央處理器150或SATA匯流排160。當連接器110用於連接PCI-E(Peripheral Component Interconnect Express)時,第一標準匯
流排連接腳111匯流接至中央處理器150;當連接器110用於連接Mini SAS(Small Computer System Interface)或Mini SAS HD時,第一標準匯流排連接腳111匯流接至SATA匯流排160。第二標準匯流排連接腳112是用於傳輸邏輯訊號並與邏輯判斷裝置120連接。換句話說,在第二標準匯流排連接腳112沒有導通時,意味著電子卡105是標準的PCI-E、Mini SAS或Mini SAS HD;在第二標準匯流排連接腳112導通時,意味著電子卡105是特殊的PCI-E、Mini SAS或Mini SAS HD,根據不同需求而設定需要導通的第二標準匯流排連接腳112導通。第一識別訊號接腳113連接邏輯判斷裝置120,用於傳輸第一識別訊號至邏輯判斷裝置120,並產生第一判斷結果。較佳地,該邏輯判斷裝置120為一種複雜可程式邏輯裝置(CPLD,Complex Programmable Logic Device)
邏輯判斷裝置120包括切換控制模組121。切換控制模組121根據第一判斷結果,進行綜合判斷以確認連接器110的種類,進而開啟/關閉至少一連接器100的第二標準匯流排接腳112的導通。
第3圖,繪示根據本發明的第二較佳實施例的伺服器200的輸出/輸入的架構圖。第二較佳實施例與第一較佳實施例的差異在於:邏輯判斷裝置120還接收外部切換訊號170。故,切換控制模組121根據第一判斷結果以及外部切換訊號170,進行綜合判斷以確認連接器110的種類,進而開啟/關閉至少一連接器110的第二標準匯流排接腳112的導通。
第4圖,繪示根據本發明的第三較佳實施例的伺服器300的輸出/輸入的架構圖。第三較佳實施例與第一較佳實施例的差異在於:邏輯判斷裝置120進一步包括基板控制器暫存器123,伺服器300進一步包括基板控制器130。第二識別訊號接腳114連接基板控制器130,用於傳輸第二識別訊號。基板控制器130用於接收第二識別訊號,進而產生第二判斷結果。基板控制器暫存器123用於接收第二判斷結果,並將第二判斷結果傳送至切換控制模組121。故,切換控制模組121根據第一判斷結果以及第二判斷結果,進行綜合判斷以確認連接器110的種類,進而開啟/關閉至少一連接器110的第二標準匯流排接腳112的導通。
第5圖,繪示根據本發明的第四較佳實施例的伺服器400的輸出/輸入的架構圖。第四較佳實施例與第三較佳實施例的差異在於:邏輯判斷裝置120還接收外部切換訊號170。故,切換控制模組121根據第一判斷結果、第二判斷結果以及外部切換訊號170,進行綜合判斷以確認連接器110的種類,進而開啟/關閉至少一連接器110的第二標準匯流排接腳112的導通。
第6圖,繪示根據本發明的第五較佳實施例的伺服器500的輸出/輸入的架構圖。第四較佳實施例與第三較佳實施例的差異在於:邏輯判斷裝置120進一步包括BIOS暫存器122用於接收BIOS 140內建的內部切換訊號。故,切換控制模組121根據第一判斷結果、第二判斷結果、內部切換訊號以及外部切換訊號170,進行綜合判斷以確認連接器110的種類,進而開啟/關
閉至少一連接器110的第二標準匯流排接腳112的導通。
第7圖,繪示根據本發明的第一較佳實施例的伺服器100的輸入/輸出切換方法的流程圖。本切換方法所使用的元件請參考第一較佳實施例。切換方法包括:首先,執行步驟S01,通過至少一連接器110的電性連接至少一電子卡105,使至少一連接器110的第一識別訊號接腳113傳送第一識別訊號。接著,執行步驟S02,通過邏輯判斷裝置120接收第一識別訊號。接著,執行步驟S03,邏輯判斷裝置120根據第一識別訊號產生判斷至少一電子卡105的類型的第一判斷結果。接著,執行步驟S04,邏輯判斷裝置120根據第一判斷結果,開啟/關閉連接器110的至少一第二標準匯流排連接腳112的導通。
第8圖,繪示根據本發明的第二較佳實施例的伺服器200的輸入/輸出切換方法的流程圖。本切換方法所使用的元件請參考第二較佳實施例。切換方法包括:首先,執行步驟S01,通過至少一連接器110的電性連接至少一電子卡105,使至少一連接器110的第一識別訊號接腳113傳送第一識別訊號。接著,執行步驟S02,通過邏輯判斷裝置120接收第一識別訊號。接著,執行步驟S03,邏輯判斷裝置120根據第一識別訊號產生判斷至少一電子卡105的類型的第一判斷結果。接著,執行步驟S05,邏輯判斷裝置120接收外部切換訊號。接著,執行步驟S06,邏輯判斷裝置120的切換控制模組121根據第一判斷結果以及外部切換訊號,開啟/關閉至少一連接器110的至少一第二標準匯流排連接腳112的導
通。
第9圖,繪示根據本發明的的第三較佳實施例的伺服器300的輸入/輸出切換方法的流程圖。本切換方法所使用的元件請參考第三較佳實施例。切換方法包括:首先,執行步驟S01,通過至少一連接器110的電性連接至少一電子卡105,使至少一連接器110的第一識別訊號接腳113傳送第一識別訊號。接著,執行步驟S02,通過邏輯判斷裝置120接收第一識別訊號。接著,執行步驟S03,邏輯判斷裝置120根據第一識別訊號產生判斷至少一電子卡105的類型的第一判斷結果。接著,執行步驟S07,通過基板控制器130電性連接至少一連接器110的第二識別訊號接腳114並根據第二識別訊號接腳114傳送的第二識別訊號,進而產生第二判斷結果。接著,執行步驟S08,該邏輯判斷裝置120的一基板控制器暫存器123接收該第二判斷結果並傳送該第二判斷結果至該該邏輯判斷裝置120的一切換控制模組121。接著,執行步驟S09,邏輯判斷裝置120的切換控制模組121根據第一判斷結果以及第二判斷結果,定開啟/關閉至少一連接器110的至少一第二標準匯流排連接腳112的導通。
以上僅是本發明的較佳實施方式,應當指出,對於熟悉本技術領域的技術人員,在不脫離本發明原理的前提下,還可以做出若干改進和潤飾,這些改進和潤飾也應視為本發明的保護範圍。
100‧‧‧伺服器
110‧‧‧連接器
111‧‧‧第一標準匯流排連接腳
112‧‧‧第二標準匯流排連接腳
113‧‧‧第一識別訊號接腳
114‧‧‧第二識別訊號接腳
120‧‧‧邏輯判斷裝置
121‧‧‧切換控制模組
150‧‧‧中央處理器
160‧‧‧SATA匯流排
Claims (10)
- 一種電子裝置,包含:一邏輯判斷裝置;以及至少一連接器,用於電性連接至少一電子卡並包括至少一第一標準匯流排接腳、至少一第二標準匯流排接腳以及一第一識別訊號接腳,其中該至少一第一標準匯流排接腳與該至少一第二標準匯流排接腳的匯流排介面標準不同,該邏輯判斷裝置根據該至少一電子卡通過該第一識別訊號接腳所傳送的一第一識別訊號,產生判斷該至少一電子卡類型的第一判斷結果。
- 如申請專利範圍第1項所述之電子裝置,其中該邏輯判斷裝置具有一切換控制模組用於根據該第一判斷結果,開啟/關閉該至少一連接器的該至少一第二標準匯流排接腳的導通。
- 如申請專利範圍第1項所述之電子裝置,其中該邏輯判斷裝置進一步具有一切換控制模組並接收一外部切換訊號,該切換控制模組用於根據該第一判斷結果以及該外部切換訊號,開啟/關閉每一該至少一連接器的該至少一第二標準匯流排接腳的導通。
- 如申請專利範圍第1項所述之電子裝置,其中還包括一基板控制器,每一該至少一連接器還包括一第二識別訊號接腳,該基板控制器連接該第二識別訊號接腳並根據該第二識別訊號接腳傳送的一第二識別訊號,進而產生一第二判斷結果,該邏輯判斷裝置進一步包括一切換控制模組以及一基板控制器暫存器,該基板控制器暫存器用於接收該第二判斷結果並傳送該第二判斷結果至該切換控制模組,該切換控制模組根據該第一判 斷結果及該第二判斷結果,開啟/關閉該至少一連接器的該至少一第二標準匯流排接腳的導通。
- 如申請專利範圍第1項所述之電子裝置,其中還包括一基板控制器,每一該至少一連接器還包括一第二識別訊號接腳,該基板控制器連接該第二識別訊號接腳並根據該第二識別訊號接腳傳送的一第二識別訊號,進而產生一第二判斷結果,該邏輯判斷裝置進一步具有一切換控制模組以及一基板控制器暫存器並接收一外部切換訊號,該基板控制器暫存器用於接收該第二判斷結果並傳送該第二判斷結果至該切換控制模組,該切換控制模組根據該第一判斷結果、該第二判斷結果以及該外部切換訊號,開啟/關閉該至少一連接器的該至少一第二標準匯流排接腳的導通。
- 一種輸入/輸出埠切換方法,應用於一電子裝置,包括:通過至少一連接器電性連接至少一電子卡,該至少一電子卡通過該至少一連接器的一第一識別訊號接腳傳送一第一識別訊號;通過一邏輯判斷裝置接收該第一識別訊號;以及該邏輯判斷裝置根據該第一識別訊號產生一判斷該至少一電子卡的類型的第一判斷結果;其中每一該至少一連接器包括該至少一第一標準匯流排接腳、至少一第二標準匯流排接腳,該至少一第一標準匯流排接腳與該至少一第二標準匯流排接腳的匯流排介面標準不同。
- 如申請專利範圍第6項所述之輸入/輸出埠切換方法,進一步包括:該邏輯判斷裝置根據該第一判斷結果,開啟/關閉該至少一連接器的該至少一第二標準匯流排連接腳的導通。
- 如申請專利範圍第6項所述之輸入/輸出埠切換方法,進一步包括:該邏輯判斷裝置接收一外部切換訊號;以及該邏輯判斷裝置的一切換控制模組根據該第一判斷結果以及該外部切換訊號,開啟/關閉該至少一連接器的至少一第二標準匯流排連接腳的導通。
- 如申請專利範圍第6項所述之輸入/輸出埠切換方法,進一步包括:一基板控制器電性連接該至少一連接器的一第二識別訊號接腳並根據該第二識別訊號接腳傳送的一第二識別訊號,進而產生一第二判斷結果;該邏輯判斷裝置的一基板控制器暫存器接收該第二判斷結果並傳送該第二判斷結果至該該邏輯判斷裝置的一切換控制模組;以及該切換控制模組根據該第一判斷結果以及該第二判斷結果,開啟/關閉該至少一連接器的至少一第二標準匯流排連接腳的導通。
- 一種輸入/輸出埠切換系統,包括:至少一連接器,用於電性連接至少一電子卡並包括至少一第一標準匯流排接腳、至少一第二標準匯流排接腳、一第一識別訊號接腳以及一第二識別訊號接腳,其中該至少一第一標準匯流排接腳與該至少一第二標準匯流排接腳的匯流排介面標準不同;一基板控制器,其用於連接該第二識別訊號接腳並根據該第二識別訊號接腳傳送的一第二識別訊號,進而產生一第二判斷結果;一邏輯判斷裝置,其包括一切換控制模組以及一基板控制器暫存器並接收一外部切換訊號,該邏輯判斷裝置根據該至少一電子卡通過該第一識別訊號接腳傳送的第一識別訊號,產生一判斷該至少一電子卡的類型的第一 判斷結果;該基板控制器暫存器用於接收該第二判斷結果並傳送該第二判斷結果至該切換控制模組,該切換控制模組根據該第一判斷結果、該第二判斷結果以及該外部切換訊號,開啟/關閉該至少一連接器的該至少一第二標準匯流排接腳的導通。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104139395A TWI559155B (zh) | 2015-11-26 | 2015-11-26 | 輸入/輸出埠切換方法及其電子裝置及系統 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104139395A TWI559155B (zh) | 2015-11-26 | 2015-11-26 | 輸入/輸出埠切換方法及其電子裝置及系統 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI559155B true TWI559155B (zh) | 2016-11-21 |
TW201719448A TW201719448A (zh) | 2017-06-01 |
Family
ID=57851713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104139395A TWI559155B (zh) | 2015-11-26 | 2015-11-26 | 輸入/輸出埠切換方法及其電子裝置及系統 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI559155B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI689818B (zh) * | 2018-08-28 | 2020-04-01 | 其陽科技股份有限公司 | 可變式電子裝置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200921368A (en) * | 2007-11-15 | 2009-05-16 | Inventec Corp | BMC test method and server |
US20110055595A1 (en) * | 2009-08-31 | 2011-03-03 | Slaton David S | Computer including a carrier board and methods of assembly |
TW201222226A (en) * | 2010-11-23 | 2012-06-01 | Hon Hai Prec Ind Co Ltd | Remote motherboard controller and method for controlling a remote motherboard |
US8417774B2 (en) * | 2006-12-06 | 2013-04-09 | Fusion-Io, Inc. | Apparatus, system, and method for a reconfigurable baseboard management controller |
-
2015
- 2015-11-26 TW TW104139395A patent/TWI559155B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8417774B2 (en) * | 2006-12-06 | 2013-04-09 | Fusion-Io, Inc. | Apparatus, system, and method for a reconfigurable baseboard management controller |
TW200921368A (en) * | 2007-11-15 | 2009-05-16 | Inventec Corp | BMC test method and server |
US20110055595A1 (en) * | 2009-08-31 | 2011-03-03 | Slaton David S | Computer including a carrier board and methods of assembly |
TW201222226A (en) * | 2010-11-23 | 2012-06-01 | Hon Hai Prec Ind Co Ltd | Remote motherboard controller and method for controlling a remote motherboard |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI689818B (zh) * | 2018-08-28 | 2020-04-01 | 其陽科技股份有限公司 | 可變式電子裝置 |
US10789000B2 (en) | 2018-08-28 | 2020-09-29 | Aewn Technologies Co., Ltd. | Variable electronic apparatus |
Also Published As
Publication number | Publication date |
---|---|
TW201719448A (zh) | 2017-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9934187B2 (en) | Hot-pluggable computing system | |
TW201721449A (zh) | 於多重電纜pci快捷io互連中實施電纜故障切換 | |
US10614011B2 (en) | Apparatus, method, and electronic device for implementing solid-state drive data interaction | |
US9665526B2 (en) | Implementing IO expansion cards | |
JP5859663B2 (ja) | 接続を行うためのシステム、ioコネクタアセンブリ及び動作方法 | |
TW201621657A (zh) | 電子裝置 | |
US10762029B2 (en) | Electronic apparatus and detection method using the same | |
TWI621990B (zh) | 顯示模組切換電路、應用該電路的主機板及電腦 | |
TWI559155B (zh) | 輸入/輸出埠切換方法及其電子裝置及系統 | |
US9959235B2 (en) | Input/output switching method, electronic device, and system for a server | |
TWI509418B (zh) | 資料轉換系統與及其控制方法 | |
US9158609B2 (en) | Universal serial bus testing device | |
CN107783862B (zh) | 一种基于pca9555的8路服务器主从bmc复位控制方法 | |
US20150293172A1 (en) | Method and Apparatus for Connecting Debug Interface to Processing Circuits Without Sideband Interface | |
CN214311726U (zh) | 一种用于原型验证的适配板 | |
US20140201420A1 (en) | Transmission interface system with detection function and method | |
TW201423415A (zh) | 高速卡適配器及電子裝置 | |
US20130151813A1 (en) | Switch system for dual central processing units | |
JP2014130582A (ja) | マザーボード | |
US9404968B1 (en) | System and methods for debug connectivity discovery | |
TWI658367B (zh) | 硬體資源擴充系統 | |
TW201701167A (zh) | 介面偵測電路 | |
TWI526842B (zh) | 應用於x86系統之訊號寫入之控制與切換模組 | |
KR101468572B1 (ko) | 데이터 구분 입출력 회로 | |
US20140173142A1 (en) | Electronic device and connection detection method |