TWI556083B - 電子可攜式裝置根據從主機裝置萃取時脈進行資料處理的方法 - Google Patents

電子可攜式裝置根據從主機裝置萃取時脈進行資料處理的方法 Download PDF

Info

Publication number
TWI556083B
TWI556083B TW103134673A TW103134673A TWI556083B TW I556083 B TWI556083 B TW I556083B TW 103134673 A TW103134673 A TW 103134673A TW 103134673 A TW103134673 A TW 103134673A TW I556083 B TWI556083 B TW I556083B
Authority
TW
Taiwan
Prior art keywords
clock
oscillator
signal
digit code
samples
Prior art date
Application number
TW103134673A
Other languages
English (en)
Other versions
TW201514654A (zh
Inventor
易育聖
黃鼎鈞
張原熏
Original Assignee
円星科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 円星科技股份有限公司 filed Critical 円星科技股份有限公司
Publication of TW201514654A publication Critical patent/TW201514654A/zh
Application granted granted Critical
Publication of TWI556083B publication Critical patent/TWI556083B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0083Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0331Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0091Transmitter details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/10Arrangements for initial synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

電子可攜式裝置根據從主機裝置萃取時脈進行資料 處理的方法
本發明是關於一種電子可攜式裝置的資料處理方法,更具體的說明,電子可攜式裝置根據從主機裝置萃取出的時脈進行資料處理的方法。
電子可攜式裝置可經由熱插拔的方式與一電子主機裝置連接,並根據一參考時脈傳送資料至該電子主機裝置。該電子可攜式裝置可包括一石英晶體(crystal),藉以產生該參考時脈,用以資料的處理及傳輸。該電子可攜式裝置可包括一鎖相迴路(phase lock loop)單元,其利用輸入之該參考時脈產生一鎖相迴路時脈,該鎖相迴路時脈的頻率為該參考時脈的頻率複數倍或至少一倍以上,該鎖相迴路時脈可作為此電子可攜式裝置時脈資料回復(clock data recovery)之一參考時脈,藉此得到一重計時脈資料流(retimed data stream)。另外,該鎖相迴路時脈也可作為此電子可攜式裝置傳送資料流至該電子主機裝置之一參考時脈。
雖然現有的石英晶體可作為一理想的時脈訊號來源,用以提供精確頻率的參考時脈訊號,但是此石英晶體的成本較高且在電路基板上需要較大的空間安裝。
本發明提供一種資料接收器、收發器及其資料處理方法,其中一第一電子裝置包含該資料接收器或收發器,例如是一電子可攜式可攜式裝置,可以根據來自於第二電子裝置之訊息處理資料,例如是一電子主機裝置,藉此即使在該電子可攜式可攜式裝置內省下了石英晶體的設置也可產生一準確的時脈。
該資料處理方法包括:接收從該第二電子裝置傳來之第一訊號;根據該第一訊號萃取第一時脈;根據該第一時脈調整一振盪器,藉此該振盪器產生第二時脈;以及選擇該第一時脈及該第二時脈兩者之其中之一。
在本發明之一實施例之中,該第一電子裝置可經由熱插拔之方式連接至該第二電子裝置,且本發明之方法更可包括根據上述選擇該第一時脈及該第二時脈兩者之其中之一之步驟處理來自於該第二電子裝置之資料流。本發明之方法更包括根據上述選擇該第一時脈及該第二時脈兩者之其中之一來傳送資料流至該第二電子裝置。本發明之方法更包括在調整該振盪器之後,該第一電子裝置進入一省電模式時,隨後根據上述選擇該第二時脈處理來自於該第二電子裝置之資料流。
在本發明之一實施例之中,上述調整該振盪器之方法可包括更換該振盪器之電阻。上述調整該振盪器之方法可包括該振盪器根據第一數位碼產生第三時脈,並根據該第三時脈計算一時間間隔內取樣出之第一取樣數目;該振盪器根據第二數位碼產生第四時脈,並根據該第四時脈計算該時間間隔內取樣出之第二取樣數目;獲得一比值,該比值係為該第二取樣數目減去該第一取樣數目之差值除以該第二數位碼減去該第一數位碼之差值;根據該第一時脈計算出在該時間間隔內取樣出之第三取樣數目;以及根據該比值、該第二數位碼、 該第二取樣數目及該第三取樣數目計算出第三數位碼。另外,上述調整該振盪器之方法更可包括產生具有相同脈衝寬度之複數脈衝,其中時間間隔相同於該脈衝寬度之時間。上述調整該振盪器之方法更包括根據該第三數位碼產生第五時脈;根據該第五時脈計算在該時間間隔內計算出取樣出之第四取樣數目;並根據該第三數位碼、該比值、該第三取樣數目及第四取樣數目產生出第四數位碼。
在本發明之一實施例之中,在接收該第一訊號前,包括接收來自該第二電子裝置之具有第六時脈之第二訊號,其中該第二訊號之頻率是小於該第一時脈之頻率;並傳送具有第七時脈之第三訊號至該第二電子裝置,其中該第三訊號之頻率是小於該第一時脈之頻率,在上述萃取該第一時脈後,該方法更可包括補償該第二訊號至該第一電子裝置之一內部控制器。
在本發明之一實施例之中,該方法包括根據上述選擇該第一時脈及該第二時脈兩者之其中之一處理來自於該第二電子裝置之第一資料流,以及根據上述選擇該第一時脈及該第二時脈兩者之其中之一傳送第二資料流至該第二電子裝置。
另外,該資料接收器或收發器可包括一時脈資料回復電路,用以產生第一時脈;一第一振盪器,用以產生根據該第一時脈調整之第二時脈;以及一第一多工器,耦接該時脈資料回復電路之訊號下游端及該第一振盪器之訊號下游端,其中該第一多工器用以根據該第一時脈或該第二時脈產生第三時脈。
在本發明之一實施例中,該資料接收器或收發器可包括一鎖相迴路,耦接至該第一多工器之訊號下游端,其中該鎖相迴路是用以產生第四時脈,該第四時脈之頻率是等於該第三時脈之頻率複數倍或至少一倍以上。當該第一多 工器根據該第一時脈產生該第三時脈時,該第一振盪器可產生根據該第四時脈調整產之該第二時脈。此外,該第一振盪器也可產生根據該第一時脈調整之該第二時脈。
在本發明之一實施例中,該資料接收器或收發器更可包括一等化器,耦接至該時脈資料回復電路之訊號上游端;以及一眼監視器,其輸入端連接至該等化器之一輸出端,其中該等化器用以根據一參數等化來自於該第二電子裝置之第一訊號,而該眼監視器用以監視該等化器之輸出並藉以改變該參數。
在本發明之一實施例中,該時脈資料回復電路可包括一第二振盪器用以產生該第一時脈;一頻率檢測器,其中該頻率檢測器之第一輸入端位在該第二振盪器之輸出端,而該頻率檢測器之第二輸入端位在該等化器之輸出端,其中該頻率檢器用以比較該頻率檢器之該第一輸入端與該第二輸入端之頻率;以及一相位檢測器,其中該相位檢測器之第一輸入端位在該第二振盪器之輸出端,該相位檢測器之一第二輸入端位在該等化器之輸出端,該相位檢測器用以比較該相位檢測器之該第一輸入端與該第二輸入端之相位。該時脈資料回復電路更可包括一相位-頻率檢測器,該相位-頻率檢測器之第一輸入端位在該第二振盪器之輸出端,該相位-頻率檢測器之第二輸入端位在該第一振盪器之輸出端,其中該相位-頻率檢測器用以比較該相位-頻率檢測器之該第一輸入端與該相位-頻率檢測器之該第二輸入端之相位及頻率。該時脈資料回復電路更可包括一第二多工器,耦連至該頻率檢測器之一輸出端、該相位-頻率檢測器之一輸出端及該相位檢測器之一輸出端,其中該第二多工器可選擇該頻率檢測器、該相位-頻率檢測器及該相位檢測器三者之輸出的其中之一。
將經由對說明性實施例、隨附圖式及申請專利範圍之以下詳細描述的評述,使本發明之此等以及其他組件、步驟、特徵、效益及優勢變得明朗。
10‧‧‧電子可攜式裝置
20‧‧‧電子主機裝置
100‧‧‧資料收發器
101‧‧‧訊號調整電路
102‧‧‧等化器
103‧‧‧眼監視器
110‧‧‧時脈資料回復電路
111‧‧‧壓控振盪器
112‧‧‧頻率檢測器
113‧‧‧多工器
114‧‧‧相位檢測器
115‧‧‧相位-頻率檢測器
117‧‧‧低通濾波器
118‧‧‧串並變換器
120‧‧‧多工器
128‧‧‧分頻器
130‧‧‧內部振盪器
140‧‧‧鎖相迴路
145‧‧‧多工器
150‧‧‧控制器
160‧‧‧數位類比轉換器
170‧‧‧並串轉換器
180‧‧‧傳送驅動器
201、202、203、204、205、206、207、208、209、211、212、213、214、215、301、302、303、304、35、306、307、308、309、310、401、402、403、404、405、406、407、501、502、503、504、505、506、507、508‧‧‧步驟
第1圖揭露本發明之一電子可攜式裝置以熱插拔方式連接至一電子主機裝置之結構圖。
第2A圖揭露本發明第一實施例之電子可攜式裝置的資料收發器之結構圖。
第2B圖揭露本發明第二實施例之電子可攜式裝置的資料收發器之結構圖。
第2C圖揭露本發明第三實施例之電子可攜式裝置的資料收發器之結構圖。
第2D圖揭露本發明第四實施例之電子可攜式裝置的資料收發器之結構圖。
第2E圖揭露本發明第五實施例之電子可攜式裝置的資料收發器之結構圖。
第3A圖揭露本發明之一電子可攜式裝置根據來自於一電子主機裝置所傳送之時脈處理資料之方法流程圖。
第3B圖揭露本發明之一電子可攜式裝置根據來自於一電子主機裝置所傳送之時脈傳送資料之方法流程圖。
第4圖揭露本發明調整內部振盪器之該內部時脈之方法流程圖。
第5圖揭露本發明之複數個脈衝具有實質上相同之脈衝寬度。
第6圖揭露本發明內部振盪器在脈衝寬度之時間內計算數量與數位碼之間的關係圖,其中該數位碼可輸入至數位類比轉換器轉換成類比訊號,該類比訊號再輸入至該內部振盪器。
第7圖揭露本發明當電子可攜式裝置以熱插拔方式連接至電子主機裝置時,追蹤該接收訊號之時脈的方法流程圖,其中該接收訊號例如是訓練序列或高頻資料流。
第8圖揭露本發明本發明當電子可攜式裝置從省電模式甦醒時,追蹤該接收訊號之時脈的方法流程圖,其中該接收訊號例如是訓練序列或高頻資料流。
雖然在圖式中已描繪某些實施例,但熟習此項技術者應瞭解,所描繪之實施例為說明性的,且可在本發明之範疇內構想並實施彼等所示實施例之變化以及本文所述之其他實施例。
以下揭示本發明之說明性實施例,其中為節省空間或更有效地說明,可省略顯而易見或不必要之細節。相反,可實施一些實施例而不揭示所有細節。當相同標號出現在不同圖式中時,其係指相同或類似組件或步驟。
第1圖揭露本發明之一結構圖,此結構圖為一電子可攜式裝置10以熱插拔的方式連接至一電子主機裝置20,該電子可攜式裝置10例如是可攜式儲存裝置、智慧型手機或行動電話,而電子主機裝置20例如是筆記型電腦或桌上型電腦。
第2A圖揭露本發明之第一實施例之電子可攜式裝置10之資料收發器(data transceiver)100之結構圖,如第1圖及第2A圖所示,該資料收發器100 可包括一訊號調整電路(signal conditioning circuit)101,用以調整電子可攜式裝置10接收之一訊號,其中訊號調整電路101可包括一等化器(EQ)102,用以等化調整電子可攜式裝置10所接收之數位訊號或數位串列資料流(serial data stream)。另外資料收發器100包括一眼監視器(eye monitor,EM)103耦接至等化器102的輸出端,用以監視電子可攜式裝置10所接收之訊號或資料流之眼圖(eye diagram)。在訊號之等化及優化過程中,如果眼圖沒有打開,等化器102將等化及優化所接收之訊號或資料流,例如以加權或乘以一參數或權重的方式進行等化及優化,直到獲得最適化的眼圖,且在訊號之等化及優化過程中,該參數或權重之數值會根據眼監視器103所傳送之訊號進行調整,因此,等化器102可補償該接收訊號之符際干擾(inter symbol interference,ISI)或資料流,反之,在眼圖打開的情況下,等化器102將不進行等化及優化其該接收訊號及資料流,其中所謂的眼圖打開例如是指眼圖之眼寬大於一預設眼寬,眼圖之眼高大於一預設眼高。
如第2A圖所示,資料收發器100包括一時脈資料回復電路110耦接至訊號調整電路101之等化器102的輸出端,亦即位於等化器102之輸出端的訊號下游。時脈資料回復電路110可根據所接收之訊號或資料流之基頻(base frequency)追蹤出一時脈,此後稱為追蹤時脈(track clock)。資料收發器100另外包括一壓控振盪器(voltage-controlled oscillator,VCO)111,用以產生該追蹤時脈至資料收發器100之一分頻器(divider,Div)128。另外,壓控振盪器111可被替換為一流控振盪器(current-controlled oscillator,ICO)。另外,時脈資料回復電路110可包括一頻率檢測器(frequency detector,FD)112用以比較來自於壓控振盪器111的時脈之頻率與該接收訊號或資料流之頻率,並產生一頻率比較結果至時脈資料回復電路110的一多工器(multiplexer,MUX)113。另外該時脈資料回復電路110 也可包括一相位檢測器(phase detector,PD)114,用以比較來自於壓控振盪器111的時脈與該接收訊號或資料流的時脈之相位,並產生一相位比較結果至時脈資料回復電路110之多工器113。時脈資料回復電路110也可包括一相位-頻率檢測器(phase-and-frequency detector,PFD)115,用以比較來自於壓控振盪器111的時脈與來自資料收發器100之一壓控振盪器130的一內部時脈之頻率及相位,並產生一相位-頻率比較結果至時脈資料回復電路110之多工器113,其中壓控振盪器130在後續之說明書稱為一內部振盪器,且壓控振盪器130可替換成一流控振盪器(current-controlled oscillator,ICO)。
如第2A圖所示,多工器113可選擇來自頻率檢測器112、相位檢測器114及相位-頻率檢測器115三者其中之一的比較結果,藉此產生一選擇訊號傳送至時脈資料回復電路110之一低通濾波器117,低通濾波器117係用以衰減該選擇訊號中高於一截止頻率(cutoff frequency)之部分(以降低振幅方式衰減),以產生一衰減訊號。因此,該壓控振盪器111可根據該衰減訊號產生一時脈,也就是追蹤時脈(track clock)。另外,時脈資料回復電路110可包括一串並轉換器118,用以根據該追蹤時脈將該接收訊號或資料流從一串列格式轉換成一並列格式輸出。如第2A圖所示,分頻器(Div)128可將來自於壓控振盪器111的該追蹤時脈之頻率進行分頻處理,藉以產生一分頻追蹤時脈(divided track clock)至該資料收發器100之一多工器120,其中分頻器128是可省略的,意即是壓控振盪器111可直接傳送該追蹤時脈至多工器120。該多工器120選擇來自於分頻器128傳送之該分頻追蹤時脈或壓控振盪器111之該分頻追蹤時脈或該追蹤時脈及來自於內部振盪器130之該內部時脈二者其中之一,以產生一時脈,此後稱為第一選擇時 脈(selected clock)傳送至該資料收發器100之一鎖相迴路(phase lock loop,PLL)140,其中鎖相迴路140利用該第一選擇時脈為一輸入訊號,以產生一鎖相迴路時脈,該鎖相迴路時脈之頻率等於複數倍或至少1倍的該第一選擇時脈之頻率,並且鎖相迴路140會將該鎖相迴路時脈同步化至該接收訊號或資料流之時脈。另外,資料收發器100可包括一控制器(CON)150,控制器150用以根據該鎖相迴路時脈產生一數位碼(digital code)傳送至該資料收發器100之一數位類比轉換器(digital-to-analog,D/A)160。數位類比轉換器160可將該數位碼轉換成一類比訊號,其中該類比訊號可被輸出至內部振盪器130,作為控制或調整內部振盪器130之該內部時脈之用。
如第1圖及第2A圖所示,該資料收發器100可包括一並串轉換器(parallel-to-serial converter)170,用以根據該鎖相迴路時脈將一傳送訊號或資料流由並列格式轉換成串列格式,並將此具有該鎖相迴路時脈之傳送訊號或資料流從並串轉換器170傳送至該資料收發器100之一傳送驅動器(transmitting driver,Tx Driver)180,其中該傳送驅動器180驅動該具有鎖相迴路時脈之串列傳送訊號或資料流傳送至電子主機裝置20。
第2B圖揭露本發明之第二實施例之電子可攜式裝置之資料收發器100之結構圖,第2A圖與第2B圖的資料收發器十分類似,其中在第2B圖中,具有與第2A圖所示之相同標號的元件可以參閱第2A圖有關該元件的相關敘述,而第2B圖與第2A圖差異在於控制器150係用以接收來自於時脈資料回復電路110之該追蹤時脈,並且根據所接收之該追蹤時脈產生一數位碼傳送至數位類比轉換器160。
第2C圖揭露本發明之第三實施例之電子可攜式裝置之資料收發器(data transceiver)100之結構圖,第2A圖與第2C圖的資料收發器十分類似,其中在第2C圖中,具有與第2A圖所示之相同標號的元件可以參閱第2A圖有關該元件的相關敘述,而第2C圖與第2A圖差異在於資料收發器100更包括一多工器145,用以選擇來自於壓控振盪器111傳送之該追蹤時脈及來自鎖相迴路140傳送之該鎖相迴路時脈二者其中之一,以產生一時脈,後文稱為第二選擇時脈,傳送至該資料收發器100之一並串轉換器170,其中並串轉換器170係根據多工器145所選擇之第二選擇時脈將一傳送訊號或資料流由並列格式轉換成串列格式,並將此具有第二選擇時脈之傳送訊號或資料流從並串轉換器170傳送至該資料收發器100之傳送驅動器180。傳送驅動器180將驅動具有由多工器145所選擇之第二選擇時脈之串列傳送訊號或資料流傳送至電子主機裝置20。
第2D圖揭露本發明之第四實施例之電子可攜式裝置之資料收發器(data transceiver)100之結構圖,第2A圖與第2C圖的資料收發器十分類似,其中在第2C圖及第2D圖中,具有與第2A圖所示之相同標號的元件可以參閱第2A圖有關該元件的相關敘述,而第2D圖與第2C圖差異在於控制器150係用以接收來自於該時脈資料回復電路110之該追蹤時脈,並根據該追蹤時脈產生一數位碼傳送至數位類比轉換器160。
第2E圖揭露本發明之第五實施例之電子可攜式裝置之資料收發器100之結構圖,第2E圖與第2A圖的資料收發器十分類似,其中在第2E圖中,具有與第2A圖所示之相同標號的元件可以參閱第2A圖有關該元件的相關敘述,而第2E圖與第2A圖差異在於在第2E圖的資料收發器100省略了多工器120、鎖相迴路140及分頻器128。第2E圖中該壓控振盪器111傳送追蹤時脈至並串 轉換器170,該並串轉換器170根據該壓控振盪器111所傳送之該追蹤時脈將一傳送訊號或資料流由並列格式轉換成串列格式,並將具有該追蹤時脈之傳送訊號或資料流從並串轉換器170輸出至資料收發器100之一傳送驅動器180,該傳送驅動器180用以將具有該追蹤時脈之串列傳送訊號或資料流從該壓控振盪器111傳送至電子主機裝置20。此外,該控制器150係用以接收從時脈資料回復電路110傳送之該追蹤時脈,並根據該追蹤時脈產生一數位碼傳送至數位類比轉換器160。
第3A圖揭露本發明的一種電子可攜式裝置根據一電子主機所傳送之時脈處理資料之方法。
如第1圖、第2A圖至第2E圖及第3A圖,步驟201為一電子可攜式裝置10經由熱插拔方連接至電子主機裝置20後或此電子可攜式裝置10從省電模式甦醒時,接著進行步驟202,多工器120可選擇來自於時脈資料回復電路110之時脈及來自於內部振盪器130之該內部時脈二者其中之一,其中在第2C圖及第2D圖所示之第三及第四實施例的情況下,該多工器145更可用來選擇來自於時脈資料回復電路110之時脈或來自鎖相迴路140之該鎖相迴路時脈二者其中之一。
在第1種情況下,如第2A圖及第2B圖所示之第一實施例及第二實施例,多工器120選擇來自於時脈資料回復電路110之時脈,其亦可由分頻器128先進行分頻處理,或者如第2C圖及第2D圖所示之第三實施例及第四實施例,多工器120選擇來自於時脈資料回復電路110之時脈,其亦可由分頻器128先進行分頻處理,且多工器145選擇來自該鎖相迴路140之時脈。
在第2種情況下,如第2A圖及第2B圖所示之第一實施例及第二實施例,多工器120選擇來自該內部振盪器130之該內部時脈,或者是如第2C圖及第2D圖所示之第三實施例及第四實施例,多工器120選擇來自該內部振盪器130之該內部時脈及多工器145選擇來自該鎖相迴路140之時脈。
在第3種情況下,如第2C圖及第2D圖所示之第三實施例及第四實施例,多工器145選擇來自於時脈資料回復電路110之時脈。
在第4種情況下,步驟202被省略,如第2E圖所示之第五實施例,來自於時脈資料回復電路110之時脈在沒有經過任何多工器選擇情形下傳送至並串轉換器170內。
接下來,如第1圖、第2A圖至第2E圖及第3A圖所示,執行步驟203,在上述第1種情況或第2種情況下,並列格式之傳送握手訊號會傳送至並串轉換器170,藉以將並列格式之傳送握手訊號轉換成具有該鎖相迴路時脈之串列握手訊號,或是在上述第3種情況或第4種情況,並串轉換器170會將並列格式之傳送握手訊號轉換成具有來自於時脈資料回復電路110之時脈之串列握手訊號。該傳送驅動器180在上述第1種情況或第2種情況下,可驅動具有該鎖相迴路時脈之串列傳送握手訊號傳送至電子主機裝置20內,或者是在第3種情況或第4種情況下,可驅動具有來自於時脈資料回復電路110之時脈之串列傳送握手訊號傳送至電子主機裝置20內。
如第1圖、第2A圖至第2E圖及第3A圖所示,此並串轉換器170可選擇性地關閉或降低功率,並且傳送驅動器180可驅動一具有一時脈之傳送握手訊號至電子主機裝置20,此時脈係由一時脈生成器產生,且該時脈之頻率係低於之後當電子可攜式裝置10接收到來自電子主機裝置20所傳送之一高頻 接收訊號時,如訓練序列(training sequence,TS)或高頻資料流,被時脈資料回復電路110追蹤出之追蹤時脈之頻率。
如第1圖、第2A圖至第2E圖及第3A圖所示,在步驟203之中,電子可攜式裝置10在產生傳送握手訊號的同時,電子可攜式裝置10之資料收發器100阻擋或限制(gate)來自於電子主機裝置20之接收握手訊號傳送至電子可攜式裝置10之一第一內部控制器(未標示於圖中),該接收握手訊號之時脈的頻率是低於之後來自於該電子主機裝置20之高頻接收訊號之頻率,該高頻接收訊號如訓練序列(TS)或高頻資料流。如此該第一內部控制器可防止後續操作的指令傳送。
接下來,如第1圖、第2A圖至第2E圖及第3A圖所示,執行步驟204,當電子主機裝置20接收到來自電子可攜式裝置10之傳送握手訊號時,電子主機裝置20傳送如訓練序列或高頻資料流之該高頻接收訊號至電子可攜式裝置10,該高頻接收訊號之時脈的頻率高於該接收握手訊號之頻率及高於該傳送傳送訊號之頻率。接著執行步驟205,當接收到來自於電子主機裝置20之該高頻接收訊號時,電子可攜式裝置10之時脈資料回復電路110將根據該高頻接收訊號萃取出該追蹤時脈,就第2A圖及第2B圖所示之第一實施例及第二實施例而言,該追蹤時脈將會從時脈資料回復電路110之壓控振盪器111輸出至該分頻器128或輸出至多工器120;就第2C圖及第2D圖所示之第三實施例及第四實施例而言,該追蹤時脈會從時脈資料回復電路110之壓控振盪器111輸出至該分頻器128或輸出至多工器120,並且輸出至多工器145;就第2E圖所示之第五實施例而言,該追蹤時脈會在不經由任何多工器的選擇下從時脈資料回復電路110之壓控振盪器111輸出至該並串轉換器170及控制器150。
如第1圖、第2A圖至第2E圖及第3A圖所示,由於該高頻接收訊號是符合該資料收發器100之規格所定義之頻率範圍,該高頻接收訊號如訓練序列或高頻資料流,因此由分頻器128分頻處理後之追蹤時脈或從時脈資料回復電路110輸出之追蹤時脈也會符合該資料收發器100之規格所定義之頻率範圍。
接著,如第1圖、第2A圖及第3A圖所示,在如第2A圖所示之第一實施例之中,當該多工器120讓經由分頻器128分頻處理後之追蹤時脈輸出至該鎖相迴路140之輸入端時,該鎖相迴路140會據此輸出該鎖相迴路時脈至控制器150,作為調整該內部振盪器130之內部時脈之用。
另外,如第1圖、第2B圖、第2D圖、第2E圖及第3A圖所示,就第二實施例、第四實施例及第五實施例而言,該時脈資料回復電路110輸出之該追蹤時脈可以傳送至該控制器150,作為調整該內部振盪器130之該內部時脈之用。
或者,如第1圖、第2C圖及第3A圖所示,就第2C圖所示之第三實施例而言,從時脈資料回復電路110輸出之該追蹤時脈會通過該多工器145傳送至該控制器150,作為調整該內部振盪器130之該內部時脈之用。除此之外,當該多工器120讓經由分頻器128分頻處理後之追蹤時脈輸入至該鎖相迴路140之輸入端時,該鎖相迴路140會據此輸出該鎖相迴路時脈至多工器145,且多工器145讓該鎖相迴路時脈輸出至該控制器150,藉此作為調整該內部振盪器130之該內部時脈之用。
如第1圖、第2A圖至第2E圖及第3A圖所示,接著執行步驟206,此步驟206是執行判斷該內部振盪器130之該內部時脈經由調整後是否滿足一 預設條件,當該內部時脈沒有符合該預設條件時,該內部振盪器130之該內部時脈將反覆地調整,直到內部時脈符合該預設條件,反之若該內部振盪器130之該內部時脈經由調整後符合該預設條件,將停止該調整步驟。
如第1圖、第2A圖至第2E圖及第3A圖所示,在進行步驟205之萃取該追蹤時脈後,執行步驟207;就第2A圖及第2B圖所示之第一實施例及第二實施例而言,步驟207係為判斷該多工器120是否選擇該內部振盪器130之內部時脈;或者就第2C圖及第2D圖所示之第三實施例及第四實施例而言,步驟207係為判斷該多工器120是否選擇該內部振盪器130之該內部時脈,以及判斷該多工器145是否選擇來自該鎖相迴路140所傳送之該鎖相迴路時脈。就第2A圖及第2B圖所示之第一實施例及第二實施例而言,若在步驟207之中,該多工器120選擇該內部振盪器130之內部時脈,並且在步驟206中該內部時脈調整成符合該預設條件,將繼續進行步驟208,反之若在步驟206中該內部時脈不符合該預設條件,將反覆進行調整該內部時脈。或者就2C圖及第2D圖所示之第三實施例及第四實施例而言,若在步驟207之中,該多工器120選擇該內部振盪器130之內部時脈及該多工器145選擇來自該鎖相迴路140之該鎖相迴路時脈,並且在步驟206中該內部時脈調整成符合該預設條件,將繼續進行步驟208,反之若在步驟206中該內部時脈不符合該預設條件,將反覆進行調整該內部時脈。此時,該鎖相迴路140所產生該鎖相迴路時脈之頻率為多工器120所選擇之第一選擇時脈之頻率的複數倍或一倍以上,其中該第一選擇時脈即是該內部振盪器130之該內部時脈,且該鎖相迴路140會將該鎖相迴路時脈同步化至該高頻接收訊號之時脈,該高頻接收訊號例如是訓練序列或高頻資料流。且因內部振盪器130之該內部時脈會根據步驟206之該追蹤時脈反覆的被調整至精確,所以該鎖 相迴路時脈的頻率與相位實質上與電子主機裝置20所傳送之高頻接收訊號相同。或者就第2E圖所示之第五實施例而言,步驟207可被省略,也就是在步驟205完成根據該高頻接收訊號萃取該追蹤時脈後,執行步驟208。
如第1圖、第2A圖至第2D圖及第3A圖所示,就第2A圖及第2B圖所示之第一實施例及第二實施例而言,在步驟207中,當多工器120選擇來自於該時脈資料回復電路110之該追蹤時脈時,繼續執行步驟208,其中該追蹤時脈亦可由分頻器128先進行分頻處理。或者就第2C圖及第2D圖所示之第三實施例及第四實施例而言,在步驟207中,當多工器120選擇來自於該時脈資料回復電路110之該追蹤時脈,及多工器145選擇來自該鎖相迴路140之該鎖相迴路時脈,繼續執行步驟208,其中該追蹤時脈亦可由分頻器128先進行分頻處理。值得注意的是,該鎖相迴路140所產生之鎖相迴路時脈的頻率係多工器120所選擇之該第一選擇時脈之頻率的複數倍或一倍以上,其中該第一選擇時脈也就是從時脈資料回復電路110傳送之該追蹤時脈,其中該追蹤時脈亦可由分頻器128先進行分頻處理,且鎖相迴路140會將該鎖相迴路時脈同步化至該高頻接收訊號之時脈,該高頻接收訊號如訓練序列或高頻資料流,且該鎖相迴路時脈的頻率與相位實質上與電子主機裝置20所傳送之高頻接收訊號相同。或者就第2C圖及第2D圖所示之第三實施例及第四實施例而言,當多工器145選擇來自於時脈資料回復電路110之該追蹤時脈時,繼續執行步驟208。
如第1圖、第2A圖至第2E圖及第3A圖所示,當電子可攜式裝置10接收來自於電子主機裝置20之一訊號或一資料流時,該資料收發器100根據第2A圖、第2B圖、第2C圖及第2D圖所示之第一實施例至第四實施例可切換成下列操作模式:在第1種情況下的操作模式是根據該鎖相迴路時脈進行資料 處理,該鎖相迴路時脈係來自於被多工器120所選擇之該追蹤時脈所產生,另外就第2C圖及第2D圖所示之第三實施例及第四實施例而言,該鎖相迴路時脈可由來自於被多工器145所選擇之該追蹤時脈所產生;在第2種情況下的操作模式是根據該鎖相迴路時脈進行資料處理,該鎖相迴路時脈係來自於被多工器120所選擇之該內部時脈所產生,另外就第2C圖及第2D圖所示之第三實施例及第四實施例而言,該鎖相迴路時脈可由來自於被多工器145所通過之該追蹤時脈所產生;或者就第2C圖或第2D圖所示之第三實施例或第四實施例而言,可切換至第3種情況之操作模式,電子可攜式裝置10根據被多工器145所選擇之該追蹤時脈進行資料處理。或者就第2E圖所示之第五實施例而言,可切換至第4種情況之操作模式,電子可攜式裝置10根據被該追蹤時脈進行資料處理。
當電子可攜式裝置10切換至一省電模式時,該電子可攜式裝置10不會接收來自於電子主機裝置20之一訊號或資料流,該資料收發器100根據第2A圖至第2D圖所示之第一實施例至第四實施例可切換至第2種情況操作模式下進行資料處理,第2種情況係根據來自於內部振盪器130產生之該內部時脈所生成之該鎖相迴路時脈進行資料處理,其中該鎖相迴路時脈係被多工器120所通過,另外就第2C圖及第2D圖所示之第三實施例及第四實施例而言,該鎖相迴路時脈也可被多工器145所通過。或者當電子可攜式裝置10被切換至省電模式時,該資料收發器100可根據第2E圖所示之第五實施例之內部振盪器130所生成之該內部時脈進行資料處理。另外在省電模式下,訊號調整電路101所包括之眼監視器103、等化器102及時脈資料回復電路110可以被關閉,而鎖相迴路140及並串轉換器170可維持開啟狀態。或者是眼監視器103、等化器102、 時脈資料回復電路110及並串轉換器170可以被關閉,而鎖相迴路140維持開啟狀態。
如第1圖、第2A圖至第2E圖及第3A圖所示,在步驟208之中,該第一內部控制器可接收補償之握手訊號,意即是該電子可攜式裝置10之一第二內部控制器(未標示於圖中)可產生與該接收握手訊號實質上相同之一補償握手訊號傳送至該電子可攜式裝置10之該第一內部控制器。在步驟209中,該第一內部控制器被該接收握手訊號補償後可發送出以下指示進行後續之動作。例如就步驟202之第1種情況或第2種情況操作模式而言,該電子可攜式裝置10可根據該鎖相迴路時脈處理來自於電子主機裝置20之一資料流,其中該鎖相迴路時脈是由鎖相迴路140根據多工器120所選擇之時脈而產生;或者就步驟202之第3種情況操作模式而言,該電子可攜式裝置10可根據被多工器145所通過之該追蹤時脈處理來自於電子主機裝置20之一資料流;或者就步驟202之第4種情況操作模式而言,該電子可攜式裝置10可根據該追蹤時脈處理來自於電子主機裝置20之一資料流,以及/或者就步驟202之第1種情況或第2種情況操作模式而言,該電子可攜式裝置10可根據該鎖相迴路時脈發送一資料流至該電子主機裝置20,其中該鎖相迴路時脈是由鎖相迴路140根據多工器120所選擇之時脈而產生;或者就步驟202之第3種情況操作模式而言,該電子可攜式裝置10可根據被多工器145所通過之該追蹤時脈發送一資料流至該電子主機裝置20;或者就步驟202之第4種情況操作模式而言,該電子可攜式裝置10可根據該追蹤時脈發送一資料流至該電子主機裝置20,其中該鎖相迴路時脈與來自於電子主機裝置20之資料流之時脈實質上具有相同之頻率及相位。
如第1圖、第2A圖至第2E圖及第3A圖所示,如在步驟202中之第1種情況,當該追蹤時脈被該多工器120所選擇而被輸出至該鎖相迴路140時,就第2A圖所示之第一實施例而言,由該鎖相迴路140輸出之該鎖相迴路時脈會傳送至該控制器150;就第2C圖所示之第三實施例而言,由該鎖相迴路140輸出之該鎖相迴路時脈會被該多工器145通過而傳送至該控制器150;或者就第2B圖及第2D圖所示之第二實施例及第四實施例而言,由該時脈資料回復電路110輸出之該追蹤時脈會被該控制器150所接收。如在步驟202中之第2種情況,當來自於該內部振盪器130之該內部時脈被該多工器120選擇而輸出至該鎖相迴路140時,就第2B圖及第2D圖所示之第二實施例及第四實施例而言,由時脈資料回復電路110輸出之該追蹤時脈會被該控制器150所接收。另外如在步驟202中之第3種情況,當該追蹤時脈被多工器145所選擇時,就第2C圖所示之第三實施例而言,由該時脈資料回復電路110輸出之該追蹤時脈會被該多工器145所通過並輸出至控制器150,或者是就第2D圖所示之第四實施例而言,由該時脈資料回復電路110輸出之該追蹤時脈會被該控制器150所接收。如在步驟202中之第4種情況,就第2E圖所示之第五實施例而言,由該時脈資料回復電路110輸出之該追蹤時脈會被該控制器150所接收。
針對第1種情況,就第2A圖所示之第一實施例而言,該控制器會根據該鎖相迴路時脈產生一數位碼並輸出至該數位類比轉換器160;或是就第2C圖所示之第三實施例而言,該控制器150會根據被多工器145所通過之該鎖相迴路時脈產生一數位碼並輸出至該數位類比轉換器160;或是就第2B圖及第2D圖所示之第二實施例及第四實施例而言,該控制器150會根據該追蹤時脈產生一數位碼並輸出至該數位類比轉換器160。
針對第2種情況,就第2B圖或第2D圖所示之第二實施例或第四實施例而言,該控制器150會根據該追蹤時脈產生一數位碼並輸出至該數位類比轉換器160。
針對第3種情況,就第2C圖所示之第三實施例而言,該控制器150會根據被該多工器145通過之該追蹤時脈產生一數位碼並輸出至該數位類比轉換器160;或是就第2D圖所示之第四實施例而言,該控制器150會根據該追蹤時脈產生一數位碼並輸出至該數位類比轉換器160。
針對第4種情況,該控制器150會根據該追蹤時脈產生一數位碼並輸出至該數位類比轉換器160。
接著,如第1圖、第2A圖至第2E圖及第3A圖所示,該數位類比轉換器160可將該數位碼轉換成一類比訊號。該類比訊號會由數位類比轉換器160輸出至該內部振盪器130,藉以調整該內部振盪器130之該內部時脈,因此當該電子可攜式裝置10在省電模式時,多工器120會選擇來自於該內部振盪器130且被調整後之該內部時脈。
另外,如第1圖、第2A圖至第2E圖及第3A圖所示,當該電子可攜式裝置10從省電模式甦醒時,可以省略上述阻擋(gate)來自於電子主機裝置20之該握手訊號傳輸至電子可攜式裝置10之該第一內部控制器之步驟,以及步驟208中該第一內部控制器被該接收握手訊號補償之步驟。
另外,第3B圖是揭露本發明另一方法,此方法係用於該電子可攜式裝置係根據來自電子主機裝置之時脈傳輸資料至該電子主機裝置,而在第3B圖中,具有與第3A圖所示之相同標號的步驟可以參閱第3A圖有關該元件的相關敘述。
如第1圖、第2A圖至第2E圖及第3B圖所示,在步驟202之後,執行步驟211,該資料收發器100之該第一控制器可接收來自於該電子主機裝置之一接收握手訊號,該接收握手訊號之頻率是低於之後來自於該電子主機裝置20之高頻接收訊號之頻率,該高頻接收訊號如訓練序列(TS)或高頻資料流。其中第3B圖之步驟203與第3A圖之步驟203相似,不同處係為在第3B圖的步驟203省略將來自於電子主機裝置10之該接收握手訊號阻擋傳送至該電子可攜式裝置20之第一內部控制器之步驟。接著執行步驟212,此步驟212是判斷該資料收發器100之該第一控制器所產生之一高頻傳送訊號是否應被阻擋或限制傳送至該電子主機裝置20,當該高頻傳送訊號判斷為不阻擋或不限制傳送至該電子主機裝置20時,執行步驟213,亦即該資料收發器100之該第一控制器會根據步驟202中所選擇之該時脈產生該高頻傳送訊號並傳送至該電子主機裝置20,反之則執行步驟214,步驟214為該資料收發器100之該第一控制器所產生之該高頻傳送訊號會被阻擋或限制傳送至該電子主機裝置20。
如第1圖、第2A圖至第2E圖及第3B圖所示,當該資料收發器100之該第一控制器所產生之該高頻傳送訊號被判斷執行步驟214時,也就是該高頻傳送訊號被阻擋或限制傳輸至該電子主機裝置20,執行後續之步驟215,步驟215是判斷在步驟205之中該追蹤時脈是否萃取出或追蹤出,假如在步驟215中該追蹤時脈判斷為萃取出或追蹤出,就第2A圖至第2D圖所示之第一實施例至第四實施例而言,會繼續執行步驟207;或者就第2E圖所示之第五實施例而言,可省略該步驟206及207,亦即在步驟215中該追蹤時脈被判斷己萃取出或追蹤出,則會執行步驟213,亦即該資料收發器100之該第一控制器會根據該追蹤時脈產生該高頻傳送訊號傳送至該電子主機裝置20。若在步驟215中判斷該 追蹤時脈尚未萃取出或追蹤出,則將繼續執行步驟214,也就是將該資料收發器100之該第一控制器所產生之該高頻傳送訊號阻擋傳送至該電子主機裝置20。
如第1圖、第2A圖至第2D圖及第3B圖所示,就第2A圖及第2B圖所示之第一實施例及第二實施而言,在步驟207中,當該多工器120選擇該內部振盪器130所輸出之該內部時脈時,且在步驟206中,當該內部振盪器130之該內部時脈調整成符合該預設條件時,則執行步驟213,亦即為該資料收發器100之該第一控制器會根據該步驟202所選擇之時脈產生該高頻傳送訊號傳送至該電子主機裝置20,反之在步驟206中,當該內部時脈不符合該預設條件時,將反覆調整該內部振盪器130之該內部時脈,以及執行步驟214,亦即將該資料收發器100之該第一控制器所產生之該高頻傳送訊號阻擋傳送至該電子主機裝置20。另外就第2C圖及第2D圖所示之第三實施例及第四實施例而言,在步驟207中,當該多工器120選擇該內部振盪器130之該內部時脈時、當該多工器145選擇來自於該鎖相迴路140之該鎖相迴路時脈時,且在步驟206中,當該內部振盪器130之該內部時脈調整成符合該預設條件時,將執行步驟213,亦即該資料收發器100之該第一控制器會根據該步驟202所選擇之時脈產生該高頻傳送訊號傳送至該電子主機裝置20,反之則反覆地調整該內部振盪器130之該內部時脈,以及執行步驟214,將該資料收發器100之該第一控制器所產生之該高頻傳送訊號阻擋傳送至該電子主機裝置20。此時,該鎖相迴路140所產生該鎖相迴路時脈之頻率係為多工器120所選擇之該第一選擇時脈之頻率的複數倍或一倍以上,其中該第一選擇時脈即是該內部振盪器130之該內部時脈,且鎖相迴路140會將該鎖相迴路時脈同步化至該高頻接收訊號之時脈,該高頻接收訊號例如是訓練序列或高頻資料流。因為在步驟206中,內部振盪器130所輸出之該內部 時脈會根據該追蹤時脈反覆的被調整至精確,使該鎖相迴路時脈的頻率與相位會實質上相同於來自電子主機裝置20之高頻接收訊號的頻率與相位。
如第1圖、第2A圖至第2D圖及第3B圖,就第2A圖及第2B圖所示之第一實施例及第二實施例而言,在執行步驟207時,當該多工器120選擇來自於該時脈資料回復電路110之該追蹤時脈時,則執行步驟213,其中該追蹤時脈亦可由分頻器128先進行分頻處理,步驟213係為將該資料收發器100之該第一控制器根據步驟202所選擇之時脈所產生之該高頻傳送訊號傳送至該電子主機裝置20。或者在執行步驟207時,就第2C圖及第2D圖所示之第三實施例及第四實施例而言,當該多工器120選擇來自於該時脈資料回復電路110之該追蹤時脈時,其中該追蹤時脈亦可由分頻器128先進行分頻處理,以及該多工器145選擇來自於該鎖相迴路140之該鎖相迴路時脈,則執行步驟213,亦即該資料收發器100之該第一控制器會根據步驟202所選擇之時脈所產生之該高頻傳送訊號傳送至該電子主機裝置20。值得注意的是,該鎖相迴路140所產生之該鎖相迴路時脈的頻率係多工器120所選擇之第一選擇時脈之頻率的複數倍或一倍以上,其中該第一選擇時脈也就是從時脈資料回復電路110傳送之該追蹤時脈,其中該追蹤時脈亦可由分頻器128先進行分頻處理,且該鎖相迴路140會將該鎖相迴路時脈同步化至該高頻接收訊號之時脈,該高頻接收訊號例如是訓練序列或高頻資料流,且該鎖相迴路時脈之頻率與相位實質上與電子主機裝置20之高頻接收訊號之頻率與相位相同。或者在執行步驟207時,就第2C圖及第2D圖所示之第三實施例及第四實施例而言,當該多工器145選擇來自於資料回復電路110之該追蹤時脈時,則執行步驟213,亦即該資料收發器100之該第一控制 器會根據步驟202所選擇之時脈所產生之該高傳送訊號傳送至該電子主機裝置20。
上述調整內部振盪器130之內部時脈將會詳述於下面章節。圖4是一個描述調整內部振盪器130內部時脈之流程圖。在此流程圖中,電子可攜式裝置10持續接收電子主機裝置20所傳送之高頻信號,如訓練序列或高頻資料流。圖五圖示出具有相同脈衝寬度w之複數脈衝。圖六圖示出該脈衝寬度內所取出之樣本數目與數位碼的關係。
如第1圖、第2A圖至第2E圖、第3A圖、第3B圖及第4圖所示,在步驟201中,在電子可攜式裝置10以熱插拔方式連接至電子主機裝置20時,內部振盪器130係根據初始電阻值之第一電阻輸出具有初始頻率之一時脈,其中此該初始電阻值之變異範圍是介於-25%至25%的精確電阻值之間,該初始頻率之變異範圍是介於-30%至30%的該追蹤時脈的頻率之間。接著進行步驟301,最初係經由晶片上終端電阻(on-die-termination,ODT)之校準,將該初始頻率之變異範圍縮減至-10%至10%的該追蹤時脈的頻率之間。在進行步驟301之晶片上終端電阻(ODT)之校準時,第二電阻之電阻值被會調整至具有該精確電阻值,使得從電子可攜式裝置10至電子主機裝置20之訊號反射可以減小。在該第二電阻之電阻值調整至該精確電阻值之後,亦即該訊號反射達到最適化的程度,執行步驟302。在步驟302中,該第一電阻可被替換成該第二電阻或是替換成一部分之該第二電阻,因此該內部振盪器130可利用具有該精確電阻值之該第二電阻或一部分之該第二電阻產生一校準後的時脈,後文稱為校準時脈,該校準時脈的頻率之變異範圍是介於-10%至10%的該追蹤時脈的頻率之間。
如第2A圖至第2E圖、第3A圖、第4圖及第5圖所示,在進行步驟302之內部振盪器130產生該校準時脈,以及第3A圖中步驟206之該追蹤時脈被該時脈資料回復電路110萃取出或追蹤出之後,執行步驟303。在步驟303中,根據該追蹤時脈會產生出上具有相同脈衝寬度w之複數脈衝。
如第2A圖至第2E圖及第4圖至第6圖所示,在步驟303中產生該些脈衝之後,執行步驟304。在步驟304中,該內部振盪器130會根據一第一預設數位碼X1產生具有一第一頻率之一第一時脈,其中該第一預設數位碼X1係在第一時間點輸入至數位類比轉換器160,藉此轉換成一第一類比訊號傳送至內部振盪器130,如此根據該第一時脈可以計算在該脈衝寬度w的時間內所取出樣本之數目,此數目在此定義為第一取樣數目Y1。接著執行步驟305,內部振盪器130會根據一第二預設數位碼X2產生具有第二頻率之第二時脈,其中該第二預設數位碼X2係在第二時間點輸入至數位類比轉換器160,藉此轉換成一第二類比訊號傳送至內部振盪器130,如此根據該第二時脈可以計算在該脈衝寬度w的時間內所取出樣本之數目,此數目在此定義為一第二取樣數目Y2
接著,如第4圖及第6圖所示,執行步驟306。在步驟306中,利用第一取樣數目Y1、第二取樣數目Y2、第一預設數位碼X1及第二預設數位碼X2,執行步驟306,並根據下列公(1)計算出變化率(KVCO),該變化率(KVCO)係藉由第二取樣數目Y2減去該第一取樣數目Y1之差值除以第二預設數位碼X2減去第一預設數位碼X1之差值所計算得之。
接著,如第4圖至第6圖所示,在獲得變化率(KVCO)後,執行步驟307。在步驟307中,根據下列公式(2)計計算出一第三數位碼X3,此第三數位碼 X3可藉由一目標取樣數目Yt與該第二取樣數目Y2之差值除以變化率(KVCO)後之數值再加上第二預設數位碼X2而得之,其中目標取樣數目Yt係根據該追蹤時脈在脈衝寬度w的時間內所取出樣本之數目。
如第2A圖至第2E圖、第4圖及第6圖所示,接著執行步驟308。在步驟308中,第三數位碼X3可從控制器150輸出至數位類比轉換器160,藉此轉換成一第三類比訊號。內部振盪器130可根據該第三類比訊號產生該內部時脈。
但是由於長時間訊號抖動、溫度變化、功率變化,以及/或是量化誤差等因素造成該內部時脈變得不準確,可由以下公式(3)進行調整。
此公式中的Xn+1為一數位碼,其係在第n+1th時間點輸入至數位類比轉換器160,藉此轉換成一類比訊號傳送至內部振盪器130,其中n是大於或等於3;Xn為一數位碼,其係在第n時間點輸入至數位類比轉換器160,藉此轉換成一類比訊號傳送至內部振盪器130,其中n是大於或等3;Yn為根據該內部時脈計算在該脈衝寬度w之時間內所取出樣本之數目,其中該內部時脈係由內部振盪器130根據該數位碼Xn所產生,且n是大於或等於3;Yt係根據該追蹤時脈在脈衝寬度w的時間內所取出樣本之數目,文中稱為目標取樣數目;以及KVCO為如上所述之變化率。
接著,在執行步驟309時,可根據當前之數位碼、當前之取樣數目、根據該追蹤時脈計算出之目標取樣數目Yt、及變化率(KVCO)代入公式(3),據此計算出並調整下一次之數位碼。然後,執行上述步驟206,判斷調整後之內部振盪器130的該內部時脈是否符合一預設條件,當內部振盪器130輸出之該內部時脈符合該預設條件時,則執行步驟309。當內部振盪器130之該內部時脈未符合該預設條件時,則執行步驟310,也就是依據該下一次之數位碼產生該內部時脈。步驟309可連續且反復地執行,直到內部振盪器130輸出之該內部時脈接近來自於該時脈資料回復電路110之該追蹤時脈,因此該內部時脈因長時間訊號抖動、溫度變化、功率變化,以及/或是量化誤差等因素造成之誤差可被補償。
第7圖為本發明當該電子可攜式裝置10以熱插拔方式連接至該電子主機裝置20時,追踪該高頻接收訊號之時脈之方法流程圖,該高頻接收訊號如訓練序例(TS)或高頻資料流。如第1圖、第2A圖至第2E圖及第7圖所示,在步驟401中,電子可攜式裝置10以熱插拔方式連接至該電子主機裝置20,此時為了即時的追踪來自於該電子主機裝置20之該高頻接收訊號之時脈,會進行步驟402。在步驟402中,該時脈資料回復電路110可接收來自於該內部振盪器130之該內部時脈,時脈資料回復電路110之相位-頻率檢測器115會將該內部時脈與由該壓控振盪器111產生之時脈進行相位及頻率之比較,據此產生一相位-頻率比較結果。此相位-頻率比較結果可被該多工器113所選擇,且頻率高於一截止頻率之訊號將被該低通濾波器117所過濾,然後該壓控振盪器111會根據該相位-頻率比較結果產生一第一調整時脈。
如第1圖、第2A圖至第2E圖及第7圖所示,接著執行步驟403,該時脈資料回復電路110等待來自於該電子主機裝置20所傳送之高頻接收訊號, 如訓練序例或高頻資料流。當該時脈資料回復電路110接收到來自於等化器102所傳送之該高頻接收訊號時,該時脈資料回復電路110之該頻率檢測器112可將該高頻接收訊號之頻率與該第一調整時脈之頻率進行比較,據此產生一頻率比較結果。該頻率比較結果可被該多工器113所選擇,且頻率高於一截止頻率之訊號將被該低通濾波器117所過濾。之後執行步驟404,該壓控振盪器111會根據該頻率比較結果產生一第二調整時脈。接著執行步驟405,該時脈資料回復電路110之該相位檢測器114可將該高頻接收訊號之相位與該第二調整時脈之相位進行比較,據此產生一相位比較結果。此相位比較結果可被多工器113所選擇,且頻率高於一截止頻率之訊號將被該低通濾波器117所過濾,該壓控振盪器111會根據該相位比較結果產生該追蹤時脈。
如第1圖、第2A圖至第2E圖、第3A圖、第3B圖及第7圖所示,因此該時脈資料回復電路110可在該電子可攜式裝置10以熱插拔連接至該電子主機裝置20時迅速地產生該追蹤時脈。在步驟406中,當該眼監視器103判斷該電子可攜式裝置10未接收到該高頻接收訊號時,該時脈資料回復電路110將返回執行步驟402。此時,對於第1種情況,就第2A圖至第2D圖所示之第一實施例至第四實施例而言,資料將根據來自於該第一調整時脈且被該多工器120所通過之該鎖相迴路時脈進行處理;另外,就第2C圖及第2D圖所示之第3實施例及第4實施例而言,該鎖相迴路時脈也可被該多工器145所通過;另外對於第3種情況,資料將根據被多工器145所通過之該第一調整時脈進行處理;對於第4種情況,就第2E圖所示之第五實施例而言,資料將根據該第一調整時脈進行處理。當眼監視器103判斷電子可攜式裝置10持續地接收到該高頻接收訊號,則執行步驟407。在步驟407中,就在第3A圖及第3B圖中步驟202所述之第1 種情況及第2種情況而言,該電子可攜式裝置10根據該鎖相迴路時脈處理來自於該電子主機裝置20之資料流,其中該鎖相迴路時脈係該鎖相迴路根據該多工器120所選擇之時脈而產生;就在第3A圖及第3B圖中步驟202所述之第3種情況而言,該電子可攜式裝置10根據被多工器145通過之追蹤時脈處理來自於該電子主機裝置20之資料流;就第2E圖所示之第5實施例所述之第四種情況而言,該電子可攜式裝置10根據來自於資料回復電路100輸出之該追蹤時脈處理來自於該電子主機裝置20之資料流;在第3A圖及第3B圖之步驟206中,就第2A圖或第2C圖所示之第一實施例或第三實施例而言,該電子可攜式裝置10根據該鎖相迴路時脈反覆調整該內部振盪器130之該內部時脈;就第2B圖或第2D圖所示之第二實施例或第四實施例而言,對於第1種情況,該電子可攜式裝置10根據該追蹤時脈反覆調整該內部振盪器130之該內部時脈;就第2B圖或第2D圖所示之第二實施例或第四實施例而言,對於第2種情況,該電子可攜式裝置10根據該追蹤時脈反覆調整該內部振盪器130之該內部時脈;就第2C圖所示之第三實施例而言,對於第3種情況,該電子可攜式裝置10根據被該多工器145所通過之該追蹤時脈反覆調整該內部振盪器130之該內部時脈;就第2D圖所示之第四實施例而言,對於第3種情況,該電子可攜式裝置10根據該追蹤時脈反覆調整該內部振盪器130之該內部時脈;就第2E圖所示之第五實施例而言,對於第4種情況,該電子可攜式裝置10根據該追蹤時脈反覆調整該內部振盪器130之該內部時脈。
第8圖為本發明當該電子可攜式裝置10從一省電狀態甦醒時,追踪該高頻接收訊號的時脈之方法流程圖,該高頻接收訊號如訓練序例(TS)或高頻資料流。如第1圖、第2A圖至第2E圖及第8圖所示,執行步驟501,當該電子可 攜式裝置10從一省電狀態甦醒時,該時脈資料回復電路110可接收來自於該內部振盪器130之該內部時脈,其中該時脈資料回復電路之該相位-頻率檢測器115會將該內部時脈之相位與頻率與一壓控振盪器111產生之時脈之相位與頻率進行比較,據此產生一相位-頻率比較結果。接著執行步驟502,該相位-頻率比較結果可被該多工器113所選擇,且頻率高於一截止頻率之訊號將被該低通濾波器117所過濾,然後該壓控振盪器111會根據該相位-頻率比較結果產生一第一調整時脈。
如第1圖、第2A圖至第2E圖及第8圖所示,執行步驟503,該時脈資料回復電路110等待來自於該電子主機裝置20所傳送之該高頻接收訊號,該高頻接收訊號例如是訓練序列或高頻資料流。接著執行步驟504,當時脈資料回復電路110接收該高頻接收訊號時,該頻率檢測器112將把該第一調整時脈之頻率與該高頻接收訊號之頻率進行比較,判斷該第一調整時脈是否應該被調整。
如第1圖、第2A圖至第2E圖及第8圖所示,在步驟504中,當該第一調整時脈根據來自於頻率檢測器112之比較結果判斷應被調整時,則執行步驟505,該時脈資料回復電路110之該頻率檢測器112比較該高頻接收訊號之頻率與該第一調整時脈之頻率,據此產生一頻率比較結果。該頻率比較結果可被該多工器113所選擇,且頻率高於一截止頻率之訊號將被該低通濾波器117所過濾,然後該壓控振盪器111會根據該頻率比較結果產生一第二調整時脈。接著執行步驟506,該時脈資料回復電路110之該相位檢測器114比較該高頻接收訊號與該第二調整時脈之相位,據此產生一相位比較結果。該相位比較結果 可被該多工器113所選擇,且頻率高於一截止頻率之訊號將被該低通濾波器117所過濾,該壓控振盪器111會根據該相位比較結果產生該追蹤時脈。
或者,在步驟504中,當根據來自於該頻率檢測器之比較結果判斷該第一調整時脈不被調整時,上述步驟505將被跳過。執行步驟506,該時脈資料回復電路110之該相位檢測器114可比較該高頻接收訊號之相位與該第二調整時脈之相位,據此產生一相位比較結果。該相位比較結果可被該多工器113所選擇,且頻率高於一截止頻率之訊號將被該低通濾波器117所過濾,該壓控振盪器111會根據該相位比較結果產生該追蹤時脈。
如第1圖、第2A圖至第2圖、第3A圖、第3B圖及第8圖所示,因此該時脈資料回復電路110可在該電子可攜式裝置10從一省電狀態甦醒時迅速地產生該追蹤時脈。在步驟507中,當該眼監視器103判斷該電子可攜式裝置10未接收到該高頻接收訊號時,該時脈資料回復電路110將返回執行步驟502。此時,對於第1種情況,就第2A圖至第2D圖所示之第一實施例至第四實施例而言,資料將根據來自於該第一調整時脈且被該多工器120所通過之該鎖相迴路時脈進行處理;另外,就第2C圖及第2D圖所示之第3實施例及第4實施例而言,該鎖相迴路時脈也可被該多工器145所通過;另外對於第3種情況,資料將根據被多工器145所通過之該第一調整時脈進行處理;對於第4種情況,就第2E圖所示之第五實施例而言,資料將根據該第一調整時脈進行處理。當眼監視器103判斷電子可攜式裝置10持續地接收到該高頻接收訊號,則執行步驟508。在步驟508中,就在第3A圖及第3B圖中步驟202所述之第1種情況及第2種情況而言,該電子可攜式裝置10根據該鎖相迴路時脈處理來自於該電子主機裝置20之資料流,其中該鎖相迴路時脈係該鎖相迴路根據該多工器120所選擇之 時脈而產生;就在第3A圖及第3B圖中步驟202所述之第3種情況而言,該電子可攜式裝置10根據被多工器145通過之追蹤時脈處理來自於該電子主機裝置20之資料流;就第2E圖所示之第5實施例所述之第四種情況而言,該電子可攜式裝置10根據來自於資料回復電路100輸出之該追蹤時脈處理來自於該電子主機裝置20之資料流;在第3A圖及第3B圖之步驟206中,就第2A圖或第2C圖所示之第一實施例或第三實施例而言,該電子可攜式裝置10根據該鎖相迴路時脈反覆調整該內部振盪器130之該內部時脈;就第2B圖或第2D圖所示之第二實施例或第四實施例而言,對於第1種情況,該電子可攜式裝置10根據該追蹤時脈反覆調整該內部振盪器130之該內部時脈;就第2B圖或第2D圖所示之第二實施例或第四實施例而言,對於第2種情況,該電子可攜式裝置10根據該追蹤時脈反覆調整該內部振盪器130之該內部時脈;就第2C圖所示之第三實施例而言,對於第3種情況,該電子可攜式裝置10根據被該多工器145所通過之該追蹤時脈反覆調整該內部振盪器130之該內部時脈;就第2D圖所示之第四實施例而言,對於第3種情況,該電子可攜式裝置10根據該追蹤時脈反覆調整該內部振盪器130之該內部時脈;就第2E圖所示之第五實施例而言,對於第4種情況,該電子可攜式裝置10根據該追蹤時脈反覆調整該內部振盪器130之該內部時脈。
因此根據本發明第1圖及第2A圖至第2E圖所述,從該電子主機裝置20傳送具有一時脈之該高頻接收訊號,該高頻接收訊號例如是訓練序列或高頻資料流,該時脈資料回復電路110根據該高頻接收訊號之時脈萃取出該追蹤時脈。當該電子可攜式裝置10接收來自於該電子主機裝置20之該高頻接收訊號時,該電子可攜式裝置10可利用該追蹤時脈去處理來自於該電子主機裝置20 之一資料流、該電子可攜式裝置10可利用該追蹤時脈傳送一資料流至該電子主機裝置20,以及/或該電子可攜式裝置10可利用該追蹤時脈調整該內部振盪器30去產生頻率與該追蹤時脈相近之該內部時脈。當該電子可攜式裝置10處於省電模式時,該內部時脈可被調整符合預設條件,然後被當成一參考時脈去處理一資料流或訊號。因此,本發明之該電子可攜式裝置10內即使省略設置一石英晶體,該電子可攜式裝置也可自己產生一個準確的時脈,也就是上述之該追蹤時脈或該內部時脈。
以上所述係藉由實施例說明本發明之特點,其目的在使熟習該技術者能暸解本發明之內容並據以實施,而非限定本發明之專利範圍,故,凡其他未脫離本發明所揭示之精神所完成之等效修飾或修改,仍應包含在以下所述之申請專利範圍中。
除非另外說明,否則本說明書中(包括申請專利範圍中)所闡述之所有量度、值、等級、位置、量值、尺寸及其他規格為近似而非精確的。上述者意欲具有與其相關功能且與其所屬技術中慣用者相符的合理範圍。
100‧‧‧資料收發器
101‧‧‧訊號調整電路
102‧‧‧等化器
103‧‧‧眼監視器
110‧‧‧時脈資料回復電路
111‧‧‧壓控振盪器
112‧‧‧頻率檢測器
113‧‧‧多工器
114‧‧‧相位檢測器
115‧‧‧相位-頻率檢測器
117‧‧‧低通濾波器
118‧‧‧串並變換器
120‧‧‧多工器
128‧‧‧分頻器
130‧‧‧內部振盪器
140‧‧‧鎖相迴路
150‧‧‧控制器
160‧‧‧數位類比轉換器
170‧‧‧並串轉換器
180‧‧‧傳送驅動器

Claims (20)

  1. 一種資料處理之方法,係由一第一電子裝置根據一第二電子裝置所傳送之資訊進行資料處理,該方法包括:接收從該第二電子裝置傳送之一在一第一時脈下之一第一訊號;接收從該第二電子裝置傳送之一第二訊號;根據該第二訊號提取一第二時脈,其中該第二時脈之頻率大於該第一時脈之頻率;補償該第一訊號至該第一電子裝置之一內部控制器;根據該第二時脈調整一振盪器,用以產生一第三時脈;以及選擇該第二時脈及該第三時脈其中之一。
  2. 如申請範圍第1項所述之方法,其中該第一電子裝置可經由熱插拔之方式連接至該第二電子裝置。
  3. 如申請範圍第1項所述之方法,其中該調整該振盪器包括根據一第一數位碼產生一第四時脈,並根據該第四時脈在一時間間隔內計算取樣之一第一取樣數目、包括根據一第二數位碼產生一第五時脈,並根據該第五時脈在該時間間隔內計算取樣之一第二取樣數目,將該第二取樣數目減去該第一取樣數目之差值除以該第二數位碼減去該第一數位碼之差值,獲得一比值,且根據該第二時脈在該時間間隔內計算取樣之一第三取樣數目,根據該比值、該第二數位碼、該第二取樣數目及該第三取樣數目計計算出一第三數位碼。
  4. 如申請範圍第3項所述之方法,其中調整該振盪器更包括產生具有實質上相同之脈衝寬度之複數脈衝,其中該時間間隔實質上等於該脈衝寬度之時間。
  5. 如申請範圍第3項所述之方法,其中調整該振盪器更包括根據該第三數位碼產生一第六時脈,並根據該第六時脈在該時間間隔內計算取樣之一第四取樣數目,根據該第三數位碼、該比值、該第三取樣數目及該第四取樣數目產生一第四數位碼。
  6. 如申請範圍第1項所述之方法,其中調整該振盪器包括更換該振盪器之一電阻。
  7. 如申請範圍第1項所述之方法,在調整該振盪器後,更包括使該電子可攜式裝置進入一省電模式,然後選擇該第三時脈。
  8. 如申請範圍第1項所述之方法,在補償該第一訊號至該第一電子裝置之該內部控制器後,更包括根據所選擇該第二時脈及該第三時脈其中之一傳送一資料流至該第二電子裝置。
  9. 如申請範圍第1項所述之方法,在補償該第一訊號至該第一電子裝置之該內部控制器後,更包括根據所選擇該第二時脈及該第三時脈其中之一處理來自於該第二電子裝置所傳送之一資料流。
  10. 如申請範圍第1項所述之方法,在接收該第二訊號前,更包括傳送一具有一第四時脈之一第三訊號至該第二電子裝置,其中該第四時脈之頻率係小於該第二時脈之頻率。
  11. 如申請範圍第1項所述之方法,在萃取該第二時脈前,更包括阻擋或限制一第三訊號被傳送至該第二電子裝置。
  12. 一種資料處理之方法,係由一第一電子裝置根據一第二電子裝置所傳送之資訊進行資料處理,該方法包括:接收從該第二電子裝置傳送之一第一訊號; 根據該第一訊號萃取一第一時脈;以及根據該第一時脈調整一振盪器,其中調整該振盪器步驟包括該振盪器根據一第一數位碼產生一第二時脈,根據該第二時脈在一時間間隔內計算取樣之一第一取樣數目,該振盪器根據一第二數位碼產生一第三時脈,根據該第三時脈在一時間間隔內計算取樣之一第二取樣數目,將該第二取樣數目減去該第一取樣數目之差值除以該第二數位碼減去該第一數位碼之差值,獲得一比值,根據該比值、該第二數位碼、該第二取樣數目及該第一時脈計計算出一第三數位碼,該振盪器根據該第三數位碼產生一第四時脈。
  13. 如申請範圍第12項所述之方法,其中調整該振盪器更包括產生具有實質上相同之脈衝寬度之複數脈衝,其中該時間間隔實質上等於該脈衝寬度之時間。
  14. 如申請範圍第12項所述之方法,調整該振盪器更包括判斷該第四時脈是否符合一預設條件,若該第四時脈不符合該預設條件,則根據該第三數位碼產生一第五時脈,並根據該第五時脈在該時間間隔內計算取樣之一第三取樣數目,以及根據該第三數位碼、該比值、該第三取樣數目及該第一時脈產生一第四數位碼。
  15. 如申請範圍第12項所述之方法,其中調整該振盪器更包括更換該振盪器之一電阻。
  16. 如申請範圍第12項所述之方法,其中該第一電子裝置可經由熱插拔之方式連接至該第二電子裝置。
  17. 一種資料處理之方法,係由一第一電子裝置根據一第二電子裝置 所傳送之資訊進行資料處理,該方法包括:接收從該第二電子裝置傳送之一第一訊號;根據該第一訊號提取一第一時脈;根據該第一時脈調整一振盪器,用以產生一第二時脈,其中產生該第二時脈之方法包括該調整該振盪器包括根據一第一數位碼產生一第三時脈,並根據該第三時脈在一時間間隔內計算取樣之一第一取樣數目,該振盪器根據一第二數位碼產生一第四時脈,並根據該第四時脈在一時間間隔內計算取樣之一第二取樣數目,將該第二取樣數目減去該第一取樣數目之差值除以該第二數位碼減去該第一數位碼之差值,獲得一比值,及根據該第一時脈在一時間間隔內計算取樣之一第三取樣數目,以及根據該比值、該第二數位碼、該第二取樣數目及該第三取樣數目計算出一第三數位碼,該振盪器根據該第三數位碼產生該第二時脈;以及選擇該第一時脈及該第二時脈其中之一。
  18. 如申請範圍第17項所述之方法,其中調整該振盪器更包括產生具有實質上相同之脈衝寬度之複數脈衝,其中該時間間隔實質上等於該脈衝寬度之時間。
  19. 如申請範圍第17項所述之方法,其中調整該振盪器更包括根據該第三數位碼產生一第五時脈,並根據該第五時脈在該時間間隔內計算取樣之一第四取樣數目,以及根據該第三數位碼、該比值、該第三取樣數目及該第四取樣數目產生一第四數位碼。
  20. 如申請範圍第17項所述之方法,其中調整該振盪器更包括更換該振盪器之一電阻。
TW103134673A 2013-10-04 2014-10-03 電子可攜式裝置根據從主機裝置萃取時脈進行資料處理的方法 TWI556083B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US14/045,819 US9025713B2 (en) 2013-10-04 2013-10-04 Method for portable device processing data based on clock extracted from data from host

Publications (2)

Publication Number Publication Date
TW201514654A TW201514654A (zh) 2015-04-16
TWI556083B true TWI556083B (zh) 2016-11-01

Family

ID=52776949

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103134673A TWI556083B (zh) 2013-10-04 2014-10-03 電子可攜式裝置根據從主機裝置萃取時脈進行資料處理的方法

Country Status (3)

Country Link
US (1) US9025713B2 (zh)
CN (1) CN104516397B (zh)
TW (1) TWI556083B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9613127B1 (en) * 2014-06-30 2017-04-04 Quantcast Corporation Automated load-balancing of partitions in arbitrarily imbalanced distributed mapreduce computations
US9792247B2 (en) * 2014-07-18 2017-10-17 Qualcomm Incorporated Systems and methods for chip to chip communication
TWI580215B (zh) * 2015-07-31 2017-04-21 群聯電子股份有限公司 訊號調變方法、可適性等化器及記憶體儲存裝置
WO2017189796A1 (en) * 2016-04-29 2017-11-02 Megachips Technology America Corporation Data transmission method and data transmission system
CN109074141B (zh) * 2016-07-13 2022-01-18 惠普发展公司,有限责任合伙企业 具有热插拔预测电路的计算设备
US10256801B2 (en) * 2016-08-31 2019-04-09 M31 Technology Corporation Integrated circuit with clock detection and selection function and related method and storage device
CN110098885B (zh) * 2018-01-31 2020-12-18 深圳市英特瑞半导体科技有限公司 一种时钟同步电路、装置及其方法
CN109194459B (zh) 2018-10-08 2020-11-06 惠科股份有限公司 传输信号的数据提取方法、装置及存储介质
US11320995B2 (en) * 2018-10-31 2022-05-03 Western Digital Technologies, Inc. Transferring computational operations to controllers of data storage devices

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW532017B (en) * 2000-11-20 2003-05-11 Agere Syst Guardian Corp Gated clock recovery circuit
US20060242346A2 (en) * 2004-10-06 2006-10-26 Cory Vuong Method and aparatus for plug-and-play webserver
TWI321906B (en) * 2005-12-08 2010-03-11 Via Tech Inc System and method for optimizing phase locked loop damping coefficient
TW201119240A (en) * 2009-02-13 2011-06-01 Silego Technology Inc An integrated circuit frequency generator
US8165199B2 (en) * 2007-10-18 2012-04-24 Texas Instruments Incorporated Method and apparatus for on-chip voltage controlled oscillator function
TW201225538A (en) * 2010-08-23 2012-06-16 Realtek Semiconductor Corp Method and apparatus for clock signal synthesis
TW201230738A (en) * 2010-10-01 2012-07-16 Mediatek Inc Electronic apparatus and frequency adjusting method
TWI371923B (en) * 2009-01-21 2012-09-01 Univ Nat Taiwan Phase locked loop
CN101286739B (zh) * 2007-04-11 2012-12-19 联发科技股份有限公司 控制混频控制振荡器的电路与方法及其频率数据回复电路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10150536B4 (de) 2001-10-12 2010-04-29 Infineon Technologies Ag Vorrichtung zur Rekonstruktion von Daten aus einem empfangenen Datensignal sowie entsprechende Sende- und Empfangsvorrichtung
DE10262079A1 (de) * 2002-12-23 2004-11-18 Infineon Technologies Ag Verfahren und Vorrichtung zum Extrahieren einer einem Datenstrom zugrundeliegenden Taktfrequenz
JP4949816B2 (ja) * 2006-12-01 2012-06-13 ルネサスエレクトロニクス株式会社 双方向通信回路、双方向通信システム及び双方向通信回路の通信方法
US7486118B2 (en) * 2007-03-23 2009-02-03 Mediatek Inc. Signal generating apparatus and method thereof
US8451971B2 (en) 2008-05-30 2013-05-28 Mediatek Inc. Communication systems, clock generation circuits thereof, and method for generating clock signal
US8526559B2 (en) 2008-05-30 2013-09-03 Mediatek Inc. Communication systems and clock generation circuits thereof with reference source switching
JP5482116B2 (ja) * 2009-11-06 2014-04-23 富士通株式会社 伝送装置及び伝送信号のジッター抑圧方法
TWI429199B (zh) 2010-06-22 2014-03-01 Phison Electronics Corp 產生參考時脈訊號的方法及資料收發系統
CN102315849B (zh) * 2010-07-01 2014-05-14 群联电子股份有限公司 产生参考时钟信号的方法及数据收发系统
US8619932B2 (en) * 2010-09-15 2013-12-31 Mediatek Inc. Signal transmission system with clock signal generator configured for generating clock signal having stepwise/smooth frequency transition and related signal transmission method thereof
CN102655402B (zh) 2011-03-01 2015-08-26 瑞昱半导体股份有限公司 收发装置、其压控振荡装置与其控制方法
EP2856690B1 (en) * 2012-06-01 2020-12-02 BlackBerry Limited Universal synchronization engine based on probabilistic methods for guarantee of lock in multiformat audio systems

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW532017B (en) * 2000-11-20 2003-05-11 Agere Syst Guardian Corp Gated clock recovery circuit
US20060242346A2 (en) * 2004-10-06 2006-10-26 Cory Vuong Method and aparatus for plug-and-play webserver
TWI321906B (en) * 2005-12-08 2010-03-11 Via Tech Inc System and method for optimizing phase locked loop damping coefficient
CN101286739B (zh) * 2007-04-11 2012-12-19 联发科技股份有限公司 控制混频控制振荡器的电路与方法及其频率数据回复电路
US20130069700A1 (en) * 2007-04-11 2013-03-21 Mediatek Inc. Circuit and method for controlling mixed mode conrolled oscillator and cdr circuit using the same
US8165199B2 (en) * 2007-10-18 2012-04-24 Texas Instruments Incorporated Method and apparatus for on-chip voltage controlled oscillator function
TWI371923B (en) * 2009-01-21 2012-09-01 Univ Nat Taiwan Phase locked loop
TW201119240A (en) * 2009-02-13 2011-06-01 Silego Technology Inc An integrated circuit frequency generator
TW201225538A (en) * 2010-08-23 2012-06-16 Realtek Semiconductor Corp Method and apparatus for clock signal synthesis
TW201230738A (en) * 2010-10-01 2012-07-16 Mediatek Inc Electronic apparatus and frequency adjusting method

Also Published As

Publication number Publication date
US9025713B2 (en) 2015-05-05
TW201514654A (zh) 2015-04-16
CN104516397A (zh) 2015-04-15
US20150098542A1 (en) 2015-04-09
CN104516397B (zh) 2017-11-24

Similar Documents

Publication Publication Date Title
TWI556083B (zh) 電子可攜式裝置根據從主機裝置萃取時脈進行資料處理的方法
US11290115B2 (en) Low latency combined clock data recovery logic network and charge pump circuit
EP2779550B1 (en) Digital equalizer adaptation using on-die instrument
US8781054B2 (en) Semiconductor device
EP2991260A1 (en) Method for performing data sampling control in an electronic device, and associated apparatus
US7688887B2 (en) Precision adaptive equalizer
US8090068B2 (en) System and method of calibrating power-on gating window for a time-to-digital converter (TDC) of a digital phase locked loop (DPLL)
US8559580B2 (en) Asynchronous calibration for eye diagram generation
US20140270030A1 (en) Eye width measurement and margining in communication systems
US20140266338A1 (en) Biased bang-bang phase detector for clock and data recovery
US8803573B2 (en) Serializer-deserializer clock and data recovery gain adjustment
US8090064B2 (en) Single loop frequency and phase detection
CN106656168B (zh) 时钟数据恢复装置及方法
CN107911114B (zh) 一种恒定环路带宽的宽带锁相环
TWI736393B (zh) 時脈控制裝置與時脈控制方法
US9407480B2 (en) Electric and electronic apparatus, circuit, and communication system
EP2775680B1 (en) Sending and Receiving System, Method of Sending and Receiving, and Receiving Apparatus
KR20160076644A (ko) 서브 샘플링 위상 고정 루프를 기반으로 한 확산 스펙트럼 클럭 발생기 및 그의 자동 캘리브레이션 방법
Park et al. A built-in self-test circuit for jitter tolerance measurement in high-speed wireline receivers
KR102342830B1 (ko) 다중-위상 멀티플라잉 지연고정루프 기반 디지털 클락 데이터 복구 장치 및 방법
Transmitter PMA Architecture