TWI532032B - 省電方法及其相關削角電路 - Google Patents
省電方法及其相關削角電路 Download PDFInfo
- Publication number
- TWI532032B TWI532032B TW102135372A TW102135372A TWI532032B TW I532032 B TWI532032 B TW I532032B TW 102135372 A TW102135372 A TW 102135372A TW 102135372 A TW102135372 A TW 102135372A TW I532032 B TWI532032 B TW I532032B
- Authority
- TW
- Taiwan
- Prior art keywords
- scan line
- chamfering
- line groups
- clock signal
- function
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0213—Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0219—Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明係指一種省電方法及其相關削角電路,尤指可分時執行一削角功能之省電方法及其相關削角電路
液晶顯示器(Liquid Crystal Display;LCD)具有外型輕薄、省電以及低輻射等優點,因此已被廣泛地應用於電腦螢幕、行動電話、個人數位助理(PDA)、平面電視、以及其他通訊/娛樂設備等電子產品上。液晶顯示器的工作原理係利用改變液晶層兩端的電壓差來改變液晶層內之液晶分子的排列狀態,據以改變液晶層的透光性,再配合背光模組所提供的光源以顯示影像。
請參考第1圖,第1圖為習知一薄膜電晶體(Thin Film Transistor,TFT)液晶顯示器10之示意圖。液晶顯示器10包含一液晶顯示面板(LCD Panel)122、一時序控制器(timing controller)102、一源極驅動器104(source driver)以及一閘極驅動器(gate driver)106。液晶顯示面板122係由兩基板(Substrate)構成,而於兩基板間填充有液晶材料(LCD layer)。一基板上設置有複數條資料線(Data Line)110、複數條垂直於資料線110的掃描線(Scan Line,或稱閘線,Gate Line)112以及複數個薄膜電晶體114,而於另一基板上設置有一共用電極(Common Electrode)用來提供一共用電壓。為便於說明,第1圖中僅顯示四個薄膜電晶體114,實際上,液晶顯示面板122中每一資料線110與掃描線112的交接處(Intersection)均連接有一薄膜電晶體114,亦即薄膜電晶體114係以矩陣的方式分佈於液晶顯示面板122上,每一
資料線110對應於薄膜電晶體液晶顯示器10之一行(Column),而掃描線112對應於薄膜電晶體液晶顯示器10之一列(Row),且每一薄膜電晶體114係對應於一像素(Pixel)。此外,液晶顯示面板122之兩基板所構成的電路特性可視為一等效電容116。
習知薄膜電晶體液晶顯示器10的驅動原理詳述如下。首先,時序控制器102產生相關於顯示影像的資料訊號及驅動液晶顯示面板122所需之控制訊號和時脈訊號。源極驅動器104和閘極驅動器106依據時序控制器102傳來之訊號而對不同的資料線110及掃描線112產生驅動訊號,因而控制薄膜電晶體114的導通及等效電容116兩端的電位差,並進一步地改變液晶分子的排列以及相對應的光線穿透量。舉例來說,閘極驅動器106對掃描線112輸入一脈波使薄膜電晶體114導通,因此源極驅動器104所輸入資料線110的訊號可經由薄膜電晶體114而輸入等效電容116,因此達到控制相對應像素之灰階(Gray Level)狀態。另外,透過控制源極驅動器104輸入至資料線110的訊號大小,可產生不同的灰階大小。
當薄膜電晶體液晶顯示器10的薄膜電晶體114充電時,當閘極驅動器106的閘極驅動訊號從高準位(Vgh)落到低準位(Vgl)的的電壓變化會造成一通透(Feed-through)效應發生,使得像素內部電壓準位比原來預期要充電到的目標準位低。若因通透效應造成像素內部電壓準位差距過大變,顯示時就會產生閃爍(Flicker)現象。而要解決因為通透效應造成的閃爍,其中一個方式就是在閘極驅動訊號上產生削角波型。削角波型的優點在於:當高準位(Vgh)與低準位(Vgl)的瞬間壓差變小,通透效應便可降低。
然而,習知閘極驅動器106所使用之削角電路是對其電源供應器執行充放電的動作,進一步地對穩壓電容充放電,故十分耗電。另一種作法
是利用一電源管理晶片來切換閘極驅動器106的閘極驅動訊號的高準位,但仍需對所有的閘極驅動器106充放電,仍然十分耗電。
因此,本發明之主要目的在於提供一種用於一液晶顯示器中省電方法,以降啟動一削角功能所造成的耗電。
本發明揭露一種用於一液晶顯示器中省電方法。其中,該液晶顯示器包含有複數條掃描線。該省電方法包含有將該複數條掃描線分成複數個掃描線群組;以及於複數個相異時間點,分別對該複數個掃描線群組中之每一掃描線群組啟動一削角功能。
本發明另揭露一種液晶顯示器。該液晶顯示器包含有複數個掃描線群組以及複數個分時削角電路。該複數個掃描線群組之每一掃描線群組包含有複數條掃描線。該複數個分時削角電路用來於複數個相異時間點對該複數個掃描線群組中之每一掃描線群組分別啟動一削角功能,其中該複數個分時削角電路之每一分時削角電路耦接於該複數個掃描線群組之一掃描線群組。該每一分時削角電路包含有一削角單元以及一控制邏輯單元。該削角單元,用來執行一削角功能。該控制邏輯單元,耦接於該削角單元,用來控制該削角單元啟動該削角功能。
10‧‧‧液晶顯示器
122‧‧‧液晶顯示面板
102‧‧‧時序控制器
104‧‧‧源極驅動器
106‧‧‧閘極驅動器
110‧‧‧資料線
112‧‧‧掃描線
114‧‧‧薄膜電晶體
20‧‧‧省電流程
200、202、204、206‧‧‧步驟
40、50‧‧‧分時削角電路
400、500、600、700‧‧‧削角單元
800、900、940‧‧‧削角單元
420、520、620‧‧‧控制邏輯單元
720、820、920、960‧‧‧控制邏輯單元
521、921、961、1100‧‧‧正反器
522、922、962‧‧‧及閘
523、923、963‧‧‧反及閘
1120、1140、1160‧‧‧反及閘
60、70、80、90‧‧‧實現電路
V_gpulse‧‧‧閘極驅動訊號
STI‧‧‧傳入起始脈衝
STO‧‧‧傳出起始脈衝
EN、EN1、EN2‧‧‧致能訊號
CK、CKD(1)、CKD(2)、CKD(3)‧‧‧時脈訊號
CKD(x)、、CK/2、CKD‧‧‧時脈訊號
C1、C2‧‧‧切換控制訊號
SW1、SW2、SW3‧‧‧開關
SW4、SW5、SW6‧‧‧開關
RE‧‧‧阻抗元件
Gate(1)、Gate(2)、...、Gate(m)‧‧‧閘極驅動器
G_odd‧‧‧奇數掃描線群組
G_even‧‧‧偶數掃描線群組
G_1、G_2、...、G_m‧‧‧掃描線群組
VGG‧‧‧電壓源
VGPM‧‧‧目標電位
VGH(x)‧‧‧高準位電壓
VEE‧‧‧低準位電壓
第1圖為習知一薄膜電晶體(Thin Film Transistor,TFT)液晶顯示器之示意圖。
第2圖為本發明實施例用於一液晶顯示器之一省電流程之示意圖。
第3圖為本發明實施例之一時序圖。
第4~5圖為本發明實施例分時削角電路之示意圖。
第6~8圖為本發明實施例省電流程20之實現電路之示意圖。
第9(a)圖為本發明實施例省電流程20之一實現電路之示意圖。
第9(b)圖為第9(a)圖的一訊號波形圖。
第10(a)圖為本發明實施例省電流程20之一實現電路之示意圖。
第10(b)圖為第10(a)圖的一訊號波形圖。
第11(a)圖為本發明實施例省電流程20之一實現電路之示意圖。
第11(b)圖為第11(a)圖的一訊號波形圖。
請參考第2圖,第2圖為本發明實施例用於一液晶顯示器之一省電流程20之示意圖。該液晶顯示器包含有複數條掃描線。省電流程20可降低該液晶顯示器的通透效應以及節省電源消耗,其包含以下步驟:
步驟200:開始。
步驟202:將該複數條掃描線分成複數個掃描線群組。
步驟204:於複數個相異時間點,分別對該複數個掃描線群組中之每一掃描線群組啟動一削角功能。
步驟206:結束。
根據省電流程20中,複數個掃描線群組之每一掃描線群組在不同的時間點上分別啟動削角功能。也就是說,在相同時間點,僅有一個掃描線群組會啟動削角功能。其中,削角功能可用於液晶顯示螢幕中,使得液晶顯示器之一閘極驅動訊號產生一削角波形,以減少一通透(Feed-through)效應造成所造成的閃爍(Flicker)現象。由於省電流程20錯開每一掃描線群組削角功能的啟動時間,因此可避免複數個掃描線群組同時啟動削角功能時需要充放電的負載,進一步減省電源。因此,本發明之省電流程20可節省該液晶
顯示器執行削角功能時之電源消耗。
削角功能可根據一傳入起始脈衝STI、一傳出起始脈衝STO以及一時脈訊號CK啟動或關閉。請參考第3圖,第3圖為本發明實施例啟動以及關閉削角功能之一時序圖。如第3圖所示,當傳入起始脈衝STI來時,削角功能於時脈號CK之下降邊緣啟動,閘極驅動訊號V_gpulse之波形邊緣產生削角。當傳出起始脈衝STO來時,削角功能關閉。另一方面,透過不同的時脈訊號可實現於相異時間點分別對複數個掃描線群組中之每一掃描線群組啟動一削角功能。舉例來說,根據傳入起始脈衝STI以及一時脈訊號CKD(1),對一掃描線群組G_1啟動削角功能,而根據傳入起始脈衝STI以及一時脈訊號CKD(2),則可對一掃描線群組G_2啟動該削角功能。換句話說,透過不同的時脈訊號,可於不同的時間點分別對每個掃描線群組啟動削角功能。在本發明實施例中,時脈訊號CKD(1)以及時脈訊號CKD(2)可透過將時脈訊號CK除頻所產生。
另外,將複數條掃描線分成複數個掃描線群組可包含有根據複數個閘極驅動器將複數個掃描線分成複數個掃描線群組,以及根據一掃描線順序或一掃描線數量將複數個掃描線分成複數個掃描線群組之其中至少一種方式。舉例來說,液晶顯示器包含有複數條掃描線。複數條掃描線可根據複數個閘極驅動器分成複數個掃描線群組,每一掃描線群組對應到閘極驅動器群組其中之一閘極驅動器。也就是說,在相同時間點上,僅啟動單一閘極驅動器的削角功能,不啟動其他閘極驅動器的削角功能,以錯開每個閘極驅動器啟動削角功能的時間,避免全部的閘極驅動器同時啟動削角功能,以達到省電的目的。在本發明其他實施例中,流程20不限定應用於多個閘極驅動器,亦可應用於單一閘極驅動器中的複數條掃描線。在此情況下,一閘極驅動器中的複數條掃描線可根據一特定掃描線順序或一特定數量之相鄰掃描線分成
複數個掃描線群組。舉例來說,一閘極驅動器包含n條掃描線g(1)、g(2)、g(3)、...、g(n),而每相鄰的k條掃描線可分成一群,因此複數個掃描線g(1)、g(2)、g(3)、...、g(n)總共可分成n/k群(即,掃描線群組G_1、G_2、...、G_n/k),掃描線群組G_1中包含有掃描線g(1)、g(2)、g(3)、...、g(k);掃描線群組G_2包含g(k+1)、g(k+2)、g(k+3)、...、g(2k),依此類推。本發明另一實施例中,複數條掃描線g(1)、g(2)、g(3)、...、g(n)可每隔p條掃描線分成一群。也就是說,掃描線群組G_1包含有掃描線g(1)、g(1+p)、g(1+2p)、...;掃描線群組G_2包含有掃描線g(2)、g(2+p)、g(2+2p)、...,依此類推。當p=2時,則代表奇數的掃描線分為一群,偶數的掃描線分成另一群。另外,上述的兩種方法亦可以互相搭配,複數條掃描線分成m群之後,在每個群組中再細分奇數群以及偶數群;或者複數條掃描線先分奇數群以及偶數群,在奇數群中再細分m1群,偶數群中再細分m2群。
請參考第4圖,第4圖為本發明實施例一分時削角電路40之示意圖。分時削角電路40可用於一液晶顯示器中,用來於執行一削角功能時節省電源消耗。分時削角電路40包含有一削角單元400以及一控制邏輯單元420。削角單元400,用來執行削角功能。控制邏輯單元420,耦接於削角單元400,用來控制削角單元400啟動削角功能。關於控制邏輯單元420以及削角單元400之實現方式可參考第5圖。第5圖為本發明實施例一分時削角電路50之示意圖。分時削角電路50可用來實現分時削角電路40。削角電路50包含有一削角單元500以及一控制邏輯單元520。控制邏輯單元520包含有一正反器521、一及閘522以及一反及閘523。正反器521具有一第一輸入端,用來接收一傳入起始脈衝STI、一第二輸入端,用來接收一傳出起始脈衝STO以及一輸出端,用來輸出一致能訊號EN。其中,傳入起始脈衝STI以及傳出起始脈衝STO用來啟動以及關閉削角功能。及閘522具有一第一輸入端,用來
接收致能訊號EN、一第二輸入端,用來接收一時脈訊號CK以及一輸出端,用來輸出一切換控制訊號C1。反及閘523具有一第一輸入端,用來接收致能訊號EN、一第二輸入端,用來接收時脈訊號CK以及一輸出端,用來輸出一切換控制訊號C2。其中,切換控制訊號C1以及切換控制訊號C2可用來控制削角單元500啟動削角功能。削角單元500包含有開關SW1、SW2以及一阻抗元件RE。開關SW1、SW2可分別根據切換控制訊號C1、C2執行開啟或關閉,進而啟動削角功能。開關SW1、SW2可為兩電晶體開關,阻抗元件RE可為一電阻。此外,在本發明其他實施例,一電流源可取代阻抗元件RE,以實現削角單元500。
請參考第6圖,第6圖為本發明實施例省電流程20之一實現電路60之示意圖。為求簡潔,實現電路60僅繪出部分元件。實現電路60包含有複數個削角單元600以及複數個控制邏輯單元620。複數個削角單元600之每一削角單元包含開關SW1、SW2,並共用一阻抗元件RE。實現電路60根據閘極驅動器Gate(1)、Gate(2)、...、Gate(m)將複數條掃描線(未示於第6圖中)分成掃描線群組G_1、G_2、...、G_m。每一掃描線群組耦接至一控制邏輯單元620以及一削角單元600。每個控制邏輯單元具有三個輸入端,分別用來接收一傳入起始脈衝STI、一傳出起始脈衝STO以及一時脈訊號CK,並根據傳入起始脈衝STI、傳出起始脈衝STO以及時脈訊號CK控制開關SW1、SW2。複數個削角單元600耦接至一電壓源VGG以及一目標電位VGPM,並分別耦接至每一掃描線群組之掃描線,以提供每一掃描線群組之閘極驅動訊號一高準位電壓VGH(x)以及一低準位電壓VEE,其中x=1、2、...、m。當傳入起始脈衝STI來時,複數個控制邏輯單元620根據傳入起始脈衝STI以及時脈訊號CK,依序啟動閘極驅動器Gate(1)、Gate(2)、...、Gate(m)的削角功能,使得同一時間點上僅有一個閘極驅動器會啟動削角功能,避免全部的閘極驅動器同時啟動削角功能,以達到省電的目的。
請參考第7圖,第7圖為本發明實施例省電流程20之另一實現電路70之示意圖。為求簡潔,實現電路70僅繪出部分元件。實現電路70可用於單一閘極驅動器中,其包含有複數個削角單元700以及複數個控制邏輯單元720。複數個削角單元700之每一削角單元包含開關SW1、SW2,並共用一阻抗元件RE。實現電路70根據特定數量之相鄰掃描線(例如:k條相鄰掃描線分一群)將複數條掃描線(未示於第7圖中)分成m個掃描線群組(即,掃描線群組G_1、G_2、...、G_m),每一掃描線群耦接至一控制邏輯單元720以及一削角單元700。每個控制邏輯單元具有三個輸入端,分別用來接收一傳入起始脈衝STI、一傳出起始脈衝STO以及一時脈訊號CK,並根據傳入起始脈衝STI、傳出起始脈衝STO以及時脈訊號CK控制開關SW1、SW2。複數個削角單元700耦接至一電壓源VGG以及一目標電位VGPM,並分別耦接至每一掃描線群組之掃描線,以提供每一掃描線群組之閘極驅動訊號之一高準位電壓VGH(x)以及一低準位電壓VEE,其中x=1、2、...、m。當傳入起始脈衝STI來時,複數個控制邏輯單元720根據傳入起始脈衝STI以及時脈訊號CK,依序啟動掃描線群組G_1、G_2、...、G_m的削角功能,使得同一時間點上僅有一個掃描線群組會啟動削角功能,避免全部的掃描線群組同時啟動削角功能,以達到省電的目的。
請參考第8圖,第8圖為本發明實施例省電流程20之一實現電路80之示意圖。為求簡潔,第8圖僅繪出部分元件。實現電路80可用於單一閘極驅動器中,其包含複數個削角單元800以及複數個控制邏輯單元820。複數個削角單元800之每一削角單元包含開關SW1、SW2,並共用一阻抗元件RE。實現電路80根據特定掃描線順序(例如:每隔k條掃描線分一群)將複數條掃描線(未示於第8圖中)分成m個掃描線群組(即,掃描線群組G_1、G_2、...、G_m),每一掃描線群耦接至一控制邏輯單元820以及一削
角單元800。每個控制邏輯單元具有四個輸入端,分別用來接收一傳入起始脈衝STI、一傳出起始脈衝STO、一時脈訊號CK以及一時脈訊號CKD(x),其中x=1、2、...、m。複數個削角單元800耦接至一電壓源VGG以及一目標電位VGPM,並分別耦接至每一掃描線群組之掃描線,以提供每一掃描線群組之閘極驅動訊號之一高準位電壓VGH(x)以及一低準位電壓VEE,其中x=1、2、...、m。透過不同的時脈訊號CKD(x),複數個控制邏輯單元820可錯開複數個掃描線群組G_1、G_2、...、G_m啟動削角功能的時間點,避免全部的掃描線群組同時啟動削角功能,以達到省電的目的。
請同時參考第9(A)以及第9(B)圖,第9(A)圖為本發明實施例省電流程20之一實現電路90之示意圖,第9(B)圖為第9(A)圖的一訊號波形圖。實現電路90可用於一液晶顯示器,用來錯開一奇數掃描線群組G_odd以及一偶數掃描線群組G_even啟動削角功能之時間。實現電路90包含有一第一削角單元900、一第一控制邏輯單元920、一第二削角單元940以及一第二控制邏輯單元960。第一削角電路900耦接至一電壓源VGG、一目標電位VGPM以及一耦數掃描線群組G_even,以提供耦數掃描線群組G_even之一高準位電壓VGH_even。第一削角電路900包含有開關SW1、SW2,並與第二削角電路940共用一阻抗元件RE。第一控制邏輯單元920包含有一正反器921、一及閘922以及一反及閘923。正反器921具有一第一輸入端,用來接收一傳入起始脈衝STI、一第二輸入端,用來接收一傳出起始脈衝STO以及一輸出端,用來輸出一致能訊號EN1。及閘922具有一第一輸入端,用來接收致能訊號EN1、一第二輸入端,用來接收一第一時脈訊號CK、一第三輸入端,用來接收一第二時脈訊號以及一輸出端,用來控制開關SW1開啟或關閉。反及閘923具有一第一輸入端,用來接收致能訊號EN1、一第二輸入端,用來接收第一時脈訊號CK、一第三輸入端,用來接收第二時脈訊號以及一輸出端,用來控制開關SW2開啟或關閉。其中,第二時
脈訊號為第一時脈訊號CK除頻後反向所產生。第二削角電路940耦接至一電壓源VGG、一目標電位VGPM以及一奇數掃描線群組G_odd之掃描線,以提供奇數掃描線群組G_odd之一高準位電壓VGH_odd。第二削角單元940包含有開關SW3、SW4,並與第一削角電路900共用一阻抗元件RE。第二控制邏輯單元960包含有一正反器961、一及閘962以及一反及閘963。正反器961具有一第一輸入端,用來接收傳入起始脈衝STI、一第二輸入端,用來接收傳出起始脈衝STO以及一輸出端,用來輸出一致能訊號EN2。及閘962具有一第一輸入端,用來接收致能訊號EN2、一第二輸入端,用來接收第一時脈訊號CK、一第三輸入端,用來接收一第三時脈訊號CK/2以及一輸出端,用來控制開關SW3開啟或關閉。反及閘963具有一第一輸入端,用來接收致能訊號EN2、一第二輸入端,用來接收時脈訊號CK、一第三輸入端,用來接收第三時脈訊號CK/2以及一輸出端,用來控制開關SW4開啟或關閉。其中,第三時脈訊號CK/2為時脈訊號CK除頻後所產生。當傳入起始脈衝STI來時,削角單元900以及削角單元940根據第二時脈訊號以及第三時脈訊號CK/2分別對偶數掃描線群組G_even以及奇數掃描線群組G_odd啟動削角功能。
另一方面,利用控制第二時脈訊號以及第三時脈訊號,可非依序啟動複數條掃描線的削角功能。請同時參考第10(A)以及第10(B)圖,第10(A)圖為本發明實施例一實現電路100之示意圖,第10(B)圖為第10(A)圖的一訊號波形圖。實現電路100為實現電路90之變化,其基本架構以及工作原理與實現電路90相同,因此相同元件用相同標號表示,其詳細操作方式於此不再贅述。唯一不同的是分時削角電路100之一時脈CKD的時序。透過控制時脈CKD的時序,可控制啟動偶數掃描線群組G_even以及奇數掃描線群組G_odd啟動削角功能的順序。舉例來說,當掃描線群組的啟動順序為奇數掃描線群組G_odd、偶數掃描線群組G_even、偶數掃描線群組
G_even、奇數掃描線群組G_odd、奇數掃描線群組G_odd時,可實現掃描線g(1)、掃描線g(2)、掃描線g(4)、掃描線g(3)、掃描線g(5)、掃描線g(6)、掃描線g(8)、掃描線g(7)依序啟動削角功能。
請同時參考第11(A)以及第11(B)圖,第11(A)圖為本發明實施例另一實現電路110之示意圖,第11(B)圖為第11(A)圖的一訊號波形圖。實現電路110包含有一正反器1100、反及閘1120、1140、1160、開關SW1、SW2、SW3、SW4、SW5以及SW6以及一阻抗元件RE。實現電路110中,複數條掃描線(未示於第11(A)圖中)每隔三條掃描線被分成一群,因此可分為三群掃描線群組G_1、G_2以及G_3。其中,掃描線群組G_1包含有掃描線g(1)、掃描線g(4)、掃描線g(7)、...;掃描線群組G_2包含有掃描線g(2)、掃描線g(5)、掃描線g(8)、...;掃描線群組G_3包含有掃描線g(3)、掃描線g(6)、掃描線g(9)、...。正反器1100具有一第一輸入端,用來接收一傳入起始脈衝STI、一第二輸入端,用來接收一傳出起始脈衝STO以及一輸出端,用來輸出一致能訊號EN。反及閘1120具有一第一輸入端,用來接收致能訊號EN、一第二輸入端,用來接收一第一時脈訊號CK、一第三輸入端,用來接收一第二時脈訊號CKD(1)以及一輸出端,用來控制開關SW1以及SW2開啟或關閉。反及閘1140具有一第一輸入端,用來接收致能訊號EN、一第二輸入端,用來接收第一時脈訊號CK、一第三輸入端,用來接收一第三時脈訊號CKD(2)以及一輸出端,用來控制開關SW3以及SW4開啟或關閉。反及閘1160具有一第一輸入端,用來接收致能訊號EN、一第二輸入端,用來接收第一時脈訊號CK、一第三輸入端,用來接收一第四時脈訊號CKD(3)以及一輸出端,用來控制開關SW5以及SW6開啟或關閉。開關SW1、SW2、開關SW3、SW4以及開關SW5以及SW6分別耦接至掃描線群組G_1、掃描線群組G_2以及掃描線群組G_3。當傳入起始脈衝STI來時,利用不同的時脈訊號CKD(1)、CKD(2)以及CKD(3),
分別對掃描線群組G_1、G_2以及G_3啟動削角功能。
綜上所述,本發明實施例之省電流程可將一液晶顯示器複數條掃描線分成複數個掃描線群組,並於相異時間點分別對每一掃描線群組啟動削角功能。如此一來,液晶顯示器可分時執行削角功能,使得在同一時間點上不會全部的掃描線群組同時啟動削角功能,以達到省電的目的。
20‧‧‧省電流程
200、202、204、206‧‧‧步驟
Claims (20)
- 一種用於一液晶顯示器中省電方法,該液晶顯示器包含有複數條掃描線,該省電方法包含有:將該複數條掃描線分成複數個掃描線群組;以及於複數個相異時間點中的每一時間點,分別對該複數個掃描線群組中之一掃描線群組啟動一削角功能。
- 如請求項1所述之省電方法,其中於該複數個相異時間點中的每一時間點分別對該複數個掃描線群組中之一掃描線群組啟動該削角功能包含有:根據一第一時序控制訊號以及一第一時脈訊號,對該複數個掃描線群組中之一第一掃描線群組啟動該削角功能;以及根據該第一時序控制訊號以及一第二時脈訊號,對該複數個掃描線群組中之一第二掃描線群組啟動該削角功能。
- 如請求項2所述之方法,其另包含對一第三時脈訊號進行除頻,以產生該第一時脈訊號以及該第二時脈訊號。
- 如請求項1所述之方法,另包含根據一第二時序控制訊號,關閉該削角功能。
- 如請求項1所述之省電方法,其中將該複數個掃描線分成該複數個掃描線群組包含有:根據複數個閘極驅動器,將該複數個掃描線分成複數個掃描線群組。
- 如請求項1所述之省電方法,其中將該複數個掃描線分成該複數個掃描線群組包含有: 根據一特定掃描線順序或一特定數量之相鄰掃描線,將複數個閘極驅動器的每一閘極驅動器中的該複數個掃描線分成複數個掃描線群組。
- 一種液晶顯示器,包含有:複數個掃描線群組,其中該複數個掃描線群組之每一掃描線群組包含有複數條掃描線;以及複數個分時削角電路,用來於複數個相異時間點中的每一時間點,分別對該複數個掃描線群組中之每一掃描線群組啟動一削角功能,其中該複數個分時削角電路之每一分時削角電路耦接於該複數個掃描線群組之一掃描線群組,該每一分時削角電路包含有:一削角單元,用來執行一削角功能;以及一控制邏輯單元,耦接於該削角單元,用來控制該削角單元啟動該削角功能。
- 如請求項7所述之液晶顯示器,其中該控制邏輯單元包含有:一正反器,包含:一第一輸入端,用來接收一第一時序控制訊號;一第二輸入端,用來接收一第二時序控制訊號;以及一輸出端,用來輸出一致能訊號;一第一邏輯閘,包含:一第一輸入端,用來接收該致能訊號;一第二輸入端,耦接於一時脈訊號;以及一輸出端,用來輸出一第一切換控制訊號;以及一第二邏輯閘,包含:一第一輸入端,用來接收該致能訊號;一第二輸入端,耦接於該時脈訊號;以及 一輸出端,用來輸出一第二切換控制訊號;其中,該第一切換控制訊號以及該第二切換控制訊號控制該削角單元啟動該削角功能。
- 如請求項8所述之液晶顯示器,其中該削角單元包含:一第一開關,用來根據該第一切換控制訊號開啟或關閉;一第二開關,用來根據該第二切換控制訊號開啟或關閉;以及一阻抗元件。
- 如請求項7所述之液晶顯示器,其中該削角單元包含:一第一開關,用來根據該第一切換控制訊號開啟或關閉;一第二開關,用來根據該第二切換控制訊號開啟或關閉;以及一電流源。
- 如請求項8所述之液晶顯示器,其中該正反器為一D型正反器、該第一邏輯閘為一及閘、該第二邏輯閘為一反及閘。
- 如請求項8所述之液晶顯示器,其中該複數個分時削角電路於該複數個相異時間點中的每一時間點,分別對該複數個掃描線群組中之一掃描線群組啟動該削角功能包含有:該複數個分時削角電路之一第一分時削角電路根據該第一時序控制訊號以及一第一時脈訊號對該複數個掃描線群組中之一第一掃描線群組啟動該削角功能;以及該複數個分時削角電路之一第二分時削角電路根據該第一時序控制訊號以及一第二時脈訊號,對該複數個掃描線群組中之一第二掃描線群組啟動該削角功能。
- 如請求項12所述之液晶顯示器,其中該第二時脈訊號係為該第一時脈訊號除頻所產生。
- 如請求項8所述之液晶顯示器,其中該複數個分時削角電路另根據該第二時序控制訊號,關閉該削角功能。
- 如請求項7所述之液晶顯示器,其中該每一複數個掃描線群組對應於一閘極驅動器。
- 如請求項7所述之液晶顯示器,其中該每一複數個掃描線群組對應於複數個閘極驅動器的每一閘極驅動器中的一特定掃描線順序或一特定數量之相鄰掃描線。
- 如請求項1所述之省電方法,其中於該複數個相異時間點中的每一時間點分別對該複數個掃描線群組中之一掃描線群組啟動該削角功能包含有:根據一第一時序控制訊號以及一時脈訊號,對該複數個掃描線群組中之一第一掃描線群組啟動該削角功能;以及根據該第一時序控制訊號以及該時脈訊號,對該複數個掃描線群組中之一第二掃描線群組啟動該削角功能。
- 如請求項1所述之省電方法,其中於該複數個相異時間點中的每一時間點分別對該複數個掃描線群組中之一掃描線群組啟動該削角功能包含有:根據一第一時序控制訊號、一時脈訊號以及一第一時脈訊號,對該複數個掃描線群組中之一第一掃描線群組啟動該削角功能;以及根據該第一時序控制訊號、該時脈訊號以及一第二時脈訊號,對該複數個掃描線群組中之一第二掃描線群組啟動該削角功能。
- 如請求項7所述之液晶顯示器,其中該複數個分時削角電路於該複數個相異時間點中的每一時間點分別對該複數個掃描線群組中之一掃描線群組啟動該削角功能包含有:該複數個分時削角電路之一第一分時削角電路根據一第一時序控制訊號以及一時脈訊號,對該複數個掃描線群組中之一第一掃描線群組啟動該削角功能;以及該複數個分時削角電路之一第二分時削角電路根據該第一時序控制訊號以及該時脈訊號,對該複數個掃描線群組中之一第二掃描線群組啟動該削角功能。
- 如請求項7所述之液晶顯示器,其中該複數個分時削角電路於該複數個相異時間點中的每一時間點分別對該複數個掃描線群組中之一掃描線群組啟動該削角功能包含有:該複數個分時削角電路之一第一分時削角電路根據一第一時序控制訊號、一時脈訊號以及一第一時脈訊號,對該複數個掃描線群組中之一第一掃描線群組啟動該削角功能;以及該複數個分時削角電路之一第二分時削角電路根據該第一時序控制訊號、該時脈訊號以及一第二時脈訊號,對該複數個掃描線群組中之一第二掃描線群組啟動該削角功能。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102135372A TWI532032B (zh) | 2013-09-30 | 2013-09-30 | 省電方法及其相關削角電路 |
US14/156,458 US9412323B2 (en) | 2013-09-30 | 2014-01-16 | Power saving method and related waveform-shaping circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102135372A TWI532032B (zh) | 2013-09-30 | 2013-09-30 | 省電方法及其相關削角電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201513086A TW201513086A (zh) | 2015-04-01 |
TWI532032B true TWI532032B (zh) | 2016-05-01 |
Family
ID=52739684
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102135372A TWI532032B (zh) | 2013-09-30 | 2013-09-30 | 省電方法及其相關削角電路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9412323B2 (zh) |
TW (1) | TWI532032B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI547933B (zh) * | 2014-11-27 | 2016-09-01 | 友達光電股份有限公司 | 液晶顯示器及其測試電路 |
KR102332556B1 (ko) * | 2015-05-07 | 2021-11-30 | 삼성디스플레이 주식회사 | 표시 장치 |
CN109036310A (zh) * | 2018-08-03 | 2018-12-18 | 深圳市华星光电半导体显示技术有限公司 | Goa单元及其驱动方法 |
CN117672109A (zh) * | 2023-12-13 | 2024-03-08 | 长沙惠科光电有限公司 | 显示面板的驱动电路、显示面板及显示装置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3120200B2 (ja) * | 1992-10-12 | 2000-12-25 | セイコーインスツルメンツ株式会社 | 光弁装置、立体画像表示装置および画像プロジェクタ |
JP2003050568A (ja) * | 2001-08-07 | 2003-02-21 | Sharp Corp | マトリクス型画像表示装置 |
JP2004348077A (ja) * | 2003-05-26 | 2004-12-09 | Seiko Epson Corp | 駆動回路及びその検査方法、電気光学装置並びに電子機器 |
TWI253051B (en) | 2004-10-28 | 2006-04-11 | Quanta Display Inc | Gate driving method and circuit for liquid crystal display |
JP4546311B2 (ja) | 2005-03-31 | 2010-09-15 | Nec液晶テクノロジー株式会社 | アクティブマトリクス型双安定性表示装置 |
CN101944346A (zh) * | 2005-11-04 | 2011-01-12 | 夏普株式会社 | 显示装置 |
TWI370678B (en) * | 2006-02-15 | 2012-08-11 | Sony Corp | Solid-state image-capturing device, driving method thereof, camera, electric charge transfer device, driving method and driving device for driving load, and electronic equipment |
US8976103B2 (en) * | 2007-06-29 | 2015-03-10 | Japan Display West Inc. | Display apparatus, driving method for display apparatus and electronic apparatus |
CN101772801B (zh) * | 2007-08-10 | 2013-10-16 | 夏普株式会社 | 显示装置、显示装置的控制装置、显示装置的驱动方法、液晶显示装置、及电视接收机 |
KR101332798B1 (ko) * | 2007-08-29 | 2013-11-26 | 삼성디스플레이 주식회사 | 전원 생성 모듈 및 이를 구비하는 액정 표시 장치 |
TWI410941B (zh) * | 2009-03-24 | 2013-10-01 | Au Optronics Corp | 可改善畫面閃爍之液晶顯示器和相關驅動方法 |
TWI405178B (zh) * | 2009-11-05 | 2013-08-11 | Novatek Microelectronics Corp | 閘極驅動電路及相關液晶顯示器 |
CN102129845B (zh) * | 2010-01-14 | 2012-12-26 | 群康科技(深圳)有限公司 | 液晶面板驱动电路和液晶显示装置 |
TWI411993B (zh) | 2010-12-29 | 2013-10-11 | Au Optronics Corp | 平面顯示裝置 |
CN102157318B (zh) | 2011-03-07 | 2013-01-02 | 中山市澳克士照明电器有限公司 | 一种节能灯生产工艺 |
TWI440011B (zh) * | 2011-10-05 | 2014-06-01 | Au Optronics Corp | 具適應性脈波削角控制機制之液晶顯示裝置 |
US9159289B2 (en) * | 2013-03-27 | 2015-10-13 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Liquid crystal display and the driving method thereof |
-
2013
- 2013-09-30 TW TW102135372A patent/TWI532032B/zh active
-
2014
- 2014-01-16 US US14/156,458 patent/US9412323B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9412323B2 (en) | 2016-08-09 |
US20150091885A1 (en) | 2015-04-02 |
TW201513086A (zh) | 2015-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10741139B2 (en) | Goa circuit | |
US10488967B2 (en) | Shift register circuit and touch display apparatus thereof | |
KR101032945B1 (ko) | 시프트 레지스터 및 이를 포함하는 표시 장치 | |
US20150325181A1 (en) | Gate driving circuit, gate driving method and display device | |
US9830874B2 (en) | Electronic device having smaller number of drive chips | |
WO2016155052A1 (zh) | Cmos栅极驱动电路 | |
KR102208397B1 (ko) | 디스플레이 장치의 게이트 드라이버 | |
US20090184914A1 (en) | Driving device for gate driver in flat panel display | |
US10665194B1 (en) | Liquid crystal display device and driving method thereof | |
TWI405178B (zh) | 閘極驅動電路及相關液晶顯示器 | |
US9401220B2 (en) | Multi-phase gate driver and display panel using the same | |
JP6555842B2 (ja) | Goa回路及びその駆動方法、液晶ディスプレイ | |
TWI532032B (zh) | 省電方法及其相關削角電路 | |
KR20180057975A (ko) | 쉬프트 레지스터, 이를 포함한 영상 표시장치 및 그 구동방법 | |
US9378667B2 (en) | Scan driving circuit | |
US8144098B2 (en) | Dot-matrix display refresh charging/discharging control method and system | |
WO2019033792A1 (zh) | 阵列基板及其驱动方法和显示装置 | |
US20120032941A1 (en) | Liquid crystal display device with low power consumption and method for driving the same | |
CN107086022A (zh) | 一种信号转换电路、显示面板及显示装置 | |
US10062348B2 (en) | Scan driver and display having scan driver | |
US10578896B2 (en) | Array substrate, method for controlling the same, display panel, and display device | |
KR102051389B1 (ko) | 액정표시장치 및 이의 구동회로 | |
CN113450732B (zh) | 像素电路及其驱动方法、显示装置、电子设备 | |
US20220122560A1 (en) | Display device and electronic device | |
CN104575410A (zh) | 省电方法及其相关液晶显示器 |