TWI502600B - 記憶體識別碼修正裝置 - Google Patents

記憶體識別碼修正裝置 Download PDF

Info

Publication number
TWI502600B
TWI502600B TW101136039A TW101136039A TWI502600B TW I502600 B TWI502600 B TW I502600B TW 101136039 A TW101136039 A TW 101136039A TW 101136039 A TW101136039 A TW 101136039A TW I502600 B TWI502600 B TW I502600B
Authority
TW
Taiwan
Prior art keywords
memory
identification code
tested
display
external
Prior art date
Application number
TW101136039A
Other languages
English (en)
Other versions
TW201413728A (zh
Inventor
Hsiang Wen Shih
Hsin Nan Lin
Original Assignee
Leadconn Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=50407752&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=TWI502600(B) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Leadconn Technology Co Ltd filed Critical Leadconn Technology Co Ltd
Priority to TW101136039A priority Critical patent/TWI502600B/zh
Priority to CN201210501989.5A priority patent/CN103714862B/zh
Publication of TW201413728A publication Critical patent/TW201413728A/zh
Application granted granted Critical
Publication of TWI502600B publication Critical patent/TWI502600B/zh

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Description

記憶體識別碼修正裝置
本發明相關於記憶體識別碼修正裝置,尤相關於快閃記憶體識別碼修正裝置。
快閃記憶體是一種電子清除式可程式唯讀記憶體的形式,允許在操作中被多次擦或寫的記憶體。這種科技主要用於一般性資料儲存,以及在電腦與其他數位產品間交換傳輸資料,如記憶卡與隨身碟。快閃記憶體是一種特殊的、以大區塊抹寫的電子可抹寫唯讀記憶體(EEPROM)。早期的快閃記憶體進行一次抹除掉就會清除掉整顆晶片上的資料。
快閃記憶體的成本遠較可以位元組為單位寫入的電子可抹寫唯讀記憶體來的低,也因此成為非揮發性固態儲存最重要也最廣為採納的技術。像是PDA手提電腦,數位隨身聽,數位相機與手機上均可見到快閃記憶體。此外,快閃記憶體在遊戲主機上的採用也日漸增加,藉以取代儲存遊戲資料用的電子可抹寫唯讀記憶體或帶有電池的靜態隨機存取記憶裝置(SRAM)。
快閃記憶體是非揮發性的記憶體。這表示單就保存資料而言,它是不需要消耗電力的。此外快閃記憶體也具有相當低的讀取延遲,雖然沒有電腦主記憶體的動態存取記憶體(DRAM)那麼快。與硬碟相比,快閃記憶體也有更佳的動態抗震性。這些特性正是快閃記憶體被行動裝置廣泛 採用的原因。快閃記憶體還有一項特性:當它被製成記憶卡時非常可靠,即使浸在水中也足以抵抗高壓與極端的溫度。
當測式或封裝快閃記憶體,尤其是反及閘快閃記憶體(NAND gate flash)的晶片時,有時因為該批製程上良率好壞的差異、及後續封裝時的一些溫度變化上的物理現象造成快閃記憶體的識別碼之值變成為錯誤的識別碼,因此便需要一種裝置,用以檢測快閃記憶體的識別碼的值正確與否,若檢測出為錯誤亦需要進行修正。
本發明即用以解決上述之問題。
為了提升可使用率,本發明提供一種記憶體識別碼修正裝置,來針對具有錯誤識別碼的反及閘快閃記憶體,重新寫入資料,將它修正為具有正確識別碼,以達到我們的最終目的,使主控可以正確的辯識及使用該快閃記憶體。
本發明之一態樣提供一種記憶體識別碼修正裝置,包括一主板,其包括一主電路板,該主電路板上安裝的元件包括:一待測記憶體安裝底座,其用以安裝一待測記憶體;一功能接腳組,其用以設定該主板之一功能設定;一擴充接腳組,用以連接一轉板,並藉由該轉板連接一外部控制裝置;一重置鈕,其用以啟動一測試程序;及一主控晶片,其內燒入有相關於該待測記憶體的一程式碼,用以:讀取該待測記憶體的一識別碼,依據該功能設定,決定是否修正該待測記憶體的該識別碼,若決定修正該識別碼,則由 該主控晶片控制修正該識別碼,控制一顯示器顯示修正該待測記憶體的一顯示代碼,及將後續程序交給該外部控制裝置來控制,其中該外部控制裝置驗證該待測記憶體上的可用區塊。
本發明之另一態樣提供一種記憶體識別碼修正裝置,其中該轉板包括:一主板接合插座,用以供該主板的該擴充接腳組插入,以使該轉板連接該主板;一功能接合插座,用以供該主板的該功能接腳組插入,以設定該主板使用該轉板的該功能設定;及一外部主控接合插座,用以供一界面轉換板的一連接接腳組插入,以經由該界面轉換板400連接該外部控制裝置。
現在將對本發明不同的實施方式進行說明。下列描述提供本發明特定的施行細節,俾使閱者徹底瞭解這些實施例之實行方式。然該領域之熟習技藝者須瞭解本發明亦可在不具備這些細節之條件下實行。此外,文中不會對一些已熟知之結構或功能或是作細節描述,以避免各種實施例間不必要相關描述之混淆,以下描述中使用之術語將以最廣義的合理方式解釋,即使其與本發明某特定實施例之細節描述一起使用。
圖2繪示本發明之一實施例的一種記憶體識別碼修正裝置的一主板200。該主板200包括一主電路板210,該主電路板210上安裝的元件包括:一總開關290;一晶片測試器,其包含一待測記憶體安裝底座250,其內有一記憶 體容納凹槽252,用以安裝一待測記憶體(未繪示),其可以是一快閃記憶體之一薄型小尺寸封裝(TSOP,Thin Small Outline Package);一功能接腳組260,其用以設定該主板200之一功能設定,其中該功能接腳組260上設置有一擴充接腳組270,用以連接一轉板(如圖3之元件300所示),並藉由該轉板連接一外部控制裝置(未圖示);一重置鈕232,其用以啟動一測試程序;及一主控晶片220。
其中,該主控晶片220內燒入有相關於該待測記憶體的一程式碼,用以:讀取該待測記憶體的一識別碼;依據該功能設定,決定是否修正該待測記憶體的該識別碼;若決定修正該識別碼,則由該主控晶片220控制修正該識別碼,若決定不修正該識別碼,則直接將後續程序交給該外部控制裝置來控制;控制一顯示器280顯示修正該待測記憶體的一顯示代碼,其中該顯示器280可以為一七段顯示器,僅顯示該顯示代碼,以降低成本;及將後續程序交給該外部控制裝置來控制,其中該外部控制裝置驗證該待測記憶體上的可用區塊。
其中,該顯示代碼包括:該待測記憶體之該識別碼為正確,該顯示器280顯示一第一指示,例如,以P1代表;該待測記憶體之該識別碼為錯誤,經修正為成功,該顯示器280顯示一第二指示,例如,以P2代表;該待測記憶體之該識別碼為錯誤,經修正仍失敗,該顯示器280顯示一第三指示,例如,以ES代表;及該待測記憶體之該識別碼為重複一固定值,經修正仍失敗,該顯示器280顯示 一第四指示,例如,以EF代表。
該主板200可以另外包括一修正模式切換鍵231,用以在該待測記憶體之該識別碼為正確時(例如,顯示為P1時),選擇強制修改該待測記憶體的該識別碼為一其他識別碼或跳過不處理。
其中當選擇強制修改該待測記憶體的該識別碼時,若修正成功則該顯示器280顯示該第一指示(例如,以P1代表),及若修正失敗則該顯示器280顯示一第三指示(例如,以ES代表)。
除了以該顯示器280顯示修正該顯示代碼外,該主板200尚可包括一輸出埠240,用以輸出一測試結果至一外部螢幕,其中該輸出埠240可以為一com埠。
此外,該主板200可包括:一通用序列匯流排接口211,用以連接一通用序列匯流排,其中該通用序列匯流排可以連接至一電腦,以獲得由該電腦所提供的一電力;和一電源接口212,用以連接一電線,其中該電線連接至一直流電源。因此,該主板200可以選擇性地使用上述兩種電力來源,包括電腦和直流電源。
此外,該主板200可包括:一低電壓轉換元件213,由外部直流電或電腦的通用序列匯流非電源轉換成3.3V工作電壓;及一中繼器214,用以切換電源以提供電源給該待測記憶體、微電腦、和連接器。
圖3繪示本發明之又一實施例的一種記憶體識別碼修正裝置的一轉板300。該轉板300包括:一重置鈕390;至 少一功能切換鍵(331、332),用以切換該轉板300的功能;一再擴充接腳組340,其用以進一步連接其他接合插座,以進行擴充;該轉板300更包括:一主板接合插座370,用以供該主板200的該擴充接腳組270插入,以使該轉板300連接該主板200;一功能接合插座360,用以供該主板200的該功能接腳組260插入,以設定該主板300使用該轉板300的該功能設定;一外部主控接合插座350,用以供一界面轉換板(如圖4之元件400所示)的一連接接腳組(如圖4之元件410所示)插入,以經由該界面轉換板400連接該外部控制裝置;以及一匯流排切換器380,用以將該再擴充接腳組340切換為由與該主板接合插座370接合的該主板300控制,或將該再擴充接腳組340切換為由與該外部主控接合插座350接合的該界面轉換板400所控制。
在圖3中,功能接合插座360、主板接合插座370、外部主控接合插座350、及功能切換鍵(331、332)係以虛線繪示,表示上述元件位於圖3之轉板300的背面。
圖4繪示本發明之再一實施例的一種記憶體識別碼修正裝置的一界面轉換板400。該界面轉換板400包括:一通用序列匯流排接口420,用以連接一通用序列匯流排,藉以連接該外部控制裝置;一轉換晶片430;及一切換鍵440。
圖5繪示依據本發明之另一實施例的一種記憶體識別碼修正裝置的一主板500,其將圖2主板200上之許多裝置改為外接,包括:顯示器280、和晶片測試器,以減小 主板體積並增加使用彈性。
該主板500可包括一主電路板510,該主電路板510上安裝的元件包括:一總開關590;一晶片測試器接腳組570,用以連接一晶片測試器(未圖示),其包含一待測記憶體安裝底座,其內有一記憶體容納凹槽,用以安裝一待測記憶體,其可以是一快閃記憶體之一薄型小尺寸封裝;一外接終端排針540,用以輸出一測試結果至一外接終端(未圖示);一重置鈕532,其用以啟動一測試程序;及一主控晶片520。
其中,該主控晶片520內燒入有相關於該待測記憶體的一程式碼,用以:讀取該待測記憶體的一識別碼;依據該切換器之設定,決定是否修正該待測記憶體的該識別碼;若決定修正該識別碼,則由該主控晶片520控制修正該識別碼,若決定不修正該識別碼,則直接將後續程序交給該外部裝置來控制;控制連接至一顯示器排針580的一顯示器,以顯示修正該待測記憶體的一顯示代碼,其中該顯示器可以為一七段顯示器,僅顯示該顯示代碼,以降低成本;及將後續程序交給該外部裝置來控制,其中該外部裝置驗證該待測記憶體上的可用區塊。
此外,該主板500可包括:一通用序列匯流排接腳組560,用以連接一通用序列匯流排(未圖示),其可以連接至一外部裝置;一切換器565,用以切換由該主控晶片520控制該晶片測試器,或由該外部裝置控制該晶片測試器;以及一漏電檢測器575,其用以檢測出漏電流過大的快閃 記憶體或晶片,因為漏電流過大表示品質不好。
此外,該主板500可包括:一低電壓轉換元件513,由外部直流電或電腦的通用序列匯流非電源轉換成3.3V工作電壓;及一中繼器514,用以切換電源以提供電源給該待測記憶體、微電腦、和連接器。
其中,在上述接腳組皆可為一探針卡(ProdCard)四十排接腳。
圖1繪示本發明之一實施例的一種使用記憶體識別碼修正裝置的流程圖。
在開始進行測試(步驟101)之後,先放置記憶體至一待測記憶體安裝底座250的一記憶體容納凹槽252內(步驟102)。啟動重置鈕232以啟動測試暨修正程序(步驟104)。主控晶片220讀取該待測記憶體的一識別碼,依據一功能接腳組260用以設定該主板200之一功能設定,決定是否修正該識別碼(步驟106),若該功能設定指示修正該識別碼,則後續程序由該主控晶片220控制(步驟108),以修正該識別碼(步驟110)。若修正成功則,則顯示器280以一顯示代碼顯示為成功(步驟112),或若修正失敗,則顯示器280以一顯示代碼顯示為失敗(步驟114)。
其中,該顯示代碼包括:指示該待測記憶體之該識別碼為正確,以一第一指示(例如,P1)代表;該待測記憶體之該識別碼為錯誤,經修正為成功,以一第二指示(例如,P2)代表;該待測記憶體之該識別碼為錯誤,經修正仍失敗,以一第三指示(例如,ES)代表;及該待測記憶體之該 識別碼為重複一固定值,經修正仍失敗,以一第四指示(例如,EF)代表。
其後,後續程序由一外部控制裝置控制(步驟116),以驗證該記憶體上的可用區塊(步驟118)。最後,程序終止(步驟120)。
在上述決定是否修正該識別碼的步驟106中,若該功能設定指示不修正該識別碼,則後續程序直接由一外部控制裝置控制,也就是直接跳至步驟116。
本發明並未侷限在此處所描述之特定細節特徵。在本發明之精神與範疇下,與先前描述與圖式相關之許多不同的發明變更是可被允許的。因此,本發明將由下述之專利申請範圍來包含其所可能之修改變更,而非由上方描述來界定本發明之範疇。
200‧‧‧主板
210‧‧‧主電路板
211‧‧‧通用序列匯流排接口
212‧‧‧電源接口
213‧‧‧低電壓轉換元件
214‧‧‧中繼器
220‧‧‧主控晶片
231‧‧‧修正模式切換鍵
232‧‧‧重置鈕
240‧‧‧輸出埠
250‧‧‧待測記憶體安裝底座
252‧‧‧記憶體容納凹槽
260‧‧‧功能接腳組
270‧‧‧擴充接腳組
280‧‧‧顯示器
290‧‧‧總開關
300‧‧‧轉板
331‧‧‧功能切換鍵
332‧‧‧功能切換鍵
340‧‧‧再擴充接腳組
350‧‧‧外部主控接合插座
360‧‧‧功能接合插座
370‧‧‧主板接合插座
380‧‧‧匯流排切換器
390‧‧‧重置鈕
400‧‧‧界面轉換板
410‧‧‧連接接腳組
420‧‧‧通用序列匯流排接口
430‧‧‧轉換晶片
440‧‧‧切換鍵
500‧‧‧主板
510‧‧‧主電路板
513‧‧‧低電壓轉換元件
514‧‧‧中繼器
520‧‧‧主控晶片
532‧‧‧重置鈕
540‧‧‧外接終端排針
560‧‧‧通用序列匯流排接腳組
565‧‧‧切換器
570‧‧‧晶片測試器接腳組
575‧‧‧漏電檢測器
580‧‧‧顯示器排針
590‧‧‧總開關
圖1繪示本發明之一實施例的一種使用記憶體識別碼修正裝置的流程圖。
圖2繪示本發明之一實施例的一種記憶體識別碼修正裝置的一主板。
圖3繪示本發明之又一實施例的一種記憶體識別碼修正裝置的一轉板。
圖4繪示本發明之再一實施例的一種記憶體識別碼修正裝置的一界面轉換板。
圖5繪示依據本發明之另一實施例的一種記憶體識別碼修正裝置的一主板。
200‧‧‧主板
210‧‧‧主電路板
211‧‧‧通用序列匯流排接口
212‧‧‧電源接口
213‧‧‧低電壓轉換元件
214‧‧‧中繼器
220‧‧‧主控晶片
231‧‧‧修正模式切換鍵
232‧‧‧重置鈕
240‧‧‧輸出埠
250‧‧‧待測記憶體安裝底座
252‧‧‧記憶體容納凹槽
260‧‧‧功能接腳組
270‧‧‧擴充接腳組
280‧‧‧顯示器
290‧‧‧總開關

Claims (9)

  1. 一種記憶體識別碼修正裝置,包括一主板,其包括一主電路板,該主電路板上安裝的元件包括:一待測記憶體安裝底座,其用以安裝一待測記憶體;一功能接腳組,其用以設定該主板之一功能設定;一擴充接腳組,用以連接一轉板,並藉由該轉板連接一外部控制裝置;一重置鈕,其用以啟動一測試程序;及一主控晶片,其內燒入有相關於該待測記憶體的一程式碼,用以:讀取該待測記憶體的一識別碼,依據該功能設定,決定是否修正該待測記憶體的該識別碼,若決定修正該識別碼,則由該主控晶片控制修正該識別碼,控制一顯示器顯示修正該待測記憶體的一顯示代碼,及將後續程序交給該外部控制裝置來控制,其中該外部控制裝置驗證該待測記憶體上的可用區塊。
  2. 如請求項1所述之記憶體識別碼修正裝置,其中該轉板包括:一主板接合插座,用以供該主板的該擴充接腳組插入,以使該轉板連接該主板;一功能接合插座,用以供該主板的該功能接腳組插入,以設定該主板使用該轉板的該功能設定;及一外部主控接合插座,用以供一界面轉換板的一連接接腳組插入,以經由該界面轉換板連接該外部控制裝置,其中該界面轉換板包括一通用序列匯流排接口,用以連接一通用序列匯流排,藉以連接該外部控制裝置。
  3. 如請求項2所述之記憶體識別碼修正裝置,其中該轉板另包括:一再擴充接腳組;及一匯流排切換器,用以將該再擴充接腳組切換為由與該主板接合插座接合的該主板控制,或由與該外部主控接合插座接合的該界面轉換板所控制。
  4. 如請求項1所述之記憶體識別碼修正裝置,其中若上述決定是否修正該待測記憶體的該識別碼的步驟決定不修正該待測記憶體的該識別碼,則直接將後續程序交給該外部控制裝置來控制。
  5. 如請求項1所述之記憶體識別碼修正裝置,其中該顯示代碼包括:該待測記憶體之該識別碼為正確,該顯示器顯示一第一指示;該待測記憶體之該識別碼為錯誤,經修正為成功,該顯示器顯示一第二指示;該待測記憶體之該識別碼為錯誤,經修正仍失敗,該顯示器顯示一第三指示;及該待測記憶體之該識別碼為重複一固定值,經修正仍失敗,該顯示器顯示一第四指示。
  6. 如請求項5所述之記憶體識別碼修正裝置,其中該主板另包括一修正模式切換鍵,用以在該待測記憶體之該識別碼為正確時,選擇強制修改該待測記憶體的該識別碼 為一其他識別碼或跳過不處理,其中當選擇強制修改該待測記憶體的該識別碼時,若修正成功則該顯示器顯示一第一指示,及若修正失敗則該顯示器顯示一第三指示。
  7. 一種記憶體識別碼修正裝置,包括一主板,其包括一主電路板,該主電路板上安裝的元件包括:一晶片測試器接腳組,用以連接一晶片測試器,其包含一待測記憶體安裝底座,用以安裝一待測記憶體;一切換器,用以設定控制該晶片測試器的方式;一顯示器排針,其用以連接一顯示器;一重置鈕,其用以啟動一測試程序;及一主控晶片,其內燒入有相關於該待測記憶體的一程式碼,用以讀取該待測記憶體的一識別碼;其中該切換器,用以切換由該主控晶片控制該晶片測試器,或由一外部裝置控制該晶片測試器,依據該切換器之設定,決定是否修正該待測記憶體的該識別碼,若決定修正該識別碼,則由該主控晶片控制修正該識別碼,控制該顯示器顯示修正該待測記憶體的一顯示代碼,及將後續程序交給該外部裝置來控制,其中該外部裝置驗證該待測記憶體上的可用區塊。
  8. 如請求項7所述之記憶體識別碼修正裝置,另包含一漏電檢測器,其用以檢測該待測記憶體的一漏電流。
  9. 如請求項7所述之記憶體識別碼修正裝置,另包含:一 通用序列匯流排接腳組,用以連接一通用序列匯流排,其連接至一外部裝置;及一外接終端排針,用以輸出一測試結果至一外接終端。
TW101136039A 2012-09-28 2012-09-28 記憶體識別碼修正裝置 TWI502600B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW101136039A TWI502600B (zh) 2012-09-28 2012-09-28 記憶體識別碼修正裝置
CN201210501989.5A CN103714862B (zh) 2012-09-28 2012-11-29 内存识别码修正装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101136039A TWI502600B (zh) 2012-09-28 2012-09-28 記憶體識別碼修正裝置

Publications (2)

Publication Number Publication Date
TW201413728A TW201413728A (zh) 2014-04-01
TWI502600B true TWI502600B (zh) 2015-10-01

Family

ID=50407752

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101136039A TWI502600B (zh) 2012-09-28 2012-09-28 記憶體識別碼修正裝置

Country Status (2)

Country Link
CN (1) CN103714862B (zh)
TW (1) TWI502600B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7058860B2 (en) * 2001-06-29 2006-06-06 Hewlett-Packard Development Company, L.P. System and method of automatic parameter collection and problem solution generation for computer storage devices
US20070074070A1 (en) * 2002-07-01 2007-03-29 Vinod Lakhani Repairable block redundancy scheme
US7434122B2 (en) * 2004-08-04 2008-10-07 Samsung Electronics Co., Ltd. Flash memory device for performing bad block management and method of performing bad block management of flash memory device
US7519875B2 (en) * 2004-08-20 2009-04-14 Avago Technologies General Ip (Singapore) Pte. Ltd. Method and apparatus for enabling a user to determine whether a defective location in a memory device has been remapped to a redundant memory portion
US7640458B2 (en) * 2002-11-21 2009-12-29 Hewlett-Packard Development Company, L.P. Software self-repair toolkit for electronic devices
US7890329B2 (en) * 2007-03-03 2011-02-15 Industrial Technology Research Institute Apparatus and method to reduce recognition errors through context relations among dialogue turns
TWI354992B (en) * 2005-11-08 2011-12-21 Sandisk Corp Nonvolatile memory array, method of testing and re
US20120137274A1 (en) * 2010-11-29 2012-05-31 Hon Hai Precision Industry Co., Ltd. Software application feedback collection system and method

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008070813A2 (en) * 2006-12-06 2008-06-12 Fusion Multisystems, Inc. (Dba Fusion-Io) Apparatus, system, and method for a front-end, distributed raid
CN101211292A (zh) * 2006-12-29 2008-07-02 佛山市顺德区顺达电脑厂有限公司 系统内存间错误检测及修正功能验证之系统及其方法
CN101441590A (zh) * 2007-11-20 2009-05-27 英业达股份有限公司 主板故障诊断装置和方法及主板监测装置和方法
CN101770814B (zh) * 2009-01-05 2013-01-30 群联电子股份有限公司 快闪储存装置及其测试方法与测试系统
CN101853692B (zh) * 2009-04-03 2014-06-18 群联电子股份有限公司 具闪存测试功能的控制器及其储存系统与测试方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7058860B2 (en) * 2001-06-29 2006-06-06 Hewlett-Packard Development Company, L.P. System and method of automatic parameter collection and problem solution generation for computer storage devices
US20070074070A1 (en) * 2002-07-01 2007-03-29 Vinod Lakhani Repairable block redundancy scheme
US7640458B2 (en) * 2002-11-21 2009-12-29 Hewlett-Packard Development Company, L.P. Software self-repair toolkit for electronic devices
US7434122B2 (en) * 2004-08-04 2008-10-07 Samsung Electronics Co., Ltd. Flash memory device for performing bad block management and method of performing bad block management of flash memory device
US7519875B2 (en) * 2004-08-20 2009-04-14 Avago Technologies General Ip (Singapore) Pte. Ltd. Method and apparatus for enabling a user to determine whether a defective location in a memory device has been remapped to a redundant memory portion
TWI354992B (en) * 2005-11-08 2011-12-21 Sandisk Corp Nonvolatile memory array, method of testing and re
US7890329B2 (en) * 2007-03-03 2011-02-15 Industrial Technology Research Institute Apparatus and method to reduce recognition errors through context relations among dialogue turns
US20120137274A1 (en) * 2010-11-29 2012-05-31 Hon Hai Precision Industry Co., Ltd. Software application feedback collection system and method

Also Published As

Publication number Publication date
TW201413728A (zh) 2014-04-01
CN103714862A (zh) 2014-04-09
CN103714862B (zh) 2016-08-24

Similar Documents

Publication Publication Date Title
TW201108235A (en) Preloading data into a flash storage device
KR100319733B1 (ko) 불휘발성 반도체 메모리ic 및 그 번인 테스트 방법
TWI503835B (zh) Test apparatus and test method
CN109388345B (zh) 存储器的数据读取方法、显示装置及计算机可读存储介质
TW200905661A (en) Interface apparatus and method for writing extended display identification data
TWI725523B (zh) 顯示裝置、電子系統以及控制方法
US9778880B2 (en) Memory control circuit unit, data transmitting method and memory storage device
US20140129206A1 (en) Simulator and simulating method for flash memory background
US20140149815A1 (en) System and method for programming chips on circuit board through boundary scan technology
US10191533B2 (en) Method of enabling sleep mode, memory control circuit unit and storage apparatus
US20130132740A1 (en) Power Control for Memory Devices
TWI502600B (zh) 記憶體識別碼修正裝置
US8055936B2 (en) System and method for data recovery in a disabled integrated circuit
TWM450809U (zh) 記憶體識別碼修正裝置
CN211505748U (zh) 显示模组的检测装置
TWI525415B (zh) 參考頻率設定方法、記憶體控制器及記憶體儲存裝置
CN113985321B (zh) 一种带智能自学习能力的线缆连通性能测试装置和方法
CN105825898A (zh) 动态存储器测试装置及其测试方法
JP4359327B2 (ja) 半導体集積回路装置、icカードおよび検査装置
CN108089073B (zh) 量测治具及切换待测装置状态的方法
TWI789265B (zh) 過壓保護裝置、記憶體儲存裝置及過壓保護方法
TW382671B (en) Test apparatus for communication interface card and method of the same
JP2008186481A (ja) メモリカード
CN118151965A (zh) 烧录结构及显示装置
TWI442411B (zh) 讀寫保護電路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees