TWI483520B - 避免電源轉換電路的輸出電壓信號產生漣波的控制電路 - Google Patents

避免電源轉換電路的輸出電壓信號產生漣波的控制電路 Download PDF

Info

Publication number
TWI483520B
TWI483520B TW102111382A TW102111382A TWI483520B TW I483520 B TWI483520 B TW I483520B TW 102111382 A TW102111382 A TW 102111382A TW 102111382 A TW102111382 A TW 102111382A TW I483520 B TWI483520 B TW I483520B
Authority
TW
Taiwan
Prior art keywords
signal
circuit
control
adjustment
current
Prior art date
Application number
TW102111382A
Other languages
English (en)
Other versions
TW201438383A (zh
Inventor
Chueh Kuei Jan
Wei Jen Huang
Tsung Wei Huang
Shui Mu Lin
Original Assignee
Richtek Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Richtek Technology Corp filed Critical Richtek Technology Corp
Priority to TW102111382A priority Critical patent/TWI483520B/zh
Publication of TW201438383A publication Critical patent/TW201438383A/zh
Application granted granted Critical
Publication of TWI483520B publication Critical patent/TWI483520B/zh

Links

Description

避免電源轉換電路的輸出電壓信號產生漣波的控制電路
本發明有關電源轉換電路,尤指一種用於避免電源轉換電路的輸出電壓信號產生漣波(ripple)的控制電路。
在許多電子裝置中,常會利用電源轉換電路來提供後級電路晶片適當的操作電壓。當傳統電源轉換電路的輸入電壓很接近額定的輸出電壓時,或是在電源轉換電路的負載由相對重載轉變成相對輕載的負載瞬變(load transient)過程中,常會造成電源轉換電路的輸出電壓信號產生漣波的情況,進而損傷後級電路的元件。
傳統的解決方法之一,是增加電源轉換電路的輸出電容大小,以降低電源轉換電路的輸出電壓信號產生漣波的可能性。然而,增加輸出電容大小卻勢必會增加電源轉換電路的整體電路面積,並且對電源轉換電路的迴路響應也會有不良的影響。
有鑑於此,如何避免電源轉換電路的輸出電壓信號產生漣波的情況,又不會影響到電源轉換電路的迴路響應和增加電路面積,實為業界有待解決的問題。
本說明書提供一種電源轉換電路的控制電路的實施例,該電源轉換電路包含一或多個功率開關,該控制電路包含:一誤差偵測電路,當耦接於該電源轉換電路時,依據一參考信號和對應於該電 源轉換電路的一輸出電壓信號的一回授信號產生一誤差信號;一時脈信號產生電路,設置成產生一時脈信號;一週期信號產生電路,設置成依據該時脈信號調整一週期信號的頻率;一比較電路,耦接於該誤差偵測電路和該週期信號產生電路,且設置成比較該誤差信號與該週期信號,以產生一比較信號;一控制信號產生電路,耦接於該比較電路,且設置成依據該比較信號及該時脈信號產生一控制信號,以控制該一或多個功率開關;以及一導通時間調整電路,耦接於該誤差偵測電路的一輸出端和該控制信號產生電路,且設置成依據該誤差信號決定一第一調整信號;其中,當該電源轉換電路的負載小於一預定值時,該控制信號產生電路會依據該第一調整信號調降該一或多個功率開關的最小導通時間。
本說明書另提供一種電源轉換電路的控制電路的實施例,該電源轉換電路包含一電感,該控制電路包含:一或多個功率開關,設置成用於耦接該電感的一端;一誤差偵測電路,當耦接於該電源轉換電路時,依據一參考信號和對應於該電源轉換電路的一輸出電壓信號的一回授信號產生一誤差信號;一時脈信號產生電路,設置成產生一時脈信號;一週期信號產生電路,設置成依據該時脈信號調整一週期信號的頻率;一比較電路,耦接於該誤差偵測電路和該週期信號產生電路,且設置成比較該誤差信號與該週期信號,以產生一比較信號;一控制信號產生電路,耦接於該比較電路,且設置成依據該比較信號及該時脈信號產生一控制信號,以控制該一或多個功率開關;以及一導通時間調整電路,耦接於該誤差偵測電路的一輸出端和該控制信號產生電路,且設置成依 據該誤差信號產生一第一調整信號;其中,當該電源轉換電路的負載小於一預定值時,該控制信號產生電路會依據該第一調整信號調降該一或多個功率開關的最小導通時間。
上述實施例的優點之一,是當電源轉換電路的輸入電壓很接近額定的輸出電壓時,能有效避免電源轉換電路的輸出電壓信號產生漣波的問題。
上述實施例的另一優點,是在電源轉換電路的負載由相對重載轉變成相對輕載的負載瞬變過程中,能有效避免電源轉換電路的輸出電壓信號產生漣波的問題。
上述實施例的另一優點,是無需增加電源轉換電路的輸出電容,也不會影響到電源轉換電路的迴路響應,故可提升電源轉換電路的整體運作效能。
本發明的其他優點將藉由以下的說明和圖式進行更詳細的解說。
100‧‧‧電源轉換電路
110‧‧‧控制電路
111‧‧‧誤差偵測電路
112‧‧‧時脈信號產生電路
113‧‧‧週期信號產生電路
114‧‧‧比較電路
115‧‧‧控制信號產生電路
116‧‧‧導通時間調整電路
117‧‧‧第一頻率調整電路
118‧‧‧第二頻率調整電路
119‧‧‧空滯時間調整電路
120‧‧‧驅動電路
131、132‧‧‧功率開關
133‧‧‧電感
140‧‧‧回授電路
310、710‧‧‧降壓電路
320、510、720、1010‧‧‧轉導電路
330、520、730、1020‧‧‧電流比較器
Vin‧‧‧輸入電壓信號
Vref‧‧‧參考信號
Vfb‧‧‧回授信號
Vcomp‧‧‧誤差信號
CLK‧‧‧時脈信號
Vramp‧‧‧週期信號
Vc‧‧‧比較信號
CTL‧‧‧控制信號
Vout‧‧‧輸出電壓信號
UG‧‧‧第一開關信號
LG‧‧‧第二開關信號
MOTM、iosc1、iosc2、ict2‧‧‧調整信號
MOT‧‧‧控制信號產生電路的內部信號
aVcomp‧‧‧降壓信號
I1、I2、I3、I4、ict1‧‧‧電流
Vref‧‧‧參考信號
Iref1、Iref2、Iref3、Iref4‧‧‧參考電流
LOAD‧‧‧電源轉換電路的負載
IIL‧‧‧電感電流
T1、T2、T3、T4‧‧‧信號週期
P1、P2、P3、P4、P5、P6‧‧‧時段
圖1為本發明一實施例的電源轉換電路簡化後的功能方塊圖。
圖2為圖1中的電源轉換電路的一運作實施例簡化後的時序圖。
圖3為圖1中的導通時間調整電路的一實施例簡化後的功能方塊圖。
圖4為圖1中的電源轉換電路的另一運作實施例簡化後的時序圖。
圖5為圖1中的第一頻率調整電路的一實施例簡化後的功能方塊圖。
圖6為圖1中的電源轉換電路的另一運作實施例簡化後的時序圖。
圖7為圖1中的第二頻率調整電路的一實施例簡化後的功能方塊圖。
圖8為圖1中的電源轉換電路的另一運作實施例簡化後的時序圖。
圖9為圖1中的電源轉換電路的另一運作實施例簡化後的時序圖。
圖10為圖1中的空滯時間調整電路的一實施例簡化後的功能方塊圖。
以下將配合相關圖式來說明本發明的實施例。在圖式中,相同的標號表示相同或類似的元件或流程步驟。
請參考圖1,其所繪示為本發明一實施例的電源轉換電路100簡化後的功能方塊圖。電源轉換電路100包含有控制電路110、驅動電路120、第一功率開關131、第二功率開關132、電感133、以及回授電路140。驅動電路120設置成依據控制電路110產生的控制信號CTL,產生第一開關信號UG和第二開關信號LG,來控制功率開關131和132的切換。回授電路140耦接於電源轉換電路100的輸出端,且設置成產生與輸出電壓信號Vout相對應的回授信號Vfb。
實作上,電源轉換電路100中的驅動電路120及/或回授電路140,可以是分別獨立於控制電路110之外的電路,也可以整合於控制電路110中。亦可將前述的第一功率開關131及/或第二功率開關132整合於控制電路110中。另外,可將功率開關131和132分別以PMOS電晶體和NMOS電晶體作不同的搭配組合,以實現不同樣態的功率開關。
為方便說明起見,以下假設電源轉換電路100是一升壓式電源轉換電路,第一功率開關131是用PMOS電晶體實現,而第二功率開關132則是用NMOS電晶體實現。
如圖1所示,本實施例中的控制電路110包含有誤差偵測電路(error detection circuit)111、時脈信號產生電路(clock signal generating circuit)112、週期信號產生電路(periodical signal generating circuit)113、比較電路(comparison circuit)114、控制信號產生電路(control signal generating circuit)115、以及導通時間調整電路(on time adjusting circuit)116。當控制電路110耦接於電源轉換電路100時,誤差偵測電路111會對參考信號Vref與回授信號Vfb進行比較,以產生誤差信號Vcomp。時脈信號產生電路112設置成產生時脈信號CLK。週期信號產生電路113設置成依據電源轉換電路100的輸入電壓信號Vin、輸出電壓信號Vout、特定的參考電壓信號、或其他信號來產生週期信號Vramp,並且依據時脈信號CLK的頻率來調整週期信號Vramp的頻率。實作上,週期信號Vramp可以是三角波、弦波信號、方波信號、或是其他格式的週期性信號。比較電路114耦接於誤差偵測電路111和週期信號產生電路113,且設置成比較誤差信號Vcomp與週期信號Vramp,以產生比較信號Vc。控制信號產生電路115耦接於比較電路114,且設置成依據比較信號Vc和時脈信號CLK產生控制信號CTL,以控制功率開關131及/或132的導通時間。導通時間調整電路116耦接於誤差偵測電路111的輸出端和控制信號產生電路115,且設置成依據誤差信號Vcomp決定第一調整信號MOTM。當電源轉換電路100的負載LOAD小於預定值時,控制信號產生電路115會依據第一調整信號MOTM控制驅動電路120調降功率開關131及/或132的最小導通時間。
實作上,控制信號產生電路115可用PWM信號產生器、PFM信號 產生器、RS正反器等電路來實現。
以下將搭配圖2至圖3來進一步說明電源轉換電路100的實施與運作方式。
圖2為本發明之電源轉換電路100的一運作實施例簡化後的時序圖。在圖2中,MOT代表控制信號產生電路115內部的邏輯電路(未繪示)用來設置功率開關的最小導通時間的內部信號。在電源轉換電路100的負載LOAD很低的情況下,或是輸出電壓信號Vout接近輸入電壓信號Vin的大小時,參考信號Vref和回授信號Vfb之間的差值會變小,使得誤差信號Vcomp也變小。
如圖2所示,導通時間調整電路116所決定的第一調整信號MOTM的頻率,和控制信號產生電路115的內部信號MOT的頻率相同。當誤差信號Vcomp小於一預定值時,代表輸出電壓信號Vout與輸入電壓信號Vin兩者的差距小於一預定程度,或是電源轉換電路100的負載LOAD小於預定值。此時,誤差信號Vcomp和週期信號Vramp的大小會很接近。若控制信號產生電路115單純依據比較電路114的比較結果來決定控制信號CTL的脈寬或佔空比(duty ratio),將會導致輸出電壓信號Vout的穩定度降低,而產生漣波的情況。因此,當輸出電壓信號Vout與輸入電壓信號Vin兩者的差距小於一預定程度,或是電源轉換電路100的負載LOAD小於預定值時,導通時間調整電路116會將第一調整信號MOTM的信號脈寬設置成小於內部信號MOT的信號脈寬。
在本實施例中,控制信號產生電路115所產生的控制信號CTL,等效於是將第一調整信號MOTM與內部信號MOT進行邏輯AND運算後的結果。控制信號產生電路115會利用產生的控制信號 CTL,控制驅動電路120調整第二開關信號LG的信號脈寬,以決定第二功率開關132的導通時間。因此,第二功率開關132的最短導通時間,等效上是取決內部信號MOT和第一調整信號MOTM兩者的邏輯AND運算結果。
圖3為圖1中的導通時間調整電路116的一實施例簡化後的功能方塊圖。在圖3的實施例中,導通時間調整電路116包含第一降壓電路310、第一轉導電路320、以及第一電流比較器330。第一降壓電路310耦接於誤差偵測電路111,且設置成對誤差信號Vcomp進行分壓或降壓處理,以產生降壓信號aVcomp。因此,降壓信號aVcomp的大小,會與誤差信號Vcomp的大小具有一預定的比例關係。第一轉導電路320耦接於第一降壓電路310,且設置成產生與參考信號Vref和降壓信號aVcomp間的差值有關的第一電流I1。第一電流比較器330耦接於第一轉導電路320,且設置成比較第一電流I1和第一參考電流Iref1,以決定第一調整信號MOTM的大小。第一調整信號MOTM會決定流經控制信號產生電路115的電流ict1的大小。
第一電流I1的大小,與參考信號Vref和降壓信號aVcomp間的差值成正比關係。電流ict1和第一電流I1的總和,會和第一參考電流Iref1的大小成正比關係。因此,當輸出電壓信號Vout增加時,參考信號Vref和降壓信號aVcomp間的差值會變大,使得第一電流I1上升。當第一電流I1大於第一預定值時,第一電流比較器330中的第一調整信號MOTM會降低,並連帶降低流經控制信號產生電路115的電流ict1的大小,以控制控制信號產生電路115對應地縮小控制信號CTL的脈寬或佔空比。如此一來,驅動電路120便會 依據控制信號CTL對應地縮小開關信號UG及/或LG的脈寬或佔空比,以減少第一功率開關131及/或第二功率開關132的最小導通時間。例如,驅動電路120可縮小第二開關信號LG的脈寬或佔空比,以減少第二功率開關132的最小導通時間。
實作上,亦可將前述導通時間調整電路116中的第一降壓電路310省略,以精簡導通時間調整電路116的架構。例如,可將第一轉導電路320耦接於誤差偵測電路111,並設置成產生與參考信號Vref和誤差信號Vcomp間的差值有關的第一電流I1。此時,第一電流I1的大小會與參考信號Vref和誤差信號Vcomp間的差值成正比關係。當輸出電壓信號Vout增加時,參考信號Vref和誤差信號Vcomp間的差值也會變大,使得第一電流I1上升。當第一電流I1大於第一預定值時,第一電流比較器330中的第一調整信號MOTM會降低,並連帶降低流經控制信號產生電路115的電流ict1的大小,以控制控制信號產生電路115對應地縮小控制信號CTL的脈寬或佔空比。
換言之,第一轉導電路320產生的第一電流I1的大小,可以與參考信號Vref和降壓信號aVcomp間的差值有關,或是與參考信號Vref和誤差信號Vcomp間的差值有關。
由前述說明可知,當輸出電壓信號Vout與輸入電壓信號Vin兩者的差距小於一預定程度、或是電源轉換電路100的負載LOAD低於預定值時,導通時間調整電路116會調降第一調整信號MOTM的信號脈寬。如此一來,控制信號產生電路115便會控制驅動電路120縮短功率開關131及/或132的最小導通時間,藉此穩定輸出電壓信號Vout,以避免輸出電壓信號Vout產生漣波的情況發生。
實作上,控制電路110另可包含第一頻率調整電路(first frequency adjusting circuit)117。如圖1所示,第一頻率調整電路117耦接於時脈信號產生電路112,且設置成依據電源轉換電路100的輸入電壓信號Vin和輸出電壓信號Vout決定第二調整信號iosc1,以控制時脈信號產生電路112調整時脈信號CLK的頻率。
以下將搭配圖4至圖5來進一步說明控制電路110中具有第一頻率調整電路117時的實施與運作方式。
圖4為本發明之電源轉換電路100的另一運作實施例簡化後的時序圖。在圖4的實施例中,輸入電壓信號Vin愈高,代表輸入電壓信號Vin和輸出電壓信號Vout間的差距愈小。當輸入電壓信號Vin和輸出電壓信號Vout間的差值小於第一臨界值時,第一頻率調整電路117會調整第二調整信號iosc1的大小,以控制時脈信號產生電路112調降時脈信號CLK的頻率。如此一來,週期信號產生電路113也會相對應地調降週期信號Vramp的頻率。當週期信號Vramp的頻率降低時,比較電路114所產生的比較信號Vc的頻率也會跟著降低。如圖4所示,控制信號產生電路115會依據頻率調降後的時脈信號CLK和比較信號Vc,對應地產生頻率較低的控制信號CTL,以降低功率開關131及/或132的導通頻率。
當第一功率開關131截止(tum off)、且第二功率開關132導通(turn on)時,流經電感133的電感電流IIL會增加。當週期信號Vramp追上誤差信號Vcomp時,控制信號產生電路115便會控制驅動電路120截止第二功率開關132。當第二功率開關132截止時,電感電流IIL會下降。如圖4所示,當輸入電壓信號Vin和輸出電壓信號Vout間的差距愈小時,控制信號產生電路115所產生的控制信號 CTL的信號週期愈長。例如,圖4中的控制信號CTL的信號週期T2的長度大於信號週期T1的長度。換言之,當輸入電壓信號Vin和輸出電壓信號Vout間的差距愈小時,控制信號產生電路115所產生的控制信號CTL的頻率愈低,故第二功率開關132的導通頻率也會愈低。如此一來,便可有效降低輸出電壓信號Vout的波動程度,避免在輸出電壓信號Vout中產生漣波。
圖5為圖1中的第一頻率調整電路117的一實施例簡化後的功能方塊圖。在圖5的實施例中,第一頻率調整電路117包含第二轉導電路510和第二電流比較器520。第二轉導電路510設置成產生與輸入電壓信號Vin和輸出電壓信號Vout間的差值有關的第二電流I2。第二電流比較器520耦接於第二轉導電路510,且設置成比較第二電流I2和第二參考電流Iref2,以決定第二調整信號iosc1的大小。在本實施例中,第二調整信號iosc1即為流經時脈信號產生電路112的電流。第二參考電流Iref2和第二調整信號iosc1的總和,會和第二電流I2的大小成正比關係,而第二電流I2的大小,則會和輸入電壓信號Vin和輸出電壓信號Vout間的差值成正比關係。因此,當輸入電壓信號Vin和輸出電壓信號Vout間的差值小於第一臨界值,且第二電流I2小於第二預定值時,第二電流比較器520會調降第二調整信號iosc1,以控制時脈信號產生電路112對應地調降時脈信號CLK的頻率。
由前述說明可知,當輸出電壓信號Vout接近輸入電壓信號Vin時,第一頻率調整電路117會調降第二調整信號iosc1的大小,以控制時脈信號產生電路112調降時脈信號CLK的頻率。如此一來,控制信號產生電路115所產生的控制信號CTL的頻率也會跟著降 低,進而降低功率開關131及/或132的導通頻率,藉此可穩定輸出電壓信號Vout,以避免輸出電壓信號Vout產生漣波的情況發生。
在前述的任一實施例中,控制電路110另可包含第二頻率調整電路(second frequency adjusting circuit)118。如圖1所示,第二頻率調整電路118耦接於誤差偵測電路111的輸出端和時脈信號產生電路112,且設置成依據誤差信號Vcomp決定第三調整信號iosc2,以控制時脈信號產生電路112調整時脈信號CLK的頻率。
以下將搭配圖6至圖7來進一步說明控制電路110中具有第二頻率調整電路118時的實施與運作方式。
圖6為本發明之電源轉換電路100的另一運作實施例簡化後的時序圖。在電源轉換電路100的負載LOAD由相對重載轉換至相對輕載的負載瞬變過程中,第二頻率調整電路118會調整第三調整信號iosc2的大小,以控制時脈信號產生電路112調降時脈信號CLK的頻率。如此一來,週期信號產生電路113也會相對應地調降週期信號Vramp的頻率。當週期信號Vramp的頻率降低時,比較電路114所產生的比較信號Vc的頻率也會跟著降低。如圖6所示,控制信號產生電路115會依據頻率調降後的時脈信號CLK和比較信號Vc,對應地產生頻率較低的控制信號CTL,以降低功率開關131及/或132的導通頻率。
如圖6所示,在電源轉換電路100的負載LOAD由相對重載轉換至相對輕載的負載瞬變過程中,電源轉換電路100的負載LOAD愈小,控制信號產生電路115所產生的控制信號CTL的信號週期愈長。例如,圖6中的控制信號CTL的信號週期T4的長度大於信號 週期T3的長度。換言之,在電源轉換電路100的負載LOAD由相對重載轉換至相對輕載的負載瞬變過程中,電源轉換電路100的負載LOAD愈小,控制信號產生電路115所產生的控制信號CTL的頻率愈低,故第二功率開關132的導通頻率也會愈低。如此一來,便可有效降低輸出電壓信號Vout的波動程度,避免在輸出電壓信號Vout中產生漣波。
圖7為圖1中的第二頻率調整電路118的一實施例簡化後的功能方塊圖。在圖7的實施例中,第二頻率調整電路118包含第二降壓電路710、第三轉導電路720、以及第三電流比較器730。第二降壓電路710耦接於誤差偵測電路111,且設置成對誤差信號Vcomp進行分壓或降壓處理,以產生降壓信號aVcomp。因此,降壓信號aVcomp的大小,會與誤差信號Vcomp的大小具有一預定的比例關係。第三轉導電路720耦接於第二降壓電路710,且設置成產生與參考信號Vref和降壓信號aVcomp間的差值有關的第三電流I3。第三電流比較器730耦接於第三轉導電路720,且設置成比較第三電流I3和第三參考電流Iref3,以決定第三調整信號iosc2的大小。
第三電流I3的大小,與參考信號Vref和降壓信號aVcomp間的差值成正比關係。第三調整信號iosc2和第三電流I3的總和,會和第三參考電流Iref3的大小成正比關係。因此,在電源轉換電路100的負載LOAD由相對重載轉換至相對輕載的負載瞬變過程中,當輸出電壓信號Vout增加時,參考信號Vref和降壓信號aVcomp間的差值會變大,使得第三電流I3上升。當第三電流I3大於第三預定值時,第三電流比較器730會調降第三調整信號iosc2,以控制時脈信號產生電路112對應地調降時脈信號CLK的頻率。
實作上,亦可將前述第二頻率調整電路118中的第二降壓電路710省略,以精簡第二頻率調整電路118的架構。例如,可將第三轉導電路720耦接於誤差偵測電路111,並設置成產生與參考信號Vref和誤差信號Vcomp間的差值有關的第三電流I3。此時,第三電流I3的大小會與參考信號Vref和誤差信號Vcomp間的差值成正比關係。當輸出電壓信號Vout增加時,參考信號Vref和降壓信號aVcomp間的差值會變大,使得第三電流I3上升。當第三電流I3大於第三預定值時,第三電流比較器730會調降第三調整信號iosc2,以控制時脈信號產生電路112對應地調降時脈信號CLK的頻率。
換言之,第三轉導電路720產生的第三電流I3的大小,可以與參考信號Vref和降壓信號aVcomp間的差值有關,或是與參考信號Vref和誤差信號Vcomp間的差值有關。
由前述說明可知,在電源轉換電路100的負載LOAD由相對重載轉換至相對輕載的負載瞬變過程中,第二頻率調整電路118會調整第三調整信號iosc2的大小,以控制時脈信號產生電路112調降時脈信號CLK的頻率。如此一來,控制信號產生電路115所產生的控制信號CTL的頻率也會跟著降低,進而降低功率開關131及/或132的導通頻率,藉此可穩定輸出電壓信號Vout,以避免輸出電壓信號Vout產生漣波的情況發生。
在前述的任一實施例中,控制電路110另可包含空滯時間調整電路(dead time adjusting circuit)119。如圖1所示,空滯時間調整電路119耦接於控制信號產生電路115,且設置成依據輸入電壓信號Vin和輸出電壓信號Vout決定第四調整信號ict2,以控制控制信號 產生電路115調整功率開關131和132的空滯時間。在此所稱的功率開關131和132的空滯時間,是指功率開關131和132兩者皆處於截止狀態的時間。
以下將搭配圖8至圖10來進一步說明控制電路110中具有空滯時間調整電路119時的實施與運作方式。
圖8為本發明之電源轉換電路100的另一運作實施例簡化後的時序圖。在圖8的實施例中,輸入電壓信號Vin愈高,代表輸入電壓信號Vin和輸出電壓信號Vout間的差距愈小。當第一功率開關131截止、且第二功率開關132導通時,流經電感133的電感電流IIL會增加。當週期信號Vramp追上誤差信號Vcomp時,控制信號產生電路115便會控制驅動電路120截止第二功率開關132,使得電感電流IIL逐漸下降,以避免輸出電壓信號Vout繼續升高。在電感電流IIL下降的過程中,空滯時間調整電路119會依據輸入電壓信號Vin和輸出電壓信號Vout的差值,來決定第四調整信號ict2的大小,以控制控制信號產生電路115透過驅動電路120調整功率開關131和132的空滯時間的長度。
在本實施例中,當第一開關信號UG處於高電位、且第二開關信號LG處於低電位時,即為功率開關131和132的空滯時間。因此,控制信號產生電路115可依據第四調整信號ict2的大小,控制驅動電路120在第一開關信號UG中增加額外的脈波,以製造功率開關131和132的空滯時間。例如,圖8中的時段P1、P2、和P3皆為功率開關131和132的空滯時間。
在空滯時間調整電路119的控制下,控制信號產生電路115會將功率開關131和132的空滯時間的長度,設置成與輸入電壓信號Vin 和輸出電壓信號Vout間的差距成反比。亦即,輸入電壓信號Vin和輸出電壓信號Vout間的差距愈小,功率開關131和132的空滯時間的長度愈長。因此,圖8中的時段P3的長度大於時段P2的長度,而時段P2的長度又大於時段P1的長度。在功率開關131和132的空滯時間中,功率開關131和132兩者會同時處於截止狀態,此時電感電流IIL的下降速度會更快。因此,當輸入電壓信號Vin和輸出電壓信號Vout很接近時,空滯時間調整電路119可藉由控制控制信號產生電路115延長功率開關131和132的空滯時間的方式,有效避免輸出電壓信號Vout因過度上升而產生漣波。
圖9為本發明之電源轉換電路100的另一運作實施例簡化後的時序圖。圖9的實施例很類似前述圖8的實施例,兩者的差異在於,在圖9的實施例中,控制信號產生電路115會依據空滯時間調整電路119的控制,控制驅動電路120延長第一開關信號UG中的脈波寬度,以製造功率開關131和132的空滯時間。例如,圖9中的時段P4、P5、和P6皆為功率開關131和132的空滯時間。
同樣地,在空滯時間調整電路119的控制下,控制信號產生電路115會將功率開關131和132的空滯時間的長度,設置成與輸入電壓信號Vin和輸出電壓信號Vout間的差距成反比。例如,圖9中的時段P6的長度大於時段P5的長度,而時段P5的長度又大於時段P3的長度。於前述實施例相同,當輸入電壓信號Vin和輸出電壓信號Vout很接近時,空滯時間調整電路119可藉由控制控制信號產生電路115延長功率開關131和132的空滯時間的方式,有效避免輸出電壓信號Vout因過度上升而產生漣波。
圖10為圖1中的空滯時間調整電路119的一實施例簡化後的功能方 塊圖。如圖10所示,空滯時間調整電路119包含第四轉導電路1010和第四電流比較器1020。第四轉導電路1010設置成產生與輸入電壓信號Vin和輸出電壓信號Vout間的差值有關的第四電流I4。第四電流比較器1020耦接於第四轉導電路1010,且設置成比較第四電流I4和第四參考電流Iref4,以決定第四調整信號ict2的大小。在本實施例中,第四調整信號ict2即為流經控制信號產生電路115的電流。第四參考電流Iref4和第四調整信號ict2的總和,會和第四電流I4的大小成正比關係,而第四電流I4的大小,則會和輸入電壓信號Vin和輸出電壓信號Vout間的差值成正比關係。因此,當輸入電壓信號Vin和輸出電壓信號Vout間的差值小於第二臨界值,且第四電流I4小於第四預定值時,第四電流比較器1020會調降第四調整信號ict2,以控制控制信號產生電路115對應地延長控制信號CTL的脈寬或是在控制信號CTL中增加額外的脈波。如此一來,驅動電路120便會依據控制信號CTL對應地延長開關信號UG的脈寬,或是在開關信號UG中增加額外的脈波,以延長第一功率開關131和第二功率開關132的空滯時間。
由前述說明可知,當輸入電壓信號Vin和輸出電壓信號Vout很接近時,空滯時間調整電路119會控制控制信號產生電路115延長功率開關131和132的空滯時間,以加快電感電流IIL的下降速度,藉此避免輸出電壓信號Vout產生漣波的情況發生。
實作上,可依電路設計的考量,將前述的第一頻率調整電路117、第二頻率調整電路118、和空滯時間調整電路119三者中的至少其一,設置在控制電路110中。當然,也可以將前述的第一頻率調整電路117、第二頻率調整電路118、和空滯時間調整電路119 三者同時設置在控制電路110中,以進一步提升輸出電壓信號Vout的穩定度。
實作上,前述電源轉換電路100中的第一功率開關131也可以改用一二極體來取代,以使得電源轉換電路100成為一非同步式的電源轉換電路。
前述的第一降壓電路310和第二降壓電路710可以用同一個降壓電路實現,也可以分別利用不同的降壓電路來實現。前述的第一轉導電路320和第三轉導電路720可以用同一個轉導電路來實現,也可以分別利用不同的轉導電路來實現。前述的第一電流比較器330和第三電流比較器730可以用同一個電流比較器來實現,也可以分別利用不同的電流比較器來實現。
另外,前述的第二轉導電路510和第四轉導電路1010可以用同一個轉導電路來實現,也可以分別利用不同的轉導電路來實現。前述的第二電流比較器520和第四電流比較器1020可以用同一個電流比較器來實現,也可以分別利用不同的電流比較器來實現。
由前述說明可知,當輸出電壓信號Vout接近輸入電壓信號Vin、或是電源轉換電路100的負載LOAD低於預定值時,控制信號產生電路115會在導通時間調整電路116的控制下,控制驅動電路120縮短功率開關131及/或132的最小導通時間,以避免輸出電壓信號Vout產生漣波的情況發生。
當輸出電壓信號Vout接近輸入電壓信號Vin時,第一頻率調整電路117會控制時脈信號產生電路112調降時脈信號CLK的頻率,以使控制信號產生電路115所產生的控制信號CTL的頻率也跟著降低,進而降低功率開關131及/或132的導通頻率,以避免輸出電 壓信號Vout產生漣波的情況發生。
在電源轉換電路100的負載LOAD由相對重載轉換至相對輕載的負載瞬變過程中,第二頻率調整電路118也會控制時脈信號產生電路112調降時脈信號CLK的頻率,以使控制信號產生電路115所產生的控制信號CTL的頻率也跟著降低,進而降低功率開關131及/或132的導通頻率,以避免輸出電壓信號Vout產生漣波的情況發生。
當輸入電壓信號Vin接近輸出電壓信號Vout時,控制信號產生電路115會在空滯時間調整電路119的控制下,延長功率開關131和132的空滯時間,以加快電感電流IIL的下降速度,藉此避免輸出電壓信號Vout產生漣波的情況發生。
因此,藉由前述的導通時間調整電路116、第一頻率調整電路117、第二頻率調整電路118、和空滯時間調整電路119的單獨運作或共同搭配,便可有效提升電源轉換電路100的輸出電壓信號Vout的穩定性,而無需增加電源轉換電路100的輸出電容的大小。這樣的架構既不會影響到電源轉換電路100的迴路響應,又可提升電源轉換電路100的整體運作效能。
當應用前述的電源轉換電路100來做為AMOLED或是RETINA等超高解析度顯示面板的電源裝置時,由於作為顯示面板的操作電壓的輸出電壓信號Vout具有相當優異的穩定性,故可有效避免顯示面板因操作電壓不穩定而發生畫面閃爍的情況,對於提升顯示面板的畫質有莫大的效益。
實作上,前述控制電路110的架構也可以應用在降壓式的電源轉換電路中。
請注意,在說明書及申請專利範圍中使用的「電壓信號」一詞在實作上可用電流形式來表達,而在說明書及申請專利範圍中使用的「電流信號」一詞在實作上也可用電壓形式來表達。
在說明書及申請專利範圍中使用了某些詞彙來指稱特定的元件。然而,所屬技術領域中具有通常知識者應可理解,同樣的元件可能會用不同的名詞來稱呼。說明書及申請專利範圍並不以名稱的差異做為區分元件的方式,而是以元件在功能上的差異來做為區分的基準。在說明書及申請專利範圍所提及的「包含」為開放式的用語,故應解釋成「包含但不限定於」。另外,「耦接」在此包含任何直接及間接的連接手段。因此,若文中描述第一元件耦接於第二元件,則代表第一元件可通過電性連接或無線傳輸、光學傳輸等信號連接方式而直接地連接於第二元件,或者通過其他元件或連接手段間接地電性或信號連接至該第二元件。
在此所使用的「及/或」的描述方式,包含所列舉的其中之一或多個項目的任意組合。另外,除非說明書中特別指明,否則任何單數格的用語都同時包含複數格的涵義。
以上僅為本發明的較佳實施例,凡依本發明請求項所做的均等變化與修飾,皆應屬本發明的涵蓋範圍。
100‧‧‧電源轉換電路
110‧‧‧控制電路
111‧‧‧誤差偵測電路
112‧‧‧時脈信號產生電路
113‧‧‧週期信號產生電路
114‧‧‧比較電路
115‧‧‧控制信號產生電路
116‧‧‧導通時間調整電路
117‧‧‧第一頻率調整電路
118‧‧‧第二頻率調整電路
119‧‧‧空滯時間調整電路
120‧‧‧驅動電路
131、132‧‧‧功率開關
133‧‧‧電感
140‧‧‧回授電路
Vin‧‧‧輸入電壓信號
Vref‧‧‧參考信號
Vfb‧‧‧回授信號
Vcomp‧‧‧誤差信號
CLK‧‧‧時脈信號
Vramp‧‧‧週期信號
Vc‧‧‧比較信號
CTL‧‧‧控制信號
Vout‧‧‧輸出電壓信號
UG‧‧‧第一開關信號
LG‧‧‧第二開關信號

Claims (48)

  1. 一種電源轉換電路的控制電路,該電源轉換電路包含一或多個功率開關,該控制電路包含:一誤差偵測電路,當耦接於該電源轉換電路時,依據一參考信號和對應於該電源轉換電路的一輸出電壓信號的一回授信號產生一誤差信號;一時脈信號產生電路,設置成產生一時脈信號;一週期信號產生電路,設置成依據該時脈信號調整一週期信號的頻率;一比較電路,耦接於該誤差偵測電路和該週期信號產生電路,且設置成比較該誤差信號與該週期信號,以產生一比較信號;一控制信號產生電路,耦接於該比較電路,且設置成依據該比較信號及該時脈信號產生一控制信號,以控制該一或多個功率開關;以及一導通時間調整電路,耦接於該誤差偵測電路的一輸出端和該控制信號產生電路,且設置成依據該誤差信號決定一第一調整信號;其中,當該電源轉換電路的負載小於一預定值時,該控制信號產生電路會依據該第一調整信號調降該一或多個功率開關的最小導通時間。
  2. 如請求項1的控制電路,其中該導通時間調整電路包含:一第一轉導電路,設置成產生與該參考信號和一降壓信號間的差值有關,或是與該參考信號和該誤差信號間的差值有關的一第一電流;以及 一第一電流比較器,耦接於該第一轉導電路,且設置成比較該第一電流和一第一參考電流,以決定該第一調整信號的大小;其中,該降壓信號的大小,與該誤差信號的大小具有一預定的比例關係。
  3. 如請求項2的控制電路,其中當該第一電流大於一第一預定值時,該第一電流比較器調降該第一調整信號,以控制該控制信號產生電路調降該一或多個功率開關的最小導通時間。
  4. 如請求項1的控制電路,其另包含:一第一頻率調整電路,耦接於該時脈信號產生電路,且設置成依據該電源轉換電路的一輸入電壓信號和該輸出電壓信號決定一第二調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第一臨界值時,該時脈信號產生電路會依據該第二調整信號調降該時脈信號的頻率,以使得該週期信號產生電路調降該週期信號的頻率。
  5. 如請求項4的控制電路,其中該第一頻率調整電路包含:一第二轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第二電流;以及一第二電流比較器,耦接於該第二轉導電路,且設置成比較該第二電流和一第二參考電流,以決定該第二調整信號的大小。
  6. 如請求項5的控制電路,其中當該第二電流小於一第二預定值時,該第二電流比較器調降該第二調整信號,以控制該時脈信號產生電路調降該時脈信號的頻率。
  7. 如請求項4的控制電路,其另包含: 一第二頻率調整電路,耦接於該誤差偵測電路的輸出端和該時脈信號產生電路,且設置成依據該誤差信號決定一第三調整信號;其中,當該電源轉換電路的負載由相對重載轉換至相對輕載的過程中,該時脈信號產生電路會依據該第三調整信號調降該時脈信號的頻率,以使得該週期信號產生電路調降該週期信號的頻率。
  8. 如請求項7的控制電路,其中該第二頻率調整電路包含:一第三轉導電路,設置成產生與該參考信號和一降壓信號間的差值有關,或是與該參考信號和該誤差信號間的差值有關的一第三電流;以及一第三電流比較器,耦接於該第三轉導電路,且設置成比較該第三電流和一第三參考電流,以決定該第三調整信號的大小;其中,該降壓信號的大小,與該誤差信號的大小具有一預定的比例關係。
  9. 如請求項8的控制電路,其中當該第三電流大於一第三預定值時,該第三電流比較器調降該第三調整信號,以控制該時脈信號產生電路調降該時脈信號的頻率。
  10. 如請求項7的控制電路,其中該一或多個功率開關包含一第一功率開關和一第二功率開關,該控制電路另包含:一空滯時間調整電路,耦接於該控制信號產生電路,且設置成依據該輸入電壓信號和該輸出電壓信號決定一第四調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第二臨界值時,該控制信號產生電路會依據該第四調整信號 增加該第一功率開關和該第二功率開關的空滯時間。
  11. 如請求項10的控制電路,其中該空滯時間調整電路包含:一第四轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第四電流;以及一第四電流比較器,耦接於該第四轉導電路,且設置成比較該第四電流和一第四參考電流,以決定該第四調整信號的大小。
  12. 如請求項11的控制電路,其中當該第四電流小於一第四預定值時,該第四電流比較器調降該第四調整信號,以控制該控制信號產生電路增加該第一功率開關和該第二功率開關的空滯時間。
  13. 如請求項4的控制電路,其中該一或多個功率開關包含一第一功率開關和一第二功率開關,該控制電路另包含:一空滯時間調整電路,耦接於該控制信號產生電路,且設置成依據該輸入電壓信號和該輸出電壓信號決定一第四調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第二臨界值時,該控制信號產生電路會依據該第四調整信號增加該第一功率開關和該第二功率開關的空滯時間。
  14. 如請求項13的控制電路,其中該空滯時間調整電路包含:一第四轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第四電流;以及一第四電流比較器,耦接於該第四轉導電路,且設置成比較該第四電流和一第四參考電流,以決定該第四調整信號的大小。
  15. 如請求項14的控制電路,其中當該第四電流小於一第四預定值時,該第四電流比較器調降該第四調整信號,以控制該控制信號產生電路增加該第一功率開關和該第二功率開關的空滯時間。
  16. 如請求項1的控制電路,其另包含:一第二頻率調整電路,耦接於該誤差偵測電路的輸出端和該時脈信號產生電路,且設置成依據該誤差信號決定一第三調整信號;其中,當該電源轉換電路的負載由相對重載轉換至相對輕載的過程中,該時脈信號產生電路會依據該第三調整信號調降該時脈信號的頻率,以使得該週期信號產生電路調降該週期信號的頻率。
  17. 如請求項16的控制電路,其中該第二頻率調整電路包含:一第三轉導電路,設置成產生與該參考信號和一降壓信號間的差值有關,或是與該參考信號和該誤差信號間的差值有關的一第三電流;以及一第三電流比較器,耦接於該第三轉導電路,且設置成比較該第三電流和一第三參考電流,以決定該第三調整信號的大小;其中,該降壓信號的大小,與該誤差信號的大小具有一預定的比例關係。
  18. 如請求項17的控制電路,其中當該第三電流大於一第三預定值時,該第三電流比較器調降該第三調整信號,以控制該時脈信號產生電路調降該時脈信號的頻率。
  19. 如請求項16的控制電路,其中該一或多個功率開關包含一第一功率開關和一第二功率開關,該控制電路另包含:一空滯時間調整電路,耦接於該控制信號產生電路,且設置成依據該電源轉換電路的一輸入電壓信號和該輸出電壓信號決定一第四調整信號; 其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第二臨界值時,該控制信號產生電路會依據該第四調整信號增加該第一功率開關和該第二功率開關的空滯時間。
  20. 如請求項19的控制電路,其中該空滯時間調整電路包含:一第四轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第四電流;以及一第四電流比較器,耦接於該第四轉導電路,且設置成比較該第四電流和一第四參考電流,以決定該第四調整信號的大小。
  21. 如請求項20的控制電路,其中當該第四電流小於一第四預定值時,該第四電流比較器調降該第四調整信號,以控制該控制信號產生電路增加該第一功率開關和該第二功率開關的空滯時間。
  22. 如請求項1的控制電路,其中該一或多個功率開關包含一第一功率開關和一第二功率開關,該控制電路另包含:一空滯時間調整電路,耦接於該控制信號產生電路,且設置成依據該電源轉換電路的一輸入電壓信號和該輸出電壓信號決定一第四調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第二臨界值時,該控制信號產生電路會依據該第四調整信號增加該第一功率開關和該第二功率開關的空滯時間。
  23. 如請求項22的控制電路,其中該空滯時間調整電路包含:一第四轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第四電流;以及一第四電流比較器,耦接於該第四轉導電路,且設置成比較該第四電流和一第四參考電流,以決定該第四調整信號的大小。
  24. 如請求項23的控制電路,其中當該第四電流小於一第四預定值時,該第四電流比較器調降該第四調整信號,以控制該控制信號產生電路增加該第一功率開關和該第二功率開關的空滯時間。
  25. 一種電源轉換電路的控制電路,該電源轉換電路包含一電感,該控制電路包含:一或多個功率開關,設置成用於耦接該電感的一端;一誤差偵測電路,當耦接於該電源轉換電路時,依據一參考信號和對應於該電源轉換電路的一輸出電壓信號的一回授信號產生一誤差信號;一時脈信號產生電路,設置成產生一時脈信號;一週期信號產生電路,設置成依據該時脈信號調整一週期信號的頻率;一比較電路,耦接於該誤差偵測電路和該週期信號產生電路,且設置成比較該誤差信號與該週期信號,以產生一比較信號;一控制信號產生電路,耦接於該比較電路,且設置成依據該比較信號及該時脈信號產生一控制信號,以控制該一或多個功率開關;以及一導通時間調整電路,耦接於該誤差偵測電路的一輸出端和該控制信號產生電路,且設置成依據該誤差信號產生一第一調整信號;其中,當該電源轉換電路的負載小於一預定值時,該控制信號產生電路會依據該第一調整信號調降該一或多個功率開關的最小導通時間。
  26. 如請求項25的控制電路,其中該導通時間調整電路包含: 一第一轉導電路,設置成產生與該參考信號和該降壓信號間的差值有關,或是與該參考信號和該誤差信號間的差值有關的一第一電流;以及一第一電流比較器,耦接於該第一轉導電路,且設置成比較該第一電流和一第一參考電流,以決定該第一調整信號的大小;其中,該降壓信號的大小,與該誤差信號的大小具有一預定的比例關係。
  27. 如請求項26的控制電路,其中當該第一電流大於一第一預定值時,該第一電流比較器調降該第一調整信號,以控制該控制信號產生電路調降該一或多個功率開關的最小導通時間。
  28. 如請求項25的控制電路,其另包含:一第一頻率調整電路,耦接於該電源轉換電路的一輸入電壓信號和該時脈信號產生電路,且設置成依據該輸入電壓信號和該輸出電壓信號決定一第二調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第一臨界值時,該時脈信號產生電路會依據該第二調整信號調降該時脈信號的頻率,以使得該週期信號產生電路調降該週期信號的頻率。
  29. 如請求項28的控制電路,其中該第一頻率調整電路包含:一第二轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第二電流;以及一第二電流比較器,耦接於該第二轉導電路,且設置成比較該第二電流和一第二參考電流,以決定該第二調整信號的大小。
  30. 如請求項29的控制電路,其中當該第二電流小於一第二預定值時 ,該第二電流比較器調降該第二調整信號,以控制該時脈信號產生電路調降該時脈信號的頻率。
  31. 如請求項28的控制電路,其另包含:一第二頻率調整電路,耦接於該誤差偵測電路的輸出端和該時脈信號產生電路,且設置成依據該誤差信號決定一第三調整信號;其中,當該電源轉換電路的負載由相對重載轉換至相對輕載的過程中,該時脈信號產生電路會依據該第三調整信號調降該時脈信號的頻率,以使得該週期信號產生電路調降該週期信號的頻率。
  32. 如請求項31的控制電路,其中該第二頻率調整電路包含:一第三轉導電路,設置成產生與該參考信號和一降壓信號間的差值有關,或是與該參考信號和該誤差信號間的差值有關的一第三電流;以及一第三電流比較器,耦接於該第三轉導電路,且設置成比較該第三電流和一第三參考電流,以決定該第三調整信號的大小;其中,該降壓信號的大小,與該誤差信號的大小具有一預定的比例關係。
  33. 如請求項32的控制電路,其中當該第三電流大於一第三預定值時,該第三電流比較器調降該第三調整信號,以控制該時脈信號產生電路調降該時脈信號的頻率。
  34. 如請求項31的控制電路,其中該一或多個功率開關包含一第一功率開關和一第二功率開關,該控制電路另包含:一空滯時間調整電路,耦接於該控制信號產生電路,且設置成依 據該輸入電壓信號和該輸出電壓信號決定一第四調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第二臨界值時,該控制信號產生電路會依據該第四調整信號增加該第一功率開關和該第二功率開關的空滯時間。
  35. 如請求項34的控制電路,其中該空滯時間調整電路包含:一第四轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第四電流;以及一第四電流比較器,耦接於該第四轉導電路,且設置成比較該第四電流和一第四參考電流,以決定該第四調整信號的大小。
  36. 如請求項35的控制電路,其中當該第四電流小於一第四預定值時,該第四電流比較器調降該第四調整信號,以控制該控制信號產生電路增加該第一功率開關和該第二功率開關的空滯時間。
  37. 如請求項28的控制電路,其中該一或多個功率開關包含一第一功率開關和一第二功率開關,該控制電路另包含:一空滯時間調整電路,耦接於該控制信號產生電路,且設置成依據該輸入電壓信號和該輸出電壓信號決定一第四調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第二臨界值時,該控制信號產生電路會依據該第四調整信號增加該第一功率開關和該第二功率開關的空滯時間。
  38. 如請求項37的控制電路,其中該空滯時間調整電路包含:一第四轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第四電流;以及一第四電流比較器,耦接於該第四轉導電路,且設置成比較該第四電流和一第四參考電流,以決定該第四調整信號的大小。
  39. 如請求項38的控制電路,其中當該第四電流小於一第四預定值時,該第四電流比較器調降該第四調整信號,以控制該控制信號產生電路增加該第一功率開關和該第二功率開關的空滯時間。
  40. 如請求項25的控制電路,其另包含:一第二頻率調整電路,耦接於該誤差偵測電路的輸出端和該時脈信號產生電路,且設置成依據該誤差信號決定一第三調整信號;其中,當該電源轉換電路的負載由相對重載轉換至相對輕載的過程中,該時脈信號產生電路會依據該第三調整信號調降該時脈信號的頻率,以使得該週期信號產生電路調降該週期信號的頻率。
  41. 如請求項40的控制電路,其中該第二頻率調整電路包含:一第三轉導電路,設置成產生與該參考信號和一降壓信號間的差值有關,或是與該參考信號和該誤差信號間的差值有關的一第三電流;以及一第三電流比較器,耦接於該第三轉導電路,且設置成比較該第三電流和一第三參考電流,以決定該第三調整信號的大小;其中,該降壓信號的大小,與該誤差信號的大小具有一預定的比例關係。
  42. 如請求項41的控制電路,其中當該第三電流大於一第三預定值時,該第三電流比較器調降該第三調整信號,以控制該時脈信號產生電路調降該時脈信號的頻率。
  43. 如請求項40的控制電路,其中該一或多個功率開關包含一第一功率開關和一第二功率開關,該控制電路另包含: 一空滯時間調整電路,耦接於該控制信號產生電路,且設置成依據該電源轉換電路的一輸入電壓信號和該輸出電壓信號決定一第四調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第二臨界值時,該控制信號產生電路會依據該第四調整信號增加該第一功率開關和該第二功率開關的空滯時間。
  44. 如請求項43的控制電路,其中該空滯時間調整電路包含:一第四轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信號間的差值有關的一第四電流;以及一第四電流比較器,耦接於該第四轉導電路,且設置成比較該第四電流和一第四參考電流,以決定該第四調整信號的大小。
  45. 如請求項44的控制電路,其中當該第四電流小於一第四預定值時,該第四電流比較器調降該第四調整信號,以控制該控制信號產生電路增加該第一功率開關和該第二功率開關的空滯時間。
  46. 如請求項25的控制電路,其中該一或多個功率開關包含一第一功率開關和一第二功率開關,該控制電路另包含:一空滯時間調整電路,耦接於該控制信號產生電路,且設置成依據該電源轉換電路的一輸入電壓信號和該輸出電壓信號決定一第四調整信號;其中,當該輸入電壓信號和該輸出電壓信號之間的一差值小於一第二臨界值時,該控制信號產生電路會依據該第四調整信號增加該第一功率開關和該第二功率開關的空滯時間。
  47. 如請求項46的控制電路,其中該空滯時間調整電路包含:一第四轉導電路,設置成產生與該輸入電壓信號和該輸出電壓信 號間的差值有關的一第四電流;以及一第四電流比較器,耦接於該第四轉導電路,且設置成比較該第四電流和一第四參考電流,以決定該第四調整信號的大小。
  48. 如請求項47的控制電路,其中當該第四電流小於一第四預定值時,該第四電流比較器調降該第四調整信號,以控制該控制信號產生電路增加該第一功率開關和該第二功率開關的空滯時間。
TW102111382A 2013-03-29 2013-03-29 避免電源轉換電路的輸出電壓信號產生漣波的控制電路 TWI483520B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW102111382A TWI483520B (zh) 2013-03-29 2013-03-29 避免電源轉換電路的輸出電壓信號產生漣波的控制電路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102111382A TWI483520B (zh) 2013-03-29 2013-03-29 避免電源轉換電路的輸出電壓信號產生漣波的控制電路

Publications (2)

Publication Number Publication Date
TW201438383A TW201438383A (zh) 2014-10-01
TWI483520B true TWI483520B (zh) 2015-05-01

Family

ID=52113516

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102111382A TWI483520B (zh) 2013-03-29 2013-03-29 避免電源轉換電路的輸出電壓信號產生漣波的控制電路

Country Status (1)

Country Link
TW (1) TWI483520B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI551015B (zh) * 2015-08-14 2016-09-21 The ripple adjustment device with frequency tracking function
TWI595734B (zh) * 2015-09-04 2017-08-11 通嘉科技股份有限公司 漣波遏止器
CN106332376B (zh) * 2016-10-26 2017-12-19 杰华特微电子(张家港)有限公司 纹波消除电路及led控制电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101119067A (zh) * 2006-03-23 2008-02-06 株式会社理光 开关调节器
TW201238251A (en) * 2011-02-07 2012-09-16 Semiconductor Components Ind Method for generating a signal and structure therefor
TW201308852A (zh) * 2011-05-25 2013-02-16 Fairchild Semiconductor 用於串聯諧振轉換器的混合控制技術
TW201312942A (zh) * 2011-09-08 2013-03-16 Via Tech Inc 電壓控制器、頻率控制電路、以及使用其之信號產生裝置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101119067A (zh) * 2006-03-23 2008-02-06 株式会社理光 开关调节器
TW201238251A (en) * 2011-02-07 2012-09-16 Semiconductor Components Ind Method for generating a signal and structure therefor
TW201308852A (zh) * 2011-05-25 2013-02-16 Fairchild Semiconductor 用於串聯諧振轉換器的混合控制技術
TW201312942A (zh) * 2011-09-08 2013-03-16 Via Tech Inc 電壓控制器、頻率控制電路、以及使用其之信號產生裝置

Also Published As

Publication number Publication date
TW201438383A (zh) 2014-10-01

Similar Documents

Publication Publication Date Title
US10187938B2 (en) Multichannel constant current LED controlling circuit and controlling method
US10554127B2 (en) Control circuit and control method for multi-output DC-DC converter
TWI439025B (zh) 可減少升降壓式轉換器之切換損失的控制電路及相關的切換式穩壓器
JP2008228514A (ja) スイッチングレギュレータ及びその動作制御方法
JP5034399B2 (ja) スイッチングレギュレータ
TWI462442B (zh) 電源轉換電路的控制電路及相關的控制方法
US20140253066A1 (en) Power circuit
TWI503642B (zh) 包含增強斜坡脈衝調變的電源控制電路
KR101919625B1 (ko) 전류제어 모드 dc-dc 컨버터
KR20100090188A (ko) Dc­dc 컨버터 및 스위칭 제어 회로
TWI435519B (zh) 電源轉換器與其控制方法
TW200917632A (en) Comparator type DC-DC converter
US8994350B2 (en) Load transient detection and clock reset circuit
TWI513152B (zh) 時間信號產生器及時間信號產生方法
US9000735B2 (en) DC-DC controller and operation method thereof
TWI483520B (zh) 避免電源轉換電路的輸出電壓信號產生漣波的控制電路
JP2008022695A (ja) 昇降圧型dc−dcコンバータ、昇降圧型dc−dcコンバータの制御回路および昇降圧型dc−dcコンバータの制御方法
CN112383220B (zh) 控制电路以及应用其的开关变换器
JP5724608B2 (ja) スイッチング回路
TWI483519B (zh) 動態調整電源轉換電路中的功率開關截止時間的控制電路
TWM453302U (zh) 切換式電源供應器及其控制電路
TW201705667A (zh) 操作於漣波控制模式之電源供應器以及其控制方法
JP2006280062A (ja) スイッチングレギュレータを用いる半導体装置およびスイッチングレギュレータの制御方法
TWI475788B (zh) 具有緩啟動電路的電壓轉換器
TWI699954B (zh) 多相dc-dc電源轉換器及其驅動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees