TWI481942B - 顯示面板之畫素結構 - Google Patents

顯示面板之畫素結構 Download PDF

Info

Publication number
TWI481942B
TWI481942B TW102102468A TW102102468A TWI481942B TW I481942 B TWI481942 B TW I481942B TW 102102468 A TW102102468 A TW 102102468A TW 102102468 A TW102102468 A TW 102102468A TW I481942 B TWI481942 B TW I481942B
Authority
TW
Taiwan
Prior art keywords
electrode
pixel
data line
parasitic capacitance
branch electrodes
Prior art date
Application number
TW102102468A
Other languages
English (en)
Other versions
TW201430467A (zh
Inventor
wei cheng Cheng
Kuan Yu Chen
Tien Lun Ting
Wen Hao Hsu
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW102102468A priority Critical patent/TWI481942B/zh
Priority to CN201310113438.6A priority patent/CN103149765B/zh
Priority to US13/975,367 priority patent/US8884299B2/en
Publication of TW201430467A publication Critical patent/TW201430467A/zh
Application granted granted Critical
Publication of TWI481942B publication Critical patent/TWI481942B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance

Description

顯示面板之畫素結構
本發明係關於一種顯示面板之畫素結構,尤指一種具有平衡電容耦合效應之顯示面板之畫素結構。
隨著液晶顯示技術不斷的提升,液晶顯示面板已廣泛地被應用在平面電視、筆記型電腦、智慧型手機與各類型的消費型電子產品上。為了解決習知液晶顯示器之視角過小的缺點,業界研發出一種平面切換型(in-plane switching,IPS)液晶顯示面板,其主要特色在利用水平電場驅動液晶分子,可有效增大視角。習知平面切換型液晶顯示面板的畫素結構包括一閘極線、一第一資料線、一第二資料線、一第一主動開關元件、一第二主動開關元件、一第一畫素電極與一第二畫素電極。第一畫素電極係設置於第一資料線之一側並與第一主動開關元件電性連接,而第二畫素電極係設置於第二資料線之一側並與第二主動開關元件電性連接,且第一畫素電極與第二畫素電極之間的電位差會形成水平電場而可驅動液晶分子。第一畫素電極分別會與第一資料線與第二資料線之間產生寄生電容,且第二畫素電極分別會與第一資料線與第二資料線之間產生寄生電容。然而,由於第一畫素電極係僅設置於第一資料線之一側,因此第一畫素電極與第一資料線之間的寄生電容與第一畫素電極與第二資料線之間的寄生電容不會相等;同理,由於第二畫素電極係僅設置於第二資料 線之一側,因此第二畫素電極與第一資料線之間的寄生電容與第二畫素電極與第二資料線之間的寄生電容不會相等。因此習知平面切換型液晶顯示面板的畫素結構具有不平衡的寄生電容,而會產生畫面閃爍與畫面干擾等問題。
本發明之目的之一在於提供一種具有平衡電容耦合效應之顯示面板之畫素結構。
本發明之一實施例提供一種顯示面板之畫素結構,其包括閘極線、第一資料線、第二資料線、第一主動開關元件、第二主動開關元件、第一畫素電極與第二畫素電極。第一主動開關元件包括第一閘極與閘極線電性連接、第一源極與第一資料線電性連接,以及第一汲極。第二主動開關元件包括第二閘極與閘極線電性連接、第二源極與第二資料線電性連接,以及第二汲極。第一畫素電極與第一主動開關元件之第一汲極電性連接,其中第一畫素電極包括第一主幹電極大體上鄰設於第一資料線之一側,以及第二主幹電極大體上鄰設於第二資料線之一側。第二畫素電極與第二主動開關元件之第二汲極電性連接,其中第二畫素電極係設置於第一畫素電極之第一主幹電極與第二主幹電極之間。
本發明之另一實施例提供一種顯示面板之畫素結構,包括閘極線、第一資料線、第二資料線、第一主動開關元件、第二主動開關 元件、第一畫素電極與第二畫素電極。第一主動開關元件包括第一閘極與閘極線電性連接、第一源極與第一資料線電性連接,以及第一汲極。第二主動開關元件包括第二閘極與閘極線電性連接、第二源極與第二資料線電性連接,以及第二汲極。第一畫素電極與第一主動開關元件之第一汲極電性連接,其中第一畫素電極包括第一主幹電極,其大體上相鄰設置於一部分之第一資料線的一側並靠近第一主動開關元件,以及一第二主幹電極,其大體上相鄰設置於一部分之第二資料線的一側並靠近第二主動開關元件。第二畫素電極與第二主動開關元件之第二汲極電性連接,其中第二畫素電極包括第三主幹電極,其大體上相鄰設置於遠離第一主動開關元件之另一部分的第一資料線之一側,以及第四主幹電極,其大體上相鄰設置於遠離第二主動開關元件之另一部分的第二資料線之一側。
為使熟習本發明所屬技術領域之一般技藝者能更進一步了解本發明,下文特列舉本發明之較佳實施例,並配合所附圖式,詳細說明本發明的構成內容及所欲達成之功效。
請參考第1圖。第1圖繪示了本發明之顯示面板之畫素結構之等效電路圖。如第1圖所示,本實施例之顯示面板之畫素結構包括閘極線GL、第一資料線DL1、第二資料線DL2、儲存電容線CL、第一主動開關元件SW1、第二主動開關元件SW2、第一畫素電極PE1以及第二畫素電極PE2。第一主動開關元件SW1包括第一閘極G1 與閘極線GL電性連接、第一源極S1與第一資料線DL1電性連接,以及第一汲極D1;第二主動開關元件SW2包括第二閘極G2與閘極線GL電性連接、第二源極S2與第二資料線DL2電性連接,以及第二汲極D2。第一畫素電極PE1與第一主動開關元件SW1之第一汲極D1電性連接;第二畫素電極PE2與第二主動開關元件SW2之第二汲極D2電性連接。閘極線GL係用以傳遞閘極訊號至第一閘極G1與第二閘極G2,以開啟第一主動開關元件SW1與第二主動開關元件SW2。當第一主動開關元件SW1開啟時,第一資料線DL1所傳遞第一資料訊號會經由第一源極S1與第一汲極D1傳送至第一畫素電極PE1。當第二主動開關元件SW2開啟時,第二資料線DL2所傳遞第二資料訊號會經由第二源極S2與第二汲極D2傳送至第二畫素電極PE2。第一主動開關元件SW1與第二主動開關元件SW2可分別為薄膜電晶體(thin film transistor,TFT)元件,但不以此為限而可為其它各種型式之主動開關元件。
本發明之顯示面板之畫素結構另包括液晶電容CLC 、第一耦合電容Cgd1 、第二耦合電容Cgd2 、第一儲存電容Cst1 、第二儲存電容Cst2 、第一寄生電容Cp1d1 、第二寄生電容Cp1d2 、第三寄生電容Cp2d1 以及第四寄生電容Cp2d2 。液晶電容CLC 形成於第一畫素電極PE1與第二畫素電極PE2之間,用以驅動液晶分子。精確地說,第一畫素電極PE1之第一資料訊號與第二畫素電極PE2之第二資料訊號的電位差所構成的水平電場可以驅動液晶分子,以控制顯示面板的灰階。第一耦合電容Cgd1 形成於第一汲極D1與閘極線GL之間;第二耦合 電容Cgd2 形成於第二汲極D2與閘極線GL之間;其中第一耦合電容Cgd1 與第二耦合電容Cgd2 大體上相等。第一儲存電容Cst1 係形成於第一汲極D1(或第一畫素電極PE1)與儲存電容線CL之間;第二儲存電容Cst2 係形成於第二汲極D2(或第二畫素電極PE2)與儲存電容線CL之間;其中第一儲存電容Cst1 與第二儲存電容Cst2 大體上相等,但不以此為限。儲存電容線CL具有一共通訊號,具相對於儲存電容線CL的共通訊號,第一畫素電極PE1之第一資料訊號與第二畫素電極PE2之第二資料訊號具有不同的極性。舉例而言,若第一畫素電極PE1之第一資料訊號的電壓高於儲存電容線CL的共通訊號的電壓,則第二畫素電極PE2之第二資料訊號的電壓低於儲存電容線CL的共通訊號的電壓。較佳地,第一畫素電極PE1之第一資料訊號的電壓與儲存電容線CL的共通訊號的電壓之電位差大體上等於第二畫素電極PE2之第二資料訊號的電壓與儲存電容線CL的共通訊號的電壓之電位差,藉此第一儲存電容Cst1 與第二儲存電容Cst2 大體上相等。第一寄生電容Cp1d1 形成於第一畫素電極PE1與第一資料線DL1之間;第二寄生電容Cp1d2 形成於第一畫素電極PE1與第二資料線DL2之間;第三寄生電容Cp2d1 形成於第二畫素電極PE2與第一資料線DL1之間;第四寄生電容Cp2d2 形成於第二畫素電極PE2與第二資料線DL2之間。
第一寄生電容Cp1d1 、第二寄生電容Cp1d2 、第三寄生電容Cp2d1 以及第四寄生電容Cp2d2 係由於畫素電極與資料線之間的電容耦合效應所產生,若第一寄生電容Cp1d1 、第二寄生電容Cp1d2 、第三寄生 電容Cp2d1 以及第四寄生電容Cp2d2 的電容值不平衡,即會導致畫面閃爍(flicker)或畫面干擾(crosstalk)等問題,嚴重影響顯示品質。因此,本發明之顯示面板之畫素結構藉由畫素電極設計來平衡第一寄生電容Cp1d1 、第二寄生電容Cp1d2 、第三寄生電容Cp2d1 以及第四寄生電容Cp2d2 ,可有效避免畫面閃爍或畫面干擾等問題,並可提升開口率,進而提升顯示品質。本發明之各實施例係以垂直配向平面切換型(vertical alignment in-plane switching,VA-IPS)液晶顯示面板為範別作說明,但本發明之顯示面板可為各種類型之水平電場驅動的液晶顯示面板例如平面切換型(in-plane switching,IPS)液晶顯示面板、邊緣電場切換型(fringe field switching,FFS)液晶顯示面板、橫曲配向型(transverse bend alignment,TBA)液晶顯示面板、光電補償型(electrical optical compensation)液晶顯示面板等。下文將針對本發明之不同實施例之顯示面板之畫素結構的畫素電極設計作進一步說明。
請參考第2圖,並一併參考第1圖。第2圖繪示了本發明之第一實施例之顯示面板之畫素結構之示意圖。如第1圖與第2圖所示,本實施例之顯示面板包括複數個畫素結構1分別設置於呈陣列狀排列的畫素區10P內,且為了方便說明,圖式中僅繪示出單一個畫素結構1。在本實施例之顯示面板之畫素結構1中,第一畫素電極PE1包括一第一主幹電極11M大體上鄰設於第一資料線DL1之一側、一第二主幹電極11M2大體上鄰設於第二資料線DL2之一側,以及一連接電極13。由上視方向觀察,第一主幹電極11M1與第一資料 線DL1之間可具有一間隙、或是第一主幹電極11M1與第一資料線DL1的邊緣切齊、或第一主幹電極11M1與第一資料線DL1部分重疊;第二主幹電極11M2與第二資料線DL2之間可具有一間隙、或第二主幹電極11M2與第二資料線DL2的邊緣切齊、或第二主幹電極11M2與第二資料線DL2部分重疊。第一主幹電極11M1可與第一汲極D1直接電性連接,而第二主幹電極11M2係經由連接電極13與第一主幹電極11M1電性連接。第一畫素電極PE1另包括複數條第一分支電極11B1與複數條第二分支電極11B2。第一分支電極11B1係與第一主幹電極11M1連接,第二分支電極11B2係與第二主幹電極11M2連接,且第一分支電極11B1與第二分支電極11B2係交替排列。藉此,第一分支電極11B1與第二分支電極11B2之間會形成相通且蜿蜒的路徑。在本實施例中,第一分支電極11B1與第二分支電極11B2均設置於第一資料線DL1與第二資料線DL2之中心線X的兩相對側,精確地說,位於中心線X之兩相對側的第一分支電極11B1的面積大體上相等,且位於中心線X之兩相對側的第二分支電極11B2的面積大體上相等。舉例而言,第一分支電極11B1與第二分支電極11B2可分別為一直條電極,其中第一分支電極11B1與第二分支電極11B2係交替排列,且第一分支電極11B1與第一主幹電極11M1可彼此垂直,而第二主幹電極11M2與第二分支電極11B2可彼此垂直,但不以此為限。第一分支電極11B1與第二分支電極11B2較佳大體上彼此平行,但不以此為限。連接電極13可為一直條電極,其可設置於遠離第一主動開關元件SW1與第二主動開關元件SW2的一側,但不以此為限。另外,第二畫素電 極PE2係具有”Z字”形狀,迂迴(zigzag)設置於第一分支電極11B1與第二分支電極11B2之間所形成的路徑內。也就是說第二畫素電極PE2設置於第一資料線DL1與第二資料線DL2之中心線X的兩相對側,且設置於中心線X之兩相對側的第二畫素電極PE2的面積大體上相等。第一畫素電極PE1的線寬與第二畫素電極PE2的線寬較佳相同,但不以此為限。
藉由上述畫素電極設計,第一畫素電極PE1與第一資料線DL1之間的第一寄生電容Cp1d1 大體上會等於第一畫素電極PE1與第二資料線DL2之間的第二寄生電容Cp1d2 ;第二畫素電極PE2與第一資料線DL1之間的第三寄生電容Cp2d1 大體上等於第二畫素電極PE2與第二資料線DL2之間的第四寄生電容Cp2d2 ,因此可有效避免畫面閃爍或畫面干擾等問題,並可提升開口率,進而提升顯示品質。此外,在本實施例中,閘極線GL、第一閘極G1、第二閘極G2與儲存電容線CL可由同一層圖案化金屬層所構成(例如第一金屬層),但不以此為限。儲存電容線CL的形狀與尺寸可視儲存電容的需求加以變更,例如為直條狀或U字形。第一資料線DL1、第二資料線DL2、第一源極S1、第一汲極D1、第二源極S2以及第二汲極D2可由同一層圖案化金屬層所構成(例如第二金屬層),但不以此為限。第一畫素電極PE1與第二畫素電極PE2係為透明電極,例如氧化銦錫電極,因此本實施例之顯示面板之畫素結構1具有高開口率。另外,第一畫素電極PE1與第二畫素電極PE2可位於同一水平面上並由同一層圖案化導電層(例如氧化銦錫層)所構成,或者第一 畫素電極PE1與第二畫素電極PE2可位於不同水平面上並由不同的圖案化導電層所構成。
本發明之顯示面板之畫素結構並不以上述實施例為限。下文將依序介紹本發明之其它較佳實施例之顯示面板之畫素結構,且為了便於比較各實施例之相異處並簡化說明,在下文之各實施例中使用相同的符號標注相同的元件,且主要針對各實施例之相異處進行說明,而不再對重覆部分進行贅述。
請參考第3圖,並一併參考第1圖。第3圖繪示了本發明之第一實施例之一變化實施例之顯示面板之畫素結構之示意圖。如第1圖與第3圖所示,不同於第一實施例,在本變化實施例之顯示面板之畫素結構1’中,各第一分支電極11B1包括一第一直條電極11B1_1與一第二直條電極11B1_2,第一直條電極11B1_1與第一主幹電極11M1連接並沿一第一方向T1延伸,第二直條電極11B1_2與第一直條電極11B1_1連接並沿一第二方向T2延伸;各第二分支電極11B2包括一第三直條電極11B2_1與一第四直條電極11B2_2,第三直條電極11B2_1與第二主幹電極11M2連接並沿第二方向T2延伸,第四直條電極11B2_2與第三直條電極11B2_1連接並沿第一方向T1延伸。第一方向T1不同於第二方向T2,第一方向T1與第二方向T2均與第一主幹電極11M1以及第二主幹電極11M2具有一夾角,且上述夾角可大於0度且小於180度。第一直條電極11B1_1與第四直條電極11B2_2彼此平行,且第二直條電極11B1_2與第三 直條電極11B2_1彼此平行,但不以此為限。舉例而言,各第一分支電極11B1大體上係為一”V字型”電極,且各第二分支電極11B2大體上係為一”V字型”電極,但不以此為限。在本變化實施例中,第一分支電極11B1與第二分支電極11B2係對稱於第一資料線DL1與第二資料線DL2之中心線X。另外,第二畫素電極PE2係迂迴設置於第一分支電極11B1之第一直條電極11B1_1與第二直條電極11B1_2以及第二分支電極11B2之第三直條電極11B2_1與第四直條電極11B2_2之間所形成的路徑內,且第二畫素電極PE2係對稱於第一資料線DL1與第二資料線DL2之中心線X。藉由上述畫素電極設計,第一畫素電極PE1與第一資料線DL1之間的第一寄生電容Cp1d1 大體上會等於第一畫素電極PE1與第二資料線DL2之間的第二寄生電容Cp1d2 ;第二畫素電極PE2與第一資料線DL1之間的第三寄生電容Cp2d1 大體上等於第二畫素電極PE2與第二資料線DL2之間的第四寄生電容Cp2d2 ,因此可有效避免畫面閃爍或畫面干擾等問題,並可提升開口率,進而提升顯示品質。
請參考第4圖,並一併參考第1圖。第4圖繪示了本發明之第二實施例之顯示面板之畫素結構之示意圖。如第1圖與第4圖所示,在本實施例之顯示面板之畫素結構2中,第一畫素電極PE1包括一第一主幹電極11M1與一第二主幹電極11M2。第一主幹電極11M1大體上相鄰設置於一部分對第一資料線DL1的一側並靠近位於同一畫素區10P內之第一主動開關元件SW1;第二主幹電極11M2係與第一主幹電極11M1連接,且其大體上相鄰設置於一部分之第二 資料線DL2的一側並靠近位於同一畫素區10P內之第二主動開關元件SW2。第二畫素電極PE2包括一第三主幹電極12M1與一第四主幹電極12M2。第三主幹電極12M1大體上相鄰設置於遠離位於同一畫素區10P內之第一主動開關元件SW1之另一部分的第一資料線DL1之一側;第四主幹電極12M2係與第三主幹電極12M1連接,且其大體上相鄰設置於位於同一畫素區10P內之遠離第二主動開關元件SW2之另一部分的第二資料線DL2之一側。在本實施例中,第一主幹電極11M1、第二主幹電極11M2、第三主幹電極12M1、第四主幹電極12M2、第一資料線DL1與第二資料線DL2可分別為一直條狀電極,且大體上彼此平行設置,但不以此為限。
第一畫素電極PE1另包括複數條第一分支電極11B1、複數條第二分支電極11B2以及一第一延伸電極11E。第二畫素電極PE2另包括複數條第三分支電極12B1、複數條第四分支電極12B2以及一第二延伸電極12E。第一分支電極11B1係與第一主幹電極11M1連接,且第二分支電極11B2係與第二主幹電極11M2連接。第一分支電極11B1與第二分支電極11B2係交替排列,藉此第一分支電極11B1與第二分支電極11B2之間會形成相通且蜿蜒的路徑。第一分支電極11B1與第二分支電極11B2大體上較佳彼此平行,但不以此為限。第三分支電極12B1係與第三主幹電極12M1連接,且第四分支電極12B2係與第四主幹電極12M2連接。第三分支電極12B1與第四分支電極12B2係交替排列,藉此第三分支電極12B1與第四分支電極12B2之間會形成相通且蜿蜒的路徑。第三分支電極12B1與 第四分支電極12B2大體上較佳彼此平行,但不以此為限。第一延伸電極11E係與第一主幹電極11M1連接,並迂迴設置於第三分支電極12B1與第四分支電極12B2之間所形成的路徑內。第二延伸電極12E係與第四主幹電極12M2連接,並迂迴設置於第一分支電極11B1與第二分支電極11B2之間所形成的路徑內。在本實施例中,第二畫素電極PE2之第三主幹電極12M1、第四主幹電極12M2、第三分支電極12B1與第四分支電極12B2係經由第二延伸電極12E與第二主動開關元件SW2之第二汲極D2電性連接。
此外,第一畫素電極PE1另包括一第一連接電極11C,分別與第一主幹電極11M1與第二主幹電極11M2連接,以及第二畫素電極PE2另包括一第二連接電極12C,分別與第三主幹電極12M1與第四主幹電極12M2連接。第一連接電極11C與第二連接電極12C可分別為一直條電極,其中第一連接電極11C可設置於靠近第一主動開關元件SW1與第二主動開關元件SW2的一側,用以將第一主幹電極11M1與第二主幹電極11M2電性連接;第二連接電極12C可設置於遠離位於同一畫素區10P內之第一主動開關元件SW1與第二主動開關元件SW2的一側,用以將第三主幹電極1121與第四主幹電極12M2電性連接。在本實施例中,第一畫素電極PE1之第一主幹電極11M1、第二主幹電極11M2、第一分支電極11B1與第二分支電極11B2係經由第一連接電極11C與第一主動開關元件SW1之第一汲極D1電性連接。
在本實施例中,第一主幹電極11M1之長度大體上等於第二主幹電極11M2之長度,且第四主幹電極12M2之長度大體上等於第三主幹電極12M1之長度。第一主幹電極11M1之長度可等於第三主幹電極12M1之長度,也就是說,第一主幹電極11M1之長度與第三主幹電極12M1之長度大體上可分別等於第一資料線DL1之長度的二分之一,但不以此為限。在一變化實施例中,第一主幹電極11M1與第三主幹電極12M1之長度比值可大於1或小於1。
藉由上述畫素電極設計,第一畫素電極PE1與第一資料線DL1之間的第一寄生電容Cp1d1 、第一畫素電極PE1與第二資料線DL2之間的第二寄生電容Cp1d2 、第二畫素電極PE2與第一資料線DL1之間的第三寄生電容Cp2d1 以及第二畫素電極PE2與第二資料線DL2之間的第四寄生電容Cp2d2 大體上會相等,因此可有效避免畫面閃爍或畫面干擾等問題,並可提升開口率,進而提升顯示品質。此外,在本實施例中,第一畫素電極PE1與第二畫素電極PE2係為透明電極,例如氧化銦錫電極,因此本實施例之顯示面板之畫素結構2具有高開口率。另外,第一畫素電極PE1與第二畫素電極PE2可位於同一水平面上並由同一層圖案化導電層所構成,或者第一畫素電極PE1與第二畫素電極PE2可位於不同水平面上並由不同的圖案化導電層所構成。值得說明的是第一畫素電極PE1與第二畫素電極PE2的位置可能因為對位誤差而相對於第一資料線DL1與第二資料線DL2產生偏移,但即使在第一畫素電極PE1與第二畫素電極PE2產生位置偏移的狀況下,第一畫素電極PE1與第一資料線DL1之間 的第一寄生電容Cp1d1 大體上仍會等於第二畫素電極PE2與第一資料線DL1之間的第三寄生電容Cp2d1 ;第二畫素電極PE2與第二資料線DL2之間的第四寄生電容Cp2d2 大體上仍會等於第一畫素電極PE1與第二資料線DL2之間的第二寄生電容Cp1d2 ,因此仍可有效避免畫面閃爍或畫面干擾等問題。
請參考第5圖,並一併參考第1圖。第5圖繪示了本發明之第二實施例之一變化實施例之顯示面板之畫素結構之示意圖。如第1圖與第5圖所示,不同於第二實施例,在本變化實施例之顯示面板之畫素結構2’中,第一主幹電極11M1之長度大體上小於第二主幹電極11M2之長度,且第四主幹電極12M2之長度大體上小於第三主幹電極12M1之長度,因此第二主幹電極11M2與第三主幹電極12M1於平行於閘極線GL之方向上部分重疊。上述設計係考量第一主動開關元件SW1之第一汲極D1與第一資料線DL1之間的寄生電容與第二主動開關元件SW2之第二汲極D2與第二資料線DL2之間的寄生電容後所作的變更設計。精確地說,由於第一汲極D1係與第一畫素電極PE1電性連接,因此第一汲極D1與第一資料線DL1之間所形成的寄生電容亦屬於第一畫素電極PE1與第一資料線DL1之間的第一寄生電容Cp1d1 的一部分;由於第二汲極D2係與第二畫素電極PE2電性連接,因此第二汲極D2與第二資料線DL2之間所形成的寄生電容亦屬於第二畫素電極PE2與第二資料線DL2之間的第四寄生電容Cp2d2 的一部分。因此,為了使第一寄生電容Cp1d1 、第二寄生電容Cp1d2 、第三寄生電容Cp2d1 以及第四寄生電容Cp2d2 相 等,第二主幹電極11M2之長度大於第一主幹電極11M1之長度,以增加第二寄生電容Cp1d2 ,第三主幹電極12M1之長度大體上大於第四主幹電極12M2之長度,以增加第三寄生電容Cp2d1 。藉由上述配置,第一寄生電容Cp1d1 、第二寄生電容Cp1d2 、第三寄生電容Cp2d1 以及第四寄生電容Cp2d2 大體上會相等,而可避免畫面閃爍或畫面干擾等問題。第一主幹電極11M1、第二主幹電極11M2、第三主幹電極12M1與第四主幹電極12M2的長度關係可視第一汲極D1與第二汲極D2的尺寸、第一汲極D1與第一資料線DL1之距離以及第二汲極D2與第二資料線DL2的距離等因素作適當的調整,以使得第一寄生電容Cp1d1 、第二寄生電容Cp1d2 、第三寄生電容Cp2d1 以及第四寄生電容Cp2d2 大體上會相等。
綜上所述,本發明之顯示面板之畫素結構具有可平衡電容耦合效應的設計,可有效改善畫面閃爍與畫面干擾等問題,進而提升顯示品質。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
GL‧‧‧閘極線
DL1‧‧‧第一資料線
DL2‧‧‧第二資料線
CL‧‧‧儲存電容線
SW1‧‧‧第一主動開關元件
SW2‧‧‧第二主動開關元件
PE1‧‧‧第一畫素電極
PE2‧‧‧第二畫素電極
G1‧‧‧第一閘極
S1‧‧‧第一源極
D1‧‧‧第一汲極
G2‧‧‧第二閘極
S2‧‧‧第二源極
D2‧‧‧第二汲極
CLC ‧‧‧液晶電容
Cgd1 ‧‧‧第一耦合電容
Cgd2 ‧‧‧第二耦合電容
Cst1 ‧‧‧第一儲存電容
Cst2 ‧‧‧第二儲存電容
Cp1d1 ‧‧‧第一寄生電容
Cp1d2 ‧‧‧第二寄生電容
Cp2d1 ‧‧‧第三寄生電容
Cp2d2 ‧‧‧第四寄生電容
1‧‧‧顯示面板之畫素結構
11M1‧‧‧第一主幹電極
11M2‧‧‧第二主幹電極
13‧‧‧連接電極
11B1‧‧‧第一分支電極
11B2‧‧‧第二分支電極
1’‧‧‧顯示面板之畫素結構
11B1_1‧‧‧第一直條電極
11B2_1‧‧‧第三直條電極
11B2_2‧‧‧第四直條電極
T1‧‧‧第一方向
T2‧‧‧第二方向
X‧‧‧中心線
2‧‧‧顯示面板之畫素結構
12M1‧‧‧第三主幹電極
12M2‧‧‧第四主幹電極
11E‧‧‧第一延伸電極
12B1‧‧‧第三分支電極
12B2‧‧‧第四分支電極
12E‧‧‧第二延伸電極
11C‧‧‧第一連接電極
12C‧‧‧第二連接電極
2’‧‧‧顯示面板之畫素結構
10P‧‧‧畫素區
第1圖繪示了本發明之顯示面板之畫素結構之等效電路圖。
第2圖繪示了本發明之第一實施例之顯示面板之畫素結構之示意圖。
第3圖繪示了本發明之第一實施例之一變化實施例之顯示面板之畫素結構之示意圖。
第4圖繪示了本發明之第二實施例之顯示面板之畫素結構之示意圖。
第5圖繪示了本發明之第二實施例之一變化實施例之顯示面板之畫素結構之示意圖。
GL‧‧‧閘極線
DL1‧‧‧第一資料線
DL2‧‧‧第二資料線
CL‧‧‧儲存電容線
SW1‧‧‧第一主動開關元件
SW2‧‧‧第二主動開關元件
PE1‧‧‧第一畫素電極
PE2‧‧‧第二畫素電極
G1‧‧‧第一閘極
S1‧‧‧第一源極
D1‧‧‧第一汲極
G2‧‧‧第二閘極
S2‧‧‧第二源極
D2‧‧‧第二汲極
1‧‧‧顯示面板之畫素結構
11M1‧‧‧第一主幹電極
11M2‧‧‧第二主幹電極
13‧‧‧連接電極
11B1‧‧‧第一分支電極
11B2‧‧‧第二分支電極
X‧‧‧中心線
10P‧‧‧畫素區

Claims (17)

  1. 一種顯示面板之畫素結構,包括:一閘極線;一第一資料線;一第二資料線;一第一主動開關元件,包括一第一閘極與該閘極線電性連接、一第一源極與該第一資料線電性連接,以及一第一汲極;一第二主動開關元件,包括一第二閘極與該閘極線電性連接、一第二源極與該第二資料線電性連接,以及一第二汲極;一第一畫素電極,與該第一主動開關元件之該第一汲極電性連接,其中該第一畫素電極包括一第一主幹電極大體上鄰設於該第一資料線之一側,以及一第二主幹電極大體上鄰設於該第二資料線之一側,其中該第一畫素電極另包括複數條第一分支電極與該第一主幹電極連接,以及複數條第二分支電極與該第二主幹電極連接,該等第一分支電極與該等第二分支電極係交替排列,各該第一分支電極包括一第一直條電極與一第二直條電極,該第一直條電極與該第一主幹電極連接並沿一第一方向延伸,該第二直條電極與該第一直條電極連接並沿一第二方向延伸,各該第二分支電極包括一第三直條電極與一第四直條電極,該第三直條電極與該第二主幹電極連接並沿該第二方向延伸,該第四直條電極與該第三直條電極連接並沿該第一方向延伸,該第一方向不同於該第二方向, 且該第一方向與該第二方向均與該第一主幹電極以及該第二主幹電極具有一夾角;以及一第二畫素電極,與該第二主動開關元件之該第二汲極電性連接,其中該第二畫素電極係設置於該第一畫素電極之該第一主幹電極與該第二主幹電極之間,且該第二畫素電極係迂迴設置於該等第一分支電極與該等第二分支電極之間。
  2. 如請求項1所述之顯示面板之畫素結構,其中各該第一分支電極大體上係為一”V字型”電極,且各該第二分支電極大體上係為一”V字型”電極。
  3. 如請求項1所述之顯示面板之畫素結構,其中該第一畫素電極另包括一連接電極,與該第一主幹電極與該第二主幹電極連接。
  4. 如請求項1所述之顯示面板之畫素結構,另包括一第一寄生電容形成於該第一畫素電極與該第一資料線之間、一第二寄生電容形成於該第一畫素電極與該第二資料線之間、一第三寄生電容形成於該第二畫素電極與該第一資料線之間,以及一第四寄生電容形成於該第二畫素電極與該第二資料線之間,其中該第一寄生電容大體上等於該第二寄生電容,且該第三寄生電容大體上等於該第四寄生電容。
  5. 一種顯示面板之畫素結構,包括: 一閘極線;一第一資料線;一第二資料線;一第一主動開關元件,包括一第一閘極與該閘極線電性連接、一第一源極與該第一資料線電性連接,以及一第一汲極;一第二主動開關元件,包括一第二閘極與該閘極線電性連接、一第二源極與該第二資料線電性連接,以及一第二汲極;一第一畫素電極,與該第一主動開關元件之該第一汲極電性連接,其中該第一畫素電極包括一第一主幹電極,其大體上相鄰設置於一部分之該第一資料線的一側並靠近該第一主動開關元件,以及一第二主幹電極,其大體上相鄰設置於一部分之該第二資料線的一側並靠近該第二主動開關元件;以及一第二畫素電極,與該第二主動開關元件之該第二汲極電性連接,其中該第二畫素電極包括一第三主幹電極,其大體上相鄰設置於遠離該第一主動開關元件之另一部分的該第一資料線之一側,以及一第四主幹電極,其大體上相鄰設置於遠離該第二主動開關元件之另一部分的該第二資料線之一側。
  6. 如請求項5所述之顯示面板之畫素結構,其中該第一主幹電極、該第二主幹電極、該第三主幹電極、該第四主幹電極、該第一資料線與該第二資料線大體上彼此平行設置。
  7. 如請求項5所述之顯示面板之畫素結構,其中該第一主幹電極 之長度大體上等於該第二主幹電極之長度,且該第四主幹電極之長度大體上等於該第三主幹電極之長度。
  8. 如請求項5所述之顯示面板之畫素結構,其中該第一主幹電極之長度小於該第二主幹電極之長度,該第四主幹電極之長度小於該第三主幹電極之長度,且該第二主幹電極與該第三主幹電極於一平行於該閘極線之方向上部分重疊。
  9. 如請求項5所述之顯示面板之畫素結構,其中該第一畫素電極另包括複數條第一分支電極與該第一主幹電極連接,以及複數條第二分支電極與該第二主幹電極連接,該等第一分支電極與該等第二分支電極係交替排列,該第二畫素電極另包括複數條第三分支電極與該第三主幹電極連接,以及複數條第四分支電極與該第四主幹電極連接,該等第三分支電極與該等第四分支電極係交替排列。
  10. 如請求項9所述之顯示面板之畫素結構,其中該第一畫素電極另包括一第一延伸電極與該第一主幹電極連接並迂迴延伸於該等第三分支電極與該等第四分支電極之間,且該第二畫素電極另包括一第二延伸電極與該第四主幹電極連接並迂迴延伸於該等第一分支電極與該等第二分支電極之間。
  11. 如請求項5所述之顯示面板之畫素結構,其中該第一畫素電 極另包括一第一連接電極分別與該第一主幹電極與該第二主幹電極連接,以及該第二畫素電極另包括一第二連接電極分別與該第三主幹電極與該第四主幹電極連接。
  12. 如請求項5所述之顯示面板之畫素結構,另包括一第一寄生電容形成於該第一畫素電極與該第一資料線之間、一第二寄生電容形成於該第一畫素電極與該第二資料線之間,一第三寄生電容形成於該第二畫素電極與該第一資料線之間,以及一第二寄生電容形成於該第二畫素電極與該第二資料線之間,其中該第一寄生電容、該第二寄生電容、該第三寄生電容與該第四寄生電容大體上相等。
  13. 一種顯示面板之畫素結構,包括:一閘極線;一第一資料線;一第二資料線;一第一主動開關元件,包括一第一閘極與該閘極線電性連接、一第一源極與該第一資料線電性連接,以及一第一汲極;一第二主動開關元件,包括一第二閘極與該閘極線電性連接、一第二源極與該第二資料線電性連接,以及一第二汲極;一第一畫素電極,與該第一主動開關元件之該第一汲極電性 連接,其中該第一畫素電極包括一第一主幹電極大體上鄰設於該第一資料線之一側,以及一第二主幹電極大體上鄰設於該第二資料線之一側,其中該第一畫素電極另包括複數條第一分支電極與該第一主幹電極連接,該第一畫素電極另包括複數條第二分支電極與該第二主幹電極連接,該等第一分支電極與該等第二分支電極均與該第一主幹電極以及該第二主幹電極分別具有一夾角,以及該等第一分支電極與該等第二分支電極係交替排列;以及一第二畫素電極,與該第二主動開關元件之該第二汲極電性連接,其中該第二畫素電極係設置於該第一畫素電極之該第一主幹電極與該第二主幹電極之間,且該第二畫素電極係迂迴設置於該等第一分支電極與該等第二分支電極之間。
  14. 如請求項13之顯示面板之畫素結構,其中該等第一分支電極垂直於該第一主幹電極,且該等第二分支電極垂直於該第二主幹電極。
  15. 如請求項13所述之顯示面板之畫素結構,其中該等第一分支電極大體上平行於該等第二分支電極。
  16. 如請求項13所述之顯示面板之畫素結構,其中該第一畫素電 極另包括一連接電極,與該第一主幹電極與該第二主幹電極連接。
  17. 如請求項13所述之顯示面板之畫素結構,另包括一第一寄生電容形成於該第一畫素電極與該第一資料線之間、一第二寄生電容形成於該第一畫素電極與該第二資料線之間、一第三寄生電容形成於該第二畫素電極與該第一資料線之間,以及一第四寄生電容形成於該第二畫素電極與該第二資料線之間,其中該第一寄生電容大體上等於該第二寄生電容,且該第三寄生電容大體上等於該第四寄生電容。
TW102102468A 2013-01-23 2013-01-23 顯示面板之畫素結構 TWI481942B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW102102468A TWI481942B (zh) 2013-01-23 2013-01-23 顯示面板之畫素結構
CN201310113438.6A CN103149765B (zh) 2013-01-23 2013-04-02 显示面板的像素结构
US13/975,367 US8884299B2 (en) 2013-01-23 2013-08-25 Pixel structure of display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102102468A TWI481942B (zh) 2013-01-23 2013-01-23 顯示面板之畫素結構

Publications (2)

Publication Number Publication Date
TW201430467A TW201430467A (zh) 2014-08-01
TWI481942B true TWI481942B (zh) 2015-04-21

Family

ID=48547932

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102102468A TWI481942B (zh) 2013-01-23 2013-01-23 顯示面板之畫素結構

Country Status (3)

Country Link
US (1) US8884299B2 (zh)
CN (1) CN103149765B (zh)
TW (1) TWI481942B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI610114B (zh) * 2016-05-11 2018-01-01 曾世憲 畫素單元結構及其製造方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105446030B (zh) * 2014-09-01 2019-02-01 群创光电股份有限公司 液晶显示面板
CN204374567U (zh) * 2015-01-08 2015-06-03 京东方科技集团股份有限公司 一种像素结构、阵列基板、显示面板和显示装置
KR20160110623A (ko) * 2015-03-09 2016-09-22 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
KR102473306B1 (ko) * 2015-11-18 2022-12-05 삼성디스플레이 주식회사 표시 장치
TWI609214B (zh) * 2017-01-06 2017-12-21 友達光電股份有限公司 畫素結構
KR102345437B1 (ko) * 2017-06-28 2021-12-30 삼성디스플레이 주식회사 표시 장치
CN108287420A (zh) 2018-02-08 2018-07-17 武汉华星光电技术有限公司 显示面板的共用电极及显示面板
CN109669305B (zh) * 2019-02-21 2022-11-04 昆山龙腾光电股份有限公司 阵列基板和液晶显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100207856A1 (en) * 2009-02-16 2010-08-19 Samsung Electronics Co., Ltd. Array substrate and display device having the same
US20110285689A1 (en) * 2005-11-22 2011-11-24 Hee-Seop Kim Display apparatus

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BRPI0920697A2 (pt) * 2008-10-14 2019-09-24 Sharp Kk dispositivo de exibição de cristal líquido
KR101765545B1 (ko) * 2010-07-07 2017-08-08 삼성디스플레이 주식회사 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110285689A1 (en) * 2005-11-22 2011-11-24 Hee-Seop Kim Display apparatus
US20100207856A1 (en) * 2009-02-16 2010-08-19 Samsung Electronics Co., Ltd. Array substrate and display device having the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI610114B (zh) * 2016-05-11 2018-01-01 曾世憲 畫素單元結構及其製造方法

Also Published As

Publication number Publication date
CN103149765A (zh) 2013-06-12
US8884299B2 (en) 2014-11-11
US20140203302A1 (en) 2014-07-24
CN103149765B (zh) 2016-01-20
TW201430467A (zh) 2014-08-01

Similar Documents

Publication Publication Date Title
TWI481942B (zh) 顯示面板之畫素結構
US9557615B2 (en) Liquid crystal display device
US10114256B2 (en) Array substrate and liquid crystal display panel
JP4731206B2 (ja) 液晶表示装置
JP5855888B2 (ja) 液晶表示装置
US10134906B2 (en) Display device
US9151994B2 (en) Display panel
WO2012128084A1 (ja) 薄膜トランジスタアレイ基板及び液晶表示装置
US10197870B2 (en) Array substrate and display device
US8599349B2 (en) Display panel
TW201730634A (zh) 液晶顯示面板
JP2006133577A (ja) 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法
US20140210868A1 (en) Liquid crystal display device and method of driving the same
TW201421130A (zh) 液晶顯示面板之畫素結構
US8451393B2 (en) Liquid crystal display
US10088716B2 (en) Liquid crystal display device
US8115878B2 (en) Thin film transistor array substrate and liquid crystal display
US8045079B2 (en) Display device
CN103597403B (zh) 液晶显示装置
TWI432862B (zh) 液晶面板及其畫素結構
US9147371B2 (en) Liquid crystal display panel used in normally black mode and display apparatus using the same
US10203808B2 (en) Position input device and display device having position input function
KR102098161B1 (ko) 액정표시장치용 어레이 기판
KR20220089384A (ko) 액정표시장치
JP2013178568A (ja) 液晶表示素子及びそれを用いた画像表示装置