TWI467361B - 行動裝置晶片及其行動裝置控制方法 - Google Patents

行動裝置晶片及其行動裝置控制方法 Download PDF

Info

Publication number
TWI467361B
TWI467361B TW101124678A TW101124678A TWI467361B TW I467361 B TWI467361 B TW I467361B TW 101124678 A TW101124678 A TW 101124678A TW 101124678 A TW101124678 A TW 101124678A TW I467361 B TWI467361 B TW I467361B
Authority
TW
Taiwan
Prior art keywords
processor
main processor
audio
multimedia
mobile device
Prior art date
Application number
TW101124678A
Other languages
English (en)
Other versions
TW201317770A (zh
Inventor
Chih Ping Lin
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW201317770A publication Critical patent/TW201317770A/zh
Application granted granted Critical
Publication of TWI467361B publication Critical patent/TWI467361B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3293Power saving characterised by the action undertaken by switching to a less power-consuming processor, e.g. sub-CPU
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Telephone Function (AREA)
  • Mobile Radio Communication Systems (AREA)

Description

行動裝置晶片及其行動裝置控制方法
本發明通常是有關於一種裝置晶片及裝置控制方法,且特別是有關於一種行動裝置晶片及行動裝置控制方法。
行動電話在人們之日常生活中扮演了一項重要角色。關於目前及下一代之行動電話,對於降低電能消耗並使行動電話更高效節能,以在有限度的電池電量的供應之下,使操作時間最大化,是目前相當需要的。
減少使用於音頻回放(audio playback)之電能為用以減少行動電話之電能消耗之一種方式。為此目的,某些行動電話被設計成除了具有一個行動裝置晶片以外,還額外具有多媒體晶片。另外也有某些行動電話試圖在沒有額外的多媒體處理器的情況下,改善它們的電能管理。
關於第一種方式,雖然添加另一多媒體晶片可以減少電能消耗,但卻高度地增加行動電話之成本。於第二方式中,則會偵測系統負荷、所執行任務(task)及所執行的過程(process),以管理時脈信號以及開啟或關閉相關硬體。然而,第二種方式所減少之電能消耗很少。而且,因為基本電能損耗(basic power overhead)存在,使得電能耗損依然相當可觀。因此,如何尋得一種減少電能消耗之有效方式對行動電話而言是很重要的。
有鑑於此,本發明提供一種行動裝置晶片及用於行動裝置之行動裝置控制方法。
依據本發明之一方面,提供一種行動裝置晶片。行動裝置晶片包括一主處理器、一多媒體處理器及一直接記憶體存取(DMA)電路。多媒體處理器係電性地耦接至主處理器。DMA電路存取儲存器,而DMA電路係電性地耦接至多媒體處理器。當行動裝置晶片以一正常模式操作時,主處理器提供儲存於儲存器中之一音頻檔案之至少一部分之檔案存取資訊至多媒體處理器。當行動裝置晶片以一省電模式操作時,多媒體處理器依據由主處理器所提供之檔案存取資訊,經由DMA電路獲得儲存於儲存器之音頻檔案之至少一部分之資料。
依據本發明之另一方面,提供一種行動裝置控制方法。行動裝置控制方法包括以下步驟。應用一種行動裝置晶片,其包括一主處理器、一多媒體處理器以及一直接記憶體存取(DMA)電路。多媒體處理器係電性地耦接至主處理器,而DMA電路存取儲存器且電性地耦接至多媒體處理器。當行動裝置晶片以一正常模式操作時,儲存於儲存器之一音頻檔案之至少一部分之檔案存取資訊係藉由主處理器而提供至多媒體處理器。當行動裝置晶片以一省電模式操作時,儲存於儲存器之音頻檔案之至少一部分之資料係依據由主處理器所提供之檔案存取資訊,經由DMA電路,藉由多媒體處理器而獲得。
本發明提供之行動裝置晶片及用於行動裝置之行動 裝置控制方法,可以在行動裝置執行音頻播放或音頻回放(audio playback)時降低電能使用量。因此,可以減少電能消耗並達成高能源效率,以在行動裝置之有限的電池供應源之下,使操作時間最大化。為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
請參照第1圖,其繪示依據本發明之一實施例之一行動裝置晶片100之方塊示意圖,其中,行動裝置晶片100係使用於行動通訊裝置116中。行動裝置晶片100包括一主處理器102、一多媒體處理器104以及一直接記憶體存取(DMA)電路106。多媒體處理器104係電性地耦接至主處理器102。DMA電路106存取儲存器108,而DMA電路106係電性地耦接至多媒體處理器104。
當行動裝置晶片100以一正常模式操作時,主處理器102提供儲存於儲存器108之一音頻檔案之至少一部分之檔案存取資訊(file accessing information)至多媒體處理器104。當行動裝置晶片100以一省電模式操作時,多媒體處理器104依據由主處理器102所提供之檔案存取資訊,經由DMA電路106獲得儲存於儲存器108之音頻檔案之至少一部分之資料。
為了減少電能消耗,行動裝置晶片100例如在只有音頻任務將被服務時,將以省電模式操作。亦即,如果只有音頻任務將被服務,行動裝置晶片100會以省電模式操作 以減少電能使用,同時在一行動裝置中執行音頻播放或音頻回放。因此,電能消耗將可降低並達到高能源效率,以在行動裝置之有限之電池供應源之下,使操作時間最大化。
再者,行動裝置晶片100可更包括一時脈控制單元110與一鎖相迴路(PLL)112。時脈控制單元110控制PLL 112,以及時脈控制單元110係電連接至主處理器102與多媒體處理器104。
當行動裝置晶片100以正常模式操作時,PLL 112係被啟動,且時脈控制單元110基於由PLL 112所產生之一第三時脈信號CLK3,分別提供一第一時脈信號CLK1與一第二時脈信號CLK2至主處理器102與多媒體處理器104。當行動裝置晶片100以省電模式操作時,主處理器102進入一睡眠模式而PLL 112不被啟動,且時脈控制單元110提供一第四時脈信號CLK4至多媒體處理器104,第四時脈信號CLK4的頻率係低於第二時脈信號CLK2之頻率。
當行動裝置晶片100以正常模式操作時,PLL 112依據來自一時脈源114之參考時脈信號CLK0產生第三時脈信號CLK3。第三時脈信號CLK3之頻率通常高於參考時脈信號CLK0之頻率。因此,分別提供給主處理器102與多媒體處理器104使用之第一時脈信號CLK1與一第二時脈信號CLK2之頻率通常高於參考時脈信號CLK0。當行動裝置晶片100以省電模式操作時,PLL 112不被啟動,且時脈控制單元110依據來自時脈源114之參考時脈信號 CLK0,將第四時脈信號CLK4輸出至多媒體處理器104。因為主處理器102已進入睡眠模式,所以主處理器102並不需要任何時脈信號。
舉例而言,主處理器102可藉由微控制器單元(MCU)來實現,而多媒體處理器104可藉由一數位信號處理器(DSP)來實現。當行動裝置晶片100以正常模式操作時,主處理器102處理行動裝置116之通訊與使用者介面之操作。通常,多媒體處理器104之設計係比主處理器102之設計更簡單。當行動裝置晶片100以正常模式操作時,多媒體處理器104在主處理器102之協助之下,完成音頻播放或音頻回放之操作。在某些實施例中,如果必要的話,多媒體處理器104亦可執行非音頻任務之操作。舉例而言,主處理器102存取來自儲存器108之一音頻檔案之資料,並將資料傳送至外部記憶體118。然後,音頻檔案之資料係從外部記憶體118被傳送至一內部記憶體310(繪示於第3圖之行動裝置晶片100中)。多媒體處理器104將讀取內部記憶體310以獲得音頻檔案之資料,以解碼音頻檔案之資料。解碼後的資料接著被輸出至揚聲器120以供播放。
此外,當行動裝置晶片100以省電模式操作時,多媒體處理器104在主處理器102進入睡眠模式之前,依據由主處理器102所提供之檔案存取資訊,經由DMA電路106獲得儲存於儲存器108之音頻檔案之至少一部分之資料。利用在主處理器102進入睡眠模式之前預先從主處理器102獲得之檔案存取資訊,多媒體處理器104可以在沒有 主處理器102之協助的情況下,經由DMA電路106獲得來自儲存器108之音頻檔案之資料。音頻播放或音頻回放之操作可只藉由多媒體處理器104來執行,而且對多媒體處理器104而言,低頻率之時脈信號已經足以讓多媒體處理器104完成音頻播放或音頻回放。因此,當行動裝置晶片100以省電模式操作時,具有較低頻率之時脈信號CLK4係被提供至多媒體處理器104以取代時脈信號CLK2,這樣可有效地減少行動裝置116之電能消耗。
請參照第2圖,其繪示當行動裝置晶片100以正常模式與省電模式操作時之輸入至主處理器102之時脈信號之頻率Freq1與輸入至多媒體處理器104之時脈信號之頻率Freq2。在時間周期T1與T3期間,舉例而言,行動裝置晶片100以正常模式操作;主處理器102接收頻率為f1之第一時脈信號CLK1,而多媒體處理器104接收頻率為f2之第二時脈信號CLK2。PLL 112係在時間周期T1與T3期間被啟動。在時間周期T2與T4期間,舉例而言,行動裝置晶片100以省電模式操作,主處理器102進入睡眠模式而且不需要時脈信號,多媒體處理器104接收頻率為f4之第四時脈信號CLK4,頻率f4係低於第二時脈信號CLK2之頻率f2。PLL 112在時間周期T2與T4期間不被啟動。因為主處理器102處於睡眠模式,所以PLL 112不被啟動,且多媒體處理器104所需要的時脈信號之頻率會被降低,所以當行動裝置晶片100以省電模式操作時,大幅降低了在時間周期T2與T4期間之電能消耗。
由主處理器102所提供之檔案存取資訊包括一實體 (physical)區段表(PST),舉例而言,其具有多個PST單元項(entry),每個PST單元項記載(catalog)儲存器中之一個區塊資料之實體位址。當PST單元項之數量低於一第一閾值,且行動裝置晶片100以省電模式操作時,多媒體處理器104將喚醒主處理器102,且行動裝置晶片100被改變成以正常模式操作,用以使主處理器102再次提供檔案存取資訊至多媒體處理器104。閾值可譬如是PST單元項之總數量之十分之一。亦可依據主處理器102產生一新PST單元項之速度與主處理器102傳送PST單元項至多媒體處理器104之速度,將閾值設定為其他數值。
請參照第3圖,其繪示主處理器102與多媒體處理器104之一例。主處理器102包括一儲存驅動器302與一音頻驅動器304。儲存驅動器302管理儲存器108。當行動裝置晶片100以正常模式操作時,音頻驅動器304管理主處理器102中之音頻播放任務或音頻回放任務。音頻驅動器304更進一步偵測是否有任何非音頻任務使用儲存驅動器302。如果沒有,則音頻驅動器304從儲存驅動器302獲得檔案存取資訊,傳送檔案存取資訊至多媒體處理器104,並通知休眠控制器309。休眠控制器309檢查是否只有音頻任務被操作。如果是,則休眠控制器309將行動裝置晶片100設定成省電模式。
舉例而言,多媒體處理器104包括一儲存驅動器306與一音頻解碼器308。當行動裝置晶片100處於省電模式時,儲存驅動器306回應於儲存器108之讀取操作。當行動裝置晶片100處於正常模式時,音頻解碼器308解碼來 自音頻驅動器304之資料。當行動裝置晶片100處於省電模式時,音頻解碼器308解碼來自儲存驅動器306之資料。解碼後的資料從音頻解碼器308輸出至揚聲器120以供播放。在一個例子中,儲存驅動器306為一種簡化的儲存驅動器,其在行動裝置晶片100處於省電模式時,只回應於儲存器108之讀取操作。
行動裝置晶片100可更包括一內部記憶體310。儲存驅動器306依據檔案存取資訊讀取儲存器108,並將來自儲存器108之讀取資料儲存進入內部記憶體310中,且音頻解碼器308解碼儲存於內部記憶體310之資料。當儲存於內部記憶體310之資料低於一第二閾值時,儲存驅動器306依據檔案存取資訊再次讀取儲存器108,並再次儲存讀取資料至內部記憶體310。第二閾值譬如對應至音頻資料之數量,此音頻資料之數量係為每時間單位由音頻解碼器308所解碼之音頻資料之數量的兩倍,或者其係對應於供揚聲器120播放持續一段特定時間期間(譬如50 ms)用之解碼後的資料之數量。
請參照第4圖,其繪示依據本發明之一實施例之在只執行音頻任務時之行動裝置控制方法之流程圖。在步驟420中,音頻驅動器304致能時脈控制單元110。然後,在步驟422中,音頻驅動器304開始音頻回放。在步驟402中,音頻驅動器304準備音頻資料,儲存驅動器302準備檔案存取資訊(譬如PST),而音頻驅動器304將檔案存取資訊傳送至多媒體處理器104。然後,進入步驟404與408。在步驟404中,主處理器102進入睡眠模式,然後, PLL 112不被啟動(譬如斷電),且在步驟406中沒有時脈信號輸入至主處理器102。
在步驟408中,確認儲存於內部記憶體310以供音頻播放或音頻回放之音頻資料是否足夠。若否,則執行步驟410;若是,則執行步驟412。在步驟410中,儲存驅動器306使用檔案存取資訊(譬如PST之PST單元項)以經由DMA電路106從儲存器108獲得更多的音頻資料,並將音頻資料儲存在內部記憶體310中。在步驟412中,音頻解碼器308讀取內部記憶體310中之音頻資料並解碼音頻資料。舉例而言,音頻資料係被解碼成一脈衝碼調變(Pulse-Code Modulation,PCM)資料。然後,解碼後的資料係在步驟414中輸出至揚聲器120,接著於步驟416中確認檔案存取資訊(譬如PST單元項)是否足夠。若是,則重複步驟408;若否,則執行步驟418以喚醒主處理器102,然後,執行步驟424,以使PLL 112被啟動。然後,再次執行步驟402以獲得更多的檔案存取資訊(譬如獲得更多的PST單元項)。在第4圖之流程圖中,步驟402、404、406、420、422以及424係藉由主處理器102而執行,而步驟408、410、412、414以及416係藉由多媒體處理器104而執行,步驟418可以藉由多媒體處理器104或者其他處理器而執行。
請參照第5圖,其繪示依據本發明之一實施例之在執行非音頻任務時之行動裝置控制方法之流程圖。如步驟502所示,當存在有待被執行之非音頻任務時,主處理器102會被喚醒。然後,如步驟503所示,PLL 112亦被啟 動。接著,主處理器102在步驟506中服務非音頻任務。在完成非音頻任務之後,主處理器102在步驟508中進入睡眠模式,而PLL 112在步驟510中不被啟動。
在步驟503之後,亦藉由主處理器102而執行步驟516。主處理器102準備音頻資料與檔案存取資訊(譬如PST)給多媒體處理器104,以使多媒體處理器104在主處理器102係處於睡眠模式以減少電能消耗時,可以解碼音頻資料或從儲存器108獲得更多音頻資料。
請參照第6圖與第7圖,第6圖繪示儲存音頻檔案之音頻資料之儲存器108之區段之一例,而第7圖繪示PST之一例。假設儲存器108之區段1、2、3、10、11以及310~316儲存將被播放或回放之音頻檔案之至少一部分之音頻資料。儲存驅動器302獲得關於音頻檔案之音頻資料之區段索引(如第7圖中之欄位「區段索引(Sector Index)」所示),且儲存驅動器302對應地產生PST(如第7圖中之欄位「PST」所示)。然後,PST被傳送至多媒體處理器104,用以經由DMA電路106讀取來自儲存器108之音頻資料。
實施例之行動裝置晶片100係可使用於行動通訊裝置(譬如,行動電話、個人數位助理(PDA)、平板電腦,手提式電腦、手提式遊戲控制台等等)。儲存驅動器302、音頻驅動器304、儲存驅動器306以及音頻解碼器308可藉由硬體或軟體來實現。於本發明之本實施例中,藉由DMA電路106與檔案存取資訊(譬如PST)之使用,儲存器108中之音頻資料可藉由多媒體處理器104而被存取,並放在內部記憶體310中,以藉由多媒體處理器104直接被解 碼。當音頻播放或音頻回放時,主處理器102可進入睡眠模式,外部記憶體118可被斷電,PLL 112可以是不被啟動的,且供多媒體處理器104用之時脈信號之頻率可被降低至音頻解碼器308之工作時脈頻率。相較於以具有除了行動裝置晶片以外之一種獨立的多媒體晶片之習知行動裝置,本發明之本實施例並不需要具有一個額外的與獨立的多媒體晶片,而可降低行動裝置之成本。因此,於本發明之本實施例中,係降低了在本實施例之行動裝置中執行音頻播放或音頻回放時之電能使用,減少了電能消耗,並達成高能源效率,並且在具有低成本之行動裝置之有限之電池供應源之下,使操作時間最大化。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
CLK0、CLK1、CLK2、CLK3、CLK4‧‧‧參考時脈信號
Freq1、Freq2、f1、f2‧‧‧頻率
T1、T2、T3、T4‧‧‧時間周期
100‧‧‧行動裝置晶片
102‧‧‧主處理器
104‧‧‧多媒體處理器
106‧‧‧直接記憶體存取(DMA)電路
108‧‧‧儲存器
110‧‧‧時脈控制單元
112‧‧‧鎖相迴路(PLL)
114‧‧‧時脈源
116‧‧‧行動裝置
118‧‧‧外部記憶體
120‧‧‧揚聲器
302‧‧‧儲存驅動器
304‧‧‧音頻驅動器
306‧‧‧儲存驅動器
308‧‧‧音頻解碼器
309‧‧‧休眠控制器
310‧‧‧內部記憶體
402、404、406、408、410、412、414、416、418、420、422、424‧‧‧步驟
502、503、506、508、510、516‧‧‧步驟
第1圖繪示依據本發明之一實施例之一行動裝置晶片之方塊示意圖;第2圖繪示當行動裝置晶片以正常模式與省電模式操作時,輸入至主處理器之時脈信號之頻率以及輸入至多媒體處理器之時脈信號之頻率。
第3圖繪示主處理器與多媒體處理器之一例子。
第4圖繪示依據本發明之一實施例之在只有音頻任 務被執行時之行動裝置控制方法之流程圖。
第5圖繪示依據本發明之一實施例之在非音頻任務被執行時之行動裝置控制方法之流程圖。
第6圖繪示儲存音頻檔案之音頻資料之儲存器之區段之一例子。
第7圖繪示PST之一例子。
CLK0、CLK1、CLK2、CLK3、CLK4‧‧‧參考時脈信號
100‧‧‧行動裝置晶片
102‧‧‧主處理器
104‧‧‧多媒體處理器
106‧‧‧直接記憶體存取(DMA)電路
108‧‧‧儲存器
110‧‧‧時脈控制單元
112‧‧‧鎖相迴路(PLL)
114‧‧‧時脈源
116‧‧‧行動裝置
118‧‧‧外部記憶體
120‧‧‧揚聲器

Claims (10)

  1. 一種行動裝置晶片,包括:一主處理器;一多媒體處理器,電性地耦接至該主處理器;及一直接記憶體存取電路,用以存取儲存器,該直接記憶體存取電路係電性地耦接至該多媒體處理器;其中當該主處理器以一正常模式操作時,該主處理器提供儲存於該儲存器之一音頻檔案之至少一部分之檔案存取資訊至該多媒體處理器;其中當該主處理器與該多媒體處理器以一省電模式操作時,該多媒體處理器依據由該主處理器所提供之該檔案存取資訊,經由該直接記憶體存取電路獲得儲存於該儲存器之該音頻檔案之該至少一部分之資料。
  2. 如申請專利範圍第1項所述之行動裝置晶片,更包括一時脈控制單元及一鎖相迴路,該時脈控制單元控制該鎖相迴路,並電連接至該主處理器與該多媒體處理器,其中當該主處理器以該正常模式操作時,該鎖相迴路係被啟動,而該時脈控制單元基於該鎖相迴路所產生之一第三時脈信號,分別地提供一第一時脈信號及一第二時脈信號至該主處理器與該多媒體處理器;其中當該主處理器與該多媒體處理器以該省電模式操作時,該主處理器進入一睡眠模式,而該鎖相迴路不被啟動,而該時脈控制單元基於一參考時脈信號,提供一第四時脈信號至該多媒體處理器,該第四時脈信號之頻率低於該第二時脈信號之頻率。
  3. 如申請專利範圍第1項所述之行動裝置晶片,其中該檔案存取資訊包括一實體區段表,該實體區段表具有複數個實體區段表單元項,每個實體區段表單元項記載該儲存器中之一個區塊資料之實體位址,當該實體區段表單元項之數量低於一第一閾值時,且當該主處理器與該多媒體處理器以該省電模式操作時,該主處理器係被改變成以該正常模式操作,以使該主處理器再次提供該檔案存取資訊至該多媒體處理器。
  4. 如申請專利範圍第1項所述之行動裝置晶片,其中該主處理器包括:一休眠控制器;一第一儲存驅動器,用以管理該儲存器;以及一音頻驅動器,用以在該主處理器以該正常模式操作時,管理該主處理器中之複數個音頻播放任務或音頻回放任務;其中該音頻驅動器更偵測是否有任何非音頻任務待被執行,如果沒有,則該音頻驅動器從該第一儲存驅動器獲得該檔案存取資訊,將該檔案存取資訊傳送至該多媒體處理器,並通知該休眠控制器以將該主處理器與該多媒體處理器設定成該省電模式。
  5. 如申請專利範圍第4項所述之行動裝置晶片,其中該多媒體處理器包括:一第二儲存驅動器,用以在該主處理器與該多媒體處理器處於該省電模式時回應於該儲存器之讀取操作;及一音頻解碼器,用以在該主處理器處於該正常模式時 解碼來自該音頻驅動器之資料,且在該主處理器與該多媒體處理器處於該省電模式時解碼來自該第二儲存驅動器之資料,其中該解碼後的資料係被輸出至一揚聲器以供播放;以及其中,該第二儲存驅動器係只用以在該主處理器與該多媒體處理器處於該省電模式時回應於該儲存器之讀取操作。
  6. 一種行動裝置控制方法,用於包含一主處理器、一多媒體處理器以及一直接記憶體存取電路的一行動裝置晶片;其中該多媒體處理器係電性地耦接至該主處理器,該直接記憶體存取電路存取儲存器並電性地耦接至該多媒體處理器,該行動裝置控制方法包括:當該主處理器以一正常模式操作時,藉由該主處理器提供儲存於該儲存器之一音頻檔案之至少一部分之檔案存取資訊至該多媒體處理器;以及當該主處理器與該多媒體處理器以一省電模式操作時,藉由該多媒體處理器,依據該檔案存取資訊,經由該直接記憶體存取電路獲得儲存於該儲存器之該音頻檔案之該至少一部分之資料。
  7. 如申請專利範圍第6項所述之行動裝置控制方法,其中該行動裝置晶片更包括一時脈控制單元及一鎖相迴路,該時脈控制單元控制該鎖相迴路並電連接至該主處理器與該多媒體處理器,該方法更包括:當該主處理器以該正常模式操作時,啟動該鎖相迴路; 當該主處理器以該正常模式操作時,基於由該鎖相迴路所產生之一第三時脈信號,藉由該時脈控制單元分別地提供一第一時脈信號與一第二時脈信號至該主處理器與該多媒體處理器,當該主處理器與該多媒體處理器以該省電模式操作時,將該主處理器設定成進入一睡眠模式並且不啟動該鎖相迴路;以及當該主處理器與該多媒體處理器以該省電模式操作時,藉由該時脈控制單元提供一第四時脈信號至該多媒體處理器,該第四時脈信號之頻率低於該第二時脈信號之頻率。
  8. 如申請專利範圍第7項所述之行動裝置控制方法,其中該檔案存取資訊包括一實體區段表,該實體區段表具有複數個實體區段表單元項,每個實體區段表單元項記載該儲存器中之一個區塊資料之實體位址,當該實體區段表單元項之數量低於一第一閾值時,且當該主處理器與該多媒體處理器以該省電模式操作時,該主處理器改變成以該正常模式操作,用以使該主處理器再次提供該檔案存取資訊至該多媒體處理器。
  9. 如申請專利範圍第7項所述之行動裝置控制方法,其中該主處理器包括:一第一儲存驅動器,用以管理該儲存器;以及一音頻驅動器,用以在該主處理器以該正常模式操作時,管理該主處理器中之複數個音頻回放任務,該主處理器包括一休眠控制器,該方法更包括:偵測是否有任何非音頻任務藉由該音頻驅動器使用 該第一儲存驅動器,如果沒有,則從該第一儲存驅動器獲得該檔案存取資訊,藉由該音頻驅動器傳送該檔案存取資訊至該多媒體處理器,並藉由該休眠控制器將該主處理器與該多媒體處理器設定成該省電模式。
  10. 如申請專利範圍第9項所述之行動裝置控制方法,其中該多媒體處理器包括一第二儲存驅動器及一音頻解碼器,該第二儲存驅動器係在該主處理器與該多媒體處理器處於該省電模式時回應於該儲存器之讀取操作,該方法更包括:當該主處理器處於該正常模式時,藉由該音頻解碼器解碼來自該音頻驅動器之資料,且在該主處理器與該多媒體處理器處於該省電模式時,藉由該音頻解碼器解碼來自該第二儲存驅動器之資料,其中該解碼後的資料係被輸出至一揚聲器以供播放;以及其中該第二儲存驅動器係只用以在該主處理器與該多媒體處理器處於該省電模式時回應於該儲存器之讀取操作。
TW101124678A 2011-10-18 2012-07-09 行動裝置晶片及其行動裝置控制方法 TWI467361B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/275,528 US8914657B2 (en) 2011-10-18 2011-10-18 Mobile device chip and mobile device controlling method therefor

Publications (2)

Publication Number Publication Date
TW201317770A TW201317770A (zh) 2013-05-01
TWI467361B true TWI467361B (zh) 2015-01-01

Family

ID=48086814

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101124678A TWI467361B (zh) 2011-10-18 2012-07-09 行動裝置晶片及其行動裝置控制方法

Country Status (3)

Country Link
US (1) US8914657B2 (zh)
CN (1) CN103065654B (zh)
TW (1) TWI467361B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120108570A (ko) * 2011-03-24 2012-10-05 삼성전자주식회사 오디오 장치, 및 그 동작 방법
KR101951171B1 (ko) 2012-08-09 2019-02-25 삼성전자 주식회사 멀티미디어 프로세싱 시스템 및 그 동작 방법
US9342134B2 (en) * 2013-09-27 2016-05-17 Intel Corporation Power consumption reduction in a computing device
US9910505B2 (en) * 2014-06-17 2018-03-06 Amazon Technologies, Inc. Motion control for managing content
CN107889023B (zh) * 2017-11-13 2020-07-03 厦门傅里叶电子有限公司 智能音效功放芯片及智能音效切换方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7634672B2 (en) * 2006-01-03 2009-12-15 Via Technologies Inc. Power saving method of central processing unit
TW201019084A (en) * 2008-11-14 2010-05-16 Fih Hong Kong Ltd Power device
TW201038088A (en) * 2009-04-10 2010-10-16 Foxconn Comm Technology Corp System and method of power saving for playing music mutely
CN102150145A (zh) * 2008-08-04 2011-08-10 苹果公司 媒体处理方法和设备
TW201134234A (en) * 2010-03-30 2011-10-01 Hon Hai Prec Ind Co Ltd Earphone, electronic device and power-saving method thereof

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7849339B2 (en) * 2007-03-23 2010-12-07 Silicon Image, Inc. Power-saving clocking technique

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7634672B2 (en) * 2006-01-03 2009-12-15 Via Technologies Inc. Power saving method of central processing unit
CN102150145A (zh) * 2008-08-04 2011-08-10 苹果公司 媒体处理方法和设备
TW201019084A (en) * 2008-11-14 2010-05-16 Fih Hong Kong Ltd Power device
TW201038088A (en) * 2009-04-10 2010-10-16 Foxconn Comm Technology Corp System and method of power saving for playing music mutely
TW201134234A (en) * 2010-03-30 2011-10-01 Hon Hai Prec Ind Co Ltd Earphone, electronic device and power-saving method thereof

Also Published As

Publication number Publication date
US8914657B2 (en) 2014-12-16
CN103065654B (zh) 2015-11-25
TW201317770A (zh) 2013-05-01
CN103065654A (zh) 2013-04-24
US20130097442A1 (en) 2013-04-18

Similar Documents

Publication Publication Date Title
US9632561B2 (en) Power-gating media decoders to reduce power consumption
JP4611210B2 (ja) 非メインcpu/osベースの動作環境
TWI467361B (zh) 行動裝置晶片及其行動裝置控制方法
JP4343977B2 (ja) オーディオファイルの再生に適応したコンピュータシステム
WO2017156925A1 (zh) 一种解锁方法及移动终端
KR101994569B1 (ko) 상시-온 컴포넌트에서의 클록 스위칭
CN105745615A (zh) 用于移动设备的始终进行的音频控制
US9116694B2 (en) Efficient low power exit sequence for peripheral devices
JP2007220119A (ja) コンピューティング装置用のロウパワーディジタルオーディオコード/再生システムおよび方法
JP6276470B2 (ja) ポータブルコンピューティングデバイスの揮発性メモリのスタンバイ電力を低減するためのシステムおよび方法
US7522966B2 (en) Low power digital audio decoding/playing system for computing devices
CN101351762A (zh) 用于零电压处理器休眠状态的方法和设备
US20120047402A1 (en) Method and Apparatus for Monitoring Interrupts During a Power Down Event at a Processor
TWI242149B (en) Machine-readable medium, personal computers adapted to function as a decompressed audio player and adapted to play audio files, and method of operating a personal computer
CN103578524A (zh) 多媒体处理系统及其操作方法
US8682460B2 (en) System and method for performing audio processing operations by storing information within multiple memories
JP2011118453A (ja) 電子機器、及び機能設定データ設定方法
KR20140035845A (ko) 에너지 보존을 갖는 연속적인 데이터 전달
JP2014505929A (ja) 特別なメディア再生のシナリオのための電力の最適化
TWI772438B (zh) 用於計算設備中的動態緩衝器大小設定的系統和方法
KR100622087B1 (ko) 이동통신 단말기에서 멀티미디어 재생모듈의 제어 방법
CN101814007A (zh) 支持硬盘最高传输速率的硬盘存取方法及系统
WO2023250032A1 (en) Multistage wake up circuit
TW201437907A (zh) 音頻播放方法及應用其之電子裝置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees