TWI463808B - 通道脈衝響應/直流偏移聯合估測模組、方法及相關接收器 - Google Patents
通道脈衝響應/直流偏移聯合估測模組、方法及相關接收器 Download PDFInfo
- Publication number
- TWI463808B TWI463808B TW101113730A TW101113730A TWI463808B TW I463808 B TWI463808 B TW I463808B TW 101113730 A TW101113730 A TW 101113730A TW 101113730 A TW101113730 A TW 101113730A TW I463808 B TWI463808 B TW I463808B
- Authority
- TW
- Taiwan
- Prior art keywords
- impulse response
- channel impulse
- training sequence
- estimation
- offset
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/061—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/7097—Interference-related aspects
- H04B1/7103—Interference-related aspects the interference being multiple access interference
- H04B1/7105—Joint detection techniques, e.g. linear detectors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0202—Channel estimation
- H04L25/0212—Channel estimation of impulse response
Description
本發明係有關於通道脈衝響應(Channel Impulse Response,以下簡稱CIR)估測及直流偏移(Direct Current Offset,以下簡稱DCO)估測,且特別有關於一種CIR/DCO聯合估測(joint estimation)模組與方法,以及應用所述模組與方法的分時同步分碼多重擷取(Time Division Synchronous Code Division Multiple Access,以下簡稱TDSCDMA)系統接收器。
在TDSCDMA系統中,DCO估測係於每一時槽(time slot,或稱為burst(突發))上執行。所述時槽包含四個部份:兩個資料區段(data field)、一個訓練序列區段(midamble field)以及一個保護時段(guard period,以下簡稱GP)。其中,每一資料區段包含352個片碼(chip),每一訓練序列區段包含144個片碼,而每一GP包含16個片碼。以上所述的片碼係為用於傳送而已被調變的符號(symbol)。習知的DCO估測方法係處理所述資料區段並藉由對資料符號或片碼進行平均來估測DCO。每一突發中的所述資料符號或片碼(來自兩個資料區段)被饋送至DCO估測模組以產生用以補償整個突發的DCO,而補償後的訓練序列則隨後被傳送至通道估測模組以產生CIR估測。最後,CIR估測與DCO補償後的資料被一併送至聯合偵測器(Joint Detector,以下簡稱JD)。統計而言,上述方法適用於每一區段皆包含非常多片碼之狀況,然而對於資料區段只有704個片碼的TDSCDMA而言,上述
方法則顯得不太適用,此時的準確度不如預期良好。
有鑑於此,特提供以下技術方案:
本發明實施例提供一種通道脈衝響應/直流偏移聯合估測裝置,包含:通道脈衝響應估測模組,響應基本訓練序列及接收的訓練序列以提供作為一系列通道脈衝響應抽頭的初步通道脈衝響應估測,其中基本訓練序列及接收的訓練序列皆包含多個片碼;直流偏移補償模組,響應此一系列通道脈衝響應抽頭以產生直流補償後的通道脈衝響應;雜訊改善模組,接收直流補償後的通道脈衝響應,濾除該系列通道脈衝響應抽頭中低於預設雜訊水平的抽頭並輸出通道脈衝響應估測;以及直流偏移估測模組,響應通道脈衝響應估測以提供直流偏移估測。
本發明實施例另提供一種通道脈衝響應/直流偏移聯合估測裝置,包含處理器,所述處理器從基本訓練序列及接收的訓練序列中產生作為一系列通道脈衝響應抽頭的初步通道脈衝響應估測;從此一系列通道脈衝響應抽頭中產生直流補償後的通道脈衝響應;濾除直流補償後的通道脈衝響中之雜訊以產生通道脈衝響應估測;以及從通道脈衝響應估測中計算直流偏移估測。
本發明實施例另提供一種通道脈衝響應/直流偏移聯合估測方法,用於一分時同步分碼多重擷取接收器,該方法包含:從基本訓練序列及接收的訓練序列中產生作為一系列通道脈衝響應抽頭的初步通道脈衝響應估測;儲存此一系列通道脈衝響應抽頭;從此一系列通道
脈衝響應抽頭中計算直流補償後的通道脈衝響應;濾除直流補償後的通道脈衝響中之雜訊以產生通道脈衝響應估測;以及從通道脈衝響應估測中計算直流偏移估測。
本發明實施例另提供一種分時同步分碼多重擷取接收器,具有通道脈衝響應/直流偏移聯合估測功能,且所述接收器包含:介面,用於接收基本訓練序列 r mid 及接收的訓練序列 m ;初步通道脈衝響應估測模組,響應基本訓練序列 r mid 及接收的訓練序列 m ,以提供作為一系列通道脈衝響應抽頭的初步通道脈衝響應估測,其中基本訓練序列 r mid 及接收的訓練序列 m 皆包含多個片碼;緩衝器,用於儲存此一系列通道脈衝響應抽頭;直流偏移補償模組,響應此一系列通道脈衝響應抽頭以產生直流補償後的通道脈衝響應;雜訊改善模組,接收直流補償後的通道脈衝響應,濾除一系列通道脈衝響應抽頭中低於預設雜訊水平的抽頭,並輸出通道脈衝響應估測;以及直流偏移估測模組,響應通道脈衝響應估測以提供直流偏移估測。
本發明實施例另提供一種分時同步分碼多重擷取接收器,具有通道脈衝響應/直流偏移聯合估測功能,且所述接收器包含:一處理器,用於從基本訓練序列及接收的訓練序列中產生作為一系列通道脈衝響應抽頭的初步通道脈衝響應估測;儲存此一系列通道脈衝響應抽頭;從此一系列通道脈衝響應抽頭中計算直流補償後的通道脈衝響應;濾除直流補償後的通道脈衝響中之雜訊以產生通道脈衝響應估測;以及
從通道脈衝響應估測中計算直流偏移估測;以及遞迴式回授環路,將直流偏移估測回授至直流補償後的通道脈衝響應的計算,用於更新直流補償後的通道脈衝響應之補償,並提升通道脈衝響應估測及直流偏移估測之一準確度。
以上所述的通道脈衝響應/直流偏移聯合估測模組、方法及相關接收器,能夠利用少數幾次疊代來實現通道脈衝響應/直流偏移聯合估測,提升了通道脈衝響應及直流偏移估測之準確度的同時無需顯著增加系統之運算量及複雜度。
於說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件。所屬領域中具有通常知識者應可理解,硬體製造商可能會用不同的名詞來稱呼同樣的元件。本說明書及後續的申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。於通篇說明書及後續的請求項當中所提及的「包含」係為一開放式的用語,故應解釋成「包含但不限定於」。另外,「耦接」一詞在此係包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置耦接於一第二裝置,則代表該第一裝置可直接電氣連接於該第二裝置,或透過其他裝置或連接手段間接地電氣連接至該第二裝置。
以下將介紹基於訓練序列的DCO估測方法及TDSCDMA系統。DCO估測係於TDSCDMA接收器之每一時槽/突發上執行。第1圖係
TDSCDMA系統中突發/時槽10之結構示意圖,所述突發/時槽10由四個部份構成:兩個資料區段12與14、一個訓練序列區段16以及一個保護時段(GP)18。其中,資料區段12與14中每一者皆包含352個片碼,訓練序列區段16包含144個片碼,而GP 18則包含16個片碼。以上所述的片碼係為用於傳送而已被調變的符號(symbol)。訓練序列區段16的144個片碼實際上包含訓練序列的128個片碼(圖中標號20)以及16個片碼的循環字首(Cyclical Prefix,以下簡稱CP)22,而所述CP22係訓練序列中最後16個片碼(圖中標號24)的重複。
習知的DCO估測方法需處理資料區段12及14,並藉由對資料符號或片碼進行平均來估測DCO。請參考第2圖,第2圖係習知技術之DCO估測模組之方塊示意圖。如第2圖所示,突發緩衝器30接收每一時槽/突發,並將資料符號透過線32傳送至DCO估測模組34。隨後,產生之DCO估測被傳送至DCO補償模組36。DCO補償模組36接收線38上之資料並應用自DCO估測模組34接收之DCO估測,以輸出DCO補償後的資料40。而DCO補償後的訓練序列則傳送至通道估測模組42,以由其產生通道脈衝響應(CIR)估測44。隨後,DCO補償後的資料40及CIR估測44被一併傳送至聯合偵測器46。所述DCO估測可由下述方程式表示:
其中,r(i)係為接收之資料採樣(data sample),N為採樣數量。
依據本發明之精神,DCO估測之策略不僅需要處理資料區段,還要處理訓練序列以藉由聯合個測DCO及CIR來得到DCO。一般而言,所述聯合估測模組可藉由數位電路實施。然而,此並非本發明的限制,所述聯合估測模組亦可以類比電路實施於類比數位轉換器(Analog to Digital Convertor,以下簡稱ADC)之前,例如直接實施於放大器中。
請參考第3圖,第3圖係依本發明實施例之CIR/DCO聯合估測模組之方塊示意圖。如第3圖所示,於本發明之方法中,與前述方法類似,突發/時槽首先被突發緩衝器30接收,且資料符號於線38上傳送至DCO補償模組36。但是,訓練序列卻透過線50被提供至CIR/DCO聯合估測模組52以產生CIR估測44及DCO估測,而DCO估測被提供至DCO補償模組36以由其產生DCO補償後的資料40。所述CIR/DCO聯合估測模組52可提供通道估測及DCO估測。
請參考第4圖,第4圖係第3圖中CIR/DCO聯合估測模組52之詳細方塊示意圖。如第4圖所示。初步CIR估計模組60響應基本訓練序列62及接收的訓練序列64以提供作為一系列CIR抽頭(tap)66的初步(粗略)CIR估測,其中基本訓練序列62及接收的訓練序列64每一者皆包含多個片碼,而該系列CIR抽頭66則被傳送至緩衝器68。DCO補償模組70響應儲存於緩衝器68中的該系列CIR抽頭66,以產生DC補償後的CIR 72。雜訊改善(noise refinement)模組74濾除此系列抽頭中低於預設雜訊水平的抽頭,並使高於所述預設雜訊水平的有效抽頭通過,以產生CIR估測44a。DCO估測模組76響應CIR
估測44a以提供DCO估測40a。於較佳實施例中,包含疊代(iteration)計數器82與回授線84的遞迴式回授環路80可提供遞迴操作。通常而言,僅需一次或兩次疊代即可使系統得到準確的CIR估測及DCO估測。
對習知系統而言,CIR估計模組60及雜訊改善模組74會應用於其中,而本發明的一個實施例,可更包含緩衝器68、DCO補償模組70以及DCO估測模組76,於一較佳實施例中,還可包含疊代計數器82及回授線84。所述CIR估計模組60可以很多不同形式或架構來實施。在所述特定實施例中,CIR估計模組60可包含兩個快速傅立葉轉換(Fast Fourier Transform,以下簡稱FFT)電路90及92,一個點切分(dot division)電路94及逆快速傅立葉轉換(Inverse Fast Fourier Transform,以下簡稱IFFT)電路96。FFT電路90用於轉換基本訓練序列62,而FFT電路92用於轉換接收的訓練序列64。點切分電路94利用基本訓練序列62之FFT來逐片碼(或符號)地切分接收的訓練序列64之FFT。隨後’IFFT電路96對其進行IFFT操作以提供一系列CIR抽頭66直緩衝器68。其中,基本訓練序列係為被TDSCDMA傳送器傳送前的初始訓練序列的複製,而接收的訓練序列則係為由傳送通道之後的TDSCDMA接收器接收並儲存於突發緩衝器30的訓練序列。如第4圖所示,圖中包含初步CIR估計模組60及雜訊改善模組74的CIR/DCO聯合估測模組52可藉由執行所述元件功能的電腦或處理器以硬體來實施。
較佳地,依本發明之CIR/DCO聯合估測模組可以疊代方式操作。所述CIR估測可藉由於頻域中從基本訓練序列中去卷積(de-convolving)接收的訓練序列來計算。接著,可對CIR估測執行雜訊改善來計算DCO。所述DCO可回饋至CIR估測模組以移除殘留的DCO組分。所述DCO補償後的CIR可用於計算更精確之DCO估測。於一次或兩次疊代之後,CIR估測及DCO估測都能夠被得到。
第5圖是依本發明實施例的CIR/DCO聯合估測方法的流程圖。於步驟102中,首先從基本訓練序列及接收的訓練序列中產生以提供作為一系列CIR抽頭的初步(粗略)CIR估測。於步驟104中,所述初步(粗略)估測的一系列CIR抽頭被儲存至緩衝器中。於步驟106中,從初步估測的此系列CIR抽頭中計算DC補償後的CIR,接著,於步驟108中藉由禁止(suppress)低於預設門檻值(例如雜訊功率乘以實驗因子)的抽頭來執行雜訊改良,濾除DC補償後的CIR中的雜訊,並使高於門檻值的抽頭通過以提供有效抽頭。於步驟110中,利用CIR估測計算DCO估測。於步驟112中’若疊代次數已經達到最大數值,則於步驟114中輸出最終之CIR估測及DCO估測;若疊代次數沒有達到最大數值,則系統返回至執行步驟106。其中,步驟102可由多種方式實現,其並非本發明的限制。如第5圖所示,於步驟120中對接收的訓練序列執行FFT操作,並於步驟122中對基本訓練序列執行FFT操作。接著,於步驟124中執行點切分操作,接收的訓練序列之FFT被基本訓練序列之FFT逐片碼切分。之後,於步驟126中對所述切分結果執行IFFT操作,以產生作為一系列CIR抽頭的初步(粗略)
CIR估測。
所述接收的訓練序列係基本訓練序列與CIR之線性卷積(linear convolution)。藉由移除循環字首(CP),線性卷積可變為循環卷積(cyclical convolution),其相當於頻域中的乘法。所述CIR估測可藉由頻域中的去卷積操作來得到。所述去卷積可於CIR之初步估測中執行,如下所示:對接收的訓練序列執行FFT: R mid =FFT( r mid ) (2)
對基本訓練序列執行FFT: M =FFT( m ) (3)
所述基本訓練序列可由上層通知(higher-layer noice)中得到,其中, r mid 為接收的訓練序列及 m 為該基本訓練序列,為該系列通道脈衝響應抽頭的初步通道脈衝響應估測向量形式,其由一系列標量組成。
之後,執行點切分:
執行IFFT操作:
所述臨時CIR估測儲存於緩衝器中。
對CIR估測執行之DCO補償可由下述方程式執行:
其中,k為從0開始的疊代索引,為第k th次疊代的DCO估測,而初步DCO估測為粗略的估測值,初步通道脈衝響應估測向量形式由一系列標量組成,直流補償後的通道脈衝響應估測向量形式由一系列標量組成。例如,可以利用接收的訓練序列的平均值來作為所述粗略的估測值。由於其可於方程式(2)中得到,因此不需要單獨計算所述平均值,如下所示:
類似地,Σm(i)亦可由方程式(2)中得到:
之後,再進行作為非線性處理的雜訊改善:
其中,直流補償後的通道脈衝響應估測向量形式由一系列標量組成,最終的通道脈衝響應估測向量形式由一系列標量組成,refine()完成至的轉換以得到最終的通道脈衝響應估測。
所述DCO估測可藉由下述方程式更新:
其中間結果可用於及Σm(i),為第k次疊代計算的最終的通道脈衝響應估測標量形式,和分別為基本訓練序列和接收的訓練序列的128個值求和,為第k次疊代之該直流偏移估測。
藉由對疊代的計數,若疊代次數未達到最大值,系統可以更新之疊代索引返回至方程式(6),否則,疊代次數達到最大值時,最終的CIR估測及DCO估測可被輸出:
如上所述,此遞迴式增強無須多次疊代,通常一次或兩次即足夠。相較於習知技術而言,本發明實施例中增加的模組或處理亦導致了多個運算的增加,但由於增加的運算主要係為加法及乘法而沒有矩陣運算(matrix manipulation)或類似複雜運算,因此系統的複雜度及運算量並無顯著增加。
以上所述僅為本發明之較佳實施例,舉凡熟悉本案之人士援依本發明之精神所做之等效變化與修飾,皆應涵蓋於後附之申請專利範圍內。
10‧‧‧突發/時槽
12、14‧‧‧資料區段
16‧‧‧訓練序列區段
18‧‧‧保護時段
20‧‧‧128個片碼
22‧‧‧循環字首
24‧‧‧16個片碼
30‧‧‧突發緩衝器
32、38、50‧‧‧線
34、76‧‧‧DCO估測模組
36、70‧‧‧DCO補償模組
40‧‧‧DCO補償後的資料
40a‧‧‧DCO估測
42‧‧‧通道估測模組
44、44a‧‧‧CIR估測
46‧‧‧聯合偵測器
52‧‧‧CIR/DCO聯合估測模組
60‧‧‧初步CIR估計模組
62‧‧‧基本訓練序列
64‧‧‧接收的訓練序列
66‧‧‧一系列CIR抽頭
68‧‧‧緩衝器
72‧‧‧補償後的CIR
74‧‧‧雜訊改善模組
80‧‧‧遞迴式回授環路
82‧‧‧疊代計數器
84‧‧‧回授線
90、92‧‧‧FFT電路
94‧‧‧點切分電路
96‧‧‧IFFT電路
102-114、120-126‧‧‧步驟
第1圖係TDSCDMA系統中突發/時槽之結構示意圖;第2圖係習知技術之DCO估測模組之方塊示意圖;第3圖係依本發明實施例之CIR/DCO聯合估測模組之方塊示意圖;第4圖係第3圖中CIR/DCO聯合估測模組之詳細方塊示意圖;第5圖係依本發明實施例之CIR/DCO聯合估測方法的流程示意圖。
40a‧‧‧DCO估測
44a‧‧‧CIR估測
52‧‧‧CIR/DCO聯合估測模組
60‧‧‧初步CIR估計模組
62‧‧‧基本訓練序列
64‧‧‧接收的訓練序列
66‧‧‧一系列CIR抽頭
68‧‧‧緩衝器
70‧‧‧DCO補償模組
72‧‧‧補償後的CIR
74‧‧‧雜訊改善模組
76‧‧‧DCO估測模組
80‧‧‧遞迴式回授環路
82‧‧‧疊代計數器
84‧‧‧回授線
90、92‧‧‧FFT電路
94‧‧‧點切分電路
96‧‧‧IFFT電路
Claims (26)
- 一種通道脈衝響應/直流偏移聯合估測裝置,包含:一通道脈衝響應估測模組,響應一基本訓練序列及一接收的訓練序列,以提供作為一系列通道脈衝響應抽頭的一初步通道脈衝響應估測,其中該基本訓練序列及該接收的訓練序列皆包含多個片碼;一直流偏移補償模組,響應該系列通道脈衝響應抽頭以產生一直流補償後的通道脈衝響應;一雜訊改善模組,接收該直流補償後的通道脈衝響應,濾除該系列通道脈衝響應抽頭中低於一預設雜訊水平的抽頭,並輸出一通道脈衝響應估測;以及一直流偏移估測模組,響應該通道脈衝響應估測以提供一直流偏移估測。
- 如申請專利範圍第1項所述之通道脈衝響應/直流偏移聯合估測裝置,更包含從該直流偏移估測模組連結至該直流偏移補償模組之一遞迴式回授環路,該遞迴式回授環路用於更新該直流補償後的通道脈衝響應之一補償,並提升該通道脈衝響應估測及該直流偏移估測之一準確度。
- 如申請專利範圍第1項所述之通道脈衝響應/直流偏移聯合估測裝置,其中該通道脈衝響應估測模組適用於一分時同步分碼多重擷取接收器,且該通道脈衝響應估測模組包含: 一快速傅立葉轉換電路,接收該基本訓練序列及該接收的訓練序列並對其執行一快速傅立葉轉換;一點切分電路,接收該快速傅立葉轉換電路之一輸出,並利用該基本訓練序列之一快速傅立葉轉換來逐片碼地切分該接收的訓練序列之一快速傅立葉轉換;以及一逆快速傅立葉轉換電路,接收該點切分電路之一輸出並對其執行一逆快速傅立葉轉換,以提供作為該系列通道脈衝響應抽頭的該初步通道脈衝響應估測至一緩衝器。
- 如申請專利範圍第1項所述之通道脈衝響應/直流偏移聯合估測裝置,其中該通道脈衝響應/直流偏移聯合估測裝置係以數位電路實施。
- 一種通道脈衝響應/直流偏移聯合估測裝置,包含:一處理器,該處理器從一基本訓練序列及一接收的訓練序列中產生作為一系列通道脈衝響應抽頭的一初步通道脈衝響應估測;從該系列通道脈衝響應抽頭中產生一直流補償後的通道脈衝響應;濾除該直流補償後的通道脈衝響中之一雜訊以產生一通道脈衝響應估測;以及從該通道脈衝響應估測中計算一直流偏移估測。
- 如申請專利範圍第5項所述之通道脈衝響應/直流偏移聯合估測裝置,其中該處理器更將該直流偏移估測應用於該直流補償後的通道脈衝響之一計算,以提升該通道脈衝響應估測及該直流偏移估測之一準確度。
- 如申請專利範圍第5項所述之通道脈衝響應/直流偏移聯合估測裝置,其中該基本訓練序列及該接收的訓練序列皆包含多個片碼,該處理器適用於一分時同步分碼多重擷取接收器,以及該處理器從該基本訓練序列及該接收的訓練序列中產生作為該系列通道脈衝響應抽頭的該初步通道脈衝響應估測的步驟包含:對該基本訓練序列及該接收的訓練序列執行快速傅立葉轉換;利用該基本訓練序列之一快速傅立葉轉換來逐片碼地點切分該接收的訓練序列之一快速傅立葉轉換;以及對該點切分之一結果執行一逆快速傅立葉轉換,以提供作為該系列通道脈衝響應抽頭的該初步通道脈衝響應估測。
- 如申請專利範圍第5項所述之通道脈衝響應/直流偏移聯合估測裝置,其中該通道脈衝響應/直流偏移聯合估測裝置係以數位電路實施。
- 一種通道脈衝響應/直流偏移聯合估測方法,用於一分時同步分碼多重擷取接收器,該方法包含:從一基本訓練序列及一接收的訓練序列中產生作為一系列通道脈衝響應抽頭的一初步通道脈衝響應估測;儲存該系列通道脈衝響應抽頭;從該系列通道脈衝響應抽頭中計算一直流補償後的通道脈衝響應;濾除該直流補償後的通道脈衝響中之一雜訊以產生一通道脈衝響 應估測;以及從該通道脈衝響應估測中計算一直流偏移估測。
- 如申請專利範圍第9項所述之通道脈衝響應/直流偏移聯合估測方法,更包含將該直流偏移估測遞迴式回授至該直流補償後的通道脈衝響之一計算,以提升該通道脈衝響應估測及該直流偏移估測之一準確度。
- 如申請專利範圍第9項所述之通道脈衝響應/直流偏移聯合估測方法,其中該基本訓練序列及該接收的訓練序列皆包含多個片碼,該處理器適用於一分時同步分碼多重擷取接收器,以及該處理器從該基本訓練序列及該接收的訓練序列中產生作為該系列通道脈衝響應抽頭的該初步通道脈衝響應估測的步驟包含:對該基本訓練序列及該接收的訓練序列執行快速傅立葉轉換;利用該基本訓練序列之一快速傅立葉轉換來逐片碼地點切分該接收的訓練序列之一快速傅立葉轉換;以及對該點切分之一結果執行一逆快速傅立葉轉換,以提供作為該系列通道脈衝響應抽頭的該初步通道脈衝響應估測。
- 如申請專利範圍第9項所述之通道脈衝響應/直流偏移聯合估測方法,其中該初步通道脈衝響應估測係依據下列方程式計算:對接收的訓練序列 r mid 執行FFT: R mid =FFT( r mid ),對基本訓練序列m執行FFT: M =FFT( m ), 執行點切分:,執行IFFT:;其中, r mid 為接收的訓練序列及 m 為該基本訓練序列,為該系列通道脈衝響應抽頭的初步通道脈衝響應估測向量形式,其由一系列標量組成。
- 如申請專利範圍第9項所述之通道脈衝響應/直流偏移聯合估測方法,其中被儲存的該初步通道脈衝響應估測被用於依據下列方程式從該系列通道脈衝響應抽頭中計算該直流補償後的通道脈衝響應:
- 如申請專利範圍第9項所述之通道脈衝響應/直流偏移聯合估測方法,其中濾除該直流補償後的通道脈衝響中之該雜訊以產生該通道脈衝響應估測之步驟係依據下列方程式執行:
- 如申請專利範圍第9項所述之通道脈衝響應/直流偏移聯合估測方法,其中從該通道脈衝響應估測中計算該直流偏移估測之步驟係依據下列方程式執行:
- 一種分時同步分碼多重擷取接收器,該接收器具有通道脈衝響應/直流偏移聯合估測功能,且該接收器包含:一介面,用於接收一接收的訓練序列 r mid 及一基本訓練序列 m ;一初步通道脈衝響應估測模組,響應該接收的訓練序列 r mid 及該基本訓練序列 m ,以提供作為一系列通道脈衝響應抽頭的一初步通道脈衝響應估測,其中該接收的訓練序列 r mid 及該基本訓練序列 m 皆包含多個片碼; 一緩衝器,用於儲存該系列通道脈衝響應抽頭;一直流偏移補償模組,響應該系列通道脈衝響應抽頭以產生一直流補償後的通道脈衝響應;一雜訊改善模組,接收該直流補償後的通道脈衝響應,濾除一系列通道脈衝響應抽頭中低於一預設雜訊水平的抽頭,並輸出一通道脈衝響應估測;以及一直流偏移估測模組,響應該通道脈衝響應估測以提供一直流偏移估測。
- 如申請專利範圍第16項所述之分時同步分碼多重擷取接收器,更包含從該直流偏移估測模組連結至該直流偏移補償模組之一遞迴式回授環路,該遞迴式回授環路用於更新該直流補償後的通道脈衝響應之一補償,並提升該通道脈衝響應估測及該直流偏移估測之一準確度。
- 如申請專利範圍第16項所述之分時同步分碼多重擷取接收器,其中該初步通道脈衝響應估測模組依據下列方程式產生該初步通道脈衝響應估測:對接收的訓練序列 r mid 執行FFT: R mid =FFT( r mid ),對基本訓練序列m執行FFT: M =FFT( m ),執行點切分:,執行IFFT:; 其中,表示該系列通道脈衝響應抽頭的初步通道脈衝響應估測向量形式,其由一系列標量組成。
- 如申請專利範圍第16項所述之分時同步分碼多重擷取接收器,其中被儲存的該初步通道脈衝響應估測被用於依據下列方程式從該系列通道脈衝響應抽頭中計算該直流補償後的通道脈衝響應:
- 如申請專利範圍第16項所述之分時同步分碼多重擷取接收器,其中濾除該直流補償後的通道脈衝響中之該雜訊以產生該通道脈衝響應估測係依據下列方程式執行:
- 如申請專利範圍第16項所述之分時同步分碼多重擷取接收器,其中從該通道脈衝響應估測中計算該直流偏移估測係依據下列方程式執行:
- 一種分時同步分碼多重擷取接收器,該接收器具有通道脈衝響應/直流偏移聯合估測功能,且該接收器包含:一處理器,該處理器從一基本訓練序列及一接收的訓練序列中產生作為一系列通道脈衝響應抽頭的一初步通道脈衝響應估測;儲存該系列通道脈衝響應抽頭;從該系列通道脈衝響應抽頭中計算一直流補償後的通道脈衝響應;濾除該直流補償後的通道脈衝響中之一雜訊以產生一通道脈衝響應估測;以及從該通道脈衝響應估測中計算一直流偏移估測;以及一遞迴式回授環路,將該直流偏移估測回授至該直流補償後的通 道脈衝響應的計算,用於更新該直流補償後的通道脈衝響應之一補償,並提升該通道脈衝響應估測及該直流偏移估測之一準確度。
- 如申請專利範圍第22項所述之分時同步分碼多重擷取接收器,其中該初步通道脈衝響應估測係依據下列方程式計算:對接收的訓練序列 r mid 執行FFT: R mid =FFT( r mid ),對基本訓練序列m執行FFT: M =FFT( m ),執行點切分:,執行IFFT:;其中, r mid 為接收的訓練序列及m為該基本訓練序列,為該系列通道脈衝響應抽頭的初步通道脈衝響應估測向量形式,其由一系列標量組成。
- 如申請專利範圍第22項所述之分時同步分碼多重擷取接收器,其中被儲存的該初步通道脈衝響應估測被用於依據下列方程式從該系列通道脈衝響應抽頭中計算該直流補償後的通道脈衝響應:
- 如申請專利範圍第22項所述之分時同步分碼多重擷取接收器,其中濾除該直流補償後的通道脈衝響中之該雜訊以產生該通道脈衝響應估測係依據下列方程式執行:
- 如申請專利範圍第22項所述之分時同步分碼多重擷取接收器,其中從該通道脈衝響應估測中計算該直流偏移估測係依據下列方程式執行:
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/095,928 US8565351B2 (en) | 2011-04-28 | 2011-04-28 | Channel impulse response (CIR)/DC offset (DCO) joint estimation block and method |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201244388A TW201244388A (en) | 2012-11-01 |
TWI463808B true TWI463808B (zh) | 2014-12-01 |
Family
ID=47067859
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101113730A TWI463808B (zh) | 2011-04-28 | 2012-04-18 | 通道脈衝響應/直流偏移聯合估測模組、方法及相關接收器 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8565351B2 (zh) |
CN (1) | CN103430500B (zh) |
BR (1) | BR112013022229A2 (zh) |
DE (1) | DE112011105183B4 (zh) |
TW (1) | TWI463808B (zh) |
WO (1) | WO2012145955A1 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8565351B2 (en) * | 2011-04-28 | 2013-10-22 | Mediatek Singapore Pte. Ltd. | Channel impulse response (CIR)/DC offset (DCO) joint estimation block and method |
US20150139368A1 (en) * | 2013-11-18 | 2015-05-21 | Qualcomm Incorporated | Enhanced channel estimation in td-scdma |
TWI509994B (zh) * | 2013-12-27 | 2015-11-21 | Rdc Semiconductor Co Ltd | 直流偏移消除電路 |
CN103701732B (zh) * | 2014-01-10 | 2017-01-25 | 上海创远仪器技术股份有限公司 | 实现通信系统中iq原点偏移和直流偏移估计的方法 |
KR102190919B1 (ko) * | 2014-09-11 | 2020-12-14 | 삼성전자주식회사 | 시분할 듀플렉싱 코드 분할 다중 접속 방식을 지원하는 통신 시스템에서 신호 검출 장치 및 방법 |
TWI555360B (zh) * | 2015-03-27 | 2016-10-21 | In the uplink transmission system to solve the radio frequency is not perfect joint estimation compensation method | |
KR101811221B1 (ko) * | 2016-02-17 | 2017-12-21 | 주식회사 이노와이어리스 | 신호 분석기의 wcdma 신호 타이밍 오프셋 처리 방법 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6173011B1 (en) * | 1998-05-28 | 2001-01-09 | Glenayre Electronics, Inc. | Forward-backward channel interpolator |
US6370205B1 (en) * | 1999-07-02 | 2002-04-09 | Telefonaktiebolaget Lm Ericsson (Publ) | Method and apparatus for performing DC-offset compensation in a radio receiver |
US6504884B1 (en) * | 1999-05-12 | 2003-01-07 | Analog Devices, Inc. | Method for correcting DC offsets in a receiver |
US20050204208A1 (en) * | 2003-11-12 | 2005-09-15 | Marko Kocic | Digital data receiver for edge cellular standard |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU666411B2 (en) * | 1992-11-27 | 1996-02-08 | Commonwealth Scientific And Industrial Research Organisation | A wireless LAN |
US6542560B1 (en) * | 1999-04-23 | 2003-04-01 | Lucent Technologies Inc. | Method of channel estimation and compensation based thereon |
AU1158300A (en) * | 1999-10-27 | 2001-05-08 | Nokia Corporation | Dc offset correction in a mobile communication system |
GB0123290D0 (en) | 2001-09-27 | 2001-11-21 | Nokia Corp | DC offset correction in a mobile communication system |
EP1337083A1 (en) * | 2002-02-13 | 2003-08-20 | Agere Systems Limited | DC offset and channel impulse response estimation |
US7266160B2 (en) * | 2003-10-20 | 2007-09-04 | Analog Devices, Inc. | Method for joint DC offset correction and channel coefficient estimation in a receiver |
GB0419487D0 (en) | 2004-09-02 | 2004-10-06 | Ttp Communications Ltd | DC estimation in received signals |
CN101453435B (zh) * | 2007-12-04 | 2011-12-07 | 中兴通讯股份有限公司 | 一种零中频接收机直流偏置校正的方法及装置 |
US8565351B2 (en) * | 2011-04-28 | 2013-10-22 | Mediatek Singapore Pte. Ltd. | Channel impulse response (CIR)/DC offset (DCO) joint estimation block and method |
-
2011
- 2011-04-28 US US13/095,928 patent/US8565351B2/en not_active Expired - Fee Related
- 2011-06-10 BR BR112013022229A patent/BR112013022229A2/pt active Search and Examination
- 2011-06-10 DE DE112011105183.2T patent/DE112011105183B4/de not_active Expired - Fee Related
- 2011-06-10 CN CN201180069468.0A patent/CN103430500B/zh not_active Expired - Fee Related
- 2011-06-10 WO PCT/CN2011/075562 patent/WO2012145955A1/en active Application Filing
-
2012
- 2012-04-18 TW TW101113730A patent/TWI463808B/zh not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6173011B1 (en) * | 1998-05-28 | 2001-01-09 | Glenayre Electronics, Inc. | Forward-backward channel interpolator |
US6504884B1 (en) * | 1999-05-12 | 2003-01-07 | Analog Devices, Inc. | Method for correcting DC offsets in a receiver |
US6370205B1 (en) * | 1999-07-02 | 2002-04-09 | Telefonaktiebolaget Lm Ericsson (Publ) | Method and apparatus for performing DC-offset compensation in a radio receiver |
US20050204208A1 (en) * | 2003-11-12 | 2005-09-15 | Marko Kocic | Digital data receiver for edge cellular standard |
Also Published As
Publication number | Publication date |
---|---|
BR112013022229A2 (pt) | 2017-04-25 |
TW201244388A (en) | 2012-11-01 |
DE112011105183B4 (de) | 2018-06-21 |
CN103430500A (zh) | 2013-12-04 |
DE112011105183T5 (de) | 2014-02-13 |
CN103430500B (zh) | 2016-02-24 |
US20120275472A1 (en) | 2012-11-01 |
WO2012145955A1 (en) | 2012-11-01 |
US8565351B2 (en) | 2013-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI463808B (zh) | 通道脈衝響應/直流偏移聯合估測模組、方法及相關接收器 | |
KR100967058B1 (ko) | 무선통신 시스템에서의 개량된 채널 추정 방법 및 채널 추정기 | |
KR20140085556A (ko) | 블록 기반 파고율 저감 | |
CN109756968B (zh) | 单载波扩频系统的精确同步定时方法及精确同步定时装置 | |
CN110324271B (zh) | 一种基于压缩感知的限幅的f-ofdm系统收发机设计方法 | |
EP2452473A2 (en) | Reduced complexity equalisation in cdma with impulse response shortening | |
WO2012095052A2 (zh) | 频偏估计和信道估计的方法、装置及系统 | |
KR20130049978A (ko) | 채널 추정 장치 및 방법 | |
CN101902249B (zh) | 一种频偏估计装置和方法 | |
KR101674319B1 (ko) | Ofdm 시스템에서 측정벡터 결합을 이용하여 다중채널을 추정하는 방법 및 장치 | |
KR100747889B1 (ko) | 주파수 영역 및 시간 영역의 상호 변환을 이용한 채널 추정장치 및 그 방법 | |
JP2006246128A (ja) | フィルタリング方法および装置 | |
KR100874007B1 (ko) | 잡음 분산 추정 방법 및 장치 | |
Chakraborty et al. | A Multiplierless VLSI Architecture of QR Decomposition Based 2D Wiener Filter for 1D/2D Signal Processing With High Accuracy | |
Berscheid | A circuit for low-complexity timing synchronization in ofdm systems | |
US8817901B2 (en) | Channel estimate interpolation circuit and method | |
KR20180082937A (ko) | 감소된 길이의 최소제곱 자기회귀 파라미터 추정을 이용한 랜덤 프로세스 모델링 장치 및 방법 | |
Vaz et al. | Effects of wavelet choice in fast-fading channel estimation using wavelet transform-based deconvolution | |
RU2634915C1 (ru) | Устройство оценки частотной характеристики беспроводного канала | |
JP2007221317A (ja) | マルチユーザー検出装置 | |
Ito et al. | Estimation of multi-path channels by using the annihilating filter method | |
Gaoqi et al. | A weighted first-order statistical method for time-varying channel and DC-offset estimation using superimposed training | |
WO2013044462A1 (en) | Method, apparatus, receiver, computer program and storage medium for joint detection | |
CN116165486A (zh) | 一种局部放电脉冲电场时域波形恢复方法及系统 | |
US8208588B2 (en) | Single-carrier/multi-carrier community receiver and related signal processing method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |