TWI459716B - 放大器 - Google Patents

放大器 Download PDF

Info

Publication number
TWI459716B
TWI459716B TW100106942A TW100106942A TWI459716B TW I459716 B TWI459716 B TW I459716B TW 100106942 A TW100106942 A TW 100106942A TW 100106942 A TW100106942 A TW 100106942A TW I459716 B TWI459716 B TW I459716B
Authority
TW
Taiwan
Prior art keywords
stage
amplifier
frequency compensation
amplifying circuit
load
Prior art date
Application number
TW100106942A
Other languages
English (en)
Other versions
TW201141052A (en
Inventor
Sung Han Wen
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW201141052A publication Critical patent/TW201141052A/zh
Application granted granted Critical
Publication of TWI459716B publication Critical patent/TWI459716B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45526Indexing scheme relating to differential amplifiers the FBC comprising a resistor-capacitor combination and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45528Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Description

放大器
本發明有關於處理差動輸入信號(differential input),尤其有關於利用多個放大電路處理差動輸入信號的放大器,其中多個放大電路可具有不同的驅動力(driving capability)以及/或者不同的頻率補償特性。
差動放大器通常用於處理差動輸入數據。舉例來說,為了達到低功率消耗的音頻播放,通常會選用電流導引的方式來實現音頻的數位至類比轉換器(DAC)。電流導引型DAC的輸出端可接入通過一全差動放大器實現的跨阻抗放大器,因為全差動式放大器可以降低電流導引型DAC對於器件的阻抗要求。然而,這種方法實現的音頻播放只能負載一個耳極喇叭類的終端,而且只要單純的將全差動放大器的差動輸出端的任一輸出節點耦接於上述唯一終端,則放大器的正極輸入端與負極輸入端之間便會產生不匹配環路增益。而這可能會造成極大的輸出失真,進而導致音頻錄放質量的下降。
傳統的處理差動輸入資料的設備具有可用性差,品質較低的缺點。有鑑於此,本發明提供一種放大器。
本發明一個實施例提供一種放大器,包含:第一放大電路以及第二放大電路,其中所述第一放大電路設置在差動輸入端的第一輸入節點 和放大器的第一輸出節點之間的第一信號通路上,所述第二放大電路設置在差動輸入端的第二輸入節點和放大器的第二輸出節點之間的第二信號通路上。其中,第一放大電路的驅動力與第二放大電路的驅動力並不相同。
本發明另一個實施例提供一種放大器,包含:第一放大電路,第二放大電路以及控制電路。其中所述第一放大電路設置在差動輸入端的第一輸入節點和放大器的第一輸出節點之間的第一信號通路上,所述第二放大電路設置在差動輸入端的第二輸入節點和放大器的第二輸出節點之間的第二信號通路上。所述控制電路耦接於第一放大電路和第一負載之間,通過檢測第一負載的特徵值校正第一放大電路。
通過利用本發明,改善了放大器輸出端的失真狀況,並提升了放大器的穩定性。
如下詳述其他實施例和優勢。本部分內容並非對發明作限定,本發明範圍由申請專利範圍所限定。
在說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件。所屬領域中具有通常知識者應可理解,製造商可能會用不同的名詞來稱呼同一個元件。本說明書及後續的申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。在通篇說明書及後續的請求項當中所提及的「包含」係 為一開放式的用語,故應解釋成「包含但不限定於」。以外,「耦接」一詞在此係包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置耦接於一第二裝置,則代表該第一裝置可直接電氣連接於該第二裝置,或通過其他裝置或連接手段間接地電氣連接至該第二裝置。
本發明的構想是設計一個由擁有不同驅動力的多個內部放大電路組成的放大器,從而改善輸出失真。此外,多個放大電路還可以應用不同頻率補償特性從而提升放大器的穩定性。此外,為了優化放大器的穩定性,多個放大電路的其中之一的頻率補償網路可以根據從相連接的單端負載的特徵值計算出的檢測結果(如單端負載的負載檢測結果)來進行校正。最終,通過應用擬差動(pseudo-differential)放大器,放大器的總功耗會相應減小。本發明的技術特徵詳述如下。
第1圖是根據本發明第一示範性實施例之用於處理差動輸入信號的放大器的方塊示意圖。放大器100處理在差動輸入端接收到的差動輸入信號,其中,差動輸入信號具有第一輸入信號IN1以及第二輸入信號IN2,差動輸入端具有第一輸入節點N11以及第二輸入節點N12。放大器100包括第一放大電路102,第二放大電路104,共模回饋(common-mode feedback,CMFB)電路106。須注意,第1圖中僅示出與本發明相關的功能模塊,依據實際中的設計考慮,放大器100還可以在上述基礎上添加附加的功能模塊。其中第一放大電路102設置在第一輸入節點N11和放大器100的第一輸出節點N21之間的第一信號通 路103上。由此第一放大電路102可將在第一輸入節點N11接收到的第一輸入信號IN1放大,並相應地產生第一放大信號OUT1由第一輸出節點N21輸出。第二放大電路104設置在第二輸入節點N12和放大器100的第二輸出節點N22之間的第二信號通路105上。第二放大電路104可將在第二輸入節點N12接收到的第二輸入信號IN2放大,並將由此產生的第二放大信號OUT2由第二輸出節點N22輸出。
第一放大電路102包括第一放大級112,第一驅動級114以及第一頻率補償網路116。如第1圖所示,第一放大級112耦接於第一輸入節點N11和第一驅動級114之間,而第一驅動級114耦接於第一放大級112和第一輸出節點N21之間。第二放大電路104包括第二放大級122,第二驅動級124以及第二頻率補償網路126。同樣如第1圖所示,第二放大級122耦接於第二輸入節點N12和第二驅動級124之間,而第二驅動級124耦接於第二放大級122和第二輸出節點N22之間。
在本示範性實施例中,雖然差動輸入信號(包含第一輸入信號IN1和第二輸入信號IN2)進入到放大器100,但第一放大電路102與第二放大電路104的驅動力並不相同。舉例來說(並不限定),由第一放大信號OUT1驅動的第一負載128與由第二放大信號OUT2驅動的第二負載130可以具有不同的負載值。由於第一負載128和第二負載130的負載值不匹配,這會導致第一放大電路102與第二放大電路104的驅動力不匹配,因此第一放大電路102的環路增益響應(Loop Gain Response)可能會與第二放大電路104的環路增益響應實質上相同。舉 例來說,第一負載128假設為一單端負載(如耳機喇叭或需要被放大器100驅動的一外部放大器),第二負載130假設為耦接於第二輸出節點N22和地之間的電阻,這樣,上述第一負載的負載值會比第二負載的負載值大。換句話說,放大器100正如擬差動放大器一樣,將第一放大級112和第二放大級122設置為全差動結構,為第一驅動級114和第二驅動級124配置不同的驅動力。舉例來說,第一驅動級114的驅動力可以設計為比第二驅動級124的驅動力大。當第一放大電路102的環路增益響應與第二放大電路104的環路增益響應實質上相同時,輸出到第一負載128(其為單端負載)的單端輸出信號OUT1會有較低的失真。正由於較低的總諧波失真(Total Harmonic Distortion,THD),放大器100會有良好的線性度。
此外,共模回饋電路106可以用來檢測輸出的共模位準,並隨之產生共模回饋信號發射到第一放大電路102和第二放大電路104,以校正以全差動架構設置的第一放大電路102和第二放大電路104的共模電壓。舉例來說,為使第一輸出信號OUT1與第二輸出信號OUT2全差動,共模回饋電路106可通過一隨輸出共模位準變化而迅速變化的高速共模回饋電路實現,由此進一步減小失真。當放大器100開始處理低頻差動輸入時,具有不同驅動力的第一放大電路102和第二放大電路104(如第一驅動級114和第二驅動級124具有不同的驅動力)可以使放大器的輸出失真更小。然而,當放大器100開始處理高頻差動輸入時,由於共模回饋電路106的高速運行以及第一放大電路102和第二放大電路104驅動力的不匹配,因此需要考慮放大器穩定性的問 題。具體來說,如果第一驅動級114的驅動力比第二驅動級124的高,那麼第一驅動級114的寄生電容就要比第二驅動級124的高。因此在高頻帶,由於寄生電容不匹配造成的電極位置的不同,放置在第一信號通路103的第一放大電路102與放置在第二信號通路105的第二放大電路104的頻率響應將會不同。如上所述,當放大器100處理低頻差動輸入時,共模回饋電路106可通過一高速共模回饋電路實現來減小失真。而當放大器100處理高頻差動輸入時,由於高速共模回饋電路106帶來的極耦合效應,第一放大電路102的頻率響應可能會被第二放大電路104的不同的頻率響應所影響,其中第一放大電路102用來產生發送到第一負載128的第一輸出信號OUT1(例如:發送到單端負載的單端輸出信號)。因此,放大器的穩定性會降低。
為了防止第一放大電路102與第二放大電路104的驅動力不匹配而帶來的放大器穩定性下降這一問題,可分別設計第一頻率補償網路116以及第二頻率補償網路126。舉例說明,假設第一頻率補償網路116與第二頻率補償網路126的頻率補償特性並不相同,此時在高頻帶中,具有不同頻率補償特性的上述第一頻率補償網路116以及第二頻率補償網路126就可以有效地降低第一放大電路102以及第二放大電路104之間頻率響應的差異性。舉例來說,而經合適設計後,第一頻率補償網路116以及第二頻率補償網路126可以使第一放大電路102以及第二放大電路104之間的頻率響應相似或實質上相同。簡單來說,通過在放大器100中配置具有不同頻率補償特性的第一頻率補償網路116以及第二頻率補償網路126,就可以避免由高速共模回饋電路106帶來的有害的極耦合效應,從而提高放大器的穩定性。
需注意,本發明中,任何可以令第一頻率補償網路116以及第二頻率補償網路126具有不同頻率補償特性的方法都可以使用。舉例來說,第一頻率補償網路116以及第二頻率補償網路126可以有相同的電路結構,但在上述相同電路結構中,應有至少一個電路元件在第一頻率補償網路116的第一設定和第二頻率補償網路126的第二設定中是不同的。另一種可行的設計是第一頻率補償網路116以及第二頻率補償網路126分別通過不同的電路結構來實現。
在上述設計中,第一放大電路102與第二放大電路104的驅動力的不同是通過採用例如跨電導設置等方法使第一驅動級114和第二驅動級124具有不同的驅動力來實現的。然而,此僅為說明之目的,並無意圖限制本發明。另一種可行的設計是,第一放大電路102與第二放大電路104的驅動力的不同可通過使分別放置在第一信號通道103和第二信號通道105上的其他內部電路元件具有不同的驅動力。此外,在上述設計中,第一放大電路102與第二放大電路104都經合理設計可達到不同的驅動力以及頻率補償特性。但任何為了處理差動輸入而作出的在不同信號通路上設置放大器電路並使之具有不同驅動力的放大器設計均屬於本發明所主張之範圍。
為便於理解本發明的技術特徵,以下給出幾個基於第1圖中放大器100的示範性實例。請參照第2圖,第2圖是基於第1圖中放大器100的第一示範性實例的電路方塊示意圖,其中放大器100是一多級擬差動放大器。第一頻率補償網路116以及第二頻率補償網路126都採用 了一具有消零電阻之多級米勒補償(nested miller compensation with nulling resistor,NMCNR)的結構。其中,第一頻率補償網路116包含電容Cc1,p、Cc2,p以及電阻Rc1,p、Rc2,p,第二頻率補償網路126包含電容Cc1,n、Cc2,n以及電阻Rc1,n、Rc2,n。需注意,為使第一頻率補償網路116以及第二頻率補償網路126具有不同的頻率補償特性,示例的可實作為:Cc1,p與Cc1,n應具有不同的電容值,Cc2,p與Cc2,n應具有不同的電容值,Rc1,p與Rc1,n應具有不同的電阻值,Rc2,p與Rc2,n應具有不同的電阻值。而且,第一驅動級114的跨導Gm3p比第二驅動級124的跨導Gm3n大,因此,雖然第一放大級112和第二放大級122處於全差動的情況下,但第一放大電路102具有比第二放大電路104更大的驅動力。此外,第一負載128是一耳機喇叭或外部放大器類的單端負載,需要放大器100驅動,而第二負載130是一輕負載。舉例來說,當第二輸出節點N22用於測試、校準或利用外部放大器進行信號放大時,第二負載130可以是與第二輸出節點N22耦接的輸入放大器的輸入電阻(例如電阻值為10KΩ)。又例如,第二負載130也可以是第二驅動級124的輸出電晶體的輸出電阻。
請參照第3圖,第3圖是基於第1圖中放大器100的第二示範性實例的電路方塊示意圖,其中放大器100是一多級擬差動放大器。第二頻率補償網路126採用了NMCNR結構。但為了減小晶片面積和功率損耗,第一頻率補償網路116並沒有採用NMCNR結構,而是採用了阻尼系數控制頻率補償(Damping Factor Control Frequency Compensation,DFCFC)結構。其中,第一頻率補償網路116包含電容 Cc1,p、Cc2,p以及電阻Rc1,p、Rd,p,第二頻率補償網路126包含電容Cc1,n、Cc2,n以及電阻Rc1,n、Rc2,n需注意,由於不同的電路結構,第一頻率補償網路116與第二頻率補償網路126具有不同的頻率補償特性。而且,第一驅動級114的跨導Gm3p比第二驅動級124的跨導Gm3n大,因此,雖然在第一放大級112和第二放大級122處於全差動的情況下,但第一放大電路102具有比第二放大電路104更大的驅動力。此外,第一負載128是一耳機喇叭或需要放大器100驅動的外部放大器類的單端負載,而第二負載130是輕負載。
需注意,在另外的實施設計中,第3圖中的第二頻率補償網路126也可以採用DFCFC的結構。但此時,在相同的DFCFC應有至少一個電路元件的設定值在第一頻率補償網路116和第二頻率補償網路126中是不同的。上述設計也遵循本發明的精神,屬於本發明所主張之範圍。
如第2圖和第3圖所示,第一負載128是需要放大器100驅動的單端負載,第二負載130具有固定的負載值。隨著第二負載130的確定,第二頻率補償網路126與第二放大電路104的頻率響應先後確定下來。若單端負載的負載值也是固定的,第一頻率補償網路116可進行適當配置以使第一放大電路102的頻率響應固定/穩定下來。然而在不同的頻帶下,單端負載的負載值可能會不斷變化。此外,放大器100可用來驅動不同的耳機喇叭,這樣,單端負載的負載值的變化就可能會引起複極點的品質因數Q的變化,從而導致放大器穩定性的下降, 其中品質因數Q相應於放置第一放大電路102的第一信號通路。因此,本發明引入另一種放大器設計來解決這個問題。
請參照第4圖,第4圖是基於本發明的一處理差動輸入信號的放大器的第二示範性實例的電路方塊示意圖。放大器400包含了第1圖所示放大器100的所有功能區塊,除此之外,還包含了耦接於第一放大電路102和第一負載128之間的控制電路402。控制電路402可以通過檢測第一負載128的特徵值產生檢測結果,並依據上述檢測結果對第一放大電路102進行校正,以使得與第一信號通路相應的極點的品質因數Q穩定在一個要求的範圍內。在一種實施例中,控制電路402對第一頻率補償網路116進行校正,以使與第一信號通路相應的極點的品質因數Q穩定下來。舉例來說(並不限定),控制電路402可以用來校正第一頻率補償網路116的頻率補償特性與第一驅動級114的驅動力的至少一種。例如,控制電路402可通過校正第一頻率補償網路的至少一個可校正電路元件的電阻或電容值(即校正第一頻率補償網路的電阻或電容值),來校正第一頻率補償網路116的頻率補償特性。同時或單獨地,上述控制電路也可以通過校正第一驅動級114的供應電流(如偏置電流)來校正第一驅動級的驅動力。通過上述方法,放大器可不受第一負載128的負載值變化的影響而保持穩定。
舉例來說(並不限定),上述特徵值是第一負載128的負載值,比如第一負載128的電容值。這樣,控制電路402通過檢測第一負載128的負載值來校正第一頻率補償網路116。然而,此僅為說明之目的。 也就是說,控制電路402依據第一負載128的特徵值的檢測結果來校正第一頻率補償網路的任何方法均遵循本發明的精神。
此外,參照第4圖所示的放大器400。為減小輸出失真,第一放大電路102與第二放大電路104可以具有不同的驅動力。並且/或者第一頻率補償網路116和第二頻率補償網路126可以有不同的頻率補償特性。習知技藝者閱讀完有關第1圖所示的放大器100的上述段落後,可輕易理解上述主張特徵的細節。此處為簡潔不再贅述。簡單說來,無論內部的放大電路是否有不同的驅動力以及/或者不同的頻率補償特性,任何處理差動輸入信號並應用上述提到的校正方案來使與第一信號通路相應的極點的品質因數固定在一個要求的範圍內的放大器均遵循本發明的精神。
請參照第5圖,第5圖是基於第4圖所示的放大器400的示範性實例的電路方塊示意圖。第5圖所示的放大器400的電路結構與第3圖中所示的電路結構相似,主要的差別在於第5圖中,電阻Rd,p’的電阻值被控制電路402所控制,是可校正的。舉例來說,若第一負載128為耳機喇叭,則第一負載128的負載電感LL的電感值可能在1~50uH之間,負載電容CL的電容值可能在10pF~1nF之間,負載電阻RL的電阻值可能為16Ω。舉例來說(並不限定),控制電路402可根據負載電容CL的檢測值等負載檢測結果來設定電阻Rd,p’的電阻值。
在第5圖所示的實施例中,第一頻率補償網路116採用了有可變電阻Rd,p’的DFCFC結構,第二頻率補償網路126採用了NMCNR結構。 但在別的設計中,只要第一頻率補償網路116與第二頻率補償網路126都被適當配置以具有不同的頻率補償特性,第二頻率補償網路126也可以採用DFCFC結構。
包括第一輸入信號IN1和第二輸入信號IN2的差動輸入,可以是差動電壓輸入,也可以是差動電流輸入。第6圖是差動電流輸入的方塊示意圖。舉例來說(並不限定),差動電流輸入可由電流導引型數位至類比轉換器產生。如第6圖所示,當資料位元「0」被傳送時,電流I1從第一輸入節點N11流入,作為第一輸入信號IN1,電流I2從第二輸入節點N12流入,作為第二輸入信號IN2;當資料比特「1」被傳送時,電流I3從第一輸入節點N11流入,作為第一輸入信號IN1,電流I4從第二輸入節點N12流入,作為第二輸入信號IN2。在一實施例中,電流I1與電流I4可具有相同的電流值,而電流I2與電流I3可具有相同的電流值。
第7圖是差動電壓輸入的方塊示意圖。如第7圖所示,當資料位元「0」被傳送時,電壓V1第一輸入節點N11流入,作為第一輸入信號IN1,電壓V2從第二輸入節點N12流入,作為第二輸入信號IN2;當資料位元「1」被傳送時,電壓V3從第一輸入節點N11流入,作為第一輸入信號IN1,電壓V4從第二輸入節點N12流入,作為第二輸入信號IN2。在一實施例中,電壓V1與電壓V4可具有相同的電壓值,而電壓V2與電壓V3可具有相同的電壓值。
在第2圖、第3圖、第5圖所示的實施例中,第二驅動級124被特別設計以具有較小的跨導Gm3n。雖然增大驅動級的跨導值可提高放大器的穩定性,但被適當設計的第一頻率補償網路116與第二頻率補償網路126可以在不使放大器穩定性下降的前提下允許第二驅動級124有較小的跨導值。這樣,擬差動放大器100就會比傳統的全差動放大器有更低的功率損耗。
在不脫離本發明的範圍內習知技藝者可輕易完成之改變或均等性之安排均屬於本發明所主張之範圍,本發明之權利範圍應以申請專利範圍為準。
100、400‧‧‧放大器
102‧‧‧第一放大電路
104‧‧‧第二放大電路
106‧‧‧共模回饋電路
112‧‧‧第一放大級
122‧‧‧第二放大級
114‧‧‧第一驅動級
124‧‧‧第二驅動級
116‧‧‧第一頻率補償網路
126‧‧‧第二頻率補償網路
128‧‧‧第一負載
130‧‧‧第二負載
103‧‧‧第一信號通路
105‧‧‧第二信號通路
402‧‧‧控制電路
第1圖是根據本發明一處理差動輸入的放大器的第一示範性實施例的方塊示意圖。
第2圖是第1圖中放大器的第一示範性實施例的電路示意圖。
第3圖是第1圖中放大器的第二示範性實施例的電路示意圖。
第4圖根據本發明一處理差動輸入的放大器的第二示範性實施例的方塊示意圖。
第5圖第4圖中放大器的第一示範性實施例的電路示意圖。
第6圖是差動電流輸入的示意圖。
第7圖是差動電壓輸入的示意圖。
100‧‧‧放大器
102‧‧‧第一放大電路
104‧‧‧第二放大電路
106‧‧‧共模回饋電路
112‧‧‧第一放大級
122‧‧‧第二放大級
114‧‧‧第一驅動級
124‧‧‧第二驅動級
116‧‧‧第一頻率補償網路
126‧‧‧第二頻率補償網路
128‧‧‧第一負載
130‧‧‧第二負載
103‧‧‧第一信號通路
105‧‧‧第二信號通路

Claims (28)

  1. 一種放大器,用於處理在一差動輸入端接收到的一差動輸入信號,所述差動輸入信號包含一第一輸入信號和一第二輸入信號,所述放大器包括:一第一放大電路,設置在所述差動輸入端的一第一輸入節點和所述放大器的一第一輸出節點之間的一第一信號通路上,用來放大所述第一輸入節點接收到的所述第一輸入信號,並將產生的一第一放大信號輸出到所述第一輸出節點;以及一第二放大電路,設置在所述差動輸入端的一第二輸入節點和所述放大器的一第二輸出節點之間的一第二信號通路上,用來放大所述第二輸入節點接收到的所述第二輸入信號,並將產生的一第二放大信號輸出到所述第二輸出節點;其中,所述第一放大電路和所述第二放大電路具有不同的驅動力;所述第一放大電路和所述第二放大電路具有實質上相同的一環路增益響應。
  2. 如申請專利範圍第1項所述放大器,其中由所述第一放大信號驅動的一第一負載與由所述第二放大信號驅動的一第二負載具有不同的負載值。
  3. 如申請專利範圍第2項所述放大器,其中所述第一負載為一單端負載。
  4. 如申請專利範圍第1項所述放大器,其中所述第一放大電路包 括一第一放大級和一第一驅動級,其中,所述第一放大級耦接於所述第一輸入節點和所述第一驅動級之間,而所述第一驅動級耦接於所述第一放大級和所述第一輸出節點之間;所述第二放大電路包括一第二放大級和一第二驅動級,其中,所述第二放大級耦接於所述第二輸入節點和所述第二驅動級之間,而所述第二驅動級耦接於所述第二放大級和所述第二輸出節點之間;所述第一放大級和所述第二放大級設置為全差動結構;以及所述第一驅動級和所述第二驅動級具有不同的驅動力。
  5. 如申請專利範圍第1項所述放大器,其中所述第一放大電路包括一第一頻率補償網路,所述第二放大電路包括一第二頻率補償網路,所述第一頻率補償網路和所述第二頻率補償網路具有不同的頻率補償特性。
  6. 如申請專利範圍第5項所述放大器,其中所述第一頻率補償網路和所述第二頻率補償網路具有相同的電路結構。
  7. 如申請專利範圍第5項所述放大器,其中所述第一頻率補償網路和所述第二頻率補償網路均可採用具有消零電阻之多級米勒補償的結構或阻尼系數控制頻率補償結構。
  8. 如申請專利範圍第1項所述放大器,該第一放大電路將產生的該第一放大信號輸出到所述第一輸出節點以驅動一第一負載;以及該放大器進一步包括:一控制電路,耦接於所述第一放大電路和所述第一負載之間,用於通過檢測所述第一負載的一特徵值產生一檢測結果,並依據所述檢測結果對所述第一放大電路進行校正。
  9. 如申請專利範圍第8項所述放大器,其中所述特徵值為一負載值。
  10. 如申請專利範圍第9項所述放大器,其中所述第一放大電路包括一頻率補償網路,所述控制電路根據檢測到的負載值校正所述第一頻率補償網路。
  11. 如申請專利範圍第8項所述放大器,其中所述第一放大電路包括一第一頻率補償網路,所述控制電路根據檢測到的負載值校正所述第一頻率補償網路,所述第二放大電路包括一第二頻率補償網路,所述第一頻率補償網路與所述第二頻率補償網路具有不同的頻率補償特性。
  12. 如申請專利範圍第11項所述放大器,其中所述第一頻率補償網路和所述第二頻率補償網路具有一相同的電路結構。
  13. 如申請專利範圍第11項所述放大器,其中所述第一頻率補償網路和所述第二頻率補償網路均可採用具有消零電阻之多級米勒補償 的結構或阻尼系數控制頻率補償結構。
  14. 如申請專利範圍第8項所述放大器,其中所述第一放大電路包括一第一頻率補償網路和一第一驅動級,所述控制電路用來校正所述第一頻率補償網路的一頻率特性和所述第一驅動級的一驅動力中的至少一項。
  15. 如申請專利範圍第14項所述放大器,其中所述控制電路可通過校正所述第一頻率補償網路的一電阻或電容值來校正所述第一頻率補償網路的頻率補償特性,或通過校正所述第一驅動級的一供應電流來校正所述第一驅動級的驅動力。
  16. 如申請專利範圍第8項所述放大器,其中所述第二放大電路將產生的所述第二放大信號輸出到所述第二輸出節點以驅動一第二負載,所述第一負載與所述第二負載具有不同的一負載值。
  17. 如申請專利範圍第16項所述放大器,其中所述第一負載為一單端負載。
  18. 如申請專利範圍第8項所述放大器,其中所述第一放大電路和所述第二放大電路具有一不同的驅動力。
  19. 如申請專利範圍第18項所述放大器,其中所述第一放大電路包括一第一放大級和一第一驅動級,其中,所述第一放大級耦接於所 述第一輸入節點和所述第一驅動級之間,而所述第一驅動級耦接於所述第一放大級和所述第一輸出節點之間;所述第二放大電路包括一第二放大級和一第二驅動級,其中,所述第二放大級耦接於所述第二輸入節點和所述第二驅動級之間,而所述第二驅動級耦接於所述第二放大級和所述第二輸出節點之間;所述第一放大級和所述第二放大級設置為一全差動結構,所述第一驅動級和所述第二驅動級具有不同的驅動力。
  20. 一種放大器,用於處理在一差動輸入端接收到的一差動輸入信號,所述差動輸入信號包含一第一輸入信號和一第二輸入信號,所述放大器包括:一第一放大電路,設置在所述差動輸入端的一第一輸入節點和所述放大器的一第一輸出節點之間的一第一信號通路上,用來放大所述第一輸入節點接收到的所述第一輸入信號,並將產生的一第一放大信號輸出到所述第一輸出節點;以及一第二放大電路,設置在所述差動輸入端的一第二輸入節點和所述放大器的一第二輸出節點之間的一第二信號通路上,用來放大所述第二輸入節點接收到的所述第二輸入信號,並將產生的一第二放大信號輸出到所述第二輸出節點;其中,所述第一放大電路和所述第二放大電路具有不同的驅動力;其中所述第一放大電路包括一第一頻率補償網路,所述第二放大電路包括一第二頻率補償網路,所述第一頻率補償網路和所述第二頻率補償網路具有不同的頻率補償特性。
  21. 如申請專利範圍第20項所述放大器,其中所述第一頻率補償 網路和所述第二頻率補償網路具有相同的電路結構。
  22. 如申請專利範圍第20項所述放大器,其中所述第一頻率補償網路和所述第二頻率補償網路均可採用具有消零電阻之多級米勒補償的結構或阻尼系數控制頻率補償結構。
  23. 如申請專利範圍第20項所述放大器,其中所述第一放大信號驅動的一第一負載與由所述第二放大信號驅動的一第二負載具有不同的負載值。
  24. 如申請專利範圍第23項所述放大器,其中所述第一負載為一單端負載。
  25. 如申請專利範圍第21項所述放大器,其中所述第一放大電路包括一第一放大級和一第一驅動級,其中,所述第一放大級耦接於所述第一輸入節點和所述第一驅動級之間,而所述第一驅動級耦接於所述第一放大級和所述第一輸出節點之間;所述第二放大電路包括一第二放大級和一第二驅動級,其中,所述第二放大級耦接於所述第二輸入節點和所述第二驅動級之間,而所述第二驅動級耦接於所述第二放大級和所述第二輸出節點之間;所述第一放大級和所述第二放大級設置為全差動結構;以及所述第一驅動級和所述第二驅動級具有不同的驅動力。
  26. 一種放大器,用於處理在一差動輸入端接收到的一差動輸入信號,所述差動輸入信號包含一第一輸入信號和一第二輸入信號,所述放大器包括:一第一放大電路,設置在所述差動輸入端的一第一輸入節點和所述放大器的一第一輸出節點之間的一第一信號通路上,用來放大所述第 一輸入節點接收到的所述第一輸入信號,並將產生的一第一放大信號輸出到所述第一輸出節點;以及一第二放大電路,設置在所述差動輸入端的一第二輸入節點和所述放大器的一第二輸出節點之間的一第二信號通路上,用來放大所述第二輸入節點接收到的所述第二輸入信號,並將產生的一第二放大信號輸出到所述第二輸出節點;其中,所述第一放大電路和所述第二放大電路具有不同的驅動力;所述第一放大信號驅動的一第一負載與由所述第二放大信號驅動的一第二負載具有不同的負載值。
  27. 如申請專利範圍第26項所述放大器,其中所述第一負載為一單端負載。
  28. 如申請專利範圍第26項所述放大器,其中所述第一放大電路包括一第一放大級和一第一驅動級,其中,所述第一放大級耦接於所述第一輸入節點和所述第一驅動級之間,而所述第一驅動級耦接於所述第一放大級和所述第一輸出節點之間;所述第二放大電路包括一第二放大級和一第二驅動級,其中,所述第二放大級耦接於所述第二輸入節點和所述第二驅動級之間,而所述第二驅動級耦接於所述第二放大級和所述第二輸出節點之間;所述第一放大級和所述第二放大級設置為全差動結構;以及所述第一驅動級和所述第二驅動級具有不同的驅動力。
TW100106942A 2010-04-06 2011-03-02 放大器 TWI459716B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US32114410P 2010-04-06 2010-04-06
US12/882,208 US8237497B2 (en) 2010-04-06 2010-09-15 Amplifier for processing differential input using amplifier circuits with different driving capabilities and/or different frequency compensation characteristics

Publications (2)

Publication Number Publication Date
TW201141052A TW201141052A (en) 2011-11-16
TWI459716B true TWI459716B (zh) 2014-11-01

Family

ID=44708925

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100106942A TWI459716B (zh) 2010-04-06 2011-03-02 放大器

Country Status (3)

Country Link
US (1) US8237497B2 (zh)
CN (2) CN102215028B (zh)
TW (1) TWI459716B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106330114B (zh) * 2016-08-15 2019-03-19 深圳市瀚堃实业有限公司 放大电路及频率补偿的方法
US10476456B2 (en) 2016-10-04 2019-11-12 Mediatek Inc. Comparator having a high-speed amplifier and a low-noise amplifier
US9966908B1 (en) * 2017-06-02 2018-05-08 Xilinx, Inc. Circuit for and method of implementing a differential input receiver
TWI641213B (zh) * 2017-09-05 2018-11-11 瑞昱半導體股份有限公司 放大器與其重置方法
KR102409877B1 (ko) * 2017-12-21 2022-06-20 에스케이하이닉스 주식회사 수신 회로 및 이를 이용하는 집적 회로 시스템

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6208206B1 (en) 1999-02-11 2001-03-27 The Hong Kong University Of Science And Technology Frequency compensation techniques for low-power multistage amplifiers
US6690232B2 (en) * 2001-09-27 2004-02-10 Kabushiki Kaisha Toshiba Variable gain amplifier
KR100674912B1 (ko) * 2004-09-24 2007-01-26 삼성전자주식회사 슬루 레이트(slew rate)를 개선시킨 차동 증폭회로
DE102005008372B4 (de) * 2005-02-23 2016-08-18 Intel Deutschland Gmbh Steuerbarer Verstärker und dessen Verwendung
KR100781984B1 (ko) * 2006-11-03 2007-12-06 삼성전자주식회사 셀프 레퍼런스를 갖는 센스앰프 회로 및 그에 의한 센싱방법
US7768352B2 (en) * 2007-12-14 2010-08-03 Marvell World Trade Ltd. High-speed, multi-stage class AB amplifiers
CN101471632B (zh) * 2007-12-26 2011-07-20 中国科学院微电子研究所 环路增益可控的自偏置低压运算跨导放大器电路
US7843264B2 (en) * 2008-01-29 2010-11-30 Qualcomm, Incorporated Differential amplifier with accurate input offset voltage
CN101667812A (zh) * 2009-07-24 2010-03-10 Bcd半导体制造有限公司 一种频率补偿方法和超低压差线性稳压器

Also Published As

Publication number Publication date
US20110241770A1 (en) 2011-10-06
CN102215028B (zh) 2013-11-06
TW201141052A (en) 2011-11-16
CN102215028A (zh) 2011-10-12
US8237497B2 (en) 2012-08-07
CN103595361B (zh) 2017-04-26
CN103595361A (zh) 2014-02-19

Similar Documents

Publication Publication Date Title
US8676148B2 (en) Differential amplifier circuit and wireless receiving apparatus
TWI459716B (zh) 放大器
US7812641B2 (en) Wireline transmission circuit
US7292098B2 (en) Operational amplifier
JP5906818B2 (ja) 差動増幅回路および光受信装置
WO2012096834A1 (en) Apparatus and method for miller compensation for multi-stage amplifier
WO2022170816A1 (zh) 一种功率放大器的偏置电路、装置及设备
WO2016138806A1 (zh) 一种采用电流dac消除可变增益放大电路直流失调的方法
US7605655B2 (en) Highly linear differential amplifier with a novel resistive source degeneration network
US20060067713A1 (en) Process and temperature-compensated transimpedance amplifier
US8816773B2 (en) Offset current trim circuit
JP2010220195A (ja) カレントコンベアベースの計器増幅器
CN109075754B (zh) 单端仪表折叠式栅-阴放大器
US20200212861A1 (en) Programmable gain amplifier systems and methods
US11990879B2 (en) Fully-differential amplifier with input common-mode voltage control
WO2022241627A1 (zh) 一种前馈放大电路、音频放大器和音频播放装置
JP2008306614A (ja) トランスインピーダンスアンプ
JP6480259B2 (ja) 増幅回路
US10938357B2 (en) Audio amplifier with integrated filter
JP2021040208A (ja) 可変利得アンプおよび自動利得制御アンプ
JP5433615B2 (ja) 音響用プッシュプル増幅装置
KR102374914B1 (ko) 오디오용 소신호 증폭을 위한 밸런스 입출력 다단 차동증폭기
TWI693788B (zh) 用於對放大器的線性度進行補償的前置補償器
CN112910421A (zh) 放大器电路
JP2004007085A (ja) 帰還増幅器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees