TWI455566B - 混合式交錯鏈路 - Google Patents
混合式交錯鏈路 Download PDFInfo
- Publication number
- TWI455566B TWI455566B TW097138660A TW97138660A TWI455566B TW I455566 B TWI455566 B TW I455566B TW 097138660 A TW097138660 A TW 097138660A TW 97138660 A TW97138660 A TW 97138660A TW I455566 B TWI455566 B TW I455566B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- communication unit
- time period
- interface format
- format
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/2854—Wide area networks, e.g. public data networks
- H04L12/2856—Access arrangements, e.g. Internet access
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/2854—Wide area networks, e.g. public data networks
- H04L12/2856—Access arrangements, e.g. Internet access
- H04L12/2869—Operational details of access network equipments
- H04L12/2898—Subscriber equipments
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Small-Scale Networks (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Time-Division Multiplex Systems (AREA)
Description
本發明有關於一種交錯鏈路,更特別有關於一種混合式交錯鏈路。
本申請案有關於以下共同申請之美國專利申請案,其之全部以引用方式納入本文中:美國臨時專利申請案第60/978,358號,於2007年10月8日提申(律師檔案號碼100.833USPR,標題為”混合式應用”),在此稱之為”833申請案”。在35U.S.C.§119(e)之下,本申請案茲宣告對美國臨時專利申請案第60/978,358號之優先權;美國專利申請案序號第12/036,644號,於2008年2月25日提申(律師檔案號碼100.822US01,標題為”點對多點之交錯鏈路”),在此稱之為”822申請案”;美國專利申請案序號第60/036,663號,於2008年2月25日提申(律師檔案號碼100.823US01,標題為”媒體轉換器”),在此稱之為”823申請案”。
美國專利申請案序號第60/036,678號,於2008年2月25日提申(律師檔案號碼100.824US01,標題為”交錯鏈路”),在此稱之為”824申請案”。
典型的數位用戶端線路(DSL)通訊網路乃是由DSL所連接在一起的本地單元與遠端單元所構成。本地單元與遠端單元每個皆會設有諸如G.703、乙太網路與Nx64k各不相同之應用介面。應用介面的格式會傳輸於位在DSL對上的單元之間,諸如在G.SHDSL(G.991.2)之上。以此種方式,使用者能夠連接不同單元上之相同介面。例如,本地單元上的G.703介面可連接至遠端單元上的G.703介面。
藉由本發明來解決以上所提與其他的問題,並且將藉由研讀與研究以下的說明書來了解之。
在一個實施例中,提供一種通訊系統。該通訊系統包含一具有複數個應用埠之第一通訊單元、以及一具有複數個應用埠並耦合至第一通訊單元之第二通訊單元;其中的第一通訊單元配置用以從具有第一介面格式的第一訊號以及從具有第二介面格式的第二訊號中攫取時段,並且將所攫取時段插入一資訊框之中,以用於傳送至第二通訊單元;其中基於從第一通訊單元所傳送的資訊框中所攫取的時段次序,該第二通訊單元配置用以將第一介面格式的訊號遞送至相似介面格式的應用埠、並且用以將第二介面格式的訊號遞送至第三相異介面格式的應用埠。
在以下的細節說明中,參照形成其之一部份的後附圖
式而藉由闡述本發明,可實現於其中的特定實施例顯示而於之中。充分詳細地說明這些實施例,致使熟知該項技術者得以實現本發明,然而所要了解的是,可利用其他的實施例,並且可從事其邏輯、機械、以及電氣改變,而不違反本發明之範疇。再者,並不將附圖或說明書中所提之方法解釋為限制其可執行個別步驟之順序。因此,以下的細節說明無限制之意。
藉由允許使用者同時將不同的介面類型彼此相連接,乃至將相似的介面類型彼此相連接,本發明的實施例會使通訊網路更具有彈性。例如,本地的G.703介面能夠連接至遠端的G.703介面,同時將本地乙太網路耦合至遠端的Nx64k介面。由此,相較於典型的通訊網路而言,在本發明的實施例中使之能夠具有更大的彈性。
圖1為根據本發明一個實施例的通訊系統100之方塊圖。網路100包含兩個DSL單元14-1與14-2。明顯的是,雖然在此針對DSL通訊網路來說明本發明的實施例,但所要了解的是,在其他的實施例中能夠使用其他的網路技術,諸如電纜網路。DSL單元14-1與14-2透過兩個連接至每個DSL單元14-1與14-2中的個別通訊線路傳輸埠40之DSL對44而通訊耦合在一起。由於在此針對DSL單元來說明典範實施例,因此通訊線路傳輸埠40同樣也稱為一種DSL傳輸埠40。如每個DSL單元中的兩DSL傳輸埠40之間的箭頭所指示的,網路100操作於M對模式,其中的M代表DSL對之數目。在M對模式中,DSL對44有效地產
生傳輸互傳頻寬。例如,在某些實施例中,每個DSL對具有2.3M位元之頻寬,以在具有兩DSL對之實施例中產生4.6M位元傳輸互傳頻寬。在其他的實施例中,以會產生11.392M位元傳輸互傳頻寬之5.696M位元頻寬來配置每個DSL對。然而,在其他的實施例中,網路100能夠操作於其他模式,諸如單對模式或者保護模式。
在此一實施例中,根據Global.standard高位元率數位用戶端線(G.SHDSL)標準來配置每個DSL單元14-1與14-2。例如,根據本發明實施例的範例DSL單元為ADC有限公司所製造的WorldDSLTM
G.SHDSL數據機。此外,在本實施例中,將DSL單元14-1配置為一種中央單元(同樣也為已知的STU-C或ATU-C),同時將DSL單元14-2配置為一種遠端單元(同樣也為已知的STU-R或ATU-R)。
在圖1的範例中,每個DSL單元14-1與14-2具有三個應用埠22。針對不同的介面格式來配置每個應用埠。例如,在本實施例中,將所使用的三個介面格視為G.703、Nx64k與乙太網路。然而,在其他實施例中,能夠使用其他的介面格式。介面格式G.703為一種國際電信聯盟之電信(ITU-T)標準,用以在諸如T1與E1的數位載體上傳送聲音或資料。G.703提供脈衝數碼調變之規格。在本實施例之一種施行中,在以RJ-45插座為終端之平衡120歐姆絞線電纜上傳遞G.703。此外,G.703能夠操作於兩模式之其中一者:結構化與非結構化。結構化模式為一種具有時段特定長度之資訊框格式。結構化模式為每秒2M位元組之連續位元
流。
Nx64k介面格式為一種時段式格式,此乃是以高至178個時段之速率來配置之。Nx64k為為一種通稱的專有名詞,而且能夠根據V.35、V.36、X.21或RS-530標準來配置Nx64k格式之應用埠。在本實施例中所使用的乙太網路為10/100 Base T乙太網路格式。此外,乙太網路應用埠若不是全雙工便是半雙工的,並且使用自動協調、自動媒介相依介面(MDI)/MDI-x來配置之。在本實施例一種施行中來手動配置乙太網路應用埠。
在傳統的網路中,中央單元中的應用埠通訊耦合至遠端單元中使用相同介面格式的相似應用埠。然而,配置DSL單元14-1與14-2用以同時支援交錯鏈路連接以及傳統連接。交錯鏈路連接為一種相異應用埠之間的連接。例如,DSL單元14-1中的乙太網路應用埠到DSL單元14-2中的Nx64k應用埠之間的連接。如圖1所示,在與交錯鏈路相同的時間點上,將DSL單元14-1中的G.703應用埠連接至DSL單元14-2中的G.703應用埠。應用埠到另一DSL單元中的相似應用埠之連接在此稱為一種簡單連接。藉此,在此文中所使用的混合式連接為一種同時的簡單與交錯鏈路之連接。
例如,混合式連接顯示於圖3的表格中。特別的是,圖3顯示四個範例的混合式連接。前兩個範例連接由簡單的G.703連接與乙太網路/Nx64k交錯鏈路連接所構成。前兩個範例之交錯鏈路連接不同於其中中央單元與遠端單元
中的應用埠以交錯鏈路連接來使用。相似的是,後兩個範例由簡單乙太網路連接與G.703/Nx64k交錯鏈路連接所構成。後兩個範例的連接同樣也不同於其中使用以交錯鏈路連接之應用埠的中央單元與遠端單元者。藉由同時致能簡單以及交錯鏈路連接兩者,本發明的實施例在傳統網路上提供增加的彈性。
在致能一種混合式連接下,配置DSL單元14-1與14-2,以將DSL資訊框中時段之第一子集分配給予簡單連接、以及將DSL資訊框中時段之後續子集分配給予交錯鏈路連接。例如,圖2A顯示從中央單元14-1至遠端DSL單元14-2之一範例DSL資訊框。如所能夠看到的,將時段2的第一子集202分配以G.703介面格式,而時段的第二子集204則分配以乙太網路介面格式。在從遠端單元14-2至中央單元14-1的DSL資訊框中,如圖2B所示,在此將時段的第一子集分202配以G.703介面格式,同時將時段的第二子集204分配以Nx64k介面格式。
藉此,當DSL單元14-1與14-2接收DSL資訊框時,便會將時段的第一子集遞送至相同介面格式的應用埠,而將時段的第二子集遞送至相異介面格式的應用埠。在某些實施例中,以邏輯猜測地判斷時段子集之大小。此外,在某些實施例中,以邏輯猜測地判斷交錯鏈路之連接。換言之,以邏輯猜測地配置每個DSL單元,藉以將時段的第二子集中之資料遞送至一預定的應用埠。例如,配置DSL單元14-1藉以將時段的第二子集遞送至Nx64k應用埠。為了
致能交錯鏈路,配置DSL 14-1藉以將乙太網路介面格式之資料設置於所要傳遞至DSL 14-1的時段之第二子集。雖然針對本實施例中簡單的連接來接收時段的第一子集,但所要了解的是,在其他的實施例中,使用基於其他次序結構之指派。例如,在一個實施例中,時段之第一子集預留給交錯鏈路連接,而時段之第二子集預留給簡單連接。
就交錯鏈路之連接而言,在將乙太網路訊號轉換成諸如Nx64k或G.703之不同介面格式訊號下,DSL單元14-1與14-2會剝除乙太網路訊號之同步位元組以及資訊框起始位元組。將已剝除的乙太網路資訊框進行高階資料鏈路控制(HDLC)編碼。HDLC編碼涉及使用多項式X16+X12+X5+1來附加兩個位元組之循環冗餘檢查碼(CRC)。之後爲五個1之一段連續位元序列(亦即,11111)來檢視乙太網路資訊框加CRC。在五個1的每個序列之結束處插入零(亦即,111110)。同樣也在資訊框的起始與結束處插入具有形態”01111110”的HDLC旗標。在資料酬載(payload)中五個1之序列後的零插入用來避免混淆具有HDLC旗標的資料酬載。HDLC旗標用來識別資訊框的起始與結束。之後則將經HDLC編碼乙太網路資訊框插入時段之中,藉以轉換成為Nx64k或G.703之介面格式。以相反方向來說,從資訊框的起始與結束處移除HDLC旗標。同樣的是,將序列”1111110”中所插入的”0”移除,乃至於移除所附加的兩個位元之CRC。之後以被配置用於乙太網路訊號並傳送的應用埠22中之資訊框起始與同步位元組來將所剩餘的乙太網路資訊
框格式化。
在轉換結構化G.703訊號至不同介面格式上,DSL單元14-1與14-2會移除結構化G.703資訊框中的時段0。當傳送G.703訊框在一對應之應用埠22上時,相反方向上重新產生該時段。同時在某些實施例中,DSL單元14-1與14-2會除能結構化G.703的時段16,藉以爲資料酬載來使用該時段而不是用於發訊作為一典型G.703資訊框。
在從事上述可施加的調整之後,DSL單元14-1與14-2會透過時段範圍之映射而將資料從一個種介面格式轉換成為另一種。時段範圍映射會將一個種介面格式的時段映射至所相應的時段、或者映射至第二種介面格式中的位元組流。此外,在某些實施例中使用片段的時段映射。例如,如果G.703的時段1-10將要以Nx64k資料流映射,則Nx64k資料流之資料率便配置用以在相同於G.703時段之速率下執行。在此範例中,資料率則是配置用以在2Mbs下執行。之後則將該時段插入無訊框的Nx64k資料流之中。為了擷取所插入的時段,依照以上所探討的產生資訊框位元組(亦即,時段0),並且將之插入於具有時段1-10的Nx64k資料流之中。當從Nx64k資料流轉換至G.703時段,則配置Nx64k的資料率,藉以匹配G.703訊號的資料率。之後則挑選匹配著所要映射時段之資料區塊,並且將之插入G.703訊號之中。同樣的是,在未結構化的G.703訊號之間的轉換下,以一組匹配著未結構化G.703訊號頻寬的頻寬來配置G.703訊號所要映射的介面格式之頻寬。依照以上所探討的,如
果在結構化模式下將G.703時段16除能,則G.703時段1-31便可連接至目標格式的時段1-31。如果將G.703時段16致能,則G.703時段1-15便可連接至目標格式的時段1-15,而G.703時段17-31則至時段16-30。
在操作上,DSL單元14-1會在具有第一介面格式(例如,G.703)的第一應用埠22上接收一訊號,並且會在具有第二介面格式(例如,乙太網路)的第二應用埠22上接收第二訊號。DSL單元14-1會攫取時段,並且終止上述的每個訊號。之後將所攫取到的時段被運送充當在DSL對44上到DSL單元14-1的資料酬載。特別的是,首先將相應於所需要的簡單連接所攫取的時段設置於資料酬載中。在此一範例中,先設置G.703時段。
DSL單元14-2會接收DSL資訊框資料酬載並且攫取時段。將第一已攫取時段遞送至相同於原來的介面格式之介面格式(亦即,在此一範例中為G.703介面格式)。之後則將第二已攫取時段遞送至經配置用於第二介面格式(亦即,在此一範例中為Nx64k)之預定應用埠22。第二已攫取時段用來產生新的第二介面格式訊號。新的訊號源自相應的應用埠22,並且從應用埠22被傳送。
在相反的方向上,發生相似的處理程序。特別的是,DSL單元14-2會在相應的應用埠22上接收第二介面格式(例如,Nx64k)之訊號以及第一介面格式(例如,G.703)之訊號。DSL單元14-2會攫取時段,並且終止所相應的介面格式應用埠中的每個訊號。DSL單元14-2之後,則會將已攫
取到的時段充當DSL對44上的資料酬載而運送至DSL單元14-1。特別的是,首先將相應於所需要的簡單連接(在此一範例中為G.703)所攫取的時段設置於資料酬載中。DSL單元14-2之後則會將所攫取的Nx64k時段設置於時段的第二子集中。當DSL單元14-1接收DSL資料酬載時,其便會將時段的第一子集遞送至原有介面格式(在此一範例中為G.703)之傳輸埠、並且將時段的第二子集遞送至乙太網路傳輸埠。以如此的方式,基於將所攫取到時段設置於DSL單元14-1與14-2之間所傳送的DSL資料酬載中之次序,而同時提供交錯鏈路(在此一範例中為Nx64k至乙太網路)以及簡單(在此一範例中為G.703)連接兩者。
圖4為根據本發明一個實施例的DSL單元14之方塊圖。DSL單元14使用於諸如網路100之通訊網路中。DSL單元14包複數個不同型式的應用埠,其通常以數字22代表之。特別的是,在此一範例中,會有三個位於使用者介面側21上的應用埠22、以及兩個DSL傳輸埠40,其中每個傳輸埠40皆耦合至一DSL對,如圖1所示。針對不同的介面格式來配置每個應用埠。特別的是,以乙太網路格式來配置應用埠24,以Nx64k格式來配置應用埠26,並且以G.703格式來配置應用埠28。
將來自DSL傳輸埠40的輸入傳遞至個別的DSL晶片組50或51。在此一實施例中,針對G.SHDSL來配置DSL傳輸埠40,而晶片組50與51則為G.SHDSL晶片組。每個DSL晶片組50與51透過個別的脈波碼調變(PCM)介面53
而耦合至客製化的場效可程式邏輯閘陣列(FPGA)70。
複數個應用埠22與DSL傳輸埠40透過DSL晶片組50與FPGA 70而連接。明顯的是,雖然在此一範例中使用FPGA,但本發明的實施例並不因此而受到限制。例如,在其他實施例中,能夠使用特定應用積體電路(ASIC)。FPGA 70以及DSL晶片組50與51受控於一中央處理單元60,其負責DSL單元14之配置、狀態與錯誤處理。FPGA 70為功能性方塊,其負責處理時段的分派、排序時段子集、以及切換在複數個傳輸埠22的介面格式之間的時段。定時開關72控制著由中央處理單元60所指示的時間片段之分派。
此外,在乙太網路傳輸埠24與FPGA 70之間提供一HDLC編碼器/解碼器15,藉以對乙太網路訊號進行HDLC編碼/解碼。當乙太網路資訊框在乙太網路傳輸埠24輸入時,則將資訊框遞送至HDLC編碼器/解碼器15,其中將乙太網路資訊框之同步位元組與資訊框起始位元組移除,藉以形成已剝除的乙太網路傳輸埠。HDLC編碼器/解碼器15同樣也會將兩個位元組的CRC附加至已剝除的乙太網路資訊框。同樣也是在該資訊框的起始與結束上,插入具有形態”01111110”的HDLC旗標。
圖5顯示HDLC編碼的資料結構110之一個實施例。資料結構110包含旗標120,其為一組二進制位元組01111110。CRC 125為16位元長,並且使用多項式X16+X12+X5+1來產生之。逐一位元檢查乙太網路資訊框130與循環冗餘檢查125。如果找到五個1(11111)之一連續序
列,則插入一個零,致使在乙太網路資訊框130的起始與循環冗餘檢查125之間沒有任何形態能夠類似旗標(01111110)。此避免乙太網路資訊框130與循環冗餘檢查125之內的旗標之錯誤檢測。HDLC旗標用來識別資訊框的起始與結束。HDLC編碼器/解碼器15之後則會將已編碼的資訊框插入於一分時多工(TDM)位元組流之中,並且將該TDM流遞送至FPGA 70。
同樣的是,當資訊框準備透過乙太網路傳輸埠24從DSL單元14送出時,FPGA 70便會從經由晶片組50與51所接收到的PCM流攫取相應時段,並且以TDM位元組流來將此時段遞送至HDLC編碼器/解碼器15。藉由搜尋HDLC旗標,針對HDLC資訊框而在HDLC編碼器/解碼器15中檢視TDM位元組流。當檢測一資訊框時,HDLC編碼器/解碼器15便會從資訊框的起始與結束中移除HDLC旗標。同樣的是,移除序列”111110”中所插入的”0”,乃至HDLC編碼器/解碼器15中所附加兩個位元組之CRC。在移除之前,將CRC用於錯誤檢測。HDLC編碼器/解碼器15之後則前綴資訊框起始以及同步位元組至該資訊框,並且將乙太網路資訊框遞送至資訊框所要傳送的乙太網路傳輸埠24。
一旦FPGA 70排定時段的次序並且將之分派給予來自上述應用埠22之訊號,該時段便會透過個別的PCM介面53而遞送至DSL晶片組50與51。明顯的是,在此以操作於2對模式來說明兩個PCM介面53。然而,所要了解是,當操作於單對模式時,則僅使用一個PCM介面。將時段調
變,並且在DSL對上透過DSL晶片組50與51將之傳送至相似於DSL單元14的另一DSL單元。在相反方向上,另一個DSL單元會透過DSL晶片組50與51以及DSL對44而將時段傳輸至DSL單元14。FPGA 70透過PCM介面53來接收時段,並且將時段切換至適當的應用埠22。特別的是,FPGA 70會基於資訊框的次序以及上述所配置的混合式連接來切換時段。例如,在一個實施例中,PCM流包含在時段的第一子集中來自G.703介面之位元組、以及在其後時段中來自乙太網路介面之位元組。FPGA 70會將位元組從G.703介面切換至G.703的傳輸埠28、並且將位元組從乙太網路介面切換至Nx64k傳輸埠26。
此外,在某些實施例中,配置FPGA 70,藉以當從G.703傳輸埠28接收已結構化的G.703訊號之時來終止時段0,以及當將時段0切換至G.703傳輸埠28之時來重新產生時段0。當從G.703傳輸埠28接收未結構化的G.703訊號時,FPGA 70便會從未結構化的G.703訊號之起始開始計數其多個位元組。就每個位元組而言,FPGA 70會分派一個時段。在相反的方向上,FPGA會將該等位元組作為一連續流傳遞至G.703傳輸埠28。
一使用者選擇DSL單元14之操作模式並且透過使用者介面42而配置與另一DSL單元之一混合式連接。在本實施例的一種施行中,使用者同樣也透過使用者介面42而從選擇表單66選擇一收發訊號之資料率。基於針對混合式連接所選擇的介面格式,而藉由中央處理單元60來將時間開關
72初始化,致使所選擇的資料率能為DSL單元14所適應。藉由使用者透過使用者介面42來提供資料率的選擇。
中央處理單元60係通訊耦合至記憶體64,其儲存著包含資料率選擇以及混合式連接配置的選項之選擇表單66。中央處理單元60係通訊耦合至一儲存媒體62。適用於具體體現電腦程式指令與資料之儲存裝置包含所有型式的非揮發性記憶體,例如包含諸如EPROM、EEPROM以及快閃記憶體裝置的半導體記憶體元件、諸如內部硬碟與抽取式磁碟的磁碟、磁光碟、以及DVD碟。前述的任何一種皆可以藉由特殊設計的特定應用積體電路(ASIC)補充或者合併之。
中央處理單元60執行軟體88及/或韌體,以致使中央處理單元60執行至少某些在本文中所說明的處理。在執行期間中,將中央處理單元60所執行此軟體88及/或韌體的至少一部份以及任何相關的資料結構儲存於儲存媒體62中。記憶體64包含目前已知或是將要發展的任何適合記憶體,諸如隨機存取記憶體(RAM)、唯讀記憶體(ROM)、及/或在中央處理單元60之內的暫存器。在一種施行中,中央處理單元60包含一微處理器或微控制器。再者,儘管中央處理單元60與記憶體64在圖3A中顯示為分散的組件,然而在一個施行中係以單一元件(例如,單一積體電路元件)來實現中央處理單元60與記憶體64。中央處理單元60所執行的軟體88及/或韌體包含複數個儲存於或者不然嵌入於儲存媒體62的程式指令,而此等程式指令之至少一部份係從該儲存媒體62讀取,以為中央處理單元60執行之用。
在一種施行中,中央處理單元60包含處理器支援晶片及/或諸如ASIC之系統支援晶片。
圖6為說明根據本發明一個實施例的網路通訊方法600之流程圖。方法600使用於諸如上述系統100之系統中。在602,於第一DSL單元上透過相應的應用埠(例如,應用埠22)接收第一介面格式的訊號(例如,G.703、Nx64k、或乙太網路)。在604,於第一DSL單元上透過相應的應用埠接收第二介面格式的訊號。在606,第一DSL單元會從第一與第二介面格式訊號中攫取時段。所攫取時段之數目端視使用者所選擇的資料率而定。此外,有關於結構化的G.703資訊框的是,在某些實施例中,將時段16除能並且將之使用於資料酬載。再者,在某些實施例中,從結構化的G.703資訊框中攫取正確數目的時段係包含終止時段0。從乙太網路訊號中攫取時段係涉及各種不同的處理。乙太網路訊號中所攫取時段的典範方法顯示於圖7。
在608,第一DSL單元會將所攫取的時段插入DSL資訊框之中,並且將該DSL資訊框傳送至第二DSL單元。特別的是,第一DSL單元首先插入相應於所想要簡單連接之所攫取時段(亦即,時段的第一子集),而之後則插入相應於所想要交錯鏈路連接之所攫取時段(亦即,時段的第二子集)。在此實施例中,第一DSL單元會根據G.SHDSL標準來傳送DSL資訊框。在610,第二DSL單元會從DSL資訊框中攫取時段的第一與第二子集。在612,第二DSL單元會將時段的第一子集遞送至相同於原時段的介面格式之應
用埠。在614,第二DSL單元之後則使用時段的第二子集來產生如以上所說明不同介面格式的訊號。特別的是,將時段切換成不同介面格式之應用埠。例如,用於從資訊框中DSL所接收到時段之第二子集來產生乙太網路訊號之典範方法顯示於圖8。
圖7為說明根據本發明一個實施例在DSL單元中從乙太網路訊號攫取時段之方法700之流程圖。在702,將同步位元組與資訊框起始位元組從乙太網路資訊框中移除,藉以在702形成已剝除的乙太網路資訊框。在704,對已剝除的乙太網路資訊框進行HDLC編碼。HDLC編碼涵蓋使用多項式X16+X12+X5+1,將兩個位元組的循環冗餘檢查碼(CRC)附加至已剝除的乙太網路資訊框。之後則針對五個1(亦即,11111)的一連續位元序列來檢視加上CRC的乙太網路資訊框。在每五個1(亦即,11111)的序列之結束處插入一個零。同樣也在資訊框的起始與結束上插入具有形態”01111110”的HDLC旗標。在資料酬載中五個1的序列之後的零插入係用來避免混淆資料酬載與HDLC旗標。在706,將HDLC編碼之乙太網路資訊框插入TDM位元組流。在708,從TDM位元組流攫取時段。
圖8為說明根據本發明一個實施例從DSL單元中所接收時段來產生乙太網路訊號之方法800的流程圖。在802,將接收到的時段設置於一TDM位元組流中。在804,從TDM位元組流中攫取HDLC資訊框並且將之編碼,藉以擷取已剝除的乙太網路資訊框。特別的是,使用HDLC旗標來放
置HDLC資訊框。將HDLC資訊框編碼係涉及將HDLC旗標從資訊框的起始與結束中移除。同樣的是,將插入於序列”111110”之零且乃至於兩個位元組的CRC移除,藉以形成已剝除的乙太網路資訊框。於移除之前,在806,將CRC用於錯誤檢測。如果資訊框沒有通過CRC檢查,則在808將資訊框拋棄。如果資訊框通過CRC檢查,則在810,隨著CRC移除,以資訊框起始與同步位元組來前綴已剝除的乙太網路資訊框,藉以形成一種乙太網路訊號。
儘管已經在此闡述以及說明了特定實施例,然一般技術人士將會察知預測用以實現相同目的之任何佈置可以所示的特定實施例來替代。本申請預期涵蓋本發明之任何改變或者變化。因此,顯然地預期本發明僅受限於申請專利範圍與其之等效物。
14‧‧‧數位用戶端線路(DSL)單元
14-1‧‧‧數位用戶端線路(DSL)單元
14-2‧‧‧數位用戶端線路(DSL)單元
15‧‧‧高階資料鏈路控制(HDLC)編碼器/解碼器
21‧‧‧使用者介面
22‧‧‧應用埠
24‧‧‧乙太網路傳輸埠
26‧‧‧Nx64k傳輸埠
28‧‧‧G.703的傳輸埠
40‧‧‧通訊線路傳輸埠
42‧‧‧使用者介面
44‧‧‧數位用戶端線路(DSL)對
50‧‧‧晶片組
51‧‧‧晶片組
53‧‧‧脈波碼調變(PCM)介面
60‧‧‧中央處理單元
62‧‧‧儲存媒體
64‧‧‧記憶體
66‧‧‧選擇表單
70‧‧‧場效可程式邏輯閘陣列(FPGA)
72‧‧‧定時開關
88‧‧‧軟體
100‧‧‧通訊系統
110‧‧‧高階資料鏈路控制(HDLC)編碼的資料結構
120‧‧‧旗標
125‧‧‧循環冗餘檢查(CRC)
130‧‧‧乙太網路資訊框
經由參照圖式之上述說明,對熟知該項技術者而言本發明之特徵將會變為顯而易見。所要了解的是,圖式僅說明本發明之典型實施例,因此並不被認為限制其之範疇,將透過使用後附圖式而以附加的具體性與細節來說明本發明,其中:
圖1為根據本發明一個實施例之通訊系統方塊圖。
圖2A與2B為根據本發明一個實施例在通訊系統中所傳送的資訊框之方塊圖。
圖3為根據本發明一個實施例的混合式交錯連接之表
格。
圖4為根據本發明一個實施例的DSL單元之方塊圖。
圖5顯示高階資料鏈路控制編碼的資料結構之實施例。
圖6為描述根據本發明一個實施例的一種網路通訊方法之流程圖。
圖7為描述根據本發明一個實施例從DSL單元中的乙太訊號攫取時段的方法之流程圖。
圖8為描述根據本發明一個實施例產生來自DSL單元中已接收時段的乙太網路訊號之方法之流程圖。
根據常見之慣例,已說明之各種不同特徵並非按照尺度縮放所繪製,而是繪製為用以強調切合於本發明的特定特徵。在不同圖式中相似的參考數字與命名指示相似的元件。
14-1‧‧‧數位用戶端線路(DSL)單元
14-2‧‧‧數位用戶端線路(DSL)單元
22‧‧‧應用埠
40‧‧‧通訊線路傳輸埠
44‧‧‧數位用戶端線路(DSL)對
Claims (20)
- 一種通訊系統,其包含:一第一通訊單元,其具有複數個應用埠;以及一第二通訊單元,其具有複數個應用埠並耦合至該第一通訊單元;其中該第一通訊單元配置用以從具有一第一介面格式的一第一介面格式訊號以及從具有一第二介面格式的一第二介面格式訊號攫取時段,並且用以將所攫取的時段插入一資訊框之中,以為傳送至該第二通訊單元之用,該第一通訊單元配置用以將該第一介面格式訊號和該第二介面格式訊號之所攫取的時段以一特定次序插入該資訊框之中;其中該第二通訊單元配置用以將該第一介面格式訊號遞送至一相似介面格式的一第一應用埠,並且基於從該第一通訊單元所傳送資訊框中所攫取的時段之該特定次序,而用以將該第二介面格式訊號遞送至一第三相異介面格式的一第二應用埠。
- 如申請專利範圍第1項之通訊系統,其中該第一通訊單元與該第二通訊單元中每個皆具有三個應用埠。
- 如申請專利範圍第1項之通訊系統,其中該第一通訊單元與該第二通訊單元中每個皆根據G.SHDLC標準來配置。
- 如申請專利範圍第1項之通訊系統,其中該第一通訊單元配置用以首先將從該第一介面格式訊號所攫取的時段設置於該資訊框中,其中該第二通訊單元則是配置用以將 該資訊框中的第一攫取時段遞送至該相似介面格式之該第一應用埠。
- 如申請專利範圍第1項之通訊系統,其中該第一通訊單元與該第二通訊單元中每個皆具有兩個以M對模式操作之數位用戶線路(DSL)傳輸埠。
- 如申請專利範圍第1項之通訊系統,其中該第二通訊單元配置用以藉由使用時段範圍映射與片段時段映射中一者,而將該第二介面格式訊號遞送至該第三相異介面格式之該第二應用埠,藉以產生該第三相異介面格式的一訊號。
- 如申請專利範圍第1項之通訊系統,其中用於複數個應用埠中每個的介面格式係包含一乙太網路格式、一G.703格式、以及一Nx64k格式中一者。
- 如申請專利範圍第7項之通訊系統,其中第一與第二DSL單元配置用以移除從一G.703介面格式應用埠所接收的一第一訊號之時段0,並且在將一第二訊號遞送至該G.703介面格式的應用埠之前先產生時段0。
- 如申請專利範圍第7項之通訊系統,其中第一與第二DSL單元中每個皆進一步包含一HDLC編碼器/解碼器,其配置用以在從該乙太網路訊號攫取時段之前對乙太網路訊號進行HDLC編碼。
- 一種通訊單元,其包含:複數個應用埠,每個皆為不同的介面格式;以及至少一個通訊線路傳輸埠,其中該通訊單元配置用以從在複數個應用埠中一個上所接收到的一第一介面格式之 一第一訊號、以及從在複數個應用埠中另一個上所接收到的一第二介面格式之一第二訊號中攫取時段,並且配置用以將所攫取的時段插入一資訊框之中,以為經由一數位用戶線路(DSL)連接而傳送至一第二通訊單元之用;其中該通訊單元進一步配置以一特定次序將該第一與該第二訊號中所攫取的時段插入於該資訊框,致使該第二通訊單元基於該資訊框中所攫取的時段之插入次序,而將該第一訊號之所攫取的時段映射至一相似介面格式之一第一應用埠,並且將該第二訊號之所攫取的時段映射至一不同介面格式之一第二應用埠,其中該第二介面格式為一乙太網路且該通訊單元配置以將從該第二訊號中移除資訊框起始和同步位元組,及將HDLC旗標插入該第二訊號以識別一乙太網路資訊框的起始與結束,該通訊單元進一步配置以經由該DSL連接將HDLC編碼的第二訊號傳送至該第二通訊單元。
- 如申請專利範圍第10項之通訊單元,其中複數個的應用埠係包含三個應用埠。
- 如申請專利範圍第10項之通訊單元,其中該通訊單元為一Global.standard高位元率數位用戶端線路(G.SHDSL)單元。
- 如申請專利範圍第10項之通訊單元,其中該通訊單元配置用以先將該第一訊號的時段插入於該資訊框,藉以指示要將該第一訊號的時段映射至該相似介面格式之該第一應用埠。
- 如申請專利範圍第10項之通訊單元,其中該通訊單元配置用以接收含有來自一第一介面格式訊號與一第三介面格式訊號的時段之一第二資訊框,並且基於所接收到該第二資訊框中的時段之插入次序,將來自該第一介面格式訊號的時段遞送至該相似介面格式之一相應應用埠、以及將來自該第三介面格式訊號的時段遞送至該第二介面格式之另一應用埠。
- 如申請專利範圍第10項之通訊單元,其中用於複數個應用埠中每個的介面格式係包含一乙太網路格式、一G.703格式、以及一Nx64k格式中一者。
- 如申請專利範圍第15項之通訊單元,其中該通訊單元配置用以移除從一G.703介面格式應用埠所接收的一第一訊號之時段0,並且在將一第二訊號遞送至該G.703介面格式應用埠之前先產生時段0。
- 如申請專利範圍第10項之通訊單元,其進一步包含:兩個以一M對模式操作的一串接配置之數位用戶端線路(DSL)晶片組。
- 一種在一網路中進行通訊之方法,該方法包含:於使用一第一介面格式之一第一應用埠上的一第一通訊單元處接收一第一訊號;於使用一第二介面格式之一第二應用埠上的第一通訊單元處接收一第二訊號;於使用一第三介面格式之一第三應用埠上的第一通訊 單元處接收一第三訊號;從該第一訊號、該第二訊號與該第三訊號中攫取時段;將從該第一訊號、該第二訊號與該第三訊號所攫取的時段以一特定次序插入一資訊框;將該資訊框傳送至一在第二通訊單元中;攫取來自該第二通訊單元中之資訊框的該等時段;基於該等時段在該資訊框中之特定次序,將來自該第一訊號之該等時段遞送至該第一介面格式之一第四應用埠,藉以形成一簡單連接;以及基於該等時段在該資訊框中之特定次序,將來自該第二訊號與該第三訊號之該等時段遞送至一相異介面格式之單一應用埠,藉以形成一交錯鏈路連接。
- 如申請專利範圍第18項之方法,其中在使用該第一介面格式之該第一應用埠上接收該第一訊號係包含接收一G.703格式、一Nx64k格式、以及一乙太網路格式中一者之一訊號。
- 如申請專利範圍第18項之方法,其中將所攫取的時段以該特定次序插入於該資訊框係包含首先插入相應於該第一訊號的時段,以及接著再插入相應於該第二訊號和該第三訊號的時段。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US97835807P | 2007-10-08 | 2007-10-08 | |
US12/172,436 US7869465B2 (en) | 2007-10-08 | 2008-07-14 | Hybrid cross-link |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200922273A TW200922273A (en) | 2009-05-16 |
TWI455566B true TWI455566B (zh) | 2014-10-01 |
Family
ID=40523195
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW097138660A TWI455566B (zh) | 2007-10-08 | 2008-10-08 | 混合式交錯鏈路 |
Country Status (8)
Country | Link |
---|---|
US (1) | US7869465B2 (zh) |
AR (1) | AR068754A1 (zh) |
BR (1) | BRPI0818282A2 (zh) |
CL (1) | CL2008002987A1 (zh) |
CR (1) | CR11346A (zh) |
MX (1) | MX2010003798A (zh) |
TW (1) | TWI455566B (zh) |
WO (1) | WO2009048914A1 (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030012184A1 (en) * | 2001-07-13 | 2003-01-16 | Walker Kenneth Lee | Integrated access device |
US20030093703A1 (en) * | 2001-11-09 | 2003-05-15 | Adc Dsl Systems, Inc. | Multiple dataport clock synchronization |
US6741701B1 (en) * | 2000-12-14 | 2004-05-25 | Globespanvirata, Inc. | Dual echo canceller and method for increasing dynamic range of a receiver |
US20060233188A1 (en) * | 2001-11-09 | 2006-10-19 | Adc Dsl Systems, Inc. | Concurrent Transmission of Traffic from Multiple Communication Interfaces |
TW200723813A (en) * | 2005-08-24 | 2007-06-16 | Qualcomm Inc | Varied transmission time intervals for wireless communication system |
TW200737851A (en) * | 2006-02-01 | 2007-10-01 | Lg Electronics Inc | Method for transmitting information in wireless local area network system |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5187803A (en) * | 1990-01-18 | 1993-02-16 | Andrew Corporation | Regenerative rf bi-directional amplifier system |
JPH0795228A (ja) | 1993-09-27 | 1995-04-07 | Hitachi Cable Ltd | 再生中継装置 |
KR19990057995A (ko) | 1997-12-30 | 1999-07-15 | 윤종용 | 2비1큐 방식을 이용한 에이치디에스엘의 시스템 데이터장거리 전송방법 |
US6373860B1 (en) * | 1998-07-29 | 2002-04-16 | Centillium Communications, Inc. | Dynamically-assigned voice and data channels in a digital-subscriber line (DSL) |
US7697594B2 (en) * | 2001-03-30 | 2010-04-13 | Texas Instruments Incorporated | Method and apparatus for regenerative based interference cancellation within a communication system |
JP4139963B2 (ja) * | 2003-02-28 | 2008-08-27 | 日本電気株式会社 | 光信号再生中継器および光信号再生方法 |
US8023642B2 (en) * | 2006-06-28 | 2011-09-20 | Hubbell Incorporated | Method for extending ethernet over twisted pair conductors and to the telephone network and plug-in apparatus for same employing standard mechanics |
-
2008
- 2008-07-14 US US12/172,436 patent/US7869465B2/en not_active Expired - Fee Related
- 2008-10-08 CL CL2008002987A patent/CL2008002987A1/es unknown
- 2008-10-08 MX MX2010003798A patent/MX2010003798A/es active IP Right Grant
- 2008-10-08 TW TW097138660A patent/TWI455566B/zh not_active IP Right Cessation
- 2008-10-08 BR BRPI0818282A patent/BRPI0818282A2/pt not_active IP Right Cessation
- 2008-10-08 WO PCT/US2008/079146 patent/WO2009048914A1/en active Application Filing
- 2008-10-08 AR ARP080104394A patent/AR068754A1/es not_active Application Discontinuation
-
2010
- 2010-04-06 CR CR11346A patent/CR11346A/es unknown
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6741701B1 (en) * | 2000-12-14 | 2004-05-25 | Globespanvirata, Inc. | Dual echo canceller and method for increasing dynamic range of a receiver |
US20030012184A1 (en) * | 2001-07-13 | 2003-01-16 | Walker Kenneth Lee | Integrated access device |
US20030093703A1 (en) * | 2001-11-09 | 2003-05-15 | Adc Dsl Systems, Inc. | Multiple dataport clock synchronization |
US20060233188A1 (en) * | 2001-11-09 | 2006-10-19 | Adc Dsl Systems, Inc. | Concurrent Transmission of Traffic from Multiple Communication Interfaces |
TW200723813A (en) * | 2005-08-24 | 2007-06-16 | Qualcomm Inc | Varied transmission time intervals for wireless communication system |
TW200737851A (en) * | 2006-02-01 | 2007-10-01 | Lg Electronics Inc | Method for transmitting information in wireless local area network system |
Non-Patent Citations (1)
Title |
---|
Rup, M.; Sernec, R.; Vodisek, R.; Sljivar, E., "SHDSL technology complementing other transport technologies," EUROCON 2003. Computer as a Tool. The IEEE Region 8 , vol.1, no., pp.229,232 vol.1, 22-24 Sept. 2003 * |
Also Published As
Publication number | Publication date |
---|---|
MX2010003798A (es) | 2010-05-14 |
TW200922273A (en) | 2009-05-16 |
US20090092150A1 (en) | 2009-04-09 |
BRPI0818282A2 (pt) | 2017-10-03 |
AR068754A1 (es) | 2009-12-02 |
CL2008002987A1 (es) | 2009-11-06 |
WO2009048914A1 (en) | 2009-04-16 |
US7869465B2 (en) | 2011-01-11 |
CR11346A (es) | 2010-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8351464B2 (en) | Retransmission in data communication systems | |
US8713393B2 (en) | Retransmission and retransmission request in data communication systems | |
KR101429249B1 (ko) | 이더넷 코딩 위반으로 구분되는 프레임 및 패킷 구조를 이용하여 이더넷 전송선을 통해 상이한 유형의 스트리밍 및패킷화된 데이터를 전송하는 시스템 및 방법 | |
US6587473B2 (en) | Information network access apparatus and methods for communicating information packets via telephone lines | |
WO2016197894A1 (zh) | 一种数据处理的方法、通信设备及通信系统 | |
US7693090B1 (en) | Systems and methods for discovering PME bonding groups | |
CN110266612A (zh) | 数据传输方法及装置、网络设备及存储介质 | |
CN1623302A (zh) | 具有集成以太网交换机接口的atm端口模块 | |
US12063106B2 (en) | Overhead monitoring method and apparatus, and computer-readable storage medium | |
CN108092739B (zh) | 业务的传输方法和装置 | |
US7254134B2 (en) | Systems for transferring various data types across an ATM network | |
US7869464B2 (en) | Cross-link | |
US8547994B2 (en) | Point to multipoint crosslink | |
US6707822B1 (en) | Multi-session asymmetric digital subscriber line buffering and scheduling apparatus and method | |
TWI455566B (zh) | 混合式交錯鏈路 | |
US20230299880A1 (en) | Code block identification method and apparatus | |
CN113472826A (zh) | 一种业务承载、提取方法、数据交换方法及设备 | |
US9276607B2 (en) | Padding after channel encoding repetition and interleaving | |
US9013982B2 (en) | M-pair mode protection switching | |
US7953108B2 (en) | Media converter | |
MX2010012776A (es) | Transporte con portadora-e multiple sobe dsl. | |
US20120011229A1 (en) | Enhanced network/domain name hashing techniques | |
CN101124757A (zh) | 通过模拟调制通信网络在电路交换接口之间通信的设备、系统和方法 | |
WO2024001220A1 (zh) | 切片方法、业务处理方法、通信节点及存储介质 | |
CN105934920B (zh) | 一种子载波信息指示方法、装置及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |