TWI455061B - 控制框再新的技術 - Google Patents

控制框再新的技術 Download PDF

Info

Publication number
TWI455061B
TWI455061B TW100110987A TW100110987A TWI455061B TW I455061 B TWI455061 B TW I455061B TW 100110987 A TW100110987 A TW 100110987A TW 100110987 A TW100110987 A TW 100110987A TW I455061 B TWI455061 B TW I455061B
Authority
TW
Taiwan
Prior art keywords
pixels
buffer
display
pixel
modified
Prior art date
Application number
TW100110987A
Other languages
English (en)
Other versions
TW201246180A (en
Inventor
Siddhartha Nath
Suresh Kumar
Rama Gopal Musunuri Satyanantha
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW201246180A publication Critical patent/TW201246180A/zh
Application granted granted Critical
Publication of TWI455061B publication Critical patent/TWI455061B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

控制框再新的技術
本發明所揭示之主題係大致有關自我再新式顯示裝置之程式化。
許多動作運算裝置包含自我再新顯示器邏輯。自我再新顯示器存取一儲存了現用顯示框之局部記憶體。當來自主機電腦之框並未改變時,該主機電腦將最近的框緩衝器傳輸到該自我再新顯示器,且該主機電腦之顯示子系統關閉或被置於一低功率狀態。同時,該顯示器持續顯示來自其局部記憶體的該被儲存之框。此種方式可協助減少電力消耗,且增加運算裝置的電池使用時間。
本發明說明了用來追蹤主機系統的框緩衝器中正被修改的線及像素之技術,且不傳輸該框緩衝器的整個內容,而是將那些被修改的掃描線及被修改的像素位置傳輸到自我再新顯示器。圖形配接器將該等被修改的掃描線或像素資訊通知該自我再新顯示器,然後將像素資料經由通訊通道而傳送到該顯示器。可將訂製碼用來指明且傳輸被修改的掃描線及像素到自我再新顯示器邏輯。
在本說明書中提及"一個實施例"或"一實施"時,意指參照該實施例而述及的一特定特徵、結構、或特性被包含在本發明的至少一實施例中。因此,在本說明書中之各部分中出現詞語"在一實施例中"或"一實施"時,不必然都參照到相同的實施例。此外,可在一或多個實施例中結合該等特定特徵、結構、或特性。
各實施例追蹤主機系統的框緩衝器中正被修改的線及像素,且並不傳輸該框緩衝器的整個內容,而是將那些被修改的掃描線或被修改的像素傳輸到自我再新顯示器。圖形配接器將該等被修改的掃描線或像素資訊通知該自我再新顯示器,然後將像素資料經由通訊通道而傳送到該顯示器。可將訂製碼用來指明且傳輸被修改的掃描線及像素到自我再新顯示器邏輯。只傳輸被修改的掃描線或被修改的像素資料時,可將較少量的資料傳輸到該顯示器。因此,可減少該主機系統中之記憶體存取,且可較快速地關閉顯示管線,而節省電力及電池使用時間。
第1圖示出一顯示裝置上的像素配置之一例子。一顯示框之特徵為具有一些水平主動像素及一些垂直主動掃描線。如果有X個水平主動像素及Y條垂直掃描線,則該框中共有X*Y個像素。每一像素或每一掃描線是一單一記憶體位置或一系列的記憶體位置,且可被自我再新顯示器中之記憶體控制器唯一地定址。無須按照所示之順序將各像素儲存在記憶體中。與一像素有關的資訊可跨越諸如8位元、16位元、及24位元等的數個記憶體位置。
第2圖示出根據本發明的一實施例之可被用來決定哪些線及像素要被提取到一顯示緩衝器之一系統。第2圖尤其示出諸如利用Windows Vista作業系統(Operating System;簡稱OS)、Windows 7、Windows 8、以及上述各者的變形等的基於Windows顯示驅動程式模型的系統中之圖形驅動程式架構。然而,該系統可使用諸如,但不限於,Linux、MacOS、及Solaris等的其他作業系統。一應用程式(圖中未示出)對OS 202發出繪圖呼叫。OS 202使用表面標示元(handle)指定長方形及該長方形的一意圖操作,而將繪製(render)操作傳輸到使用者模式驅動程式(User Mode Driver;簡稱UMD)204。OS 202可通知UMD 204將髒矩形(dirty rectangle)寫到一中間或翻轉緩衝器(flip buffer)。髒矩形是要被寫到一翻轉緩衝器且將被繪製在螢幕上或將要被置入被稱為繪製目標的一中間緩衝器之任何尺寸的任何長方形。該中間緩衝器可被用來處理影像,而產生一最終可被顯示之影像,且該中間緩衝器的內容不被繪製在螢幕上。長方形的尺寸可以是1像素×1像素,或可以是一螢幕的整個區域。
OS 202可對表面描述符(descriptor)之標示元對UMD 204指明髒矩形。標示元(handle)是用來描述被要求繪製的長方形的特性及用途之資料單元(data element)之指標。回應OS 202要求核心模式驅動程式(Kernel Mode Driver;簡稱KMD)206翻轉一翻轉緩衝器,該翻轉緩衝器之內容可供顯示。具有來自OS 202的繪圖呼叫之一 表面標示元指示是否要進行翻轉。翻轉(flipping)一緩衝器意指該被翻轉的緩衝器之內容將要在螢幕上顯示。在某些實施例中,當一翻轉緩衝器的內容有某些改變時,OS 202將要求對該翻轉緩衝器執行一翻轉。因此,當OS 202已要求KMD 206翻轉一翻轉緩衝器,且該翻轉緩衝器有髒矩形時,該等髒矩形被視為一顯示螢幕中已改變的一些部分。在各實施例中,KMD 206可執行一現行框的像素與一前一框的像素間之逐一像素比較,以便決定哪些像素已改變了。
UMD 204追蹤每一緩衝器之所有髒矩形,且將該追蹤的結果傳送到KMD 206。例如,UMD 204可為被寫入之每一緩衝器產生被修改的一清單之長方形。KMD 206指明將要被顯示之髒矩形,且將這些髒矩形轉換為掃描線資訊。一長方形在螢幕座標空間中具有用來指明該長方形的開始及終止角之x及y座標。KMD 206使用該等髒矩形之該等座標指明每一改變的掃描線內之改變的像素。KMD 206指明該等改變的線及改變的像素,作為傳送到該自我再新顯示器之被修改的部分掃描線及像素資訊。KMD 206使用暫存器將這些被修改的掃描線及像素傳輸到該圖形配接器硬體內之顯示子系統。因此,KMD 206具有將一翻轉緩衝器的整個內容或只有被修改的像素傳輸到緩衝器254之能力。在某些情形中,例如,當被修改的掃描線分佈在整個螢幕時(或換句話說,當該些被修改的掃描線及像素位置之像素係到處散佈在框的表面時),KMD將決定傳輸翻轉緩衝器的整個內容,而不傳輸被修改的線及像素。
圖形配接器208之顯示引擎210可將訂製碼用來通知自我再新顯示器(Self Refresh Display;簡稱SRD)邏輯252:將只傳輸被修改的掃描線及像素。該等碼係取決於圖形配接器208與自我再新顯示器邏輯252間之介面220支援的協定。如果介面220符合內部積體電路(Inter-Integrated Circuit;簡稱I2C)標準,則該訂製碼符合I2C標準。介面220可包含視訊電子標準協會(Video Electronics Standards Association;簡稱VESA)Display Port Standard第1版、修訂版1a(2008)、及第1.2版(2009)中述及的一主要鏈路(Main Link)及一輔助通道(AUX Channel)。輔助通道可被用來將該等碼及被修改的掃描線及像素傳輸到緩衝器254。
顯示引擎210自用來儲存該框之記憶體提取該等被修改的掃描線或被修改的像素。顯示引擎210只使用那些被修改的掃描線及像素之顯示時序資訊將像素資料傳輸到自我再新顯示器邏輯252,以便儲存在緩衝器254。也使用將被用來將一完整框緩衝器自顯示引擎210傳輸到緩衝器254之顯示時序(例如,像素時脈、水平同步信號(Hsync)、及垂直同步信號(Vsync)),將該等被修改的掃描線/像素資訊傳輸到緩衝器254。下文將提供被傳輸到緩衝器254的信號之一例子。
對於第一線的像素而言:VSYNC <補零像素> <被修改的像素> <補零像素> HSYNC [在主要鏈路上]
除了第一線之外的一線的像素為:HSYNC <補零像素> <被修改的像素> <補零像素> HSYNC [在主要鏈路上]
此外,顯示引擎210處理位於顯示引擎210的管線先進先出(First-In-First-Out;簡稱FIFO)暫存器中之適當的浮水印層(watermark level),以避免管線欠載運行(under-run)。自我再新顯示器邏輯252之記憶體控制器根據自顯示引擎210輸入的資料更新緩衝器254中已改變之記憶體位置。
在這些線或像素被傳輸到該顯示器之後,可關閉圖形配接器208之顯示引擎210,且可使其中包括翻轉緩衝器之圖形視訊記憶體進入自我再新狀態,以便節省額外的電力。
圖形配接器208將與掃描線的起點及像素數目以及掃描線的終點及自圖形配接器208傳輸的像素數目有關之資訊通知自我再新顯示器邏輯252。自我再新顯示器邏輯252接收該等掃描線之資料、或被起點及終點標示且包括起點及終點之像素數目。被傳輸的各鄰接像素代表了一線段之一部分。圖形配接器208使用特定顯示器編碼而只將被修改的像素傳輸到自我再新顯示器邏輯252,作為框資料的一部分。例如,(ANSI/TIA/EIA-644-A(2001)、Display Port標準1.1a版(2008)或1.2版(2009)、以及以上各標準的修訂版或變形中述及之)低電壓差動信令可被用來傳輸掃描線。圖形配接器208可將代表一掃描線的 一部分之一組連續之被修改的像素傳送到緩衝器254,而不傳送整個掃描線。緩衝器254是顯示器250可存取的一緩衝器。緩衝器254可被設置在該顯示器之內,或者可被顯示器250存取。在某些例子中,緩衝器254可被設置在一主機系統之內,或者可被該主機系統存取。
自我再新顯示器邏輯252之記憶體控制器可定址第1圖所示之一掃描線或一些特定像素位置。自我再新顯示器邏輯252能夠指明被修改的掃描線或像素資訊,且只將這些掃描線或像素覆寫到緩衝器254。然後,當處於自我再新顯示模式時,自我再新顯示器邏輯252顯示來自緩衝器254的具有先前被顯示的掃描線或像素以及被更新的掃描線或像素之框。自我再新顯示器邏輯252可使用有回應來自一主機裝置的指令的能力之一時序控制器(TCON)以進入一自我再新模式,而該自我再新模式可包括:使各組件的功率下降(powering down);及/或擷取一影像;以及將該被擷取的影像重複地輸出到一顯示器。時序控制器在接收了另一完整框之後退出自我再新模式,且將喚醒所有必要的單元。
第3B圖示出根據一實施例而可控制電力消耗的一主機系統的各組件之一例子。該主機系統之組件不只限於這些組件。該等組件可能在晶片組、處理器、或圖形子系統中。例如,可使主機系統之顯示鎖相迴路(Phase Locked Loop;簡稱PLL)310、顯示平面312、顯示管線314、及顯示介面316之功率下降或上升。PLL 310可以是顯示平面 312、顯示管線314、及顯示介面316之系統時脈。例如,顯示平面312可包含一資料緩衝器及紅綠藍(RGB)色彩映射器,該RGB色彩映射器將來自緩衝器之資料轉換為RGB。顯示平面312可包含一相關聯的記憶體控制器、以及亦可被電源管理之記憶體輸入/輸出(IO)埠(圖中未示出)。顯示管線314可包含用來將多層影像混合成一複合影像之一混合器、X,Y座標光柵器(rasterizer)、以及介面協定封包器(packetizer)。顯示介面316可包括與Display Port或LVDS相容之介面、以及並列輸入-串列輸出(Parallel-In-Serial-Out;簡稱PISO)介面。可自ANSI/TIA/EIA-644-A(2001)得知低電壓差動信令(Low-Voltage Differential Signaling;簡稱LVDS)之資料。可使該主機系統之記憶體處於較低功率的自我再新模式,且除此之外,可關閉鎖相迴路(PLL)。
舉例而言,考慮將每一像素有1600×1200×32位元大小的一框傳送到具有60赫茲的再新率之一顯示器。在現有的系統中,傳送整體為7.32百萬位元組的框資料。根據各實施例,如果自上一框只改變了10條掃描線,只可能傳輸62.5千位元組的資料。此種方式可讓該主機系統中之圖形視訊記憶體較快速地進入較低功率模式且關閉該主機系統中之顯示管線,以便省電且延長電池使用時間。
被傳輸到顯示器的資料量之減少具有至少三個優點,但是這些優點不是任何實施例之必要特徵。
1.自其中包括翻轉緩衝器的圖形視訊記憶體提取了較少量的資料。這種方式空出了記憶體頻寬給該系統中之其他用戶端,因而改善了系統效能。
2.主機系統中之圖形視訊記憶體可較快速地進入自我再新,因而更為省電。
3.可較快速地關閉主機系統中之顯示引擎,因而也更為省電。
第3A圖示出一圖形驅動程式302、顯示子系統304、與一自我再新顯示器306間之資訊流動。圖形驅動程式302將被修改的掃描線及被修改的像素提供給顯示子系統304。顯示子系統304通知自我再新顯示器306:自我再新顯示器306將接收被修改的掃描線及被修改的像素。此外,顯示子系統304將該等被修改的掃描線及被修改的像素提供給自我再新顯示器306。自我再新顯示器306覆寫先前的掃描線及像素,而將被修改的掃描線及被修改的像素儲存到一顯示緩衝器。此外,自我再新顯示器306以該顯示緩衝器之內容再新該顯示裝置。
第4圖是指明將要被傳輸到一自我再新顯示器的影像的一方式之一流程圖。方塊402包含下列步驟:UMD偵測被要求繪製的一影像中之長方形。可自一OS接收該要求。方塊404包含下列步驟:該UMD將被要求在每一表面繪製的長方形儲存在與一KMD共用之一資料結構。方塊406包含下列步驟:該KMD自該共用緩衝器指明被要求繪製的長方形。KMD將檢驗該共用緩衝器,以便檢驗該等長方形,且KMD將只考慮與翻轉/顯示緩衝器有關的長方形。
方塊408包含下列步驟:KMD決定一表面的長方形是否要被繪製到一螢幕。在某些例子中,當一些長方形要被儲存在一翻轉緩衝器或一翻轉鍊緩衝器,且該翻轉緩衝器被要求翻轉時,將與該等長方形相關聯的表面繪製到一螢幕。如果該表面要被顯示到一螢幕,則在方塊408之後接著執行方塊410。如果該表面不要被顯示到一螢幕,則在方塊408之後接著執行方塊406。
方塊410包含下列步驟:該KMD將要被繪製到一螢幕之該等長方形轉換為一些掃描線及像素位置。方塊412包含下列步驟:該KMD以將要被繪製到一螢幕之被修改的掃描線/像素來程式化一些暫存器,而通知該顯示子系統更新一影像之顯示。在一實施例中,當記憶體映射式輸入/輸出被用來對各裝置暫存器進行讀取/寫入時,這些暫存器可被記憶體映射。該顯示子系統可只接收該等被修改的掃描線/像素。
第5圖示出可被用來傳輸顯示內容之一例示序列的事件。在事件502中,該OS指示該UMD以先前被繪製到一螢幕之一框繪製一影像。在事件504中,該UMD決定該框中之哪些長方形將被改變,且針對該KMD指明該框中之哪些長方形將被改變。一框中之髒矩形是將要被繪製到一框之任何長方形。在事件506中,對於被寫到將要被翻轉的一翻轉緩衝器之髒矩形而言,該KMD針對翻轉顯示緩衝器將髒矩形轉換為掃描線及像素位置。在事件508中,該KMD將被修改的掃描線及像素儲存到被該自我再新顯示器使用之一緩衝器,以便顯示框。然後,在事件510中,該圖形顯示硬體與該自我再新顯示器邏輯互動,而將自我再新程式化,以便將該等髒矩形寫到被用來再新該顯示器之緩衝器。
第6圖示出傳輸可顯示的內容之例子。在該例子中,可使用與I2C介面或Display Port相容之介面。如果使用Display Port介面,則可將輔助(AUX)通道用來傳送將要被寫到一自我再新顯示裝置可存取的一緩衝器之掃描線及像素數目。當然,可使用諸如(但不限於)I2C及AUX之其他類型的介面。一圖形配接器可將下表中描述的訊息用來與與一自我再新顯示器通訊。
第7圖示出根據一實施例的一系統700。系統700可包含諸如一主機系統702等的一來源裝置、以及一目標裝置750。主機系統702可包含具有多個核心之一處理器710、主機記憶體712、儲存裝置714、以及圖形子系統715。晶片組705可在通訊上耦合主機系統702中之各裝置。圖形子系統715可處理視訊及音訊。主機系統702亦可包含一或多個天線、以及被耦合到該一或多個天線之一無線網路介面(圖中未示出)或一有線網路介面(圖中未示出),以便與其他裝置通訊。主機系統702可包含第2圖所示之系統,用以指明且傳輸被修改的掃描線及像素到被一自我再新顯示器邏輯使用之一緩衝器。可使用有線或無線技術來將被修改的掃描線及像素傳輸到一顯示器可存取的一緩衝器。
例如,主機系統702可使用一些利用介面745傳輸的延伸封包,將擷取一影像及使各組件的功率下降之命令傳輸到目標裝置750。介面745可包含視訊電子標準協會(VESA)DisplayPort Standard第1版、修訂版1a(2008)、及第1.2版(2009)中述及的一主要鏈路及一輔助(AUX)通道。在各實施例中,主機系統702(例如,圖形子系統715)可形成及傳輸通訊到目標裝置750,以便以被修改的掃描線及被修改的像素寫入一緩衝器的一些部分。
目標裝置750可以是具有顯示視覺內容且廣播音訊內容的能力之一顯示裝置。例如,目標裝置750可包含用來控制像素的寫入之諸如一時序控制器(TCON)等的控制邏輯、以及用來指示目標裝置750的操作之一暫存器。
可以各種硬體架構實施本發明述及的該等圖形及/或視訊處理技術。例如,可將圖形及/或視訊功能整合在一晶片組內。或者,可使用一分立式圖形及/或視訊處理器。作為又一實施例,可以其中包括多核心處理器之一般用途處理器實施該圖形及/或視訊功能。在一進一步之實施例中,可在一消費電子裝置中實施該等功能。
可將本發明之實施例實施為下列各項中之任何項或一組合:使用一主機板互連的一或多個微晶片或積體電路、固線式(hardwired)邏輯、被記憶體裝置儲存且被微處理器執行之軟體、韌體、特定應用積體電路(Application Specific Integrated Circuit;簡稱ASIC)、及/或客戶端可程式閘陣列(Field-Programmable Gate Array;簡稱FPGA)。術語"邏輯"可包括諸如軟體、或硬體、及/或軟體及硬體之組合。
可以諸如電腦程式產品之方式提供本發明之實施例,該電腦程式產品可包括儲存了機器可執行的指令之一或多個機器可讀取的媒體,該等指令被諸如電腦、電腦網路、或其他電子裝置等的一或多個機器執行時,可導致該一或多個機器執行根據本發明的實施例之操作。機器可讀取的媒體可包括(但不限於)軟碟、光碟、唯讀光碟(Compact Disc-Read Only Memory;簡稱CD-ROM)、磁光碟、唯讀記憶體(Read Only Memory;簡稱ROM)、隨機存取記憶體(Random Access Memory;簡稱RAM)、可抹除可程式唯讀記憶體(Erasable Programmable Read Only Memory;簡稱EPROM)、電氣可抹除可程式唯讀記憶體(Electrically Erasable Programmable ROM;簡稱EEPROM)、磁卡或光學卡、快閃記憶體、或適於儲存機器可執行的指令之其他類型的媒體/機器可讀取的媒體。
各圖式及前文中之說明提供了本發明之例子。雖然以一些不同的功能性項目表示,但是熟悉此項技術者當可了解:一或多個此類元件可被合併為單一的功能性元件。或者,某些元件可被分割為多個功能性元件。來自一實施例之元件可被加入另一實施例中。例如,本發明述及的程序之順序可被改變,且不限於本發明所述之方式。此外,無須按照所示之順序執行任何流程圖中之動作;也不必然需要執行所有的該等動作。此外,可以與其他動作平行之方式執行與該等其他動作不相依之那些動作。然而,本發明之範圍決不受限於這些特定的例子。諸如結構、尺寸、及材料使用上的差異等之於本說明書中被明確地提出或未被明確地提出之許多變化都是可能的。本發明之範圍將至少如同最後申請專利範圍所述般寬廣。
202...作業系統
204...使用者模式驅動程式
206...核心模式驅動程式
254...緩衝器
208...圖形配接器
210...顯示引擎
252...自我再新顯示器邏輯
220,745...介面
250...顯示器
310...鎖相迴路
312...顯示平面
314...顯示管線
316...顯示介面
302...圖形驅動程式
304...顯示子系統
306...自我再新顯示器
700...系統
702...主機系統
750...目標裝置
710...處理器
712...主機記憶體
714...儲存裝置
715...圖形子系統
705...晶片組
已參照各圖式而以舉例但非限制之方式說明了本發明之實施例,而在該等圖式中,類似的代號參照到類似之元件。
第1圖示出可在一顯示裝置上顯示的一框的像素之記憶體配置之一例子。
第2圖示出根據一實施例而可被用來決定哪些線及像素要被提取到一顯示緩衝器之一系統。
第3A圖示出一圖形驅動程式、顯示子系統、與一自我再新顯示器間之資訊流動。
第3B圖示出根據一實施例而可控制電力消耗的主機系統的某些組件之一例子。
第4圖是指明且傳輸影像到一自我再新顯示器的一方式之一流程圖。
第5圖示出指明且傳輸影像到一自我再新顯示器的一例示序列之事件。
第6圖示出指明且傳輸可顯示的內容之一例示方式。
第7圖示出根據一實施例的一系統。

Claims (20)

  1. 一種電腦實施之方法,包含:決定繪製長方形之要求是否包含在顯示器上繪製長方形之要求;決定與該長方形相關聯的掃描及像素線;通知自我再新顯示器邏輯,該掃描及像素線之像素將要被傳輸到該自我再新顯示器邏輯可存取的緩衝器;以及將該等掃描及像素線之像素傳輸到該緩衝器,包括提供選項以傳輸下列兩者中之一者:(1)只有自前一被顯示的框修改的掃描及像素線之修改像素,或(2)具有多數像素並包括有在該等多數像素中不是所有像素被修改的狀態的一整個框,其中在(1)與(2)間之選項取決於在該整個框中的該等被修改的像素的位置及取決於是否該等被修改的像素被到處散佈於框的表面。
  2. 如申請專利範圍第1項之方法,其中決定繪製長方形之要求是否包含在顯示器上繪製長方形之要求包含:決定一翻轉要求是否與將要儲存該長方形的緩衝器相關聯。
  3. 如申請專利範圍第1項之方法,進一步包含:要求覆寫該緩衝器中之該等掃描及像素線。
  4. 如申請專利範圍第3項之方法,進一步包含:提供該緩衝器之內容以供顯示。
  5. 如申請專利範圍第1項之方法,進一步包含: 回應將該等掃描及像素線之像素傳輸到該緩衝器之完成,而使一顯示引擎之功率下降。
  6. 如申請專利範圍第5項之方法,進一步包含:回應將該等掃描及像素線之像素傳輸到該緩衝器之完成,而將圖形記憶體置於較低功率模式。
  7. 如申請專利範圍第1項之方法,其中該等掃描及像素線之該等被傳輸的像素包含回應被修改的掃描及像素線被到處散佈在框的表面之一整個框的像素。
  8. 一種包含指令的非暫態電腦可讀取的媒體,當該等指令被機器執行時,使該機器:接收繪製一繪圖之要求,其中該要求指明該繪圖是否將要被寫到一框緩衝器且該框緩衝器是否將要被翻轉;指明與該要求相關聯且自一框的前一顯示改變的每一長方形;決定與該要求相關聯且自一框的前一顯示改變的每一長方形之線及像素位置;以及提供一選項,以要求至將下列兩者中之一者傳輸到目標本地顯示緩衝器:(1)只有與該等被決定的線及像素位置相關聯之影像的修改像素、或(2)具有多數像素的資料並包括在該多數像素中不是所有像素被修改的狀態之一整個框緩衝器,其中在(1)及(2)間之選擇係根據在該整個框中的該等修改像素的位置並取決於是否該等修改像素被到處散 佈在框的表面。
  9. 如申請專利範圍第8項之媒體,其中當該等被決定的線及像素位置係到處散佈在一框時,該機器將要求傳輸一整個框緩衝器之影像。
  10. 如申請專利範圍第8項之媒體,其中要求傳輸與該等被決定的線及像素位置相關聯之該等影像中之一影像之包含:要求覆寫該目標緩衝器中之該等被決定的掃描及像素線。
  11. 如申請專利範圍第8項之媒體,進一步包含使一電腦執行下列步驟之指令:回應將與該等被決定的線及像素位置相關聯之影像中之一者或一整個框緩衝器傳輸到該目標緩衝器,而要求使一顯示引擎之功率下降。
  12. 如申請專利範圍第8項之媒體,進一步包含使一電腦執行下列步驟之指令:回應將與該等被決定的線及像素位置相關聯之影像中之一者或一整個框緩衝器傳輸到該目標緩衝器,而將一圖形記憶體置於較低功率模式。
  13. 如申請專利範圍第8項之媒體,進一步包含使一電腦執行下列步驟之指令:要求使用該目標緩衝器之內容而再新一顯示器。
  14. 一種用於控制框再新的系統,包含:顯示裝置;該顯示裝置可存取之目標緩衝器;以及 被配置成執行下列步驟之主機系統:根據繪製長方形之一要求而決定與前一被顯示的框有關之被修改的掃描線及像素位置;以及提供選項,以傳送以下之一:只有將與該要求相關聯的修改像素傳輸到該目標緩衝器,其中該等像素包含該等被修改的掃描線及像素位置之像素,及具有多數像素並包括在該多數像素中不是所有像素被修改的狀態之一整個框,其中該選項取決於在該整個框的該等修改像素的位置,並取決於是否該等修改像素被到處散佈於框的表面。
  15. 如申請專利範圍第14項之系統,其中該目標緩衝器將以該等被傳輸之像素覆寫各像素。
  16. 如申請專利範圍第14項之系統,其中為了根據繪製長方形之一要求而決定與前一被顯示的框有關之被修改的掃描線及像素,該主機系統將決定一翻轉要求是否與儲存該長方形的一緩衝器相關聯。
  17. 如申請專利範圍第14項之系統,其中為了傳輸像素,該主機系統將回應該等被修改的掃描線及像素位置之像素係到處散佈在框的表面,而傳輸一框緩衝器中儲存之一整個框,而不傳輸該等被修改的掃描線及像素位置之像素。
  18. 如申請專利範圍第14項之系統,其中該主機系統包含一顯示引擎及一記憶體裝置,且其中該主機系統將回 應像素被傳輸到該目標緩衝器而減少該顯示引擎及該記憶體裝置之電力消耗。
  19. 如申請專利範圍第14項之系統,進一步包含一控制器,其中該主機系統將該等被傳輸的像素之掃描線及像素位置通知該控制器。
  20. 如申請專利範圍第14項之系統,進一步包含一控制器,其中該控制器將以來自該目標緩衝器之影像再新該顯示器。
TW100110987A 2010-03-31 2011-03-30 控制框再新的技術 TWI455061B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IN799DE2010 2010-03-31

Publications (2)

Publication Number Publication Date
TW201246180A TW201246180A (en) 2012-11-16
TWI455061B true TWI455061B (zh) 2014-10-01

Family

ID=44709109

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100110987A TWI455061B (zh) 2010-03-31 2011-03-30 控制框再新的技術

Country Status (2)

Country Link
US (1) US8933951B2 (zh)
TW (1) TWI455061B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012115839A1 (en) 2011-02-23 2012-08-30 Rambus Inc. Protocol for memory power-mode control
US10761582B2 (en) * 2011-08-22 2020-09-01 Nvidia Corporation Method and apparatus to optimize system battery-life for static and semi-static image viewing usage models
US10134314B2 (en) * 2011-11-30 2018-11-20 Intel Corporation Reducing power for 3D workloads
US9196216B2 (en) * 2011-12-07 2015-11-24 Parade Technologies, Ltd. Frame buffer management and self-refresh control in a self-refresh display system
US20130162682A1 (en) * 2011-12-21 2013-06-27 Ati Technologies Ulc Vertical scan panel with conversion mode capability
US8824811B2 (en) * 2012-03-06 2014-09-02 Htc Corporation LCD module, portable electronic devices and displaying method thereof
US9063595B2 (en) 2012-06-08 2015-06-23 Apple Inc. Devices and methods for reducing power usage of a touch-sensitive display
KR102057504B1 (ko) 2013-07-24 2020-01-22 삼성전자주식회사 어플리케이션 프로세서, 이를 구비하는 모바일 디바이스 및 전력 관리 방법
JP6132068B2 (ja) * 2014-03-05 2017-05-24 株式会社島津製作所 情報表示処理装置及び情報表示処理装置の制御プログラム
KR20160033549A (ko) * 2014-09-18 2016-03-28 삼성전자주식회사 디스플레이 구동회로, 디스플레이 구동회로의 동작방법 및 시스템 온 칩
US10456666B2 (en) * 2017-04-17 2019-10-29 Intel Corporation Block based camera updates and asynchronous displays
CN114049865B (zh) * 2022-01-12 2022-04-08 广州文石信息科技有限公司 屏幕刷新方法、装置、计算机可读存储介质及计算机设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060061581A1 (en) * 2001-12-07 2006-03-23 Intel Corporation Sparse refresh of display
TWI267051B (en) * 2002-02-19 2006-11-21 Intel Corp Sparse refresh double-buffering
US20070109292A1 (en) * 2005-11-14 2007-05-17 Franck Dahan Display Power Management
CN101292278A (zh) * 2005-12-29 2008-10-22 英特尔公司 用于高效节能显示的方法、显示器、图形系统及计算机系统

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8815182D0 (en) * 1988-06-25 1988-08-03 Quantel Ltd Manipulating video image signals
US5274760A (en) * 1991-12-24 1993-12-28 International Business Machines Corporation Extendable multiple image-buffer for graphics systems
US20080001934A1 (en) 2006-06-28 2008-01-03 David Anthony Wyatt Apparatus and method for self-refresh in a display device
US7961656B2 (en) 2008-09-29 2011-06-14 Intel Corporation Protocol extensions in a display port compatible interface
US8274501B2 (en) 2008-11-18 2012-09-25 Intel Corporation Techniques to control self refresh display functionality

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060061581A1 (en) * 2001-12-07 2006-03-23 Intel Corporation Sparse refresh of display
TWI267051B (en) * 2002-02-19 2006-11-21 Intel Corp Sparse refresh double-buffering
US20070109292A1 (en) * 2005-11-14 2007-05-17 Franck Dahan Display Power Management
CN101292278A (zh) * 2005-12-29 2008-10-22 英特尔公司 用于高效节能显示的方法、显示器、图形系统及计算机系统

Also Published As

Publication number Publication date
TW201246180A (en) 2012-11-16
US20110242116A1 (en) 2011-10-06
US8933951B2 (en) 2015-01-13

Similar Documents

Publication Publication Date Title
TWI455061B (zh) 控制框再新的技術
JP5755333B2 (ja) 表示動作を制御する技術
US8838859B2 (en) Cable with fade and hot plug features
KR101713177B1 (ko) 가상 디스플레이들에 대한 시스템 및 방법
TWI553550B (zh) 用以發送命令至目標裝置之技術
EP3134804B1 (en) Multiple display pipelines driving a divided display
US11164357B2 (en) In-flight adaptive foveated rendering
US9542914B2 (en) Display system with improved graphics abilities while switching graphics processing units
US20120068993A1 (en) Techniques for changing image display properties
TW201421452A (zh) 用以控制自我刷新顯示功能之技術(二)
US8207977B1 (en) System, method, and computer program product for changing a refresh rate based on an identified hardware aspect of a display system
US20080297525A1 (en) Method And Apparatus For Reducing Accesses To A Frame Buffer
US8194065B1 (en) Hardware system and method for changing a display refresh rate
US8284210B1 (en) Bandwidth-driven system, method, and computer program product for changing a refresh rate
US9087473B1 (en) System, method, and computer program product for changing a display refresh rate in an active period
US9652816B1 (en) Reduced frame refresh rate
US10068549B2 (en) Cursor handling in a variable refresh rate environment
CN114153416B (zh) 一种显示控制的方法及相关装置
TWI549517B (zh) 電子裝置及播放視訊的省電方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees