TWI452561B - 顯示裝置驅動方法 - Google Patents
顯示裝置驅動方法 Download PDFInfo
- Publication number
- TWI452561B TWI452561B TW101110614A TW101110614A TWI452561B TW I452561 B TWI452561 B TW I452561B TW 101110614 A TW101110614 A TW 101110614A TW 101110614 A TW101110614 A TW 101110614A TW I452561 B TWI452561 B TW I452561B
- Authority
- TW
- Taiwan
- Prior art keywords
- gate
- gate lines
- display device
- pixel
- gate line
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本揭示內容是有關於一種顯示技術,且特別是有關於一種顯示裝置驅動方法。
顯示裝置是電子系統中不可或缺的一部份,並廣為各式各樣的電子裝置如手機、個人數位行動助理、筆記型電腦及桌上型電腦等等採用。顯示裝置通常需由驅動電路來驅動其畫素陣列。常見的驅動電路包含閘極線及資料線,其中閘極線是用來使畫素陣列中各列畫素依序導通,以讓顯示資料經由資料線傳送到畫素單元中。
為了讓使用者可以輕便地攜帶電子裝置,現今的設計趨勢是使顯示裝置的尺寸能夠更小。然而,在尺寸漸小的情形下,設計者所碰到的技術挑戰也愈來愈多。舉例來說,閘極線間的寬度將無法太大,而閘極線間由於製程上的不匹配,也將因而在畫素的驅動上造成大幅度的影響。
因此,如何設計一個新的顯示裝置,以克服上述缺失,乃為此一業界亟待解決的問題。
因此,本揭示內容之一態樣是在提供一種顯示裝置驅動方法,包含:提供顯示裝置,包含畫素陣列以及驅動電路,其中驅動電路包含與畫素陣列之複數第一畫素列連接之複數第一閘極線以及與畫素陣列之複數第二畫素列連接之複數第二閘極線,且其中各第一閘極線具有第一容阻值,各第二閘極線具有小於第一容阻值之第二容阻值;產生具有第一波寬之第一閘極驅動訊號至各第一閘極線中,以驅動第一畫素列;以及產生具有第二波寬之第二閘極驅動訊號至各第二閘極線中,以驅動第二畫素列,其中第二波寬小於第一波寬。
依據本揭示內容一實施例,其中第一閘極線以及第二閘極線形成於畫素陣列中不同之二層結構上。
依據本揭示內容另一實施例,其中第一容阻值以及第二容阻值與第一閘極線以及第二閘極線之材質相關。第一容阻值以及第二容阻值與第一閘極線以及第二閘極線之長度相關。
依據本揭示內容又一實施例,其中第一閘極線分別為奇數閘極線,且第二閘極線分別為偶數閘極線。
依據本揭示內容再一實施例,其中第一閘極線分別為偶數閘極線,且第二閘極線分別為奇數閘極線。
依據本揭示內容更具有之一實施例,其中第一閘極驅動訊號以及第二閘極驅動訊號由驅動電路之閘極驅動器產生。產生第一閘極驅動訊號至各第一閘極線中,以驅動等第一畫素列之步驟,更包含由驅動電路之源極驅動器傳送資料訊號至第一畫素列。產生第二閘極驅動訊號至各第二閘極線中,以驅動第二畫素列之步驟,更包含由驅動電路之源極驅動器傳送資料訊號至第二畫素列。
應用本揭示內容之優點係在於藉由分別提供具有第一波寬之第一閘極驅動訊號及具有第二波寬之第二閘極驅動訊號至第一閘極線及第二閘極線,可補償第一閘極線及第二閘極線間因材質或長度產生的容阻值差異造成的延遲效應,避免訊號時序之不同而輕易地達到上述之目的。
請參照第1圖。第1圖為本揭示內容一實施例中,一種顯示裝置1之方塊圖。顯示裝置1包含畫素陣列12以及驅動電路。
驅動電路包含閘極驅動器100、源極驅動器102及時序控制器104。閘極驅動器100透過複數條閘極線101與畫素陣列12連接,而源極驅動器102透過複數條資料線103與畫素陣列12連接。閘極驅動器100在時序控制器104的控制下,產生閘極驅動訊號至畫素陣列12。相似地,源極驅動器102在時序控制器104的控制下,產生資料訊號至畫素陣列12。
畫素陣列12包含複數畫素列,各畫素列包含複數畫素單元120。各個畫素單元120包含一個電晶體,且電晶體具有與閘極線101相連接之閘極,以及與資料線103相連接的源極。當閘極驅動器100透過對應的閘極線101傳送閘極驅動訊號至畫素單元120時,電晶體將導通而從對應的資料線103接收資料訊號。閘極驅動器100在一個掃描週期中依序讓各畫素列的畫素單元導通以接收資料訊號,進一步使畫素陣列12得以顯示資料畫面。
第2圖為本揭示內容一實施例中,第1圖的畫素陣列12沿A方向繪製的部份側視圖。為使顯示裝置1的尺寸縮小,顯示裝置1可採用如第2圖所繪示的第一閘極線20及第二閘極線22的設計。於本實施例中,第一閘極線20形成於畫素陣列12所位於的電路層24上,而第二閘極線22則進一步形成於第一閘極線20上方的電路層上。因此,第一閘極線20及第二閘極線22是形成於畫素陣列12的不同電路層上。於本實施例中,第一閘極線20分別為奇數閘極線,且第二閘極線22分別為偶數閘極線。因此,第一閘極線20及第二閘極線22彼此互相交錯。因此,由於位在不同電路層上,第一閘極線20及第二閘極線22間可維持的相當小的距離D。需注意的是,於其他實施例中,第一閘極線20亦可分別為偶數閘極線,而第二閘極線22則分別為奇數閘極線。
然而,第一閘極線20及第二閘極線22的容阻值可能並不相同。容阻值可能不相同的原因可能是由於第一閘極線20及第二閘極線22的材質在製程有所差異,並且第一閘極線20及第二閘極線22由閘極驅動器100延伸至畫素單元120的長度亦可能不完全相同。
第3圖為本揭示內容一實施例中,一種顯示裝置驅動方法300的流程圖。顯示裝置驅動方法300包含下列步驟。
於步驟301,提供如第1圖所示的顯示裝置1。於一實施例中,第二閘極線22的第二容阻值小於第一閘極線22的第一容阻值。
於步驟302,由閘極驅動器100產生具有第一波寬之第一閘極驅動訊號至各第一閘極線20中,以驅動第一畫素列。
於步驟303,由源極驅動器102傳送資料訊號至第一畫素列。
於步驟304,產生具有第二波寬之第二閘極驅動訊號至各第二閘極線22中,以驅動第二畫素列,其中第二波寬小於第一波寬。
於步驟305,由源極驅動器102傳送資料訊號至第二畫素列。
需注意的是,上述步驟302至305係持續進行,直到所有的畫素列均掃瞄完成。
第4A圖為本揭示內容一實施例中,由閘極驅動器100所產生的第一閘極驅動訊號G1以及第二閘極驅動訊號G2的波形圖。第4B圖為本揭示內容一實施例中,在經過第一閘極線20及第二閘極線22的傳送後,由畫素單元所接收的第一閘極驅動訊號G1’以及第二閘極驅動訊號G2’的波形圖。由於第一閘極線20的第一容阻值大於第二閘極線22的第二容阻值,因此第一閘極驅動訊號G1的第一波寬D1將設計為大於第二閘極驅動訊號G2的第二波寬D2。在經過傳送後,第一閘極驅動訊號G1’由於第一閘極線20具有較大的第一容阻值而產生較大的傳輸損耗。因此,當第一畫素列的畫素單元接收到第一閘極驅動訊號G1’時,其第一波寬D1’將與第二畫素列的畫素單元所接收到的第二閘極驅動訊號G2’的第二波寬D2’相近。而第一畫素列的畫素單元根據第一閘極驅動訊號G1’導通的時間也將因此而與第二畫素列的畫素單元根據第二閘極驅動訊號G2’導通的時間相近。
因此,應用本揭示內容之優點係在於藉由分別提供具有第一波寬之第一閘極驅動訊號及具有第二波寬之第二閘極驅動訊號至第一閘極線及第二閘極線,可補償第一閘極線及第二閘極線間因材質或長度產生的容阻值差異造成的延遲效應。第一畫素列的畫素單元根據第一閘極驅動訊號導通的時間也將因此而與第二畫素列的畫素單元根據第二閘極驅動訊號導通的時間相近。
雖然本揭示內容已以實施方式揭露如上,然其並非用以限定本揭示內容,任何熟習此技藝者,在不脫離本揭示內容之精神和範圍內,當可作各種之更動與潤飾,因此本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。
1...顯示裝置
100...閘極驅動器
101...閘極線
102...源極驅動器
103...資料線
104...時序控制器
12...畫素陣列
120...畫素單元
20...第一閘極線
22...第二閘極線
24...電路層
300...顯示裝置驅動方法
301-305...步驟
D1、D1’...第一波寬
D2、D2’...第二波寬
G1、G1’...第一閘極驅動訊號
G2、G2’...第二閘極驅動訊號
為讓本揭示內容之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下:
第1圖為本揭示內容一實施例中,一種顯示裝置之方塊圖;
第2圖為本揭示內容一實施例中,第1圖的畫素陣列沿A方向繪製的部份側視圖;
第3圖為本揭示內容一實施例中,一種顯示裝置驅動方法的流程圖;
第4A圖為本揭示內容一實施例中,由閘極驅動器所產生的第一及第二閘極驅動訊號的波形圖;以及
第4B圖為本揭示內容一實施例中,在經過第一及第二閘極線的傳送後,由畫素單元所接收的第一及第二閘極驅動訊號的波形圖。
300...顯示裝置驅動方法
301-305...步驟
Claims (8)
- 一種顯示裝置驅動方法,包含:提供一顯示裝置,該顯示裝置包含一畫素陣列以及一驅動電路,其中該驅動電路包含與該畫素陣列之複數第一畫素列連接之複數第一閘極線以及與該畫素陣列之複數第二畫素列連接之複數第二閘極線,其中該等第一閘極線以及該等第二閘極線形成於該畫素陣列中不同之二層結構上,且其中各該等第一閘極線具有一第一容阻值,各該等第二閘極線具有小於該第一容阻值之一第二容阻值;產生具有一第一波寬之一第一閘極驅動訊號至各該等第一閘極線中,以驅動該等第一畫素列;以及產生具有一第二波寬之一第二閘極驅動訊號至各該等第二閘極線中,以驅動該等第二畫素列,其中該第二波寬小於該第一波寬。
- 如請求項1所述之顯示裝置驅動方法,其中該第一容阻值以及該第二容阻值與該等第一閘極線以及該等第二閘極線之一材質相關。
- 如請求項1所述之顯示裝置驅動方法,其中該第一容阻值以及該第二容阻值與該等第一閘極線以及該等第二閘極線之一長度相關。
- 如請求項1所述之顯示裝置驅動方法,其中該等第一閘極線分別為一奇數閘極線,且該等第二閘極線分別 為一偶數閘極線。
- 如請求項1所述之顯示裝置驅動方法,其中該等第一閘極線分別為一偶數閘極線,且該等第二閘極線分別為一奇數閘極線。
- 如請求項1所述之顯示裝置驅動方法,其中該第一閘極驅動訊號以及該第二閘極驅動訊號由該驅動電路之一閘極驅動器產生。
- 如請求項1所述之顯示裝置驅動方法,其中產生該第一閘極驅動訊號至各該等第一閘極線中,以驅動該等第一畫素列之步驟,更包含由該驅動電路之一源極驅動器傳送一資料訊號至該等第一畫素列。
- 如請求項1所述之顯示裝置驅動方法,其中產生該第二閘極驅動訊號至各該等第二閘極線中,以驅動該等第二畫素列之步驟,更包含由該驅動電路之一源極驅動器傳送一資料訊號至該等第二畫素列。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/366,528 US9489905B2 (en) | 2012-02-06 | 2012-02-06 | Display device driving method |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201333913A TW201333913A (zh) | 2013-08-16 |
TWI452561B true TWI452561B (zh) | 2014-09-11 |
Family
ID=48902469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101110614A TWI452561B (zh) | 2012-02-06 | 2012-03-27 | 顯示裝置驅動方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9489905B2 (zh) |
TW (1) | TWI452561B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103295540B (zh) | 2012-06-07 | 2015-06-10 | 上海天马微电子有限公司 | 有源矩阵显示面板的驱动方法及驱动装置、显示器 |
KR102571661B1 (ko) * | 2018-11-09 | 2023-08-28 | 엘지디스플레이 주식회사 | 표시패널 및 표시장치 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6037248A (en) * | 1997-06-13 | 2000-03-14 | Micron Technology, Inc. | Method of fabricating integrated circuit wiring with low RC time delay |
US20040036816A1 (en) * | 2002-08-23 | 2004-02-26 | Lg.Philips Lcd Co., Ltd. | Liquid crystal display device and method for manufacturing the same |
TW200639790A (en) * | 2005-02-05 | 2006-11-16 | Samsung Electronics Co Ltd | Gate driver, display device having the same and method of driving the same |
CN1949352A (zh) * | 2005-10-14 | 2007-04-18 | 恩益禧电子股份有限公司 | 用于驱动大尺寸和高分辨率显示面板的器件和方法 |
TW201129962A (en) * | 2010-02-25 | 2011-09-01 | Chunghwa Picture Tubes Ltd | A method for eliminating bright lines and dark lines of a crystal liquid display panel |
-
2012
- 2012-02-06 US US13/366,528 patent/US9489905B2/en active Active
- 2012-03-27 TW TW101110614A patent/TWI452561B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6037248A (en) * | 1997-06-13 | 2000-03-14 | Micron Technology, Inc. | Method of fabricating integrated circuit wiring with low RC time delay |
US20040036816A1 (en) * | 2002-08-23 | 2004-02-26 | Lg.Philips Lcd Co., Ltd. | Liquid crystal display device and method for manufacturing the same |
TW200639790A (en) * | 2005-02-05 | 2006-11-16 | Samsung Electronics Co Ltd | Gate driver, display device having the same and method of driving the same |
CN1949352A (zh) * | 2005-10-14 | 2007-04-18 | 恩益禧电子股份有限公司 | 用于驱动大尺寸和高分辨率显示面板的器件和方法 |
TW201129962A (en) * | 2010-02-25 | 2011-09-01 | Chunghwa Picture Tubes Ltd | A method for eliminating bright lines and dark lines of a crystal liquid display panel |
Also Published As
Publication number | Publication date |
---|---|
US9489905B2 (en) | 2016-11-08 |
TW201333913A (zh) | 2013-08-16 |
US20130201163A1 (en) | 2013-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10403194B2 (en) | Display panel and display device | |
US9733758B2 (en) | Array substrate, touch display device, and driving method of the touch display device | |
JP6105725B2 (ja) | 静電容量方式のインセル型タッチスクリーンパネル及び表示装置 | |
TWI582739B (zh) | 顯示器面板 | |
US9690419B2 (en) | Gate driving circuit and a driving method thereof, as well as a display device | |
JP6454420B2 (ja) | シフトレジスタユニット、シフトレジスタ、ゲート駆動回路及び表示装置 | |
US20160188091A1 (en) | Driving circuit, array substrate, touch display device, and driving method of the touch display device | |
US9795031B2 (en) | Wiring board, flexible display panel and display device | |
JP2012242818A5 (ja) | 液晶表示装置 | |
US11086178B1 (en) | Array substrate, display panel, display apparatus, and method of fabricating array substrate | |
US9927919B2 (en) | Array substrate, drive method, display panel and display device | |
US20160291752A1 (en) | Array substrate, touch display panel and touch display device | |
WO2016041302A1 (zh) | 一种阵列基板和显示装置 | |
JP2011141543A5 (ja) | 表示装置、表示モジュール及び電子機器 | |
WO2016078272A1 (zh) | 一种基板及其制造方法、显示装置 | |
WO2015032202A1 (zh) | 一种阵列基板、柔性显示器件及阵列基板的制作方法 | |
WO2017000450A1 (zh) | 显示驱动方法、显示面板及其制作方法、显示装置 | |
US20150054724A1 (en) | Liquid crystal device and display device | |
KR101763628B1 (ko) | 브로드사이드 결합식 차동 디자인 | |
CN107817926B (zh) | 一种阵列基板、液晶显示面板及显示装置 | |
US9091876B2 (en) | Time-division liquid crystal barrier and stereoscopic image display device having the same | |
CN105070268B (zh) | 降低内嵌式触摸液晶面板的漏电流的方法及设备 | |
TWI452561B (zh) | 顯示裝置驅動方法 | |
KR20230092851A (ko) | 터치 패널 액정 표시 장치 및 그의 구동 방법 | |
US20160018711A1 (en) | Display device |