TWI432967B - 電腦裝置及外接子板的偵測方法 - Google Patents

電腦裝置及外接子板的偵測方法 Download PDF

Info

Publication number
TWI432967B
TWI432967B TW100147439A TW100147439A TWI432967B TW I432967 B TWI432967 B TW I432967B TW 100147439 A TW100147439 A TW 100147439A TW 100147439 A TW100147439 A TW 100147439A TW I432967 B TWI432967 B TW I432967B
Authority
TW
Taiwan
Prior art keywords
data
read
power
computer device
phase
Prior art date
Application number
TW100147439A
Other languages
English (en)
Other versions
TW201327186A (zh
Inventor
Chia Hsiang Chen
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW100147439A priority Critical patent/TWI432967B/zh
Publication of TW201327186A publication Critical patent/TW201327186A/zh
Application granted granted Critical
Publication of TWI432967B publication Critical patent/TWI432967B/zh

Links

Landscapes

  • Power Sources (AREA)

Description

電腦裝置及外接子板的偵測方法
本發明是有關於一種電腦裝置,且特別是有關於一種具有外接子板的電腦裝置及其外接子板的偵測方法。
在電腦應用中,使用者經常將擴充介面卡或是外接卡透過匯流排連接至電腦裝置中的主機板,從而擴充或增強此電腦裝置的相關功能。
由於匯流排的輸入輸出接腳(Input/Output pin)有限而限制其傳輸頻寬,一次所能傳輸的資料量(也就是串列傳輸的資料量)少於各自電路板內並列傳輸的資料量。因此,兩個電路板皆設置有匯流排的存取控制設備,其透過時脈訊號與暫存器的配合來完成資料傳輸。上述匯流排以及其存取控制設備則被稱為是移位匯流排(shifty bus)。例如,發送端電路板將資料由並列形式(例如,8-bit資料)轉換為串列形式(例如,1-bit資料),經匯流排的傳輸之後,接收端電路板便將串列形式(1-bit資料)的資料展開為並列形式(8-bit資料),藉以控制匯流排之間的資料傳遞。
主機板會先透過移位匯流排取得擴充介面卡或是外接卡的種類、型號和/或版本...等資料(在此將這些資料稱為子板的驅動資料),然後主機板依據此版本資訊取得相對應的驅動程式或存取協定,藉以順利地實現主機板與擴充介面卡的通訊及資料傳遞。在此將上述的擴充介面卡或是外接卡統稱為是外接子板。
為了避免在電腦裝置的運作過程中,外接子板突然地被移除或子板調整其版本資訊導致主機板無法與之進行通訊,因此主機板便會在電腦裝置被開啟後連續地對子板進行版本資料的讀取,此種架構稱為是『連續讀取』。然而,外接子板的版本資訊實際上並不會經常改變。若希望實現外接子板的熱插拔...等應用,也不必在電腦裝置的所有運作期間內皆需持續讀取上述的驅動資料。因此,『連續讀取』架構經常使電腦裝置浪費無謂的資源及電力。
本發明提供一種具有外接子板的電腦裝置及外接子板的偵測方法,其依據電腦裝置的電源階段而自動選擇外接子板的版本讀取模式,藉以節省電腦裝置的電源消耗。
本發明提出一種電腦裝置,包括一主機板以及一外接子板。主機板包括一電源時序單元以及一移位匯流排單元。電源時序單元執行一電源時序以啟動並維持電腦裝置,其中電源時序包括多個電源階段。移位匯流排單元耦接至電源時序單元。外接子板透過一匯流排連接至移位匯流排單元,並且此外接子板儲存其本身的驅動資料。所述電源階段分別對應多個讀取模式。電源時序單元判斷所述電腦裝置目前的電源階段以選擇對應的讀取模式,控制移位匯流排單元以偵測並讀取外接子板的驅動資料,且主機板依據驅動資料以與外接子板相互通訊。
在本發明之一實施例中,上述之讀取模式包括連續讀取、固定間隔時間讀取、單次讀取和/或停止讀取。
在本發明之一實施例中,當電腦裝置的電源階段為預設階段時,電源時序單元控制移位匯流排單元單次讀取驅動資料以作為第一驅動資料,主機板依據所述第一驅動資料以與外接子板相互通訊。
在本發明之一實施例中,當電腦裝置的電源階段從預設階段進入啟動階段時,電源時序單元控制移位匯流排單元再次讀取驅動資料以作為第二驅動資料,並且,當第一驅動資料不等於第二驅動資料時,主機板依據第二驅動資料以與外接子板相互通訊。
在本發明之一實施例中,當電腦裝置的電源階段為直流閒置階段時,亦即系統進入待機階段(Standby Mode),電源時序單元控制移位匯流排單元連續讀取或以固定間隔時間讀取該驅動資料,令系統可得知於待機階段時,外接子板是否有被更換或是重新插拔過。
在本發明之一實施例中,當電腦裝置的電源階段為運作階段時,該電源時序單元控制該移位匯流排單元停止讀取該驅動資料。
在本發明之一實施例中,上述之電源時序單元包括多個讀取旗標,藉以儲存上述讀取模式對應的代碼。
在本發明之一實施例中,上述之移位匯流排單元包括資料讀取控制模組、資料讀取訊號產生模組以及資料暫存器。資料讀取控制模組接收電源時序單元所傳送的讀取致能訊號。資料讀取訊號產生模組,耦接至資料讀取控制模組,其在當資料讀取控制模組接收讀取致能訊號之後,控制資料讀取訊號產生模組以產生資料讀取訊號至外接子板。資料暫存器耦接至資料讀取控制模組,資料讀取控制模組控制所述資料暫存器以從外接子板接收串列的驅動資料,並將其暫存為並列的驅動資料。
在本發明之一實施例中,上述之移位匯流排單元更包括一輸出開關、一預設資料記憶模組以及一暫存單元。輸出開關耦接至資料讀取控制模組,且輸出開關的第一輸入端耦接至資料暫存器以接收所述驅動資料。預設資料記憶模組耦接至輸出開關的第二輸入端,其用以儲存一預設資料。暫存單元耦接至輸出開關的輸出端。資料讀取控制模組判斷外接子板與主機板的耦接關係,並控制輸出開關以選擇將預設資料或驅動資料儲存至暫存單元。
於另一觀點而言,本發明提出一種外接子板的偵測方法,其包括下列步驟。執行一電源時序以啟動並維持電腦裝置,其中電腦裝置包括主機板以及外接子板。上述電源時序包括多個電源階段,且這些電源階段分別對應多個讀取模式。判斷上述電腦裝置目前的電源階段以選擇對應的讀取模式其中之一。依據被選擇的讀取模式其中之一來控制移位匯流排單元,以偵測並讀取外接子板的驅動資料,其中主機板包括移位匯流排單元。藉此,主機板依據所述驅動資料以與外接子板相互通訊。外接子板的偵測方法之其餘實施細節請參照上述說明,在此不加贅述。
基於上述,本發明實施例捨棄以往採用連續讀取的架構,利用電源時序單元來控制移位匯流排單元,並依據電腦裝置的電源階段而自動選擇外接子板的版本讀取模式,藉以節省電腦裝置的電源消耗,達到更加的系統效能。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
現將詳細參考本發明之示範性實施例,在附圖中說明所述示範性實施例之實例。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/符號代表相同或類似部分。
圖1為採用連續讀取結構之電腦裝置100的示意圖。請參照圖1,電腦裝置100包括主機板110以及外接子板120。外接子板120例如是可以擴充電腦裝置100功能或是提昇電腦裝置100原有運算效能的擴充介面卡或是外接卡,其透過匯流排130連接到主機板110。匯流排130例如是常用的外設互聯標準(Peripheral Component Interconnect;PCI)匯流排或是廠商自行定義的匯流排。
主機板110包括移位匯流排單元140、晶片組150、基本輸入輸出系統(BIOS) 160以及基板管理控制器(board managing controller;BMC) 170。晶片組150則包括南橋晶片152與北橋晶片155,應用本實施例者應能輕易得知晶片組150的相關功能,在此不予贅述。移位匯流排單元140在電腦裝置100通電之後,便持續不斷地讀取外接子板120中的驅動資料。此處的『驅動資料』是指外接子板120的種類、型號和/或版本...等用於驅動外接子板120的相關索引資料,藉以用於選擇外接子板120的相應驅動程序。
在電腦裝置110中,晶片組150中的南橋晶片152以及基本輸入輸出系統160會依據此驅動資料來尋找相對應的驅動程序,使主機板110與外接子板120能夠順利地相互通訊與進行資料傳輸。基板管理控制器170也會隨時記錄與監控電腦裝置100中各個元件的變化,因此也會隨時監控外接子板120的驅動資料。藉此,移位匯流排單元140必須隨時提供外接子板120最新的驅動資料,才能使主機板110順利驅動外接子板120並與其進行資料傳輸。
在此說明『連續讀取』架構的制動流程。首先,在電腦裝置100通電並啟動後,移位匯流排單元140中的移位匯流排控制模組142會發出讀取致能訊號RD_EN。外接子板120接收讀取致能訊號RD_EN,並利用資料暫存器145將並列傳輸的驅動資料轉換為串列傳輸的驅動資料,以將串列傳輸的驅動資料當作是讀取存取訊號RD_AS,透過匯流排130傳輸到移位匯流排單元140。移位匯流排單元140中的資料暫存器145依序接收讀取存取訊號RD_AS,藉以將串列傳輸的驅動資料轉換回並列傳輸的驅動資料,並傳輸這些驅動資料以儲存於暫存單元147中。
接續上述,當資料暫存器145接收驅動資料完畢後,便發出讀取確認訊號RD_OK至移位匯流排控制模組142以確認完成一次驅動資料的讀取。移位匯流排控制模組142接收到讀取確認訊號RD_OK後,便會再次地發出讀取致能訊號RD_EN,藉以經由上述流程持續取得最新之外接子板120的驅動資料。南橋晶片152、基本輸入輸出系統160以及基板管理控制器170則會定時存取或監控暫存單元147中外接子板120的驅動資料。
然而,當電腦裝置100在部份的電源階段下,例如電腦裝置100位於預備電源階段(AUX_Power stage)、主要電源階段(Main_Power stage)、S3睡眠階段、S4休眠階段、S5關閉階段、運作(runtime)階段...等時候,移位匯流排單元140可以不需要連續讀取外接子板120的驅動資料。其原因在於,使用者在電腦裝置100的運作階段或是部份電源階段的時候,並不會一直去插拔外接子板120或是調整外接子板120的相關硬體。舉例而言,如果外接子板120上裝設有擴充的兩個中央處理器,使用者通常並不會在電腦裝置100的運作階段中直接移除外接子板120,避免電腦裝置100當機。相對地,使用者通常會在電腦裝置100的部份電源階段(例如,S3~S4睡眠階段或是S5關閉階段)進行外接子板120的移除,或是於上述電源階段調整外接子板120上的硬體裝置。因此,上述『連續讀取』架構無法讓電腦裝置100自動調整移位匯流排單元140對於驅動資料的讀取模式。藉此,移位匯流排單元140便會造成多餘的電力消耗,從而拖累系統效能。
於此,本發明實施例提出一種電腦裝置內移位匯流排的架構,其可依據電腦裝置的電源階段而自動選擇外接子板的版本讀取模式,藉以節省電腦裝置的電源消耗。圖2是根據本發明一實施例所述之電腦裝置200的示意圖。電腦裝置200包括主機板210以及外接子板120。主機板210包括電源時序單元220以及移位匯流排單元230。電源時序單元220執行電源時序(power sequence)以依序啟動並持續提供電腦裝置200中各個元件所需的電源,以維持電腦裝置200的運作。
上述電源時序包括有多個電源階段,每個電源階段將會分別啟動電腦裝置200中各個元件,或是僅提供電腦裝置200中部份元件的電源,藉以節省耗電並僅維持電腦裝置200的部份功能即可。例如,電源啟動時序中開啟預備電源時的預備電源階段、開啟主要電源時的主要電源階段、直流閒置階段以及運作階段...等,或是,英特爾(Intel)公司所規定的系統電源階段:S0起動階段、S1至S3睡眠階段、S4休眠階段以及S5關閉階段...等。
於本實施例中,上述每個電源階段皆分別對應一個針對外接子板120之驅動資料的讀取模式。此處所指的讀取模式,可以包括連續讀取模式、固定間隔時間讀取模式、單次讀取模式或是停止讀取模式。圖2的電源時序單元220利用電源階段列表225以依據每個電源階段(例如,列表225上所標示的S3~S5)分別對應各自的讀取旗標,而每個讀取旗標藉以儲存上述讀取模式所對應的代碼。舉例而言,在此將連續讀取模式、固定間隔時間讀取模式、單次讀取模式以及停止讀取模式依序設定為代碼C1、C2、C3及C4。S3睡眠階段及S4休眠階段對應代碼C1的連續讀取模式,且S5關閉階段對應代碼C4的停止讀取模式。
移位匯流排單元230耦接至電源時序單元220,其依據電源時序單元220所發出的讀取致能訊號RD_EN而進行外接子板120驅動資料的讀取。外接子板120透過匯流排130連接至移位匯流排單元220。外接子板120當中具有儲存裝置以儲存其本身的驅動資料,此處的驅動資料種類已於上述實施例中說明,在此不予贅述。
有鑒於此,電源時序單元220在電腦裝置200啟動後,便可判斷電腦裝置200目前的電源階段,進而選擇對應的讀取模式,並依據對應的讀取模式來控制移位匯流排單元230,藉以偵測並讀取外接子板120的驅動資料,讓主機板210中的南橋晶片152及基本輸入輸出系統160得以依據驅動資料以與外接子板120相互通訊。基板管理控制器170也可即時獲得並監測外接子板120的相關訊息。
在此詳述電源時序單元220的細部架構,並且加以說明外接子板的偵測方法,圖3是根據本發明一實施例說明外接子板的偵測方法的流程圖。移位匯流排單元230包括資料讀取控制模組240、資料讀取訊號產生模組250以及資料暫存器260。於本實施例中,移位匯流排單元230更包括輸出開關280、預設資料記憶模組270以及暫存單元290。資料讀取控制模組240耦接至資料讀取訊號產生模組250、資料暫存器260以及輸出開關280。輸出開關280的第一輸入端耦接至資料暫存器260,藉以接收外接子板120的驅動資料。預設資料記憶模組270則耦接至輸出開關280的第二輸入端,其用以儲存一預設資料。暫存單元290耦接至輸出開關280的輸出端。
請同時參照圖2及圖3,於步驟S310中,電源時序單元220執行電源時序以依序啟動並持續提供電腦裝置200中各個元件所需的電源,以維持電腦裝置200的運作。於步驟S320中,電源時序單元220判斷電腦裝置200目前的電源階段,藉以透過電源階段列表225中選擇出對應的讀取模式其中之一,並依據被選擇的讀取模式來控制移位匯流排單元230,以偵測並讀取外接子板120的驅動資料。
於本實施例中,若選擇代碼C1或是C2的連續讀取模式或是固定間隔時間讀取模式時,則進入步驟S330,電源時序單元220連續或每隔一固定間隔時間來發出讀取致能訊號RD_EN,從而控制移位匯流排單元230以連續讀取或以固定時間讀取外接子板120中的驅動資料,並將驅動資料儲存於暫存單元290。
相似地,若選擇代碼C3的單次讀取模式時,則進入步驟S340,電源時序單元220發出一次讀取致能訊號RD_EN,藉以控制移位匯流排單元230單次讀取外接子板120中的驅動資料,並將驅動資料儲存於暫存單元290。若選擇代碼C4的單次讀取模式時,則進入步驟S350,電源時序單元220停止發出讀取致能訊號RD_EN,以停止讀取外接子板120中的驅動資料,並維持暫存單元290中先前已存入的驅動資料以使其不致於散失。藉此,於步驟S360中,主機板210便可依據暫存單元290中的驅動資料來找尋相對應的驅動程序,並依此來與外接子板120相互通訊。
在此說明移位匯流排單元230每次讀取外接子板120中驅動資料的詳細流程。圖4是根據本發明一實施例說明每次讀取外接子板中驅動資料的步驟流程圖。請同時參照圖2及圖4,於步驟S410中,資料讀取控制模組240判斷是否接收讀取致能訊號RD_EN。當資料讀取控制模組240接收電源時序單元220所傳送的讀取致能訊號RD_EN以進行單次讀取時,便進入步驟S410,資料讀取控制模組240判斷外接子板120與主機板210的耦接關係,也就是說,資料讀取控制模組240利用耦接訊號PS以確認兩者是否確實耦接,藉以控制輸出開關280來選擇將預設資料記憶模組270中的預設資料或是外接子板120的驅動資料儲存至暫存單元290中。
換句話說,當外接子板120與主機板210並未耦接的話,便不需要讀取外接子板120中的驅動資料,因此可由步驟S420進入步驟S430,資料讀取控制模組240直接控制輸出開關280以將沒有相互耦接時所用的預設資料儲存到暫存單元290中,藉以代替驅動資料,即可完成外接子板的偵測。
另一方面,當外接子板120與主機板210相互耦接的時候,便由步驟S420進入步驟S440,移位匯流排單元230便開始讀取外接子板120的驅動資料。詳言之,移位匯流排單元230中的資料讀取控制模組240控制資料讀取訊號產生模組250以產生資料讀取訊號D_RD,並透過匯流排130傳輸至外接子板120。然後,進入步驟S450,資料讀取控制模組240判斷外接子板120的讀取存取訊號RD_AS(圖2中沒有RD_AS的標示)是否準備完成。如果外接子板120超過一預定時間還沒將讀取存取訊號RD_AS準備完成,則資料讀取控制模組240重新回到步驟S440以重新傳送資料讀取訊號D_RD。
外接子板120接收到資料讀取訊號D_RD之後,便會利用移位暫存器125將並列傳輸的驅動資料轉換為串列傳輸的驅動資料,以將串列傳輸的驅動資料當作是讀取存取訊號RD_AS。然後,外接子板120透過匯流排130發送訊號以使資料讀取控制模組240得知讀取存取訊號RD_AS準備完畢。
於步驟S460中,移位匯流排單元230中的資料讀取控制模組240控制資料暫存器260以從外接子板120依序接收讀取存取訊號RD_AS,並將串列傳輸的驅動資料轉換並暫存為並列的驅動資料。藉此,於步驟S470中,資料讀取控制模組240控制輸出開關280以將上述外接子板120的驅動資料儲存於暫存單元290中,資料讀取控制模組240也會傳送一讀取完成訊號RD_OK至電源時序單元220,以完成單次讀取。應用本實施例者應可知曉,上述的連續讀取模式或是固定間隔時間讀取模式便是在單次讀取模式完成後,電源時序單元220立即地或延遲一固定間隔時間後再次發送讀取致能訊號RD_EN,以使移位匯流排單元230連續且重覆地進行上述讀取流程。
在此特別說明的是,本實施例透過電源啟動時序加以舉例,藉以使本領域技術人員能夠更為了解本發明實施例。圖5A與圖5B說明電源時序中多個電源階段與讀取致能訊號RD_EN之間的關係示意圖。請參照圖5A並配合圖2,當電腦裝置200剛接上交流電源(例如,110V/220V市電)的時候,電源時序單元220便會開始執行電源時序的預備電源階段P1,其依據由大至小的電壓準位而依序啟動預備電源。由於預備電源階段P1所佔用的時間十分短暫,並且此時偵測外接子板120並無實質性的效益,因此僅需以單次讀取模式來讀取其驅動資料即可。換句話說,電源時序單元220對讀取致能訊號RD_EN致能一次即可,此處將此時所讀取的驅動資料稱為是第一驅動資料。
當預備電源皆啟動完畢後,電源時序便進入直流閒置階段P2。在本實施例中,由於在此時偵測外接子板120是否耦接可能沒有實質效益,因此直流閒置階段P2可以對應停止讀取模式,使讀取致能訊號RD_EN皆為禁能,藉以持續停止讀取其驅動資料(如實線L1)。然而,於部分實施例中,基板管理控制器170必須監控整個電腦裝置200每個元件的變動情況,因此,當電腦裝置200的電源階段為直流閒置階段P2時,電源時序單元220也可設定為連續讀取模式或是固定間隔時間讀取模式(例如虛線L2),使讀取致能訊號RD_EN連續致能,藉以持續讀取最新之外接子板120的驅動資料。
當使用者透過遠端遙控或是透過電源按鈕來發出一開機訊號時,則會使電腦裝置200的電源時序從直流閒置階段P2進入啟動階段P3,藉以依序啟動電腦裝置200中的主要電源。使用者通常不會在此時拔除/插入/調整外接子板120,因此以單次讀取模式來讀取其驅動資料即可。換句話說,電源時序單元220於此時對讀取致能訊號RD_EN致能一次即可,本實施例將此時所讀取的驅動資料稱為是第二驅動資料。如果當第一驅動資料等於第二驅動資料的時候,表示從預備電源階段P1到啟動階段P3的這段期間內,外接子板120中的驅動資料並未被變更,因此主機板210便可依據原本的第一驅動資料來找尋驅動程序,以與外接子板120相互通訊。相對地,當第一驅動資料不等於第二驅動資料的時候,表示外接子板120中的驅動資料已被變更,因此主機板210便需依據第二驅動資料以與外接子板120相互通訊。
當電腦裝置200的電源階段為運作階段PR後,使用者通常不會在此時拔除/插入/調整外接子板120,因此不需連續讀取其驅動資料,電源時序單元220可利用停止讀取模式,控制移位匯流排單元230停止讀取其驅動資料,讓基本輸入輸出系統160、基板管理控制器170讀取暫存單元290中於先前電源階段中儲存的驅動資料即可。
請參照圖5B並配合圖2,依照前述可知,使用者可能會在電腦裝置200於S3睡眠階段、S4休眠狀態及S5關閉狀態來調整或移除/插入外接子板120,因此,當電源時序從運作階段PR進入S3睡眠階段PS3時(圖5B),電源時序單元220便由停止讀取模式轉換為連續讀取模式或是固定間隔時間讀取模式,藉以監控外接子板120的移除/插入情況,並即時轉換其驅動程序,避免當電腦裝置200由S3睡眠階段PS3回到運作階段PR時,因為驅動程序的不匹配而導致無法驅動外接子板120或甚至使電腦裝置200當機。應用本實施例者可將圖5B的S3睡眠階段替換成S4休眠階段或是S5關閉階段,並於上述電源階段以連續讀取模式或是固定間隔時間讀取模式來持續讀去其驅動資料,在此不多加贅述。
於本實施例中,可以利用單顆複雜可程式邏輯裝置(CPLD)來實現圖2的電源時序單元220以及移位匯流排單元230,也可以分別以不同顆晶片來實現,本發明實施例並不限制於此。
綜上所述,本發明實施例捨棄以往採用連續讀取的架構,利用電源時序單元來控制移位匯流排單元,並依據電腦裝置的電源階段而自動選擇外接子板的版本讀取模式,藉以節省電腦裝置的電源消耗,達到更加的系統效能。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、200...電腦裝置
110、210...主機板
120...外接子板
125...移位暫存器
130...匯流排
140、230...移位匯流排單元
142...移位匯流排控制模組
145...資料暫存器
147...暫存單元
150...晶片組
152...南橋晶片
155...北橋晶片
160...基本輸入輸出系統(BIOS)
170...基板管理控制器(BMC)
220...電源時序單元
225...電源階段列表
230...移位匯流排單元
240...資料讀取控制模組
250...資料讀取信號產生模組
260...資料暫存器
270...預設資料記憶模組
280...輸出開關
290...暫存單元
C1~C4...代碼
RD_EN...讀取致能訊號
RD_AS...讀取存取訊號
RD_OK...讀取完成訊號
D_RD...資料讀取訊號
PS...耦接訊號
S3...睡眠階段
S4...休眠階段
S5...關閉階段
S310~S470...步驟
L1...實線
L2...虛線
P1...預備電源階段
P2...直流閒置階段
P3...啟動階段
PR...運作階段
PS3...S3睡眠階段
圖1為採用連續讀取結構之電腦裝置的示意圖。
圖2是根據本發明一實施例所述之電腦裝置的示意圖。
圖3是根據本發明一實施例說明外接子板的偵測方法的流程圖。
圖4是根據本發明一實施例說明每次讀取外接子板中驅動資料的步驟流程圖。
圖5A與圖5B說明電源時序中多個電源階段與讀取致能訊號之間的關係示意圖。
120...外接子板
125...移位暫存器
130...匯流排
150...晶片組
152...南橋晶片
155...北橋晶片
160...基本輸入輸出系統(BIOS)
170...基板管理控制器(BMC)
200...電腦裝置
210...主機板
220...電源時序單元
225...電源階段列表
230...移位匯流排單元
240...資料讀取控制模組
250...資料讀取信號產生模組
260...資料暫存器
270...預設資料記憶模組
280...輸出開關
290...暫存單元
C1、C4...代碼
S3...睡眠階段
S4...休眠階段
S5...關閉階段
RD_EN...讀取致能訊號
RD_AS...讀取存取訊號
RD_OK...讀取完成訊號
D_RD...資料讀取訊號
PS...耦接訊號

Claims (10)

  1. 一種電腦裝置,包括:一主機板,包括:一電源時序單元,執行一電源時序以啟動並維持該電腦裝置,其中該電源時序包括多個電源階段;以及一移位匯流排單元,耦接至該電源時序單元;以及一外接子板,透過一匯流排連接至該移位匯流排單元,並儲存該外接子板的一驅動資料,其中,該些電源階段分別對應多個讀取模式,且該電源時序單元判斷該電腦裝置目前的電源階段以選擇對應的該些讀取模式之其一,控制該移位匯流排單元以偵測並讀取該外接子板的該驅動資料,且該主機板依據該驅動資料以與該外接子板相互通訊。
  2. 如申請專利範圍第1項所述之電腦裝置,其中當該電腦裝置的電源階段為一預設階段(aux_power stage)時,該電源時序單元控制該移位匯流排單元單次讀取該驅動資料以作為一第一驅動資料,該主機板依據該第一驅動資料以與該外接子板相互通訊。
  3. 如申請專利範圍第2項所述之電腦裝置,其中當該電腦裝置的電源階段從該預設階段進入一啟動階段(start-up stage)時,該電源時序單元控制該移位匯流排單元再次讀取該驅動資料以作為一第二驅動資料,並且,當該第一驅動資料不等於該第二驅動資料時,該主機板依據該第二驅動資料以與該外接子板相互通訊。
  4. 如申請專利範圍第1項所述之電腦裝置,其中當該電腦裝置的電源階段為一直流閒置階段時,該電源時序單元控制該移位匯流排單元連續讀取或以固定間隔時間讀取該驅動資料,而當該電腦裝置的電源階段為一運作階段時,該電源時序單元控制該移位匯流排單元停止讀取該驅動資料。
  5. 如申請專利範圍第1項所述之電腦裝置,其中該電源時序單元包括多個讀取旗標,藉以儲存該些讀取模式對應的代碼。
  6. 如申請專利範圍第1項所述之電腦裝置,其中該移位匯流排單元包括:一資料讀取控制模組,接收該電源時序單元所傳送的一讀取致能訊號;一資料讀取訊號產生模組,耦接至該資料讀取控制模組,且當該資料讀取控制模組接收該讀取致能訊號之後,控制該資料讀取訊號產生模組以產生一資料讀取訊號至該外接子板;一資料暫存器,耦接至該資料讀取控制模組,其中該資料讀取控制模組控制該資料暫存器以從該外接子板接收串列的該驅動資料,並將其暫存為並列的該驅動資料;一輸出開關,耦接至該資料讀取控制模組,該輸出開關的第一輸入端耦接至該資料暫存器以接收該驅動資料;一預設資料記憶模組,耦接至該輸出開關的第二輸入端,用以儲存一預設資料;以及一暫存單元,耦接至該輸出開關的輸出端,其中,該資料讀取控制模組判斷該外接子板與該主機板的耦接關係,並控制該輸出開關以選擇將該預設資料或該驅動資料儲存至該暫存單元。
  7. 一種外接子板的偵測方法,包括下列步驟:執行一電源時序以啟動並維持一電腦裝置,其中該電腦裝置包括一主機板以及該外接子板,該電源時序包括多個電源階段,且該些電源階段分別對應多個讀取模式;判斷該電腦裝置目前的電源階段以選擇對應的該些讀取模式之其一;依據被選擇的該些讀取模式之其一控制一移位匯流排單元,以偵測並讀取該外接子板的該驅動資料;以及該主機板依據該驅動資料以與該外接子板相互通訊。
  8. 如申請專利範圍第7項所述之外接子板的偵測方法,更包括下列步驟:判斷該外接子板與該主機板的耦接關係;以及當該外接子板與該主機板並未耦接,將一預設資料作為該驅動資料。
  9. 如申請專利範圍第8項所述之外接子板的偵測方法,判斷該電腦裝置目前的電源階段以選擇對應的該些讀取模式之其一更包括下列步驟:當該電腦裝置的電源階段為一預設階段時,控制該移位匯流排單元單次讀取該驅動資料以作為一第一驅動資料,其中該主機板依據該第一驅動資料以與該外接子板相互通訊;當該電腦裝置的電源階段從該預設階段進入一啟動階段時,控制該移位匯流排單元再次讀取該驅動資料以作為一第二驅動資料;以及當該第一驅動資料不等於該第二驅動資料時,該主機板依據該第二驅動資料以與該外接子板相互通訊。
  10. 如申請專利範圍第7項所述之外接子板的偵測方法,判斷該電腦裝置目前的電源階段以選擇對應的該些讀取模式之其一更包括下列步驟:其中當該電腦裝置的電源階段為一直流閒置階段時,控制該移位匯流排單元連續讀取或以固定間隔時間讀取該驅動資料;以及當該電腦裝置的電源階段為一運作階段時,控制該移位匯流排單元停止讀取該驅動資料。
TW100147439A 2011-12-20 2011-12-20 電腦裝置及外接子板的偵測方法 TWI432967B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW100147439A TWI432967B (zh) 2011-12-20 2011-12-20 電腦裝置及外接子板的偵測方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100147439A TWI432967B (zh) 2011-12-20 2011-12-20 電腦裝置及外接子板的偵測方法

Publications (2)

Publication Number Publication Date
TW201327186A TW201327186A (zh) 2013-07-01
TWI432967B true TWI432967B (zh) 2014-04-01

Family

ID=49225032

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100147439A TWI432967B (zh) 2011-12-20 2011-12-20 電腦裝置及外接子板的偵測方法

Country Status (1)

Country Link
TW (1) TWI432967B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108536568A (zh) * 2018-04-11 2018-09-14 英业达科技有限公司 一种服务器系统及主板

Also Published As

Publication number Publication date
TW201327186A (zh) 2013-07-01

Similar Documents

Publication Publication Date Title
TWI733752B (zh) 用於旁波帶通訊之系統及方法、以及實體非暫時性計算機可讀媒體
JP3884322B2 (ja) ネットワークインターフェース
US10241551B2 (en) Control and synchronization mechanism for a complex distributed power management system
TWI547784B (zh) 動態調整匯流排時脈的方法及其裝置
US20150253842A1 (en) Semiconductor device, and power control method for usbotg
KR20120096858A (ko) 모바일 디바이스의 어플리케이션 프로세서의 원격 시동
US9477293B2 (en) Embedded controller for power-saving and method thereof
KR101350085B1 (ko) 전력 보존
EP3367538A1 (en) Smart power supply management for high standby power system
CN101989248A (zh) 一种usb设备和usb设备重启的方法
TW201315180A (zh) 伺服器叢集及其控制機制
TW201007436A (en) Host apparatus, USB port module USB and method for managing power thereof
CN115167647B (zh) 一种服务器的供电方法、系统、设备及介质
JP5986026B2 (ja) ホスト装置、ホスト装置の制御方法及び半導体装置
JP2003167651A (ja) 通信デバイス
TWI528161B (zh) 資料傳輸系統以及資料傳輸方法
TWI432967B (zh) 電腦裝置及外接子板的偵測方法
US7912989B2 (en) Network interface for decreasing power consumption
CN103186223B (zh) 计算机装置及外接子板的侦测方法
JP2010055265A (ja) システムlsi、システムlsiの制御方法、プログラム、及び記憶媒体
JP6691312B1 (ja) 情報処理システム、情報処理装置およびプログラム
CN104679123A (zh) 主机板及其数据烧录方法
TWI497304B (zh) 序列介面傳送方法及其裝置
CN110069367B (zh) 电源转用电路
TWI459189B (zh) 主機板及其電源管理方法