TWI427306B - Data transmission method - Google Patents

Data transmission method Download PDF

Info

Publication number
TWI427306B
TWI427306B TW100149014A TW100149014A TWI427306B TW I427306 B TWI427306 B TW I427306B TW 100149014 A TW100149014 A TW 100149014A TW 100149014 A TW100149014 A TW 100149014A TW I427306 B TWI427306 B TW I427306B
Authority
TW
Taiwan
Prior art keywords
signal
segment
memory
signal segment
transmitted
Prior art date
Application number
TW100149014A
Other languages
English (en)
Other versions
TW201326859A (zh
Inventor
Lu Yu Huang
Original Assignee
Zeroplus Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zeroplus Technology Co Ltd filed Critical Zeroplus Technology Co Ltd
Priority to TW100149014A priority Critical patent/TWI427306B/zh
Publication of TW201326859A publication Critical patent/TW201326859A/zh
Application granted granted Critical
Publication of TWI427306B publication Critical patent/TWI427306B/zh

Links

Description

資料傳輸方法
本發明係與數位資料有關,更詳而言之是指一種資料傳輸方法。
隨著數位科技的進步,如電子晶片、液晶螢幕(LCD)之影像處理晶片、互補性氧化金屬半導體(Complementary Metal-Oxide Semiconductor,CMOS)、以及電荷耦合元件(Charge Coupled Device,CCD)等使用數位訊號傳輸資料之電子裝置日漸普及。
當研發人員在研發具有上述電子裝置時,通常會利用邏輯分析儀來擷取電子裝置所輸出之數位資料,藉以分析上述所擷取之數位資料來判定上述電子裝置之設計是否正常。
然而,隨著科技越來越進步,上述電子裝置所傳輸之數位資量越來越龐大,進而使得邏輯分析儀每次所擷取須分析之數位資料量亦越來越龐大,但因現今之作業系統有顯示拖拉條之最小限制,而使得於固定視窗內顯示之數位資料有最大顯示數量之限制(如圖1),將使得所擷取之數位資料無法一次全部顯示,而造成欲顯示某段數位資料時,則需由示波器或是邏輯分析儀將該段數位資料傳輸至檢測裝置(如電腦)上,但若欲顯示別段數位資料時,則又必須重新由邏輯分析儀將該段數位資料傳輸至檢測裝置,但現今之邏輯分析儀大多是利用通用序列匯流排(Universal Serial Bus,USB)與檢測裝置訊號連接。而眾所皆知的是,通用序列匯流排具有一定的傳輸速率限制,而使得每次顯示某段數位資料時,總會耗費許多時間才能將數位資料傳輸至檢測裝置中,而造成數位資料分析時,總需耗費許多時間於資料傳輸上,而造成時間的浪費。是以,習用之資料傳輸方法仍未臻完善,且尚有待改進之處。
有鑑於此,本發明之主要目的在於提供一種資料傳輸方法,可大量降低資料傳輸及讀取所耗費之時間,而使得數位資料分析更有效率。
緣以達成上述目的,本發明所提供之資料傳輸方法用以從一邏輯分析儀中將具有複數個訊號段的數位資料傳輸至一記憶體及一儲存裝置;該方法包含有下列步驟:
A. 選取該邏輯分析儀中之一段訊號段;
B. 傳輸步驟A所選取之訊號段至該記憶體,並於一顯示裝置上顯示傳輸至該記憶體中之訊號段;
C. 傳輸該數位資料至該儲存裝置;
依據上述構思,於步驟C後,更包含有下列步驟:
D. 取另外一段於該儲存裝置中之訊號段;
E. 自該儲存裝置中讀取步驟D所選取之訊號段至該記憶體,並於該顯示裝置上顯示傳輸至該記憶體中之訊號段。
依據上述構思,該數位資料依據排列順序具有一始端以及一末端;於步驟C中,係先傳輸步驟A所選取之訊號段後,再交錯地傳輸步驟A所選取之訊號段至該始端之間的訊號段、以及步驟A所選取之訊號段至該末端之間的訊號段至該儲存裝置。
依據上述構思,於步驟C中,係先交錯地傳輸最接近步驟A所選取之訊號段的訊號段,再依序往朝向該始端與該末端方向傳輸其他訊號段。
依據上述構思,於步驟C中,係先交錯地傳輸最接近該始端與該末端的訊號段,再依序往朝向步驟A所選取訊號段方向傳輸其他訊號段。
依據上述構思,於步驟C中,係先傳輸步驟A所選取之訊號段後,再傳輸步驟A所選取之訊號段與該始端之間的訊號段,而後傳輸步驟A所選取之訊號段至該末端之間的訊號段至該儲存裝置。
依據上述構思,於步驟C中,係由該始端之訊號段開始到該末端之訊號段依序傳輸至該儲存裝置。
依據上述構思,於步驟B中及步驟E中,更包含將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段。
藉此,透過上述傳輸方法之設計,將可大量降低資料傳輸及讀取所耗費之時間,進而使得數位資料分析更有效率。
為能更清楚地說明本發明,茲舉較佳實施例並配合圖示詳細說明如後。
請參閱圖2,為使用本發明傳輸方法所使用之數位資料分析系統,其包含有一邏輯分析儀10以及一與該邏輯分析儀10訊號連接之檢測裝置20。於本實施例中,該邏輯分析儀10具有一暫存區11;該檢測裝置20為電腦,且具有一記憶體21、一儲存裝置22以及一顯示裝置23;另外,於本實施例中,該邏輯分析儀10與該檢測裝置20係透過通用序列匯流排(Universal Serial Bus,USB)30訊號連接。
當該邏輯分析儀10到擷取數位資料後,則會將所取得之數位資料D儲存於其內部之暫存區11中,且該數位資料D具有複數個訊號段,並依據擷取順序而具有一始端S以及一末端E;而後,便可透過本發明之資料傳輸方法將該數位資料D由該邏輯分析儀10傳輸至該檢測裝置20進行訊號分析。請參閱圖3,該資料傳輸方法包含有下列步驟:
A. 選取該邏輯分析儀中欲顯示及分析之一段訊號段;
B. 透過該通用序列匯流排30傳輸步驟A所選取之訊號段至該記憶體21,並於該顯示裝置23上顯示傳輸至該記憶體21中之訊號段,藉以進行數位資料之分析;另外,為使研發人員於分析數位資料時能更為方便,於本實施例中,於步驟B時,更包含將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段(如圖4)。藉以使得研發人員在點選欲分析之資料時,能仍即時查看所選取之訊號段相鄰之訊號段。
C. 透過該通用序列匯流排30傳輸該暫存區11中所儲存之數位資料D至該儲存裝置;請參閱圖5,於本實施例中,其傳輸順序為係先傳輸步驟A所選取之訊號段後,再交錯地傳輸步驟A所選取之訊號段至該始端S之間的訊號段、以及步驟A所選取之訊號段至該末端E之間的訊號段至該儲存裝置22,並利用先交錯傳輸最接近步驟A所選取之訊號段的訊號段,再依序往朝向該始端S與該末端E方向傳輸其他訊號段方式進行資料傳輸。
當使用者欲分析其他訊號段時,便執行以下步驟:
D. 選取欲顯示及分析於該儲存裝置22中之另外一段訊號段;
E. 自該儲存裝置22中讀取步驟D所選取之訊號段至該記憶體21,並於該顯示裝置23上顯示傳輸至該記憶體21中之訊號段,藉以進行數位資料之分析。另外,為使研發人員於分析數位資料時能更為方便,於本實施例中,於步驟E時,同樣將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段。藉以使得研發人員在點選欲分析之資料時,能仍即時查看所選取之訊號段相鄰之訊號段。
一般而言,使用者通常會先選取欲分析處附近的訊號段,而後才會對訊號放大進行較為精準的比對,而上述傳輸順序設計之好處在於可將點選處附近之資訊段優先傳輸至該儲存裝置22上,而眾所皆知的是,該檢測裝置20中之該記憶體21與該儲存裝置22通常是利用傳輸速率較該通用序列匯流排30快上許多之IDE(Integrated Device Electronics)、或是SATA(Serial Advanced Technology Attachment)匯流排進行訊號連接。是以,透過上述先將該數位資料傳輸至該儲存裝置22儲存之方式與傳輸之順序,便可大幅降低後續訊號段讀取至該記憶體21所耗費之時間,而使得數位資料分析能更加的有效率。
另外,請參閱圖6至圖8,本發明之步驟C除上述之傳輸方式外,亦可透過其他方式進行數位資料之傳輸。圖6同樣係交錯地傳輸該數位資料D,而不同之處在於係先交錯地傳輸該始端S與該末端E的訊號段,再依序往朝向步驟A所選取訊號段方向傳輸其他訊號段。而圖7則係從該數位資料D始端S之訊號段到該末端E之訊號段依序傳輸至該儲存裝置22。圖8則是先傳輸步驟A所選取之訊號段後,再傳輸步驟A所選取之訊號段與該始端S之間的訊號段,而後傳輸步驟A所選取之訊號段至該末端E之間的訊號段至該儲存裝置22。
須說明的是,以上所述僅為本發明較佳可行實施例與傳輸方法而已,本發明之傳輸順序並不以上實施例為限,舉凡應用本發明說明書及申請專利範圍所為之等效方法變化,理應包含在本發明之專利範圍內。
10...邏輯分析儀
11...暫存區
20...該檢測裝置
21...記憶體
22...儲存裝置
23...顯示裝置
30...通用序列匯流排
D...數位資料
S...始端
E...末端
圖1為使用習用資料傳輸方法後顯示之波形圖。
圖2為使用本發明之數位資料分析系統架構圖。
圖3為本發明資料傳輸方法之流程圖。
圖4為使用本發明資料傳輸方法後顯示之波形圖。
圖5~圖8為傳輸資料至儲存裝置之傳輸順序圖。

Claims (14)

  1. 一種資料傳輸方法,用以從一邏輯分析儀中將具有複數個訊號段的數位資料傳輸至一記憶體及一儲存裝置;該方法包含有下列步驟:A. 選取該邏輯分析儀中之一段訊號段;B. 傳輸步驟A所選取之訊號段至該記憶體,並於一顯示裝置上顯示傳輸至該記憶體中之訊號段;C. 傳輸該數位資料至該儲存裝置;其中,該數位資料依據排列順序具有一始端以及一末端;於步驟C中,係先傳輸步驟A所選取之訊號段後,再交錯地傳輸步驟A所選取之訊號段至該始端之間的訊號段、以及步驟A所選取之訊號段至該末端之間的訊號段至該儲存裝置。
  2. 如請求項1所述之資料傳輸方法,其中,於步驟C後,更包含有下列步驟:D. 選取另外一段於該儲存裝置中之訊號段;E. 自該儲存裝置中讀取步驟D所選取之訊號段至該記憶體,並於該顯示裝置上顯示傳輸至該記憶體中之訊號段。
  3. 如請求項2所述之資料傳輸方法,其中,於步驟B中及步驟E中,更將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段。
  4. 如請求項1所述之資料傳輸方法,其中,於步驟B中,更將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段。
  5. 如請求項1所述之資料傳輸方法,其中,於步驟C中,係先交錯地傳輸最接近步驟A所選取之訊號段的訊號段,再依序往朝向該始端與該末端方向傳輸其他訊號段。
  6. 如請求項1所述之資料傳輸方法,其中,於步驟C中,係先交錯地傳輸該始端與該末端的訊號段,再依序往朝向步驟A所選取訊號段方向傳輸其他訊號段。
  7. 一種資料傳輸方法,用以從一邏輯分析儀中將具有複數個訊號段的數位資料傳輸至一記憶體及一儲存裝置;該方法包含有下列步驟:A. 選取該邏輯分析儀中之一段訊號段;B. 傳輸步驟A所選取之訊號段至該記憶體,並於一顯示裝置上顯示傳輸至該記憶體中之訊號段;C. 傳輸該數位資料至該儲存裝置;其中,該數位資料依據排列順序具有一始端以及一末端;於步驟C中,係先傳輸步驟A所選取之訊號段後,再傳輸步驟A所選取之訊號段與該始端之間的各個訊號段,而後傳輸步驟A所選取之訊號段至該末端之間的各個訊號段至該儲存裝置。
  8. 如請求項7所述之資料傳輸方法,其中,於步驟C後,更包含有下列步驟:D. 選取另外一段於該儲存裝置中之訊號段;E. 自該儲存裝置中讀取步驟D所選取之訊號段至該記憶體,並於該顯示裝置上顯示傳輸至該記憶體中之訊號段。
  9. 如請求項8所述之資料傳輸方法,其中,於步驟B中及步驟E中,更將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段。
  10. 如請求項7所述之資料傳輸方法,其中,於步驟B中,更將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段。
  11. 一種資料傳輸方法,用以從一邏輯分析儀中將具有複數個訊號段的數位資料傳輸至一記憶體及一儲存裝置;該方法包含有下列步驟:A. 選取該邏輯分析儀中之一段訊號段;B. 傳輸步驟A所選取之訊號段至該記憶體,並於一顯示裝置上顯示傳輸至該記憶體中之訊號段;C. 傳輸該數位資料至該儲存裝置;其中,該數位資料依據排列順序具有一始端以及一末端;於步驟C中,係由該始端之訊號段開始到該末端之訊號段依序傳輸至該儲存裝置。
  12. 如請求項11所述之資料傳輸方法,其中,於步驟C後,更包含有下列步驟:D. 選取另外一段訊號段;E. 自該儲存裝置中讀取步驟D所選取之訊號段至該記憶體,並於該顯示裝置上顯示傳輸至該記憶體中之訊號段。
  13. 如請求項12所述之資料傳輸方法,其中,於步驟B中及步驟E中,更將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段。
  14. 如請求項11所述之資料傳輸方法,其中,於步驟B中,更將所選取之訊號段相鄰之訊號段傳輸至該記憶體,並於該顯示裝置上同時顯示所選取訊號段相鄰之訊號段。
TW100149014A 2011-12-27 2011-12-27 Data transmission method TWI427306B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW100149014A TWI427306B (zh) 2011-12-27 2011-12-27 Data transmission method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100149014A TWI427306B (zh) 2011-12-27 2011-12-27 Data transmission method

Publications (2)

Publication Number Publication Date
TW201326859A TW201326859A (zh) 2013-07-01
TWI427306B true TWI427306B (zh) 2014-02-21

Family

ID=49224975

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100149014A TWI427306B (zh) 2011-12-27 2011-12-27 Data transmission method

Country Status (1)

Country Link
TW (1) TWI427306B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105116318A (zh) * 2015-09-02 2015-12-02 电子科技大学 一种逻辑分析仪中实现毛刺检测的方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI553323B (zh) * 2014-07-15 2016-10-11 Zeroplus Technology Co Ltd Data Processing and Display Method of Logical Analysis System

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010037477A1 (en) * 1997-10-27 2001-11-01 Kerry Veenstra Enhanced embedded logic analyzer
JP2003156516A (ja) * 2001-10-01 2003-05-30 Tektronix Inc ロジック・アナライザ
TW200702691A (en) * 2005-07-15 2007-01-16 Zeroplus Technology Co Ltd Logic analyzer having display capability
US20090031159A1 (en) * 2007-07-24 2009-01-29 King Wayne Luk On-chip logic analyzer using compression
TW200945034A (en) * 2008-04-25 2009-11-01 Acute Technology Inc Method and structure of memory usage for logic analyzer

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010037477A1 (en) * 1997-10-27 2001-11-01 Kerry Veenstra Enhanced embedded logic analyzer
JP2003156516A (ja) * 2001-10-01 2003-05-30 Tektronix Inc ロジック・アナライザ
TW200702691A (en) * 2005-07-15 2007-01-16 Zeroplus Technology Co Ltd Logic analyzer having display capability
US20090031159A1 (en) * 2007-07-24 2009-01-29 King Wayne Luk On-chip logic analyzer using compression
TW200945034A (en) * 2008-04-25 2009-11-01 Acute Technology Inc Method and structure of memory usage for logic analyzer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105116318A (zh) * 2015-09-02 2015-12-02 电子科技大学 一种逻辑分析仪中实现毛刺检测的方法
CN105116318B (zh) * 2015-09-02 2018-02-02 电子科技大学 一种逻辑分析仪中实现毛刺检测的方法

Also Published As

Publication number Publication date
TW201326859A (zh) 2013-07-01

Similar Documents

Publication Publication Date Title
CN112148515B (zh) 一种故障定位方法、系统、装置、介质和设备
CN109068132B (zh) 一种vbo显示接口的测试方法、装置、设备和存储介质
TWI427306B (zh) Data transmission method
CN104572375A (zh) 一种通过显示器接口实现计算机诊断的方法及装置
JP2008232968A (ja) 信号分析装置、方法及びプログラム
CN104101750A (zh) 防止系统间干扰的装置和方法
US9280291B2 (en) Method for data accessing and memory writing for logic analyzer
CN206038279U (zh) Led视觉检测系统
WO2012116662A1 (zh) 主题设置方法及终端设备
TW201743069A (zh) 邏輯分析儀及其資料擷取與效能測試之方法
TWI553323B (zh) Data Processing and Display Method of Logical Analysis System
TWI662469B (zh) 一種邏輯分析系統及其訊號處理與顯示方法
CN113886273A (zh) 一种应用程序的性能测试方法、装置、测试设备及介质
TW201347727A (zh) 自動上傳非連接式醫療檢測裝置之量測資料的方法與電腦裝置
CN203340222U (zh) 带edid和hdcp-key检测功能的hdmi信号发生器及信号分配器
TWI528042B (zh) Logic analyzer and its probe
CN103186496B (zh) 资料传输方法
JP6611963B2 (ja) プログラム解析装置、プログラム解析システム、プログラム解析方法および解析プログラム
TW201616146A (zh) 邏輯分析儀的校正方法
TWI453444B (zh) Displays the method of the detection process
TWI453441B (zh) Signal decoding method
WO2016183696A1 (zh) 逻辑分析仪及其探棒
TW200849015A (en) Method and system for presenting an executing status of a memory card
KR100849512B1 (ko) 이미지 센서, 상기 이미지 센서의 프레임 순서 식별 방법, 및 상기 방법의 프로그램을 기록하는 기록 매체
JP3993128B2 (ja) 画像取り込み装置、及び画像処理装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees