TWI353517B - Detecting and differentiating sata loopback modes - Google Patents

Detecting and differentiating sata loopback modes Download PDF

Info

Publication number
TWI353517B
TWI353517B TW096125996A TW96125996A TWI353517B TW I353517 B TWI353517 B TW I353517B TW 096125996 A TW096125996 A TW 096125996A TW 96125996 A TW96125996 A TW 96125996A TW I353517 B TWI353517 B TW I353517B
Authority
TW
Taiwan
Prior art keywords
remote
remote device
conversion circuit
return mode
bits
Prior art date
Application number
TW096125996A
Other languages
English (en)
Other versions
TW200819972A (en
Inventor
Luke L Chang
Pak-Lung Seto
Naichih Chang
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200819972A publication Critical patent/TW200819972A/zh
Application granted granted Critical
Publication of TWI353517B publication Critical patent/TWI353517B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults

Description

九、發明說明: 【發明所屬之技術領域】 發明領域 本發明揭露關於檢測與區別串列先進技術附接回返模 式之技術。 C 先前 發明背景 回返測試是用來除錯設計或連接錯誤之診斷測試中最 容易切最快的一種。此方法長期以來已廣泛用於電子工 業,例如用在此領域中之遠端故障隔離。此方法亦顯減少 產品或設備之停工期。最新的SATA規格(2〇〇5年1〇月27曰修 訂版2·5)指定三種用於SATA裝置之回返模式(主機、設備、 測試者),即遠端重新計時回返、遠端類比、及近端類比。 【發明内容:| 發明概要 依據本發明之一較佳實施例,係特地提出一種裝置, 其包含有:一遠端裝置,其係組配來利用—串列先進技術 附接(SATA)通訊協定與—近端裝置通訊、以及接收具有兩 位兀之一SATA信號序列,該等位元之狀態定義至少一種回 返模式,該遠端裝置更進一步組配來在該等兩位元被設定 時定義一保留及/或錯誤狀態;該遠端裝置更進一步組配來 一同處理該等兩位元以判定該等兩位元是在定義至少〆種 該回返模叙H切等兩位元已被設定。 圖式簡單說明 1353517 本發明實施例之特點與優勢將藉由參考圖式進行詳細 說明,其中相同的數值指相同的部件,其中: 第1圖係繪示一範例實施例之方塊圖; 第2圖繪示一範例SATABIST啟動FIS ; 5 第3圖係一 SATA BIST啟動FIS訊框之範例位元狀態表; 第4圖描繪一實施例之操作流程圖; 第5圖描繪另一實施例之操作流程圖; Ο 10 第6圖描繪又另一實施例之操作流程圖;以及 第7圖繪示一範例系統實施例之方塊圖。 僅管將參考例說實施例之圖式來進行詳細說明,對於 熟於此技藝者而言許多的替換、修改、與變化是很明顯的。 【實施方式3 較佳實施例之詳細說明 15 20 第1圖係繪示一範例系統實施例100之方塊圖。此實施 例可包括互相通訊的一近端裝置102和一遠端裝置104。近 端裝置102可包括,譬如一主機初始器。遠端裝置可包括, 譬如一或更多串列先進技術附接(SATA)裝置(譬如一或更 多SATA磁碟機)及/或測試設備。近端裝置102可包括能夠利 用多種通訊協定來通訊之協定引擎電路122。在至少一實施 例中,協定引擎電路122能夠利用一串列先進技術附接 (SATA)與遠端裝置104交換命令與資料。若一 SATA通訊協 定能被協定引導電路122用來與遠端裝置104通訊,其可順 應或相容於SATA工作小組於2005年10月27日公布之「串列 ΑΤΑ :高速串列附接」修訂第2.5版及其之前或之後版本的 6 通協定中所描述之協定。據此,遠端裝置104同樣能夠利用 前述SATA通訊協定與該近端裝置102通訊。 近端裝置102亦可包括類比前端(AFE)電路106,其可包 括組配來產生一串列資料_流及發射該自然至該遠端裝置 104之發射電路(TX)108。最後,協定引擎電路123能夠產生 平行資料,其接著可被ΤΧ電路108計時與串列化。AFE電路 106亦可包括能夠解串列所接收資料(譬如接收自該遠端裝 置104之串列資料)之接收電路(RX)110。協定引擎電路122 可包括組配來從經由該RX電路11〇接收之一串列資料串流 產生平行資料的一RX資料提取電路116。平行資料可儲存 在一彈性緩衝記憶體(未示),譬如一彈性先進先出(FIF〇) 緩衝記憶體。 遠端裝置104可包括能夠利用前述SATS通訊協定與遠 端裝置104交換命令與資料之控制器電路144。類似近端裝 置102之AFE106,遠端裝置104亦可包括AFE電路130,其可 包括對應發射電路TX136以及接收電路rxi32(其操作可類 似於AFE106中之發射與接收電路)。控制電路144可包括組 配來從經RX電路132接收之該串列資料串流產生平行資料 之RX資料提取電路138(類似RX資料提取電路116)。平行資 料可儲存在一彈性緩衝記憶體(未示),譬如一彈性先進先出 (FIFO)緩充記憶體。又,控制器電路144能夠產生平行資 料,其接著可被TX電路136計時與串列化。通訊鏈路丨17和 119可被提供來支援個別TX與RX電路108/132與136/11〇之 間的差動通訊信號。當然’ AFE電路1〇6和130亦可順應或 1353517 相容於前述SATA通訊協定。 5 ) 10 15 ) 協定引擎電路122能夠隨遠端裝置丨〇4進入一或更多回 返模式。一回返模式可用於測試及/或除錯用途。如前所 述,SATA通訊協定可支援三種回返模式:(丨)遠端重新計時 回返模式,(2)运端類比回返模式,以及(3)近端類比回返模 式。在一遠端重新計時回返模式時,協定引擎電路122可傳 送測試資料至空間器電路144。測試資料可被rx資料提取 电路138提取、重新計時、以及傳回到協定引擎電路122。 此操作能夠測試協定引擎122和控制器144之間的資料發射 元整性及/或實體連接完整性。在一遠端類比回返模式期 間,協定引擎電路122可沿著路徑142經由RX電路132傳送 剛試資料,即串列化測試資料,以及經由RX電路138解串 列測試資料。此操作能測試遠端裝置1〇4之AFE130的完整 性。在近端類比回返模式期間,可在TX電路1〇8和rx電路 110之間建立一迴路來測試近端裝置1〇2之AFE106。 20 依據SATA協定,協定引擎電路122可在SATA帶外信號 序列期間發射預定特殊基元信號序列,其可包含例如一預 定停頓特性(譬如一K28.5特性)。為進入一遠端回返模式(重 新計時及/或類比),協定引擎電路122可被組配來發射一 BIST(内建自我測試)啟動FIS(訊框資訊結構)信號序列至遠 端裝置104。BIST啟動FIS可造成AFE電路130及/或控制器 144來進入其中一遠端回返模式(例如重新計時及/或類 比)。第2圖繪示一範例SATA BIST啟動FIS信號序列200。 BIST啟動FIS信號序列可包括多個位元,且依據SATA協 8 Γ353517
成L及/或F位元反轉狀態(即0變成1或1變成〇)。這會造成遠 端裝置進入不正確的一遠端回返模式。譬如,若近端裝置 11 102傳送具有經設定之F位元和未經設定之l位元的一BIST 啟動FIS,這可為進端裝置104請求遠端裝置1〇4進入一遠端 5類比回返模式之請求(見圖3)。若在BIST啟動FIS發射期間l -* 和F位元反轉(即,L位元變成被設定而ρ位元變成未經設 定),遠端裝置104可藉由進入一遠端重新計時回返模式來 j 回應。因此,由於遠端裝置所進入之回返模式不是近端裝 置所請求的回返模式,近端裝置1〇2可接收沒有預期的來自 10 該遠端裝置104之資料。 · 據此,並再次參考第1圖,為區別一遠端重新計時回返 w 模式和其他回返模式,此實施例可額外在近端裝置1〇2中包 括近端重新計時轉換電路144以及在遠端裝置1〇4中包括遠 端重新計時轉換電路140。電路144和14〇主要可提供反向資 15料轉換操作,使得在一重新計時回返模式期間被近端裝置 3 1G2送到遠端裝置1G4之-原始資料串流可在近端裝置中被 復原(在遠端裝置1〇4中被轉換之後因此,譬如,重新計 時轉換電路140可被組配來執行下列資料轉換操作: X—f(X)—γ ;其巾χ是近端裝置1G2傳送之原始資料串流, 2〇 f(X)是近端裝置執行的一種一般功能,其將被轉換資料復原 成原始資料串流,以及X為近端裝置1〇2傳送之-結果原始 資料串流。 ° 在一範例實施例中,重新計時轉換電路140和114可包 含相匹配的近端與遠端職電路,其被組配來在解串列資 11 5 坆—個別AFE中提取之後對解串列資料進行χ〇 和s之’ XOR電路114和140可對個別以資料提取電路116 U8執仃之操作後獲得的平行資料進行XOR運算。在一範 1實苑例中,重新計時轉換電路114和14〇可對相關聯資料 :所有的1進行X〇R運算。應注意的是,利用電路 將資料串流和所有的i進行X0R運算,以及利用x〇r電路 Ο 10 114與所有的1再進行-次X0R運算,可操作來復原協定引 擎電路122傳送之原始資料。 15 20 〜在操作時,同時假設一BIST啟動FIS被具有[位元經設 疋而F位未設定之協定引擎電路122傳送(例如遠端重新 叶時回返模式),協定引擎122可致動重新計時轉換電路114 並等待來自遠端裝置1G4之回應。若遠端裝置1Q4接收此進 重新冲4回返模式(藉由處理L和ρ位元並判定這 些位π之狀態)之請求,控制器電路144可啟用重新計時轉 換電路14G。近端裝置可傳送—測試資料串流,經由τχι〇8 和RX132。當測試資料幸流被控制器144所接收時,重新計 時轉換電路140可對平行測試資料執行一x〇R運算。控制器 144可傳送經重新計時轉換電路14〇修改之平行資料串流經 由TX1360和RXli〇至近端裝置1〇2。一收到來自遠端裝置 104之資料,與近端裝置1〇2相關聯之重新計時轉換電路i M 可執行XOR運算。若遠端裝置1〇4已進入正確的回返模式 (在此例中為遠端重新計時回返模式)並啟用遠端重新計時 轉換電路140’重新計時轉換電路114之x〇R運算可提取近 端裝置102傳送之原始資料。此可確認遠端裝置1〇4已如近 12 1353517 之逗號字元可不被重新計時轉換電路140改變。據此,AF£ 電路130可被組配來通知重新計時轉換電路140檢測到—适 鏡字元(c_detect)。譬如每1〇位元被處理的字元,AFE電路 13〇可確立一相關連的信號來指出字元是否為一逗號或資 5料(K或D)。另可選擇地或額外地,AFE電路130可藉由將运 號字元放入RX資料提取電路138輸出之平行40位元資料之 前10位元中來強迫雙字組排列。後續字元可被載入接收序 中。在兩字元被以一列接收的事件中,第二個會覆寫掉第 —個。一範例串列RX流如下表1所繪。在此例中,C=K28 5 10 逗號字元而D=資料字元,其中時間進行從τι到T10 : 時槽 T1 T2 T3 T4 T5 T6 T7 T8 T9 τι〇· RX流 D1 D2 C1 D3 D4 C2 C3 D5 D6 D7 表1具有逗點字元與資料之串列RX流 在此例中,RX資料提取電路138可輸出下列表2所繪之 平行40位元RX資料,其中X表示“未知”: 40位元RX資 料 時槽: T2 時槽: T5 時槽: T6 時槽:T10 [〇:9] D1 C1 C2 C3(未被遠端和近端進 行 XOR) [10:19] D2 D3 X D5(被遠端和近端進行 XOR) [20:29] X D4 X D6(被遠端和近端進行 XOR) [30:39] X X X (被遠端和近端進行 15 表2追蹤平行1〇位元RX流中之逗號字元 在時槽T10處,RX資料提取電路138可檢測最新字元。 並強迫其進入40位元平行資料之第一位元組(覆寫先前的 14 1353517 5 Ο 10
Cl和C2)。RX資料提取電路138·可藉由傳送一detect信號 至重新計時轉換電路140指示這些操作。若重新計時轉換電 路140檢測到Kc_detect信號被確立,其可傳送輪入資料之 位元[0:9]而不需對這些位元和1進行XOR運算。因此,前述 表2之最後一行中,C3可不被X〇R電路140以1進行乂〇11運 算,但D5到D7可被XOR電路140進行XOR運算。近端裝置 10 2可被以類似的方式組配來檢測逗點字元以維持與遠端 裝置之雙字組同步化,並復原來自重新計時轉換電路140之 適當資料。 15 -3 20 第5圖係依據另一實施例之一範例操作500之流程圖。 操作可包括藉由一近端裝置傳送一 IDENTIFY DEVICE命 令至一遠端裝置來判定遠端裝置是否支援重新計時轉換策 略以區別一重新計時回返模式和其他回返模式(502)。操作 亦可包括藉由一遠端裝置傳送一 IDENTIFY DEVICE回應 訊框至一近端裝置來指示遠端裝置中是否支援重新計時轉 換策略(504)。若遠端裝置支援重新計時轉換策略,操作可 另外包括由近端裝置啟動重新計時轉換電路(506)。操作可 另包括藉近端裝置傳送一 BIST啟動FIS至遠端裝置來進入 一遠端重新計時回返模式(508)。若遠端裝置支援重新計時 轉換策略,操作可另包括遠端裝置啟用重新計時轉換電路 (510)。在重新計時回返操作期間,依據此實施例之操作可 進一步包括由近端裝置查核來自遠端裝置之資料,以判定 遠端裝置是否接收正確的回返模指令(如BIST啟動FIS所指 示者)(512)。 15 (S ) 1353517 Ο 10 15 〕 20 前述對於XOR彳呆作之描述是提供作為 路140和114之一特定範例。當然,理庙队新什時轉換電 王您瞭解的曰 及/或類比操作另可用於X0R運算,譬如 疋其他數位 140及/或114可被組配來執行2的互補運曾’°時轉換電路 相操作及/或其他習知及/或將來開菸或邏輯也元反 算。 之邏輯及/或類比運 參考第1圖’為區別遠端類比回返模气遍 式,此實施例可另外包括在近端裝置肉=與其他回返模 門之近端翻 | 路112以及在遠端裝置104内之遠端類比 1比轉換電 和134主要可提供反相類比轉換操作使彳β 、路。電路112 類比回返模式期間傳送至遠端裝置1〇4 复川2在一 在近端裝置中被復原(在遠端裝置104中轉換 、^遗可 譬如,類比轉換電路134可被組配來執行下、之後)。因此, —f(A)—B ;其中Α為近端裝置1〇2傳送 操作· A 、京始類比資料f塑 應於一類比回返模式)、f(A)可為遠端裝置執〜 曰 相轉換功能、而B為送回近端裝置之社里c上 〜果反相類比信號。同 樣地,近端裝置纽可被組配來執行下列反相_操作· b —明卜A;其中B為遠端裝置1()4傳送之經轉換類比信號, 行之-般化反相轉換功能,其從被轉 換類比信號復原原始類比信號、而A為遠端裝置1()4傳送之 結果原始資料串流。 在一範例實施例中,類比轉換電路14〇和114可包含匹 配在個別AFE電路106和130中之近端與遠端極性反相電路 112和134。極性反相電路134可被組配來反相在τχ電路136 (S ) 16 ' 輸出之差動彳5遠之極性。同樣的’極性反轉電路112可被組 , 配來反相在Rx電路11〇輸入處之差動信號極性。 在操作上’假設BIST啟動FIS被具有L位元未設定而F : 位元經設定之一協定引擎12 2傳送(例如遠端類比回返模 5式),協定引擎電路122可啟用極性反相電路112並等待來自 遠端裝置104之回應。若遠端裝置104接收到進入一遠端類 比回返模式之請求(如前述般藉由一同處理L和ρ位元並判 D 定這些位元之狀態),控制器電路144可啟用類比轉換電路 134。近端裝置可傳送一測試資料串流,經由和 10 。當測試資料串流被AFE電路130接收時,極性反相 ' 電路可在ΤΧ電路136輸出之差動信號上執行一極性反 相操作。一收到來自遠端裝置104之資料,與近端裝置102 相關聯之類比轉換電路112會對類比轉換電路134輸出之差 動信號執行同樣的極性反相操作,由此將資料_流轉回一 15原始狀態(即在被類比轉換電路134執行操作之前的狀態)。 3 若遠端裝置104已進入正確的回返模式(在此例中,遠端類 比回返模式)且啟用了遠端類比轉換電路134,類比轉換電 路112執行之極性反相操作可提取出原始資料。這可確認遠 端裝置104已如近端裝置1〇2以BIST啟動FIS所要求的進入 2〇 正確的回返模式。. 然而若遠端裝置104未接收正確的BIST啟動FIS之L和 F位元資訊’遠端裝置1〇4不會啟用遠端類比轉換電路丨34。 在此例中’送回近端裝置1〇2之資料可被類比轉換電路112 而不是被類比轉換電路134所反相。這可能對於未進入正確 17 遠鸲裝置接收正確的回返模指令(如BIST啟動FIS所指示 者)(612)。 刖述反相操作備具類比轉換電路134和112之一特定組 配範例。S然,理應瞭解其他類比及/離散操作也可用來進 行極J·生反相操作。譬如,類比轉換電路134/或可被組配 來進行1的互補運算及/或邏輯位元反相操作及/或其他反相 類比及/或數位操作(包括其他習知及/或後開發邏輯及/或類 比操作)。 第1圖之實施例和第4-6圖之操作可實施以各式各樣的 處理環境。譬如,近端裝H操作電路可以―或更多積 體電路123來構成。1^樣&,遠端裝£UM之齡性電路可 以—或更多積體電路150來構成。「積體電路」,如本文中任 實%例所使用者,表示一種半成品裝置及/或微電子裳 置,例如,但不限於,一半導體積體電路晶片。如本文所 述任一實施例所使用者,「電路」可包含單—式或整合式硬 線電路、可規劃電路、狀態機電路、及/或儲存有供可規割 電路執行之指令韌體電路。本文實施例中所述任何操作性 元件亦可以軟體、韌體、硬體電路、及/或其等全部或部份 之組合來實施。 々 另外,進端裝置102之操作性電路可被積設於—電腦節 點元件之一或更多積體電路内,譬如積設在—主機處理器 (其可包含譬如一個lntel®pentium®微處理琴及/戈 Intel®pentium®雙核心處理器及/或其他可由本申請案受讓 人處商業取得之處理器)及/或晶片組處理器及/或特定應用 1353517 積體電路(ASIC)及/或其他積體電路。又另—實施例十本 • 文所提供之操作性電路可被利用於譬如可使用一8八丁八通 訊協定來與一或更多SATA相容裝置交換命令與資料的一 主機匯流排轉接器(HBA)及/或任何系統、處理器、積體電 5 路或方法。 第7圖繪示一範例系統實施例700。系統7〇〇可包括一主 機系統702,其可包括耦接至一晶片組7〇8之一主機處理器 。 7〇4。主機處理器704可包含,譬如,可由本申請案受讓人 處商業取得之一Intel®Pentium®IV微處理器。當然,另可選 10擇地,主機處理器可包含另一型之微處理器,譬如,可由 本申請案受讓人處以外製造或商業取得之一微處理器,亦 . 不違背此實施例。 晶片組708可包含一主機橋接器/集線器系統,其可使 主機處理器704、一系統記憶體706、以及一使用者介面系 15統710相互耦接及耦接至一匯流排系統712。晶片組7〇8亦可 3 包括輸入/輸出(I/O)橋接器/集線器系統(未示),其可搞接主 機橋接器/匯流排系統至匯流排712。晶片組708可包含積體 電路晶片’例如由本申請案受讓人處商業取得之積體電路 晶片組中選出者(譬如圖形記憶體及/或I/O控制器集線器晶 2〇片組)’僅官其他積體電路晶片亦可或另可被始用,亦不違 背此實施例。使用者介面系統710可包含允許使用者輸入命 令至第1圖之系統1〇〇以及監示該系統1〇〇之操作的,例如, —鍵盤、指標裝置、顯示器系統。 匯流排712可包含一匯流排,其順應於美國奥勒岡州波 20 1353517 特蘭市之PCI特殊工作小組於2002年7月22曰公布之周邊構 件互連結構(PCI)ExpressTM基本規格修定版1 .〇(其後稱為 . PCI ExPress™匯流排)。另可選擇地,匯流排712另可包含 順應於美國奥勒岡州波特蘭市之PCI特殊工作小組於2〇〇〇 5年7月24曰公布之PCI-X規格修訂版l.〇a之一匯流排(其後稱 為PCI-X匯流排)。又另,匯流排712可包含其他類型與組態 之匯流排系統,而不違背此實施例。 控制器720可耦接及控制大量儲存器730之操作。在此 實施例中,大量儲存器73〇可包含:獨立碟(raid)732a、 1〇 732B、732C、...、732D之一或更多冗餘陣列。可被大量儲 -· 存器施用之RAI〇層可為0、1、或大於卜大量儲存器73〇可 ·- 包含,譬如一或更Ssata相容碟片大量儲存裝置。主機處 理态704、系統記憶體7〇6、晶片組7〇8、匯流排712、以及 電路卡槽714可包含在一單一電路板中,譬如一系統主機 15板。大量儲存器730可包含在一或更多個別的殼體中,其可 〕 與裝有主機板及主機板所含構件之殼體分開。 積體電路122可包括在一電路卡720上。積體電路122 可刼作以先前參考第1-6圖所述形式來利用譬如一 sata通 協疋與大量儲㈣73q交換資料及域命令。當然,另可 選擇地’ I/O控制器卡72〇可利用其他及/或額外的通訊協定 來與大量儲存H交換資料及/或命令而亦不違被本實施例。 在此實施例中,本文所述至少一實施例可提供包含一 遇端裝置之-設備,該遠端裝置係組配來利用—Sata通訊 協定與一近端裝置通訊以及接收具有兩位元之 一 SATA 信 21 1353517
123 積體電路 402-410 步驟 130 AFE電路 500 操作流程圖 132 RX電路 502-512 步驟 134 類比轉換電路 600 操作流程圖 136 TX電路 602-612 步驟 138 RX電路 700 系統 140 重新計時轉換電路 702 主機系統 142 704 主機處理器 144 控制器電路 706 系統記憶體 150 積體電路 708 晶片組 150A 積體電路 710 使用者介面系統 150B 積體電路 712 匯流排系統 150C 積體電路 714 電路卡槽 150D 積體電路 720 控制器 200 SATA BIST啟動FIS信號序 730 大量儲存器 列 202 U立元 204 F位元 300位元狀態表 400操作流程圖
732A RAID 732B RAID 732C RAID 732D RAID 23

Claims (1)

1353517 100年06月27日修正頁 十、申請專利範圍: 1. 一種用於裝置通訊之設備,其包含: 5 一遠端裝置,其被組配來利用一串列先進技術附接 (SATA)通訊協定而與一近端裝置通訊,並被組配來接 收具有兩位元的一SATA信號序列,其中該等位元之狀 態定義出至少一個回返模式; 10 該遠端裝置更進一步被組配來在該等兩位元皆被 設定的情況下定義出一保留/錯誤狀態; 該遠端裝置更進一步被組配來將該等兩位元一同 做處理,以判定該等兩位元是否處於定義出該至少一個 回返模式之一狀態或該等兩位元是否被設定。 2. 如申請專利範圍第1項之設備,其中: 該SATA信號序列包含一個内建自我測試(BIST)啟 動訊框貢訊結構(FI S), 15 該遠端裝置更進一步被組配來在該等兩位元皆被 設定時傳送一錯誤基元至該近端裝置。 3. 如申請專利範圍第1項之設備,其中: 20 該遠端裝置包含遠端重新計時轉換電路,該遠端重 新計時轉換電路被組配來轉換由該近端裝置所傳送的 對應於一遠端重新計時回返模式之一資料串流; 該遠端裝置被組配來在該等兩位元定義出該遠端 重新計時回返模式的情況下致能該遠端重新計時轉換 電路。 4. 如申請專利範圍第3項之設備,其中: S 24 1353517 100年06月27日修正頁 該近端裝置包含近端重新計時轉換電路,該近端重 新計時轉換電路被組配來轉換由該遠端裝置所傳送的 經轉換之該資料串流,並被組配來復原由該近端裝置所 傳送的原始資料; 該近端裝置被組配來在該遠端裝置致能該遠端重 新計時轉換電路的情況下致能該近端重新計時轉換電 路。 -3 - 10 5. 如申請專利範圍第4項之設備,其中: 該近端重新計時轉換電路與該遠端重新計時轉換 電路各包含有被組配來對該資料串流執行XOR(互斥或) 運算的XOR電路。 6. 如申請專利範圍第1項之設備,其中: 15 3 該遠端裝置包含一遠端類比轉換電路,該遠端類比 轉換電路被組配來轉換對應於一遠端類比回返模式的 數個信號; 該遠端裝置被組配來在該等兩位元定義出該遠端 類比回返模式的情況下致能該遠端類比轉換電路。 7. 如申請專利範圍第6項之設備,其中: 20 該近端裝置包含近端類比轉換電路,該近端類比轉 換電路被組配來轉換接收自該遠端裝置的該等信號,以 復原由該近端裝置所傳送的原始信號; 該近端裝置被組配來在該遠端裝置致能該遠端類 比轉換電路的情況下致能該近端類比轉換電路。 8. 如申請專利範圍第7項之設備,其中: S 25 1353517 100年06月27日修正頁 該近端類比轉換電路與該遠端類比轉換電路各包 含有極性反相電路,該等極性反相電路被組配來對在各 個各別之該極性反相電路所接收到的數個資料信號進 行極性反相操作。 5 9. 如申請專利範圍第1項之裝置,其中: 該遠端裝置包含至少一個SATA碟片裝置,並且 3 10 該近端裝置包含被組配來與該遠端裝置交換命令 與資料的一主機系統。 10. —種用於裝置通訊之方法,其包含下列步驟: 利用一串列先進技術附接(SATA)通訊協定而由一 遠端裝置與一近端裝置進行通訊; 由該遠端裝置接收具有兩位元的一 SATA信號序 列,其中該等位元之狀態定義出至少一個回返模式; 15 5) 在該等兩位元皆被設定的情況下,由該遠端裝置定 義出一保留/錯誤狀態;以及 由該遠端裝置將該等兩位元一同做處理,以判定該 等兩位元是否處於定義出該至少一個回返模式之一狀 態或該等兩位元是否被設定。 11. 如申請專利範圍第10項之方法,其更包含下列步驟: 20 在該等兩位元皆被設定的情況下,由該遠端裝置傳 送一錯誤基元至該近端裝置。 12. 如申請專利範圍第10項之方法,其更包含下列步驟: 由該遠端裝置判定該等兩位元是否定義出一遠端 重新計時回返模式;以及 S 26 1353517 100年06月27日修正頁 在該等兩位元定義出該遠端重新計時回返模式的 情況下,由該遠端裝置轉換對應於該遠端重新計時回返 模式的一資料串流。 13.如申請專利範圍第12項之方法,其更包含下列步驟: 5 由該近端裝置判定該遠端裝置是否能夠轉換該資 料串流;以及 在該遠端裝置能夠在該遠端裝置中轉換該資料串 流的情況下,由該近端裝置轉換接收自該遠端裝置的一 資料串流來復原由該近端裝置所傳送的原始資料。 10 14.如申請專利範圍第10項之方法,其更包含下列步驟: 由該遠端裝置判定該等兩位元是否定義出一遠端 類比回返模式;以及 在該等兩位元定義出該遠端類比回返模式的情況 下,由該遠端裝置轉換對應於該遠端類比回返模式的數 15 個資料信號。 15. 如申請專利範圍第14項之方法,其更包含下列步驟: 由該近端裝置判定該遠端裝置是否能夠轉換該等 資料信號;以及 在該遠端裝置能夠在該遠端裝置中轉換該等資料 20 信號的情況下,由該近端裝置轉換接收自該遠端裝置的 數個資料信號,以復原由該近端裝置所傳送的數個原始 信號。 16. —種用於裝置通訊之物品,其包含: 儲存有指令在内的一儲存媒體,該等指令在由一電 S 27 1353517 100年06月27日修正頁 腦執行時導致下列操作: 利用一串列先進技術附接(SATA)通訊協定而 由一遠端裝置與一近端裝置進行通訊; 由該遠端裝置接收具有兩位元的一 SATA信號 序列,其中該等兩位元之狀態定義出至少一個回返 模式; 3 在該等兩位元皆被設定的情況下,由該遠端裝 置定義出一保留/錯誤狀態;以及 由該遠端裝置將該等兩位元一同做處理,以判 定該等兩位元是否處於定義出該至少一個回返模 式之一狀態或該等兩位元是否被設定。 17. 如申請專利範圍第16項之物品,其中該等指令在由該電 腦執行時導致下列額外操作: 在該等兩位元皆被設定的情況下,由該遠端裝置傳 15 送一錯誤基元至該近端裝置。 18. 如申請專利範圍第16項之物品,其中該等指令在由該電 腦執行時導致下列額外操作: 由該遠端裝置判定該等兩位元是否定義出一遠端 重新計時回返模式;以及 20 在該等兩位元定義出該遠端重新計時回返模式的 情況下,由該遠端裝置轉換對應於該遠端重新計時回返 模式的一資料串流。 19. 如申請專利範圍第18項之物品,其中該等指令在由該電 腦執行時導致下列額外操作: S 28 1353517 100年06月27日修正頁 由該近端裝置判定該遠端裝置是否能夠轉換該資 料串流;以及 5 在該遠端裝置能夠在該遠端裝置中轉換該資料串 流的情況下,由該近端裝置轉換接收自該遠端裝置的一 資料串流來復原由該近端裝置所傳送的原始資料。 20. 如申請專利範圍第16項之物品,其中該等指令在由該電 腦執行時導致下列額外操作: 3 10 由該遠端裝置判定該等兩位元是否定義出一遠端 類比回返模式;以及 在該等兩位元定義出該遠端類比回返模式的情況 下,由該遠端裝置轉換對應於該遠端類比回返模式的數 個資料信號。 21. 如申請專利範圍第20項之物品,其中該等指令在由該電 腦執行時導致下列額外操作: 15 由該近端裝置判定該遠端裝置是否能夠轉換該等 資料信號;以及 20 在該遠端裝置能夠在該遠端裝置中轉換該等資料 信號的情況下,由該近端裝置轉換接收自該遠端裝置的 數個資料信號,以復原由該近端裝置所傳送的數個原始 信號。 22. —種用於裝置通訊之系統,其包含: 一近端裝置,其被組配來利用一串列先進技術附接 (SATA)通訊協定進行通訊;以及 一遠端裝置,其被組配來利用該串列先進技術附接 S. 29 1353517 100年06月27日修正頁 (SATA)通訊協定而與該近端裝置通訊,並被組配來自 該近端裝置接收具有兩位元的一SATA信號序列,其中 該等位元之狀態定義出至少一個回返模式;該遠端裝置 更進一步被組配來在該等兩位元皆被設定的情況下定 5 義出一保留/錯誤狀態;該遠端裝置更進一步被組配來 將該等兩位元一同做處理,以判定該等兩位元是否處於 定義出該至少一個回返模式之一狀態或該等兩位元是 否被設定。 23. 如申請專利範圍第22項之系統,其中: 10 該SATA信號序列包含一個内建自我測試(BIST)啟 動訊框資訊結構(FIS); 該遠端裝置更進一步被組配來在該等兩位元皆被 設定時傳送一錯誤基元至該近端裝置。 24. 如申請專利範圍第22項之系統,其中: 15 該遠端裝置包含遠端重新計時轉換電路,該遠端重 新計時轉換電路被組配來轉換由該近端裝置所傳送的 對應於一遠端重新計時回返模式之一資料串流; 20 該遠端裝置被組配來在該等兩位元定義出該遠端 重新計時回返模式的情況下致能該遠端重新計時轉換 電路。 25. 如申請專利範圍第24項之系統,其中: 該近端裝置包含近端重新計時轉換電路,該近端重 新計時轉換電路被組配來轉換由該遠端裝置所傳送的 經轉換之該資料串流,並被組配來復原由該近端裝置所 S 30 1353517 100年06月27日修正頁 傳送的原始資料; 該近端裝置被組配來在該遠端裝置致能該遠端重 新計時轉換電路的情況下致能該近端重新計時轉換電 路。 5 26.如申請專利範圍第25項之系統,其中: 該近端重新計時轉換電路與該遠端重新計時轉換 電路各包含有被組配來對該資料串流執行XOR(互斥或) 運算的XOR電路。 27.如申請專利範圍第22項之系統,其中: 10 該遠端裝置包含一遠端類比轉換電路,該遠端類比 轉換電路被組配來轉換對應於一遠端類比回返模式的 數個信號; 該遠端裝置被組配來在該等兩位元定義出該遠端 類比回返模式的情況下致能該遠端類比轉換電路。 15 28.如申請專利範圍第27項之系統,其中: 該近端裝置包含近端類比轉換電路,該近端類比轉 換電路被組配來轉換接收自該遠端裝置的該等信號,以 復原由該近端裝置所傳送的原始信號; 該近端裝置被組配來在該遠端裝置致能該遠端類 20 比轉換電路的情況下致能該近端類比轉換電路。 29.如申請專利範圍第28項之系統,其中: 該近端類比轉換電路與該遠端類比轉換電路各包 含有極性反相電路,該等極性反相電路被組配來對在各 個各別之該極性反相電路所接收到的數個資料信號進 S 31 1353517 100年06月27日修正頁 行極性反相操作。 30.如申請專利範圍第22項之系統,其中: 該遠端裝置包含至少一個SATA碟片裝置,並且 該近端裝置包含被組配來與該遠端裝置交換命令 5 與資料的一主機系統。 )
32
TW096125996A 2006-07-21 2007-07-17 Detecting and differentiating sata loopback modes TWI353517B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/490,892 US7650540B2 (en) 2006-07-21 2006-07-21 Detecting and differentiating SATA loopback modes

Publications (2)

Publication Number Publication Date
TW200819972A TW200819972A (en) 2008-05-01
TWI353517B true TWI353517B (en) 2011-12-01

Family

ID=38957099

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096125996A TWI353517B (en) 2006-07-21 2007-07-17 Detecting and differentiating sata loopback modes

Country Status (3)

Country Link
US (1) US7650540B2 (zh)
TW (1) TWI353517B (zh)
WO (1) WO2008011326A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6965221B2 (en) 2002-11-12 2005-11-15 O2Micro International Limited Controller for DC to DC converter
US7634692B2 (en) * 2006-02-10 2009-12-15 Mediatek Inc. SATA primitive prediction and correction
US7650540B2 (en) 2006-07-21 2010-01-19 Intel Corporation Detecting and differentiating SATA loopback modes
KR20090009512A (ko) * 2007-07-20 2009-01-23 삼성전자주식회사 Sata 전자 장치 및 상기 sata 전자 장치의 테스트방법
US9059632B2 (en) 2008-03-24 2015-06-16 O2Micro, Inc. Controllers for DC to DC converters
TWI402671B (zh) * 2008-09-05 2013-07-21 Hon Hai Prec Ind Co Ltd 一種sata介面測試系統及方法
JP4799670B2 (ja) * 2010-03-12 2011-10-26 株式会社東芝 通信装置及び通信方法
US9515809B2 (en) * 2012-12-06 2016-12-06 Intel Corporation Testing using analog near end loop back circuit

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5841362A (en) 1995-02-10 1998-11-24 Canon Kabushiki Kaisha Optional apparatus connectable to other apparatus
US7017087B2 (en) * 2000-12-29 2006-03-21 Teradyne, Inc. Enhanced loopback testing of serial devices
US7020834B2 (en) * 2001-10-18 2006-03-28 Via Technologies, Inc. Circuit and signal encoding method for reducing the number of serial ATA external PHY signals
US7486894B2 (en) 2002-06-25 2009-02-03 Finisar Corporation Transceiver module and integrated circuit with dual eye openers
US7526587B2 (en) * 2004-02-09 2009-04-28 Lsi Corporation Dual port serial advanced technology attachment (SATA) disk drive
US7203460B2 (en) * 2003-10-10 2007-04-10 Texas Instruments Incorporated Automated test of receiver sensitivity and receiver jitter tolerance of an integrated circuit
US7444558B2 (en) 2003-12-31 2008-10-28 Intel Corporation Programmable measurement mode for a serial point to point link
US7178054B2 (en) * 2004-02-09 2007-02-13 Intel Corporation Frame validation
US7650540B2 (en) 2006-07-21 2010-01-19 Intel Corporation Detecting and differentiating SATA loopback modes

Also Published As

Publication number Publication date
US20080019280A1 (en) 2008-01-24
WO2008011326A1 (en) 2008-01-24
TW200819972A (en) 2008-05-01
US7650540B2 (en) 2010-01-19

Similar Documents

Publication Publication Date Title
TWI353517B (en) Detecting and differentiating sata loopback modes
CN105703883B (zh) 在统一协议通信中交换错误信息的装置、方法和系统
TWI343007B (en) Point-to-point link negotiation method and apparatus
US7363395B2 (en) Intermediate device capable of communicating using different communication protocols
TWI505095B (zh) 在兩種匯流排標準之間的帶內動態切換技術
TWI614608B (zh) 用於觸控感測器資訊的通訊之設備、系統及方法
US10282341B2 (en) Method, apparatus and system for configuring a protocol stack of an integrated circuit chip
US20080163005A1 (en) Error injection in pci-express devices
EP2628087B1 (en) Methods and systems for testing electrical behavior of an interconnect having asymmetrical links
JP2017528830A (ja) 修正型uartインターフェースを有する可変フレーム長仮想gpio
US20090106636A1 (en) Method and architecture to prevent corrupt data propagation from a pci express retry buffer
KR102516027B1 (ko) 헤더 처리 장치, 프로세서 및 전자장치
CN108008980B (zh) 启动usb3.0兼容装置的重列举的方法和设备
US9910814B2 (en) Method, apparatus and system for single-ended communication of transaction layer packets
JP2009151565A (ja) サーバ装置及びそのリンク回復処理方法
US20170310544A1 (en) Ring based network interconnect
US7627806B1 (en) Integrated hard-wired or partly hard-wired CRC generation and/or checking architecture for a physical coding sublayer in a programmable logic device
US20210357352A1 (en) A method and a mirrored serial interface (msi) for transferring data
CN114860639A (zh) 用于多固态驱动环境的uart聚合和jtag选择电路
US7681102B2 (en) Byte level protection in PCI-Express devices
JP2008015856A (ja) データ転送制御装置及び電子機器
JP4630288B2 (ja) 受信したシリアル転送アライメントシーケンスのレートの検証
US20240118983A1 (en) Method for facilitating testing for an interconnection protocol, a controller, and an electronic device
Rohilla et al. Functional Verification of MAC-PHY Layer of PCI Express Gen5. 0 with PIPE Interface using UVM
EP3671720B1 (en) Real-time on-chip data transfer system

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees