TWI284813B - Auto reset system, and method thereof - Google Patents

Auto reset system, and method thereof Download PDF

Info

Publication number
TWI284813B
TWI284813B TW094136840A TW94136840A TWI284813B TW I284813 B TWI284813 B TW I284813B TW 094136840 A TW094136840 A TW 094136840A TW 94136840 A TW94136840 A TW 94136840A TW I284813 B TWI284813 B TW I284813B
Authority
TW
Taiwan
Prior art keywords
storage unit
module
signal
electronic device
reset
Prior art date
Application number
TW094136840A
Other languages
English (en)
Other versions
TW200717255A (en
Inventor
Chun-Liang Lee
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW094136840A priority Critical patent/TWI284813B/zh
Priority to US11/343,666 priority patent/US20070094487A1/en
Publication of TW200717255A publication Critical patent/TW200717255A/zh
Application granted granted Critical
Publication of TWI284813B publication Critical patent/TWI284813B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3861Recovery, e.g. branch miss-prediction, exception handling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1417Boot up procedures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1666Error detection or correction of the data by redundancy in hardware where the redundant component is memory or memory area
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Quality & Reliability (AREA)
  • Debugging And Monitoring (AREA)
  • Stored Programmes (AREA)
  • Hardware Redundancy (AREA)

Description

1284813 . 九、發明說明: ✓ \ 【發明所屬之技術領域】 • 本發明係有關於一種自動重置技術,更詳而言之,係 •有關於一種應用於具有主要BIOS程式及備份BIOS程式之 伺服系統中,以於該伺服系統藉由其主要BI〇s程式啓動失 敗日寸,可自動切換至該備份BI〇s程式,俾令該伺服系統可 • 藉由該備份BIOS程式自動重置之系統及方法。 【先前技術】 • φ 隨著網路的發展和公司内部中小型區域網搭建規模的 擴增,網路伺服系統的應用日益普及,而新經濟帶來的新 興订業和高效率的工作模式使得各個行業、各類用戶對網 路伺服系統有更為深入的專業化要求,進而促進網路饲服 系統品質的提升。此種提升在應用形式上的直接表現 網路伺服系統的功能性和易用性的增加。 現行伺服系統在功能上雖然已大幅的提高,一台具有 _強大功能的伺服系統可以充分滿足使用者的需要,但是, .由於使用者多是非資訊科技產業的普通技術人員,因此遂 '對於發展迅速的伺服系統功能瞭解不夠,因此,如何操作 功能龐大的伺服系統即成為當前社會迫在眉睫的問題/,、其 :統運行中產生的各種故障,例如伺服系統無法 藉由舄入 R0M(Read Only Memory)之 BIOS(Basic
Input/Outpu System)啟動之問題在伺服系統之廡用 得尤為普遍,且相當重要。 " 為避免伺服系統無法藉由當前系統配備之BIOS程式 18745 5 1284813 開啟,目前業界大部分均於伺 令日丄 幻服糸統中配備雙BIOS程式,
亦即一為主要BIOS程式,另_ A 為備知BIOS,且該主要bI〇s 私式及該備份BI 〇S程式分別 Γ1 刎谜存於该二記憶體(例如, lash Rom)中,並於該飼服系餘命 /'、、死之毛路板上設置一跳線器 (jumper),以於該主要bios蔣^ > 蛘B士一山# 工貝衣而無法開啓該伺服系 統\,猎由㈣線11將該二記憶體之線路短接,俾可供該 =服糸統藉由該備份B丨0S程式重新啓動。然此種方式執行 =,需使用者打開健系統機箱以將該二記憶體之線路短 接,同時需使用者㈣電源按紐(power button)方可實現 遠飼服系統之重啓動作,因而需耗費大量的人力及時間對 伺服系統進行維護而不具效率。 赛於上述原因,目前某些高階伺服系統中,有部分製 造庭商’ Μ用增設—微處理器(如編號8G31之微處理器)、 或自行設計之積體電路(腿),對伺㈣統之運作狀況進 行監測,以於該伺服系統無法開啓時,可自行重新啓動該 ^服系、’4 β ’此—设计係需於該伺服系、統中增設微處理 态(或ASIC)及相關電路’該微處理器(或ASlc)之設計及製 造成本較高,—般僅應用於高階或高單價之伺服系統中Γ 而未能普及應用於低階或低單價之伺服系統中,因而當低 階或低單價之伺服系統當機時,#需藉由控管人員,透過 人工方式,啓動伺服系統,以對伺服系統進行重置。 因此,如何提出一種自動重置系統及方法,以應用於 具主要BIOS程式及備份BI〇s程式之電子設備中,以於該 伺服系統無法藉由主要BIOS程式啓動時,可令該伺服系統 ]8745 6 1284813 *,糟由備份BI0S程式重新啓動,以完成伺服系統之重置,以 ·.避免習知技術中,需於主要機板上設置跳線器,且需透過 .人工操作或於主要機板上使用設計及製造成本高之微處理 器(或ASIC)方可達成伺服系統重置之缺失。 【發明内容】 鑒於上述習知技術之缺失,本發明之主要目的在於提 供一種自動重置系統及方法,其可應用於電子設備中,用 ^以自動完成該電子設備之重置程序。 本發明之另一目的在於提供一種無需人工操作即可完 成電子設備重置之自動重置系統及方法,藉以避免人工= 作’從而節省人力及時間。 卞 、本發明之再-目的在於提供一種自動重置系統及方 法’用以提升電子設備維護之效率。 本發明之又-目的在於提供一種自動重置系統及方 法,其係適用於所有階層之電子設備中,用以避免習 術之種種缺失。 议 為達上述及其他目的,本發明即提供一種自動重置系 法:其係適用於—電子設備中,且該電子設備係具 有弟一及弟一儲存單元,而該第一儲存單元及第二 元中分別儲存有主要_程式及備份職程式,該自動 重置糸統係包括測模組,係與該電子設備連接,用以 備測該電子設備是否在預料間内發送—表示其運作良好 之系統訊號’並於料子設備未料表示其㈣良好之系 統訊號時產生一觸發訊號·斗士 y 號,物核組,係用以接收該傾測 18745 7 1284813 拉:且所勒出的觸發訊號,並據以產生一系統回復訊號,以 η玄電子設傷執行該第一錯存單元之主要β⑽程式進行 系統之自動重置;暫存模組,係用以儲存該計時模組產生 j系、充回復5fl 5虎之狀g值;以及控制模組,用 存模組所儲存之訊息判斷該電子設備是否重置成功,並於 時’!改該暫存模組之狀態值,以將該電子設備 μ弟一儲存單元切換至該第二儲存單元,俾令該 ::猎”第二儲存單元之備份β 1 〇s程式自動進行系統 。上述該電子設備係可為電I系統或伺服系統。 以依動重置系統復包括重置訊號產生模組,用 D. …十㈣組產生的系,統回復訊號產生系、統重置訊 ^以於該電子設備當機時,令該電子設備執行該第一儲 式進行系統之自動重置弟一财子早兀之備份職程 中,自動重置方法,係適用於-自動重置系統 "f置糸統係應用於一具有第一及第二儲存單元 ΒΙ〇1/Ϊ備中,且該第—及第二儲存單元分職存有主要 職程式及備份職程式,該方法係包括以下步驟: 日”二)令該自動重置系統偵測該電子設備有無在-預定 日:間内…表示其運作良好之系統訊號,若、 系統狀態正常,並令該自動重置系統之計時數值歸交, : 一儲存單元繼續執行開機動作’如無,則進至⑵'令弟 (2)令该自動重置系紡 ^ 一重置訊號驅動系统重生一糸統回復訊號,以輪出 先重新開機’並將該系統回復訊號之狀 18745 8 1284813 值進行儲存。接著進至(4) ·, (3)將該電子設備自該第一儲存單元切換至 態 單元; 第二儲存 訊息; (4)儲存系統回復狀態值,以顯示暫存模組織之儲存 則、隹判別控制模組是否改變系統回復狀態值,如是, 、 ^驟S6 ’若否,遂重新返回步驟S4 ;以及 (6)切換至第一儲存單元’以便修 的内容,使其恢復功能。 ㈣…i 有主明之自動重置系統及方法,係適用於一具 统),主要俨:’及備份BI〇S程式之電子設備中(如伺服系 二;組:貞測該電子設備仙^ 得該電子設備=之糸統_,若該偵測模組未能測 使該自動重置系統:計 兮恭7 t寸杈組產生一糸統回復訊號,以令 設備藉由主要職程式自動進行系統重置,同時將 :過該”職程式重置失敗時,令該自動重 ; 制杈組修改該暫存模_ d # BI OS程式切換至該備份=電子設備自該主要 該備份_程式進行季= 式,供該電子 ^ 丁系、、克之自動重置。從而可避免於電子 f之主要機板上i跳線器及人工操作實現系統重置所 起的人力4間之浪費及系統維護不具效率等缺失。 職疋本毛明知藉由簡單之電路設計即可達成则$ 18745 9 1284813 程式之自動切換,而令該電子設備得以依據所切換之幻卯 程式實現系統自動重置,因而可避免習知技術中於主要機 板上設置跳線器及製造成本高之微處理器(或Asic)方可' 達成系統重置之缺失。 【實施方式】 、以下即藉由特定的具體實施例詳細說明本發明之實施 方式,熟悉此技藝之人士可由本說明書所揭示之内容 地瞭解本發明之其他優點及功效。本發明亦可藉由其:不 同的具體貫施例加以施行或應用,本說明書中的各項細 亦可基於不同的觀點與應用,在不恃離本發明之精 行各種修飾與變更。 /弟1圖係為-方塊圖,其係用以顯示本發明自動重 系統之基本架構示意情形。如圖所示,本發明之自動 :=:係應用於一電子設備中’該電子設備係可為電腦系 統’為簡化説明及圖式,以下均以伺服系統為 • 了况明及圖不,惟並非以此限制本發明之應用範圍。 如弟1圖所示,該自勒舌罢$ 置糸、、先1係應用於伺服系統2中, 且=統2係具有第一儲存單元21及第二儲存單元 存右;:該第—儲存單元21及第二儲存單元22分別儲 BIOS程^刪㈤加inPUt/QUtPUt Smem)程式及備份 :偵測模組11、 顯示模組1 5及 如圖所示,該自動重置系統1係包括 計時模組12、暫存模组13、控制模叙14 重置訊號產生模組16。 ]〇 18745 1284813 2有I貞Γ模組丨1係搭接至舰純2,用則貞測伺服系統 =在^定時間内發送—表示其運作良好之系統訊號 並據以產生_訊號,更詳而言之,若祠 、:,作良好,則《測模組"即產生一清除訊號cl· 使计時模組12之計日年± 儿 計時模⑯12尤h , 保系統運作正常時,該 時K-ir 發,若飼服系統2發生不正常狀況當機 ,:"貞;:〗統2即不再定時發送系統訊號sys_ μ, 則偵測杈組11即產生一 一 1模組( lgger)以觸發該計時 係由電晶體及號舰贿。上述制模組11 另上过褚〜士 紅所、、且成之偵測電路(如第2圖所示)。 处預騎間間隔則由使用者預先所設定。 该計時模組12係與侦測模組2 模組11所發出、0卜 逆接用以接收偵測 理動作。更V:: “ 組12即依據_模/广服系統2運作良好時,計時模 之計時歸臾,三A…且傳达之歸零訊號使計時模組11 偵測服糸統2發生當機,計時模組12即依據 偵測拉組11所發出的 ^ 丨伋據 asrstart。上述計時模0且= 系統回復訊號 了棋、、且12係由計時器(士 ·、 曰存拉組】3传用丨”叔如 復替之暫存計時模組12產生的系統回 復。fu虎之狀悲值(例如為 該暫存模組13所館存=!:G或1)’然於本發明中, ,單元22相關聯。例如當 輯‘‘〇,,時,該第一儲存單元^子杈、、且13之狀恶值為邏 处於致能狀態(enab 1 e)而與 18745
II 1284813 =系統2連接’而暫存模組13之狀態值為邏輯“!”時, “二Ϊ :儲存單元22處於致能狀態(enable)並與祠服 示;。接。上述暫存模、组^係為一暫存器(如第2圖所 統2當機且第一财, 連接,用以於飼服系 0士 儲存早兀21之主要BIOS程式重置失敗
守’控制模組14即將相日g金A 卩將何服系統2自第-儲存單元21切換 弟—储存早元22’從而使第二儲存單元2 電性連接。f铨而士 > 1 ^ 2 ? ° ° ,虽伺服系統2藉由第一儲存單元 —之主要職程式重置失敗時,該計時模组⑴遺即產生 回復訊_SRSTART將暫存模組13之狀態值改變(例 2°自二耗組13之狀態值改爲T) ’以將該伺服系統 弟一储存單元21切換至第二儲存單元22 統2執行第:儲存單元22之備份職程式,以進行^ 二動重置。而當祠服系統2恢復正常日夺,伺服系統2亦將 卜k系統说號哪⑽—说’與此同時’控制模组“即可據 以f生清除訊號clear,以清除暫存模組13所儲存的系 回復訊號之狀態值,並同時將祠服系統2自第二儲存單元 22重新切換至第一儲存單a 2卜以便修復第一儲存單元 21的内容,使其恢復功能。上述控制模組14係由—及閘、 μ訌制a曰片及一反相器等電子元件所組成之控制電路(如 第2圖所示)。 此外本發明之自動重置系統1復包括顯示模組丨5, 用以讀取暫存模組13之狀態值並予以輪出,其可將所讀取 18745 12 1284813 之訊息顯示於伺服*幼 .管人員依據該顯示的:"及戦服系統2之使用者或控 ••況。例如當飼服二服系統2之運作狀 W之狀態值為邏㈣,,=正常#機狀況時,暫存模組 依據該顯示模组15所於中糸統使用者或控管人員可 ,,,η ,、 所輻出的訊息獲悉伺服系統2發生& =同時可藉由暫存模組之狀態值“〇”使第一儲存;元: =s=’以供伺服系統2執行第-錯存單元心 ,態值由二二動重置。而當暫存模組13之狀 賴H^統使用者或控管人員 又絲員不楔組15輸出的訊息獲悉祠服系統2發生杂機且 ^糟由該主要咖程式進行系統重置 二 :主要_程式已損壞,同時可藉由暫存模組::: 2執行第J;;存早70 2 2處於致能狀態,以供伺服系統 丁:―儲存早元22之主要娜程式進行系統之自動 置H當贿系統2恢復正料,使用 貝即可對第一儲存單元21之主 /人 接於第-料ϋ W W進彳τ修復或直 统2 Α ^ 馬入新的麵程式,俾令祠服系 =^人重置時可藉由第—儲存單元21之主要刪程式 仃動重置程序。上述該顯示模組15係為一軟體程式。 再者’本發明之自動重詈^;呑彳 里置本、、先1復包括一重置訊號產 =16 ’用以依據計時模組i 2產生的系統回復訊號產 糸統重置訊號DBRESET,以供怀服系統2依據該系統 重置訊號刪SET運行第一儲存單元21或第二儲存單元 22之主要BIGS程式或備份職程式以自動完成系統重置 18745 ]3 1284813 •私序。上述該重置訊號產生模组16係由第一反及問、第二 反及閘及二極體等電子元件所組成之重置訊號產生電路 ’(如第2圖所示)。 f 2圖係為-電路接線圖,其係用以顯示本發明之自 力重,系、,先t具體電路架構圖。惟須注意的是,該圖式 僅為間化之不思圖,係以示意方式說明本發明自動重置系 統之電路架構。惟該圖式僅顯示與本發明有關之元件,苴 ^顯示之元件非為實際實施時之態樣,其實際實施時之元 件數目、形狀及尺寸比例為一種選擇性 佈局型態可能更行複雜。 八兀件 如第2圖所示,本發明 係包括一計時器 2自動重置糸統1之電路結構 八周邊鼠子元件例如電晶體3卜電晶 月豆、二極體卩卩、这0曰乂 哭7 肖 及閘4、控制晶片5、暫存器6、反相 口口 7及相關連接線路(去 — 要,該等带子哭杜/圖不)所組成。惟得視實際設計需 -極-3二二計時器3、電晶體31、電晶體3 2、 —徑體d d、及閘4、叙六。口 Λ 相似之電子哭件咬心:反相器7亦可由其它功能 ^件或電子電路所代替。 如弟2圖所示,該雷日雕 統2連接,其隼極斤3=V:31之基極端310係與祠服系 杜而311則分別與一例如5V之雷厭、语v 及計時器3之觸發引腳如“ 土 之电壓源Vcc 該二極體33之陽1 G相連接,其射極端犯接地。 計時器3之觸發/ ^ 330係與電晶體31之集極端311及 虫 I (trigger)引腳 3〇〇 極體33之陰極端3 U之連接線路相連,該二 PS__G〇〇d相連接。。系統2之穩壓供電端 接“晶體32之基極端32〇係與電晶體⑸ 18745 14 1284813 至集極端3U及計時器3之觸發引腳%之連接線 『電日日:體32之集極端321係分別與計時器3之 • charge)3G1 及重置㈣(reset)3G2 32之射極端322則接地。 接該电日日脰 及閘4之二輸入端係連接至計時器3之輪 _ (〇=t)3G3及該控制晶片5,其輸出端連接至暫存哭6。 及4Π:二Γ分咖服系統2、及閘4之輸入端 •為^出入=連接。於本實施例中,控制晶片5係 h : /南橋晶片(systeml_“_south bndgechip; SI〇/⑻,惟得視實際設計需要 由:匕力:相似之電子器件或電子電路所代替。 公之日讀端口 CLK及數據端口 d分別與一π 片Hr 其輸出端係與第—儲存單元21及控制晶 =連接,且其輸出端復透過反相器7與第二儲存單元22 > 2進-步突顯本㈣之原理及功效,現對本發明電路 之工作原理詳細説明如下。 統不正常狀況而當機時,亦即祠服系 至電曰麵31 ^疋日卞間内發运系統運作良好之系統訊號 :曰曰^之基極端311日寺,該電晶體31之集極端3ιι 電位之脈波訊號(即前述之觸發訊號)傳送至該計 ;之觸發引腳300,從而觸發計時器3產生一低電位 =波訊號ASRS肅(即前述之系統回復訊 其 出引腳303輸出。 八彻 18745 15 Ϊ284813 為低電位ASRSTART訊说及控制晶片5產生的高電位訊 號係作爲及閘4之兩輸入訊號,以將計時器3被觸發而產 ’生的低電位脈波訊號之狀態值(例如為邏輯“〇,,)儲存至暫 存器6,以由暫存器6之狀態值“〇,,觸發第一儲存單元21, P使第一儲存單元21處於致能(enabl e)狀態,從而伺服系 統2可執行第一儲存單元21之主要BI〇s程式進行系統之 自=重置。料服系統2重置過程中,在—狀時間内發 >迭一表示其運作良好之高電位脈波訊號(即前述之系統訊Λ fSyStem_ok),以使計時器3之計時歸零而避免計時哭3 t生錯誤之重置動作’同時控制晶片5可產生低電位之清 示讯號Clear,以清除暫存器6儲存之訊息,與此同時, 控制晶片5可據以獲悉該祠服系統2藉由第一儲存單 之主要BIOS程式重置成功。 此外,若祠服系'统2執行第一儲存單& 21之主要⑽ ^^行系統重置時,不再於上述預定時間内發送表示苴 乍,好之南電位脈波訊號時,該暫存器6之狀態值不:: 被及時清除,從而控制晶片5 月匕 得知伺服李蛴?勃—兮一 又取曰存益6之狀態值 幻服系統2執仃該第一儲存單元21 進行系、統重置失敗(即 要BIOS耘式 -低、m , 要職私式已損壞),進而產生 电位—輸出至及閘4之輪人端,俾使 j 改變,進而使暫存器6之狀態值改變, :幸别出 狀態值由邏輯“〇,,變爲邏輯(Ί, 6之 狀態值選擇第—儲存 、/月^錯由暫存器6之 器6之壯·能值n 或弟二儲存單元22 ,當暫存
“直為…,,時,該高電位之邏輯“〗,,使第I ]6 18745 1284813 存單元21處於非致能狀態(dlsable), ^電 經由反相器7反相後變爲低電位之邏輯“〇”,以使第二 單元22處於致能狀態(enable)’從而實現系統由第—儲: 單元21切換至該第二儲存單元22,以供词服系'统2執行子 第二儲存單元2 2所儲存的備份B! Q s程式完m 重置(reset)。此外,當伺服系、統2執行該備份_ 進行系統之自動重置時,該伺服系統2可在—預 / ,發送表衫運作良好之线訊號system—Qk(即高電㈣ 波5孔號)時’控制晶片5即可依據伺服系統2所傳送之么 統訊號smeiok產生-清除訊號(c!邮)’以清除= 6所儲存的訊息,亦即清除暫存器6所儲存的狀態值日“ι;: 同時使伺服系統2自第二儲存單开99击紅丄& 單元21。 # 1〇t存早凡22重新切換至第_儲存 此外,本發明之自動重置系統】,復可透過上述顯示 ,組15將暫存器6之訊息顯示出來,以供使用者或押管人 >貝對其進行後續辨識,並據以判斷出先前系統運作之狀 ::;且於伺服系統2發生不正常狀況時,仍可依據顯示模 之。/斤頻不的訊息作出相應之處理措施以碟保系統運作 可罪性,進而大幅提升系統維護之時效性。 當伺服系統2恢復正常時’即可發送一表示系統運作 :=系統訊號system_〇k(即高脈波訊號)至電晶體(例 電曰=^)31之基極端㈣,以使電晶體31導通而於 麥Γ山 311產生一低電位訊號(即前述之歸零訊 L 計時器3之觸發引腳30,而令計時器3之計時 18745 ]7 1284813 歸令。同時,一極體33之陰極端331係與伺服系統2之穩 壓電源端PS一Good相連接,從而可保證在伺服系統2運作 及供ΐ正常之情況下,計時器3之觸發引腳_每隔一預 疋4間間隔即接收一低電位訊號,使計時器3不致被觸 發,從而可避免系統誤動作。 如第2圖所示,本發明之電路架構復包括用以產生系 統重置訊號DBRESET之電路部分,例如第一反及閘8、第 ,二反及閘9、二極體10,其中,計時器3之輸出引腳3〇3 及一極體10之陽極端1 〇〇係分別連接至反及閘8之兩輪入 端,該反及閘8之輸出端及二極體1〇之陽極端1〇〇再分別 連接至反及閘9之兩輸入端,二極體1〇之陰極端1〇1係與 司服系、洗2之%壓電源端pS-Good連接,俾在飼服系統2 供電正常之情況下,發生不正常當機時,將計時器3之輸 出引腳33產生的高電位脈波訊號ASRSTART,經由第一反 及閘8、二極體1〇及第二反及閘9之處理後,於第二反及 丨閘9之輸出端產生低電位之系統重置訊號,以供 伺服系統2依據該系統重置訊號DBRESET執行第一儲存單 元21或第二儲存單元22之主要或備份BI〇s程式以完成系 自動重置上述第一反及閘8、第二反及閘9之電源端(未 圖示)係分別連接至例如5V之電壓源Vcc,且第一反及閘 8、第二反及閘9及二極體10之間復具有電阻、電容等電 子元件。惟得視實際設計需要,第一反及閘8、第二反^ 閘9、二極體1〇亦可由其它功能相似之電子元件或電子恭 路所代替。 _ 18745 18 1284813 .程係如第3圖所示自執行系統自動重置方法流 送,其運作良好之系統訊號,於:定時間内㈣ 正常,並令侧模組u產生—π、]表不系統狀悲 之計時歸零,第—針…,"除讯號以使計時模組12 進至步驟咖。°子早兀繼績執行開機動作,如否,遂 於步驟S32中,令偵測模組 計時模、组1 2產生一系餘產生—觸發訊號以觸發 組16產纟㈣舌後訊號,以驅使重置訊號產生模 Λ 置訊號。接著進至步驟咖。 ^驟咖中,令控制模組14修改暫存模組 =:訊號之狀態值,飼服系統2自第-储存 刀矣至弟一錯存早疋22,接著進至步驟S34。 =步驟S34中’將該系統回復訊號之狀態值儲存至暫 自子吴且13及令顯示模組15輸出暫存模組η所儲存的訊 丨::,並於飼服系統2恢復正常時,令控制模幻4清除暫存 核組1 3所存放的訊息。 β接著進至步驟S35。於步驟S35中,判別控制模組“ 疋否改變系統回復狀態值,如是,則進至步驟幻6,若否, 遂重新返回步驟S34 ;以及;以及 於步驟S36中,切換至第一儲存單元21,以便修復第 一儲存單元21的内容,使其恢復功能。 因此’本發明之自動重置系統及方法,係應用於具主 要Β10S程式及備份β I 〇s程式之祠服系統等電子設備中, 18745 ]9 1284813 ί要測模組細子設備是否於預定時間内傳逆 ΐ: 之系統訊號,若該偵測模組未卿到, 自動重置系統之計時模組產生」=觸發;:號以觸發該 土 乐統回復訊號,而合訪命 設備藉由主要職程式自動進行系統重置 = 暫存模組,且於該電子設備= έ狄Γ 敗時,令該自動重置純之控制模 .騎改該暫存模組之狀態值以將該電 ' h〇S程式切換至該備份娜m由有目°亥主要 該傷份膽程式二==卑供該電子設備藉由 置之主要機板上設置跳線哭及人二。,而避免於電子裝 刼作實現系統重置所引 起的人力、日以之浪費及㈣維護不易等缺失。 。、卜本&月可藉由簡單之電路設計並配合相應之軟 月豆程式即可達成BI 〇 $ p 1 摅…動切換,而令電子設備可依 枯:、之I0S程式實現系統自動重置,因而可避免習知 ^技術中於主要機板上設置設計及製造成本高之微處理哭 (或ASIC)方可達成系統重置之缺失。同時,發明之自㈣ 置糸統可應用於不同階之電子產品中。 上述貫施例僅為例示性說明本發明之原理及盆功效, =非用於限制本發明。任何熟習此項技藝之人士均可在不 延背本發明之精神及範嘴下,對上述實施例進行修改。因 此本發明之權利保護範圍,應如後述之申請專利範圍所列。 【圖式簡單説明】 第1圖係為本發明之自動重置系統之基本架構方塊 18745 1284813 圖; 第2圖係為本發明之自動重置系統之具體電路架構 圖;以及 第3圖係為本發明之自動重置方法之流程圖。 【主要元件符號說明】 1 自動重置系統 11 偵測模組 12 計時模組 13 暫存模組 14 控制模組 15 顯示模組 16 重置訊號產生模組 2 伺服系統 21 第一儲存單元 22 第二儲存單元 3 計時器 3卜32 電晶體 33、10 二極體 310 、 320 基極端 311 ^ 321 集極端 312 、 322 射極端 330 、 100 陽極端 33卜 101 陰極端 PS—Good 穩壓電源端 21 18745 1284813
System_ok • ASRSTART :DBRESET 4
CLK
D •vcc 7 8 9 S31〜S39 系統訊號 系統回復訊號 系統重置訊號 及閘 控制晶片 暫存器 時鐘端口 數據端口 電壓源 反相器 第一反及閘 第二反及閘 步驟 22 18745

Claims (1)

1284813 十、申晴專利範圍: 種自動重置糸統’係、應用於具有第-儲存單及第二 儲存單元之電子設備中,其中,該第一儲存單元及第 一儲存單元分別儲存有一主要BIOS (baSlc lnPUt/〇Utput system)程式及一備份BIOS程式,該系 統包括: ” &、、,偵測杈組,用以偵測該電子設備是否於預定時間内 發运一表示系統運作良好之系統訊號,並於該電子設 備不再傳送表示其運作良好之系統訊號時產生 訊號; 二计犄模組,用以接收該偵測模組產生的觸發訊號, f據以產系統回復訊號,以令該電子設備執行該 ^儲存單元之主要BI 程式以進行系統之自動重 置; 暫存杈組,用以暫存該系統回復訊號之狀態值;以 及 ^彳工制模組,用以依據該暫存模組所儲存之狀態值判 斷1電子設備是否重置成功,且當該電子設備重置失 敗蚪,修改该暫存模組之狀態值,以將該電子設備自 j第一儲存單元切換至該第二儲存單元,而令該電子 叹備藉由該第二儲存單元之備份BIOS程式進行系統之 自動重置。 1申巧專利氣圍第1項之自動重置系統,其中,當該 電子設備恢復正常且該偵測模組偵測到該電子設備在 23 18745 1284813 、疋寸間内傳送之系統訊號時,即產生一歸零訊號以 令該計時模組之計時歸零。 3·如申#專利範圍第i項之自動重置系統,其中,該控 制模組係由-及閘(娜⑽)、一反相器及一控制晶 片所組成之切換電路。 4. 5. 6. 如申請專利範圍第3項之自動重置系統,其中,該及 閘之兩輸入端分別與該計時模組及該控制晶片連接。 如申請專利範圍第3項之自動重置系統,其中,該及 閘之輸出端係與該暫存模組連接。 如:請專利範圍第3項之自動重置系統,其中,該控 制晶片係為—系統輸出入/南橋(system input Ί· output/south bridge,SIO/SB)晶片。 ”請專利範圍第!項之自動重置系統,復包括顯示 杈組,用以將該暫存模組所儲存的狀態值於該電子設 備顯示輸出。 如,請專利範圍第1項之自動重置系統,復包括-重 /置虎產生模組,用以依據該計時模組產生的系統回 虎產生-系統重置訊號,以令該電子設備執行該 第一儲存單元之主要刪程式及第二儲存單元之備份 BIOS程式其中之—者進行系統之自動重置。 恭種=動重置方法’係藉由一自動重置系統應用於一 :子:備中,且该電子設備係具有第一儲存單元及第 =儲存單元,其中,該第一儲存單元及第二儲存單元 分別儲存有—主要娜細π lnput/〇utput system) ]8745 24 9. 1284813 程式及一備份BIOS程式,該方法包含: (1) 令該自動重置系統偵測該電子設備是否於預定 時間内發送-表示其運作良好之系統訊號,若是,則 進至(5),如否,則進至(2); (2) 令該自動重置系統產生一系統回復訊號,接 進至(3); _ (3)令該自動重置系統將該電子設備自該第一儲存 | 單元切換至該第二儲存單元; (4)儲存系統回復狀態值,並顯示暫存模組織之 存訊息·, 曰(5)判別自動重置系統是否改變系統回復狀態值, 疋則進至(6) ’若否,遂重新返回(4);以及 (6)切換至弟一儲存單元,以便修復第一儲存單元 的内容’使其恢復功能。 1 〇·如申凊專利範圍第9項之自動重置方法,其中,該電子 • 設備係為伺服系統。 18745 25
TW094136840A 2005-10-21 2005-10-21 Auto reset system, and method thereof TWI284813B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW094136840A TWI284813B (en) 2005-10-21 2005-10-21 Auto reset system, and method thereof
US11/343,666 US20070094487A1 (en) 2005-10-21 2006-01-30 Automatic resetting system and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW094136840A TWI284813B (en) 2005-10-21 2005-10-21 Auto reset system, and method thereof

Publications (2)

Publication Number Publication Date
TW200717255A TW200717255A (en) 2007-05-01
TWI284813B true TWI284813B (en) 2007-08-01

Family

ID=37986633

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094136840A TWI284813B (en) 2005-10-21 2005-10-21 Auto reset system, and method thereof

Country Status (2)

Country Link
US (1) US20070094487A1 (zh)
TW (1) TWI284813B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI421701B (zh) * 2010-12-06 2014-01-01 Inventec Corp 計算機系統
US8677182B2 (en) 2010-11-19 2014-03-18 Inventec Corporation Computer system capable of generating an internal error reset signal according to a catastrophic error signal

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201015041Y (zh) * 2006-12-29 2008-01-30 鸿富锦精密工业(深圳)有限公司 Bios芯片扩展装置
TWI419106B (zh) * 2009-05-20 2013-12-11 Au Optronics Corp 電位移轉器、液晶顯示裝置及電荷分享方法
CN106033365A (zh) * 2015-03-18 2016-10-19 中兴通讯股份有限公司 电子设备的启动方法和装置
US9785487B1 (en) 2015-05-12 2017-10-10 Google Inc. Managing device functions based on physical interaction with device modules
CN106776086A (zh) * 2015-11-23 2017-05-31 英业达科技有限公司 芯片初始化方法及其芯片初始化系统
CN111142961B (zh) * 2018-11-02 2022-12-27 佛山市顺德区顺达电脑厂有限公司 基本输入输出系统设定方法
CN112783690A (zh) * 2019-11-08 2021-05-11 上海博泰悦臻电子设备制造有限公司 死机处理方法及装置
CN114020682A (zh) * 2021-10-18 2022-02-08 爱芯元智半导体(上海)有限公司 芯片工作模式的控制方法、装置、芯片和存储介质
IT202200008378A1 (it) * 2022-04-27 2023-10-27 Isi Solutions S R L Sistema e metodo per Backup e ripristino automatico del funzionamento di un microcomputer
TWI806786B (zh) * 2022-10-07 2023-06-21 瑞昱半導體股份有限公司 積體電路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6892323B2 (en) * 1999-05-05 2005-05-10 Giga-Byte Technology Co., Ltd. Dual basic input/output system for a computer
US6651188B2 (en) * 2001-06-29 2003-11-18 Intel Corporation Automatic replacement of corrupted BIOS image
US7409539B2 (en) * 2004-08-06 2008-08-05 International Business Machines Corporation System design and code update strategy to implement a self-healing, self-verifying system
US20060236084A1 (en) * 2005-04-15 2006-10-19 Dune-Ren Wu Method and system for providing an auxiliary bios code in an auxiliary bios memory utilizing time expiry control

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8677182B2 (en) 2010-11-19 2014-03-18 Inventec Corporation Computer system capable of generating an internal error reset signal according to a catastrophic error signal
TWI421701B (zh) * 2010-12-06 2014-01-01 Inventec Corp 計算機系統

Also Published As

Publication number Publication date
TW200717255A (en) 2007-05-01
US20070094487A1 (en) 2007-04-26

Similar Documents

Publication Publication Date Title
TWI284813B (en) Auto reset system, and method thereof
CN101561796B (zh) 微处理器及其可复写非易失性状态的新值写入方法
CN209911501U (zh) 一种高压继电器测试装置及系统
US20040153762A1 (en) Hardware driven state save/restore in a data processing system
TW425731B (en) Battery-operated device with power failure recovery
JP2004038529A (ja) 情報処理装置
CN101901177A (zh) 多核微处理器及其除错方法
CN101246443A (zh) 用于恢复存储器故障的方法和系统
TW201329702A (zh) 開機檢測電路、電腦系統以及其開機檢測方法
CN101739319B (zh) 计算机装置
CN101206599B (zh) 计算机主板设备诊断和隔离方法
US20160275008A1 (en) Data processing device and method of conducting a logic test in a data processing device
CN108920331A (zh) 一种计算机硬件配置变动的报警方法
US9983885B2 (en) BIOS system with non-volatile data memory
TW202113866A (zh) 具有除錯記憶體介面之晶片及其除錯方法
US20150089293A1 (en) Non-Volatile Logic Based Processing Device
CN109407648A (zh) 上电过程中故障排除方法、系统及计算机可读存储介质
US20050188260A1 (en) Computer system maintenance and diagnostics techniques
CN111061603B (zh) 可记录自检数据的主板和计算机、自检数据的记录方法
JPH0724917Y2 (ja) バックアップ電源回路
JPS59140572A (ja) 電子機器
TWI734357B (zh) 主機板及輔助測試主機板的方法
CN113900843B (zh) 一种检测修复方法、装置、设备及可读存储介质
US12073225B2 (en) Technology to measure boot activity before a processor enters a working state
CN116841237A (zh) 列车控制与监测系统离线测试用控制器及方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees