TWI277866B - Information processing apparatus, recording medium with program, and memory managing method - Google Patents
Information processing apparatus, recording medium with program, and memory managing method Download PDFInfo
- Publication number
- TWI277866B TWI277866B TW094116350A TW94116350A TWI277866B TW I277866 B TWI277866 B TW I277866B TW 094116350 A TW094116350 A TW 094116350A TW 94116350 A TW94116350 A TW 94116350A TW I277866 B TWI277866 B TW I277866B
- Authority
- TW
- Taiwan
- Prior art keywords
- memory
- volatile memory
- name
- information processing
- memory block
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/16—Protection against loss of memory contents
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3246—Power saving characterised by the action undertaken by software initiated power-off
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4418—Suspend and resume; Hibernate and awake
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Computer Security & Cryptography (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Power Sources (AREA)
- Memory System (AREA)
Description
1277866 (1) 九、發明說明 【發明所屬之技術領域】 本發明係有關可自律性地控制裝置內部的電力供給的 . 資訊處理裝置、其記憶體管理程式及記憶體管理方法。 【先前技術】 近年有關電腦系統技術領域,乃開發一種在不執行處 Φ 理時,停止裝置內部的電力供給,在對裝置執行操作時 等,產生需要處理時,於瞬間再開始電力供給而執行處 理,藉此削減待機時之耗電的電力控制技術。 而近年開發出 FeRAM( Ferroelectric Random Access Memory)和 MRAM ( Magnetoresistive Random Access Memory ),之非揮發性的記憶體。此種非揮發性的記憶 體,由於不需要維持資訊記憶的電力,例如執行如上述的 電力控制,在停止對記憶體供給電力時,在停止電力供給 φ以前所記憶的資訊也會被保持在記憶體上。 而且此種非揮發性記憶體,可高速存取的關係,期待 被當作電腦系統中之汎用的記憶體加以利用。 可是,有關習知之軟體技術中,如上述的電力控制技 術,電腦的電源被停止一次之後,原則上是假設不再開啓 處理,於執行電腦之再起動之際,作業系統軟體(0 S ) 一般是依照系統的初期化執行起動(所謂的冷開機(cold start))。 再者,有關電腦系統的電力控制,例如在曰本特開平 -4- (2) 1277866 第9-1 14557號公報中,揭示所謂懸置或回復的技術。 〔專利文獻1〕日本特開平第9-114557號公報 . 【發明內容】 、〔發明欲解決的課題〕 但在習知的電腦系統中,執行記憶體之管理時,事先 管理gS憶體上之使用區域的前置位址,在執行記憶體的確 Φ 保和釋放之際,應用指定此區域的前置位址的手法。 而因,連應用所謂F e R A Μ和M R A Μ的非揮發性 的記憶體時,如上述地電力供給被停止,配合處理的需要 再打開電力供給時,0 S執行冷開機,藉此,會失去記憶 體位址的管理資訊,而有所謂被記憶在記憶體上的資訊無 法存取的問題。 再者,0S執行所謂懸置和回復之處理時,記憶體位 址的管理資訊被記憶在硬碟等的記憶裝置,電腦再投入電 •源之際,於記憶體上的資訊也能執行存取。 可是,以往所謂的懸置和回復的處理,不是假設使用 非揮發性之記憶體的處理。而在此實行之際,許多的資訊 需退避到記憶體和硬碟等外,於電腦再投入電源之際,會 有無法確實回到原來之狀態的問題。 本發明之課題係針對具備非揮發性記憶體的資訊處理 裝置,適切執行供電力控制的記憶體管理。 〔用以解決課題的手段〕 -5- (3) 1277866 爲解決以上課題,本發明,係屬於自律性地控制裝置 內之電力供給的資訊處理裝置,包括: 非揮發性地保持所記憶的資訊的非揮發性記憶體(例 . 如第1圖的揮發性記憶體30 ),及 v 於前述非揮發性記憶體的記憶區域的記憶體區塊(例 如第3圖的記憶體區塊MB 1〜3 )附上固定的記憶體區塊 名稱’根據該記憶體區塊名稱而生成供識別前述記憶體區 φ 塊的記憶管理資訊(例如第3圖的記憶體管理表格),且 使該記憶管理資訊記憶於前述非揮發性記憶體的非揮發性 記憶管理手段(例如構成第3圖的非揮發性記憶管理模組 的CPU50)爲其特徵。 藉此,針對具備非揮發性之記憶體,藉由電力控制重 複再起動的資訊處理裝置,可於電源之再投入時利用被保 持在非揮發性記憶體的資料。 即,可針對具備非揮發性記憶體的資訊處理裝置,適 φ切執行供電力控制的記憶體管理。 而前述非揮發性記憶管理手段,係停止對裝置供給電 力之後,再開始供給電力時,以前述記憶體區塊名稱爲基 礎,檢索前述非揮發性記憶體的記憶區域,且存取於記憶 在對應於該記憶體區塊名稱的前述記憶體區塊的資訊中爲 其特徵。 藉此,可於電源再投入時,快速地參照非揮發性記憶 體的記憶體管理資訊,利用被保持在非揮發性記憶體的資 (4) 1277866 而前述非揮發性記憶管理手段,於不需要前述記憶體 區塊時,以該記憶體區塊的記億區域名稱爲基礎,檢索前 述非揮發性記憶體的記憶區域,釋放該記憶體區塊爲其特 . 徵。 % 藉此,非揮發性記憶體中的記憶體區塊的釋放也能指 定記憶體區塊名稱而實行,有效地利用記憶區域。 而更包括:能比前述非揮發性記憶體更高速地讀出或 φ 寫入的揮發性記憶體(例如第1圖的揮發性記憶體 30),及使記憶於前述非揮發性記億體的記憶區域的資訊 記憶於該揮發性記憶體,取代前述非揮發性記億體,而存 取於被記憶在該揮發性記憶體之資訊中的間接存取手段 (例如第1圖的CPU50)爲其特徵。 藉此,被記憶在非揮發性記憶體的資訊,可高速地透 過能讀出及寫入的揮發性記憶體而利用。 而前述非揮發性記億體管理手段,係在產生需存取於 φ 對應於前述記憶體區塊名稱的記憶體區塊時,以前述記憶 體管理資訊爲基礎,直接存取於被記憶在該記憶體區塊的 資訊爲其特徵。 藉此,可對非揮發性記憶體上的資訊,直接讀出、寫 入的緣故,不會佔用其他記憶體的記憶區域,能有效地利 用整個記憶區域。 而前述非揮發性記憶體管理手段,係附上由任意文字 列所形成的名稱,當作前述記憶體區塊名稱爲其特徵。 藉由,對使用者或是應用程式來說,可附上容易辨識 -7 - (5) 1277866 的名稱。 而前述非揮發性記憶體管理手段’係附上對應於在自 身裝置中處理資料之際的資料寬度的尺寸的名稱’當作前 • 述記憶體區塊名稱爲其特徵。 、藉此,可附上適合硬體的記憶體區塊名稱’達到處理 的高速化。 而前述非揮發性記憶體管理手段,係附上將在自身裝 φ 置中處理資料之際的資料寬度除以” 8 ”的數個字元所形 成的名稱,當作前述記憶體區塊名稱爲其特徵。 藉此,可附上整合於在自身裝置中處理資料之際的資 料寬度的資料區塊名稱,達到處理的高速化。 而包括:經由前記非揮發性記憶體與資料線所連接的 特定處理器(例如第1圖的CPU50 );前述非揮發性記憶 體管理手段,係附上配合前述資料線的線寬之尺寸的名稱, 當作前述記憶體區塊名稱爲其特徵。 • 藉此,可在處理器與非揮發性記憶體之間,以1時脈 傳送記憶體區塊名稱。 而包括:具備供記億屬於演算對象的資訊的暫存器的 特定處理器;前述非揮發性記憶體管理手段,係附上配合 則述暫存器的資料寬度的尺寸的名稱,當作前述記憶體區 塊名稱爲其特徵。 藉此,可於處理器內部,對暫存器一次執行寫入或讀 出記憶體區塊名稱的處理。 而包括:具備欲對屬於演算對象的資訊執行邏輯演算 -8 - (6) 1277866 的ALU的特定處理器(例如第1圖的CPU50 );前述非 揮發性記憶體管理手段,係附上配合前述ALU的輸入資 料寬度的尺寸的名稱,當作前述記憶體區塊名稱爲其特徵。 . 藉此,可於ALU —次執行記憶體區塊名稱比較的處 ^ 理,且能於非揮發性記憶體中高速地執行檢索記億體區塊 的處理。 而本發明,係屬於用來控制自律性地控制裝置內部的 φ 電力供給的資訊處理裝置的記憶體管理程式,被配備於前 述資訊處理裝置,且於非揮發性地保持所記億的資訊的非 揮發性記憶體的記憶區域的記憶體區塊,附上固有的記憶 體區塊名稱,藉由該記憶體區塊名稱而生成供識別前述記 憶體區塊的記憶體管理資訊,使該記憶體管理資訊記憶於 前述非揮發性記憶體的非揮發性記憶體管理功能,實現於 前述資訊處理裝置爲其特徵。 而本發明,係屬於自律性地控制裝置內部的電力供給 •的資訊處理裝置的記憶體管理方法,被配備於前述資訊處 理裝置,且於非揮發性地保持所記憶的資訊的非揮發性記 憶體的記憶區域的記憶體區塊,附上固有的記憶體區塊名 稱,藉由該記憶體區塊名稱而生成供識別前述記憶體區塊 的記憶體管理資訊,且將該記憶體管理資訊記憶於前述非 揮發性記憶體的非揮發性記憶體管理步驟爲其特徵。 像這樣,若根據本發明,可針對具備非揮發性記憶體 的資訊處理裝置,適切地執行供電力控制的記憶體管理, 大幅削減資訊處理裝置的耗電。 -9 - (7) 1277866 【實施方式】 〔用以實施發明的最佳形態〕 以下參照圖面說明有關本發明的資訊處理裝朦的實施 形態。 首先,說明構成。 第1圖係表示有關本發明的資訊處理裝置i的功能構 成的方塊圖。 再者,在此是針對使用資訊處理裝置1閱覽電子書內 容時的例子做說明。 於第1圖中,資訊處理裝置1,係包括:I/O (Input/ Output )部 10、ROM ( Read Only Memory ) 20、 揮發性記憶體30、非揮發性記憶體 40、CPU ( Central Processing Unit ) 50、圖形加速器(以下稱「GA」。)60、 顯示器控制器70、顯示器80、電力控制部90、及電池 1 〇 〇所構成。 I / 0部10係屬於供資訊處理裝置1與各種裝置輸 出輸入訊號的連接埠,經由I / 〇部1〇而與鍵盤、觸控 板、滑鼠或是配備在本體的操作按鈕等的輸入裝置、揚聲 器及麥克風等之聲音的輸出輸入裝置、網路介面或是記憶 卡介面等的各種介面(以下將介面標記爲r〗〆17」。)、 計時器等之各種周邊電路進行訊號的輸入輸出。 再者,於本實施形態中’電子書的內容是記憶在記憶 卡中供閱覽,該記憶卡被插入到記憶卡1 / F ’透過I / 〇部1 〇閱覽內容。 -10- (8) 1277866 R Ο Μ 20係藉由例如快閃R 〇 Μ等之非揮發性的記憶體 所構成,於ROM20記憶著作業系統程式(〇S )、應用程 式、記憶體區塊名稱(後述)。 ♦ 而被記憶在R 〇 Μ 2 0的系統程式,係包括管理非揮發 、 性記憶體40的記憶區域的非揮發性記憶體管理模組。 非揮發性記憶體管理模組,係執行非揮發性記憶體 40 的記憶體管理的 API ( Application Program Interface )。 # 而非揮發性記憶體管理模組係包括第2圖所示的API之函 數所構成。 第2圖係具體表示構成非揮發性記憶體管理模組的 A P I 圖。 於第 2 圖中,“NVAllocate Named Memory” ,係以 資訊處理裝置1執行處理外,在發生資料需記憶在非揮發 性記憶體40時,提供以供記憶該資料的區域爲引數所指 定的固有的名稱(記憶體區塊名稱)所確保的函數。 而 “NVGet Named Memory Address” 係從非揮發性 記憶體40檢索到當作引數而指定的記憶體區塊名稱之區 域的函數。 進而,“NVFree Named Memory”係釋放當作引數而 指定的記憶體區塊名稱的區域的函數。 在此,有關記憶體區塊名稱,可爲任意的文字列外, 由非揮發性記憶體40的記憶區域檢索記憶體區塊的處 理,可提供更高速化的尺寸的名稱。 例如考慮使記億體區塊名稱配合CPU50之資料寬度 -11 - (9) 1277866 的尺寸’此時’可使記憶體區塊名稱,形成配合連接 CPU50與非揮發性記憶體40的資料線(資料匯流排)的 資料寬度、配備在CPU50內部的 ALU ( Arithmetic , Logical Unit )的輸入資料寬度,或是配備在CPU50內部 、 的暫存檔案的暫存器的資料寬度等的尺寸。 像這樣,藉由使記憶體區塊名稱配合CPU50之各種 資料寬度的尺寸’將表示記憶體區塊名稱的編碼,以一次 • 的處理進行傳送或比較。 即,使記憶體區塊名稱的尺寸,配合連接CPU50與 非揮發性記憶體40的資料線的資料寬度,藉此於連接非 揮發性記憶體40與CPU50的資料線上,以1區塊傳送記 憶體區塊名稱。並將記憶體區塊名稱的尺寸與配備在 CPU50內部的ALU之輸入資料寬度配合,藉此就能一次 執行經由ALU比較所鍵入的記憶體區塊名稱與非揮發性 記憶體40上的各記憶體區塊名稱的處理。進而,可將記 春憶體區塊名稱的尺寸與配備在CPU50內部的暫存檔案的 暫存器的資料寬度配合,於暫存檔案中一次執行寫入或讀 出記憶體區塊名稱的處理。 因而,由非揮發性記憶體40的記憶區域來檢索所鍵 入的記憶體區塊名稱的記憶體區塊的處理變高速。 回到第 1圖,揮發性記憶體 30係藉由 DRAM (Dynamic Random Access Memory ) 、SRAM ( Static
Random Access Memory )或是 SDRAM ( Synchronous DRAM)的揮發性之記憶體所構成,於CPU50實行處理之 -12 - (10) 1277866 際,形成工作區,同時記憶其處理結果。 而且也可在揮發性記憶體30記憶非揮發性記憶體40 中的各記憶體區塊的前置位址。 - 非揮發性記憶體 40係藉由 FRAM ( Ferroelectric 、 Random Access Memory )或 MRAM ( Magnetoresistive R a n d o m A c c e s s M e m o r y )等的非揮發性之記憶體所構成, 例如電子書的目錄爲閱覽之情況的話,像是閱覽中的頁號, φ 在資訊處理裝置1之電源被切斷時也會記憶著需要保存的 某資料。 再者,非揮發性記憶體40,如上述,除了能以不需 要利用電源之備用的非揮發性記憶體所構成外,也可利用 專用電源備用SRAM等揮發性的記憶體,當作模擬的非揮 發性記憶體而採用的構成。 在此,針對藉由非揮發性記憶體40所構成的記憶體 空間的記憶體映射做說明。 # 第3圖係表示具有資訊處理裝置1之記憶體空間的記 憶體映射的圖。 於第3圖中,具有資訊處理裝置1的記憶體空間,係 藉由屬於R 〇 Μ 2 0之記億區域的R Ο Μ區域、和屬於揮發性 記憶體30之記憶區域的揮發性記憶體區域及〗/〇區域、 和屬於非揮發性記憶體40之記憶區域的非揮發性記憶體 區域所構成。 進而,非揮發性記憶體區域,係藉由記憶體管理表格 區域、記憶體區塊MB 1〜ΜΒ3及空白區域所構成。 -13- (11) 1277866 記憶體管理表格區域,係屬於用於記憶欲對應記憶體 區塊的名稱(記億體區塊名稱)與對應於此記憶體區塊名 稱的記憶區域的位址的表格形式的資料(記憶體管理表 . 格)的區域。 . 記憶體管理表格係爲非揮發性記憶體40之記憶體位 址的管理資訊。因而,此記憶體管理表格被記憶在非揮發 性記憶體區域,藉此切斷資訊處理裝置1的電源時,也可 Φ 在電源之再投入時,利用被記憶在非揮發性記憶體區域之 各記憶體區塊的資料。 再者,記憶體管理表格係依據記憶體區塊的個數、記 憶體區塊名稱、記憶體區塊的尺寸(欲掌握記憶體區塊之 位址的資料)所構成。但於本實施形態中,在記憶體管理 表格區域僅儲存被非揮發性記憶體40所確保的所有記憶 體區塊的個數,有關其他的記憶體管理資訊,係包含於各 記憶體區塊而說明。連此情況,記憶體區塊的個數、記憶 # 體區塊名稱、記憶體區塊的尺寸(供指定記憶體區塊之位 址的資料)實質上亦構成記億體管理資訊。 記憶體區塊MB 1〜MB3係爲藉由非揮發性記憶體管 理模組所確保的區域,電源被切斷時也會事先保持,記憶 需要的各種資料。再者,在此以確保三個記憶體區塊 MB 1〜MB3的狀態爲例形成圖示,但要因應於資訊處理裝 置1的處理,以確保需要的數量及尺寸的記憶體區塊。 而且當被記憶在記憶體區塊Μ B 1〜Μ B 3的資料不需 要時’經由非揮發性記憶體管理模組而釋放記憶不需要之 -14- (12) 1277866 資料的記憶體區塊,成爲空白區域。 空白區域係爲非揮發性記憶體4 〇的未使用區域,非 揮發性記億體管理模組由此空白區域來確保記憶體區塊。 - 回到第1圖,CPU50係用來控制資訊處理裝置1全 ' 體’按照透過1 /〇部1 〇所輸入的各種指示訊號,讀出 被記憶在ROM20的作業系統程式或應用程式而實行。藉 由CPU50實行作業系統程式,實現上述之非揮發性記憶 # 體管理模組的功能。而且CPU50將各種處理結果儲存在 揮發性記憶體30或非揮發性記憶體40的特定區域。 進而’ CPU50對資訊處理裝置1執行輸入操作之場 合等’以只會在需要產生動作的場合投入電源而執行處 理’在不需要動作的場合,切斷電源的狀態的方式,透過 電力控制部90而執行電力控制。因此,CPU50是以記 憶體管理表格等之需要OS的資訊和閱覽中之電子書的頁 號等之需要應用程式的資訊的方式,電力被切斷的場合也 #會事先將需要的資料保持,記憶在非揮發性記憶體40。 GA60係根據CPU50的命令,而高速地執行顯示在顯 示器80之畫像的描畫處理的硬體。具體上是GA60係執 行將由CPU50所輸入的向量圖形展開成光柵圖形的處理。 而GA60係欲將執行描畫處理的圖形描畫於顯示器80的 描畫資料輸出到顯示器控制器70。 顯示器控制器70係直接控制顯示器8〇,使由GA60 所輸入的描畫資料顯示於顯示器80。 具體上,顯示器控制器70係參照由GA60所輸入的 -15- ⑧ (13) 1277866 描畫資料,來驅動顯示器80的X驅動器及Y驅動器,藉 此使描畫對象的光柵圖形顯示於顯示器80。 顯示器80係藉由例如Α4尺寸之高畫素密度(多像 - 素)的顯示裝置所構成,因應於顯示器控制器70的控 . 制,於特定畫素顯示畫素資料。 而顯示器80係記憶性的顯示裝置(即使切斷電源還 是可維持顯示畫面的顯示裝置)。因此,爲了維持顯示畫 φ 面的狀態,因不需要電力,就能將資訊處理裝置1更低耗 電化。 再者,顯示器80可採用例如、電泳顯示器、膽固醇 (cholesteric)型液晶顯示器、利用帶電碳粉的顯示器、利 用扭轉球的顯示器或是電解澱積物顯示器等。 電力控制部90係按照CPU50的指示,對資訊處理裝 置1的各部加以控制來自電池1 〇〇之電力的供給。 電池1〇〇係屬於透過電力控制部90而對資訊處理裝 • 置1供給電力的不可充式電池或可充式電池。 其次,說明動作。 本實施形態的資訊處理裝置1係在上述構成之下,執 行輸入操作之場合等,僅於動作需要之場合投入電源,一 旦所需要的動作結束,即成爲再切斷電源的狀態。而此 時,閱覽中的電子書內容的頁號和記憶體管理表格等,在 電源被切斷的場合,也會保持所需要的資料,係被記憶在 非揮發性記憶體40,於再投入電源時,即成爲可利用被 記憶在非揮發性記億體40之資料的狀態。 -16 - (14) 1277866 以下,在電池更換等之後,假設使用者初期投入電 源,一邊讀取電子書的內容一邊翻開1頁之後,在讀完第 2頁的時候,結合該內容的閱覽時,說明此時的資訊處理 - 裝置1的具體動作例。 • 第4圖係表示資訊處理裝置1之具體動作例的流程 圖,第5圖係表示此時的非揮發性記憶體4 0之記憶體映 射之遷移的圖。再者,第5圖(a)係表示實行第4圖所 • 示的流程圖之際的初期狀態的記憶體映射,確保藉由其他 應用程式所使用的兩個記憶體區塊“ USER” ,“ ALRM” 。 於第4圖中,於電池更換後(或工廠出貨後等),一 旦經由使用者初期投入資訊處理裝置1的電源,CPU50即 以“PGNO”的記憶體區塊名稱爲引數,實行函數“ NV Allocate Named Memory” ,如第 5 圖(b)所示,於非揮 發性記憶體40之記憶區域確保4位元組份的記億體區塊 (步驟S1 )。此“ PGNO”係專用於供電子書之閱覽軟體 φ管理閱覽中之頁數的記憶體區塊名稱。 接著,CPU50係作爲確保的記憶體區塊的實資料, 頁數編號設定爲“ 1,,(第1頁)(步驟S 2 ),由記憶卡 讀出第1頁的內容,顯示在顯示器80 (步驟S3 )。 於是,CPU50係由電池1〇〇對資訊處理裝置1停止電 力供結(步驟S 4 )。即,資訊處理裝置1係照樣於顯不 器8〇顯示於畫面,電源成爲被切斷的狀態,形成不耗費 電力的狀態。 然後,經由使用者操作按鈕,一旦執行翻開頁面的指 -17- (15) 1277866 示輸入,此按鈕操作即成爲電源投入的觸發器,再開始對 資訊處理裝置1供給電力(步驟S5 ) ,CPU50係以記憶 體區塊名稱 “ PGNO ” 爲引數,實行函數 - “NVGetNamedMemoryAddress” (步驟 S6)。即,於步 - 驟S 6中,由非揮發性記憶體40檢索記憶體區塊名稱 “ PGNO”的區域。 於是,CPU50,如第5圖(c )所示,使檢索的言己憶 φ 體區塊名稱“ PGNO”之區域的頁號增量“ 1” ,當作表示 第2頁的“ 2” (步驟S7)。 其次,CPU50係由記憶卡讀出第2頁的內容,顯示於 顯不器80(步驟S8)。 於是,C P U 5 0係由電池1 0 0停止對資訊處理裝置1的 電力供給,成爲電源再度被切斷的狀態(步驟S9)。 然後,經由使用者操作按鈕,一旦執行結束電子書之 閱覽的指示輸入,此按鈕操作即成爲電源投入的觸發器, 肇再開始對資訊處理裝置1供給電力(步驟S10) ,CPU5〇 係以記憶體區塊名稱“ PGNO,’爲引數而實行函數 ‘‘ NVFreeMemory ” (步驟 S 11 )。即,於步驟 s 1 1 中, 如第5圖(d )所示,不需要的記憶體區塊名稱“ pgn〇,, 的區域從非揮發性記憶體4〇被刪除,成爲空白區域。 進而,CPU50隨著電子書的閱覽軟體之結束,執行 各種處理(例如於揮發性記憶體30所使用的區域的釋放 等)(步驟S 12),由電池1〇〇停止對資訊處理裝置1供給 電力’成爲電源再度被切斷的狀態(步驟Si3 )。 -18- (16) 1277866 再者,於步驟s 13中,資訊處理裝置1係成爲電源被 切斷的狀態,結束在此所示的具體動作例的處理,但經由 使用者操作按鈕之場合等,在資訊處理裝置1產生需要動 作的場合,快速地再開始電力供給,CPU50執行特定的處 理。而且,此時CPU50 (非揮發性記憶體管理模組)再開 始供給電力的話,鍵入記憶體區塊名稱來檢索非揮發性記 憶體40上的記憶區域。 如以上,有關本實施形態之資訊處理裝置1,係採用 在被非揮發性記憶體40之記憶區域所確保的記憶體區塊 分別附上固有的記憶體區塊名稱,根據該記憶體區塊名稱 來識別記憶體區塊的記憶體管理表格,執行非揮發性記憶 體40的記憶體管理。並於電源之再投入時,藉由應用程 式指定記憶體區塊名稱,於非揮發性記憶體40檢索記憶 體區塊名稱,存取於對應在該記憶體區塊名稱的記憶體區 塊的資料。 因而,具備非揮發性的記憶體,藉由電力控制重覆再 起動的資訊處理裝置,可於電源之再投入時利用被保持在 非揮發性記憶體的資料。 即,可於具備非揮發性記憶體的資訊處理裝置,適當 地執行欲電力控制的記憶體管理。並可藉此大幅削減資訊 處理裝置的耗電量。 再者,於本實施形態中,於記憶體管理表格僅儲存記 憶體區塊的個數,以記憶體區塊名稱及記憶體區塊的尺寸 與該記憶體區塊之實資料一體的形式’記憶在非揮發性記 -19- (17) 1277866 憶體40而做說明,但亦可爲記憶體區塊名稱及記憶體區 塊的尺寸包含在記億體管理表格而進行管理。 而獲得記憶體區塊名稱的方法,如上述,除資料匯流 排的資料寬度、ALU的輸入資料寬度、配合暫存器的資 料寬度之場合外,可爲任意文字列或任意的數値。而一般 是希望將資訊處理裝置1所處理的資料寬度,除以ASCII 碼之1文字份的8 (位元)的文字數。 ϋ 而於本實施形態係針對直接存取於非揮發性記憶體 40僅執行資料之讀出和寫入的例做說明,但一般因揮發 性記憶體比非揮發性記憶體能更高速地動作,也可將記憶 在非揮發性記憶體40的資料複製到揮發性記憶體30 ’利 用被記憶在揮發性記憶體30的資料。像這樣,將被記億 在非揮發性記憶體40的資料複製到揮發性記憶體30而加 以利用的處理,係可執行OS或應用程式。 # 【圖式簡單說明】 [第1圖]表示有關本發明的資訊處理裝置1的功能構 成的方塊圖。 [第2圖]具體表示構成非揮發性記憶體管理模組的 API 圖。 [第3圖]表示具有資訊處理裝置1的記憶體空間的記 憶體映射的圖。 [第4圖]表示資訊處理裝置1之具體動作例的流程圖 [第5圖]表示非揮發性記憶體40之記憶體映射之遷 -20- (18) 1277866 移的圖。 【主要元件符號說明】 . 1 :資訊處理裝置 . 10 : I /〇部
30 :揮發性記憶體 40 :非揮發性記憶體 • 50 : CPU、60 : GA 70 :顯示器控制器 80 :顯示器 9 0電力控制部 1 〇 〇 :電池
-21 -
Claims (1)
1277866
(1) 十、申請專利範圍 第94 1 1 6350號專利申請案 中文申請專利範圍修正本 民國95年11月27日修正 1 · 一種資訊處理裝置,屬於自律性地控制裝置內之電 力供給的資訊處理裝置,其特徵爲包括: 非揮發性地保持所記憶的資訊的非揮發性記憶體,及 於前述非揮發性記憶體的記憶區域的記憶體區塊附上 固定的記憶體區塊名稱,根據該記憶體區塊名稱而生成供 識別前述記憶體區塊的記憶體管理資訊,且使該記憶體管 理資訊記憶於前述非揮發性記憶體的非揮發性記憶管理手 段。 2.如申請專利範圍第1項所記載的資訊處理裝置,其 中, 前述非揮發性記憶管理手段,係停止對裝置供給電力 之後,再開始供給電力時,以前述記憶體區塊名稱爲基 礎,檢索前述非揮發性記憶體的記憶區域’且存取於記億 在對應於該記憶體區塊名稱的前述記憶體區塊的資訊中° 3 .如申請專利範圍第1項所記載的資訊處理裝置,其 中, 前述非揮發性記億管理手段,於不需要前述記憶體區 塊時,以該記憶體區塊的記憶區域名稱爲基礎’檢索前述 非揮發性記憶體的記憶區域’釋放該記憶體區塊。 4.如申請專利範圍第1項所記載的資訊處理裝置,其 (2)1277866 :?汨修(更)正替換頁 中, 更包括: 能比前述非揮發性記憶體更高速地讀出或寫入的揮發 性記憶體,及 使記憶於前述非揮發性記憶體的記憶區域的資訊記憶 於該揮發性記憶體,取代前述非揮發性記憶體,而存取於 被記憶在該揮發性記憶體之資訊中的間接存取手段。 # 5 .如申請專利範圍第1項所記載的資訊處理裝置,其 中, 前述非揮發性記憶體管理手段,係在產生需存取於對 應於前述記憶體區塊名稱的記憶體區塊時,以前述記憶體 管理資訊爲基礎,直接存取於被記憶在該記憶體區塊的資 訊。 6·如申請專利範圍第1項所記載的資訊處理裝置,其 中, • 前述非揮發性記憶體管理手段,係附上由任意文字列 所形成的名稱,當作前述記憶體區塊名稱。 7 .如申請專利範圍第1項所記載的資訊處理裝置,其 中, 前述非揮發性記憶體管理手段,係附上對應於在自身 裝置中處理資料之際的資料寬度的尺寸的名稱,當作前述 記憶體區塊名稱。 8 .如申請專利範圍第7項所記載的資訊處理裝置,其 中, -2 - (3)1277866 Γ可 更)正· 前述非揮發性記憶體管理手段,係附上將在自身裝置 中處理資料之際的資料寬度除以”8”的數個字元所形成的 名稱,當作前述記憶體區塊名稱。 9 ·如申請專利範圍第7項所記載的資訊處理裝置,其 中, 包括:經由前述非揮發性記憶體與資料線所連接的特 定處理器; φ 前述非揮發性記憶體管理手段,係附上配合前述資料 線的線寬之尺寸的名稱,當作前述記憶體區塊名稱。 1 〇 ·如申請專利範圍第7項所記載的資訊處理裝置, 其中, 包括:具備供記憶屬於演算對象的資訊的暫存器的特 定處理器; 前述非揮發性記憶體管理手段,係附上配合前述暫存 器的資料寬度的尺寸的名稱,當作前述記憶體區塊名稱。 φ 1 1 ·如申請專利範圍第7項所記載的資訊處理裝置, 其中, 包括:具備欲對屬於演算對象的資訊執行邏輯演算的 ALU的特定處理器; 前述非揮發性記憶體管理手段,係附上配合前述 ALU的輸入資料寬度的尺寸的名稱,當作前述記憶體區 塊名稱。 1 2 · —種記錄程式的記錄媒體,是記錄有用來控制自 律性地控制裝置內之電力供給的資訊處理裝置的記憶體管 -3-
1277866 (4) 理程式,其特徵爲: 前述記憶體管理程式是使前述資訊處理裝置實現對被 配備於前述資訊處理裝置,且非揮發性地保持所記憶之資 訊的非揮發性記憶體之記憶區域中的記憶體區塊,附上固 有的記憶體區塊名稱,藉由該記憶體區塊名稱而生成供識 別前述記憶體區塊的記憶體管理資訊,使該記憶體管理資 訊記憶於前述非揮發性記憶體的非揮發性記憶體管理功 φ 倉g 。 1 3 · —種記憶體管理方法,屬於自律性地控制裝置內 之電力供給的資訊處理裝置的記憶體管理方法,其特徵爲 包括= 對被配備於前述資訊處理裝置’且非揮發性地保持所 記憶之資訊的非揮發性記憶體之記憶區域中的記憶體區塊 ,附上固有的記憶體區塊名稱,藉由該記憶體區塊名稱而 生成供識別前述記憶體區塊的記憶體管理資訊,且將該記 # 憶體管理資訊記憶於前述非揮發性記憶體的非揮發性記憶 體管理步驟。 -4-
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004200559A JP4182928B2 (ja) | 2004-07-07 | 2004-07-07 | 情報処理装置、メモリ管理プログラムおよびメモリ管理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200602868A TW200602868A (en) | 2006-01-16 |
TWI277866B true TWI277866B (en) | 2007-04-01 |
Family
ID=35004173
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW094116350A TWI277866B (en) | 2004-07-07 | 2005-05-19 | Information processing apparatus, recording medium with program, and memory managing method |
Country Status (6)
Country | Link |
---|---|
US (1) | US7401200B2 (zh) |
EP (1) | EP1615107A3 (zh) |
JP (1) | JP4182928B2 (zh) |
KR (1) | KR100719200B1 (zh) |
CN (1) | CN100370395C (zh) |
TW (1) | TWI277866B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4341594B2 (ja) | 2005-06-30 | 2009-10-07 | セイコーエプソン株式会社 | 情報処理装置及び電力制御方法をコンピュータに実行させるためのプログラム |
US7562180B2 (en) * | 2006-03-28 | 2009-07-14 | Nokia Corporation | Method and device for reduced read latency of non-volatile memory |
US7788513B2 (en) | 2006-08-29 | 2010-08-31 | Hewlett-Packard Development Company, L.P. | Method of reducing power consumption of a computing system by evacuating selective platform memory components thereof |
JP4399020B1 (ja) * | 2008-08-26 | 2010-01-13 | 株式会社東芝 | 情報処理装置およびメモリ管理方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0437916A (ja) | 1990-06-01 | 1992-02-07 | Hitachi Ltd | 情報処理装置 |
EP0749063A3 (en) | 1995-06-07 | 1999-01-13 | International Business Machines Corporation | Method and apparatus for suspend/resume operation in a computer |
US5860138A (en) * | 1995-10-02 | 1999-01-12 | International Business Machines Corporation | Processor with compiler-allocated, variable length intermediate storage |
JP3453467B2 (ja) | 1995-10-13 | 2003-10-06 | キヤノン株式会社 | 情報処理装置と該情報処理装置のパワーマネジメント機能呼び出し方法 |
GB2310513B (en) * | 1996-02-20 | 2000-02-16 | Ibm | Computer with reduced power consumption |
JP2988866B2 (ja) | 1996-02-29 | 1999-12-13 | 株式会社東芝 | コンピュータシステム |
JP3222821B2 (ja) * | 1997-12-25 | 2001-10-29 | 株式会社東芝 | プログラマブルコントローラ |
JP4085478B2 (ja) * | 1998-07-28 | 2008-05-14 | ソニー株式会社 | 記憶媒体及び電子機器システム |
US6209088B1 (en) * | 1998-09-21 | 2001-03-27 | Microsoft Corporation | Computer hibernation implemented by a computer operating system |
KR100566225B1 (ko) * | 1998-12-10 | 2006-10-04 | 삼성전자주식회사 | 이동통신단말기의 폰북메모리 제어장치및 그 방법 |
EP1037133A1 (en) | 1999-03-15 | 2000-09-20 | International Business Machines Corporation | Method and apparatus for alternation between instances of operating systems in computer systems |
WO2001037066A1 (fr) * | 1999-11-16 | 2001-05-25 | Fujitsu Limited | Processeur d'informations et support lisible par ordinateur |
US6711595B1 (en) * | 2000-05-09 | 2004-03-23 | Openwave Systems Inc. | Method and apparatus for sharing standard template library objects among processes |
US7108605B2 (en) * | 2002-09-30 | 2006-09-19 | Igt | EPROM file system in a gaming apparatus |
US8412879B2 (en) * | 2002-10-28 | 2013-04-02 | Sandisk Technologies Inc. | Hybrid implementation for error correction codes within a non-volatile memory system |
-
2004
- 2004-07-07 JP JP2004200559A patent/JP4182928B2/ja not_active Expired - Fee Related
-
2005
- 2005-05-19 TW TW094116350A patent/TWI277866B/zh active
- 2005-06-10 KR KR1020050049616A patent/KR100719200B1/ko not_active IP Right Cessation
- 2005-06-20 US US11/155,538 patent/US7401200B2/en not_active Expired - Fee Related
- 2005-06-23 EP EP05013627A patent/EP1615107A3/en not_active Withdrawn
- 2005-07-06 CN CNB2005100819606A patent/CN100370395C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7401200B2 (en) | 2008-07-15 |
JP4182928B2 (ja) | 2008-11-19 |
KR20060048319A (ko) | 2006-05-18 |
CN1719383A (zh) | 2006-01-11 |
KR100719200B1 (ko) | 2007-05-16 |
EP1615107A3 (en) | 2007-01-03 |
JP2006023919A (ja) | 2006-01-26 |
EP1615107A2 (en) | 2006-01-11 |
US20060010283A1 (en) | 2006-01-12 |
CN100370395C (zh) | 2008-02-20 |
TW200602868A (en) | 2006-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101562973B1 (ko) | 메모리 장치 및 메모리 장치의 동작 방법 | |
US9032139B2 (en) | Memory allocation for fast platform hibernation and resumption of computing systems | |
US9063728B2 (en) | Systems and methods for handling hibernation data | |
US7802054B2 (en) | Apparatus and methods using invalidity indicators for buffered memory | |
TWI407300B (zh) | 電源管理控制器與方法 | |
JP5783809B2 (ja) | 情報処理装置、起動方法およびプログラム | |
TW200805159A (en) | Method and apparatus for fast boot of an operating system | |
US8984316B2 (en) | Fast platform hibernation and resumption of computing systems providing secure storage of context data | |
KR20110006352A (ko) | 시스템 고속 부팅 장치 및 방법 | |
TW200929224A (en) | Data writing method for flash memory and controller thereof | |
JP2009157756A (ja) | 情報処理装置およびデータ復旧方法 | |
EP2538319A1 (en) | Non-volatile data processing apparatus and image forming apparatus | |
TWI277866B (en) | Information processing apparatus, recording medium with program, and memory managing method | |
JPH077316B2 (ja) | システム再起動装置 | |
TWI254947B (en) | Data managing method and data access system for storing all management data in a management bank of a non-volatile memory | |
TW201327185A (zh) | 記憶體儲存裝置及其記憶體控制器與資料寫入方法 | |
JP2009276965A (ja) | 外部記憶装置へのアクセスを制御する制御装置、制御装置の外部に接続される外部記憶装置、並びに、これらの制御方法、コンピュータプログラム、および、記録媒体 | |
TW200413918A (en) | Method and apparatus for resolving physical blocks associated with a common logical block | |
JP2007128448A (ja) | ファイルシステム及びファイル情報処理方法 | |
JP2009258925A (ja) | 計算機システムおよび計算機システムのメモリ管理方法 | |
JPH0158535B2 (zh) | ||
JP2004362221A (ja) | ハードディスクバックアップリカバリーシステム、およびハードディスクバックアップリカバリー方法、および情報処理装置 | |
US7107407B2 (en) | Arithmetic unit with reduced startup time and method of loading data | |
JPH0518143B2 (zh) | ||
TWI522924B (zh) | 電子裝置及其切換作業系統的方法 |