TWI228876B - Error measurement method of digitally self-calibrating pipeline ADC and apparatus thereof - Google Patents

Error measurement method of digitally self-calibrating pipeline ADC and apparatus thereof Download PDF

Info

Publication number
TWI228876B
TWI228876B TW093110096A TW93110096A TWI228876B TW I228876 B TWI228876 B TW I228876B TW 093110096 A TW093110096 A TW 093110096A TW 93110096 A TW93110096 A TW 93110096A TW I228876 B TWI228876 B TW I228876B
Authority
TW
Taiwan
Prior art keywords
capacitor
pipeline
analog digital
unit
value
Prior art date
Application number
TW093110096A
Other languages
English (en)
Other versions
TW200534594A (en
Inventor
Jui-Yuan Tsai
Wen-Chi Wang
Chia-Liang Chiang
Chao-Cheng Lee
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to TW093110096A priority Critical patent/TWI228876B/zh
Application granted granted Critical
Publication of TWI228876B publication Critical patent/TWI228876B/zh
Priority to US10/907,652 priority patent/US7042373B2/en
Publication of TW200534594A publication Critical patent/TW200534594A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • H03M1/1033Calibration over the full range of the converter, e.g. for correcting differential non-linearity
    • H03M1/1038Calibration over the full range of the converter, e.g. for correcting differential non-linearity by storing corrected or correction values in one or more digital look-up tables
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/44Sequential comparisons in series-connected stages with change in value of analogue signal
    • H03M1/442Sequential comparisons in series-connected stages with change in value of analogue signal using switched capacitors

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Description

1228876 玫、發明說明: 【發明所屬之技術領域】 本發明提供-種類比數位轉換器之誤差量測方法及相職置,尤指一 種數位自減正管線式_數轉換器之縣量财法及相關裝置。 【先前技術】 管線式類比數位轉換H (pipelineADC)是—種於高速、高解 比數位轉換應财很常見義構。在沒有使用任何修正(trim)或校正_ 括類比及數位方式)技巧的情料,管線式類比數位轉換 t解析h由於諸如:製輯造成之電容不隨、或運算放大器有限之 =值等因素之關,而大約只能達射至十二位元的解析度。若要達到 更焉位兀的解析度,則必須使_外的電路_巧才能實現。 請參閱美國專利USPN5,499,027及USPN6,369,744。於上述兩篇專利 (digitally 之官線式咖立轉換器。根據上述專利…類比數位轉換器包含有 線,構,該管線架構包含有複數級類比數位轉換單元,而該物敦位 換單7L可包含有-個輸錢(inputstage)及複數個隨魏(subsequem tr)、。為了 f其中一特定級類比數位轉換單亓進行校正以消除前述各個 ,、所Xe成的决差,该類比數位轉換器丨」封應於該特定級轉換單元另包含 ^校正單元,__數位__較低#級之轉換單元、該校正 崎應於該特&級轉換單元之校正常數來對該特定級轉換單 此處該組议正常數係於校正設定模式(calibrati〇n邮叩咖如 用將該特定級轉換單元之輸人職設定為*同之固定值 』出值並做適當的運算而得,藉由此—設計,由於触校正;== 10 1228876 精準地代表電路 —中同的—量_,因此能夠 【發明内容】 器 嫌自恤賴嶋位轉換 量测方 、依據本發明之實施例係揭露—㈣線式航數位轉換器之 法,,該管$式類比數位轉換n具树數侧比數轉換單元,依序地 縣構,财法包含核供概個峡偏合雜等類比i =元行r ’當該類比數位轉換單-於:第— ί二Γ:Γί輸出值以產生一第一量測值,當該類比數位轉換 ^處於1二電谷配置時,量測該管線輯之輸出值以產生—第二量測 值,以及鎌該第-量驗無第二量難計算—校 教 係對應於該類比數位轉換單元之誤差值^ 吊數雜正节數 依據本發狀實施取揭露—種管線式類
It 來議軸 =;ΞΓϊΤ立轉換器之誤差量測來切換該類比嫌 肀之冤合配置,以仵到該組校正常數。 耦接於該第—電ί里有二:f; -第二電容;-輸出級’ 瓣換單it所組成之管線‘二有;^線式數位轉換器之複數 或之S線木構,具有-輪出端;以及—開關器組合,減 11 1228876 於泫第一電容及該第二電容,用來依據複數個控制訊號切換位於複數個固 定偏壓及該輸出級之間之該第一電容與該第二電容之配置狀態,以於該輸 出立而產生複數個測量值。 【實施方式】 請參閱圖一’圖一中顯示依據本發明一實施例之數位自我校正管線式 類比數位轉換器200之示意圖。管線式類比數位轉換器2〇〇包含有一管線 架構210 ’官線架構21〇中包含有一輸入級212以及複數個隨後級2144、 214-2 、214_N ’依序串接(cascade)如圖一所示;亦包含有一校正單 =20,而校正單元220則更包含有一量測單元222及一計算單元224。於 本實施例接下來的·巾,管線式類比數位轉換器似每級15位元 (Ubits/stage)的架構為例,其電路組態及運作原理係為熟習此項技術者 所廣泛悉知,故不於此贅述。又熟習此項技術者應可理解,除了每級15位 元之應用外,本發明亦可配合每級1位元(lbit/stage)或每級多位元 (multi-bit/stage)等其他管線式類比數位轉換器之應用。 數位自我校正管線式_數__ 之齡主要分為—校正設定 模式(Calibmti〇nsetupmode)以及一正常工作模式(mnm〇de)。於校正設 定模式時,管線式類比數位轉換器2〇〇會分別將每一隨後級2体1(1=1項) 之輸入端連,至固定之輸入值,依據此時管線架構21()之數位輸出值D⑽⑴ 〜Dout(N)計算出相對應於每一隨後級214仅校正常數。而於正常工作模式 時,管線式類比數位轉換器、200則會利用一校正單元(未顯示),依據於校 正設定模式巾所得狀該正常數來校正此啦線輯训所輪出之數 位=值史藉此降低或消除管線式類比數位轉換器測中各種因素所導致 之决差的影響。 於上述管線架構當中,每-隨後級2⑷(1=1〜N)均具有 入端以及-數位輸入端,分別經由切換開關腕及觀_前_=及之^ 12 1228876 ^訊號。而依據本發明之實施例,隨後級214-1係包含有如圖二所示之組 態。請注意’為了簡化說明,於圖二中僅顯示該組態之單端模式,熟習此 項技術者應可理解該組態之差動模式亦可實施。於圖二中,隨後級加·!包 含有-電容交換電路,係經由複數個開關器(圖二中標示以控制訊· ! 12所控制者)搞接於其類比輸入端之訊號%、一偏壓訊號、一操 作放大器310、以及管線架構210中之較低等級的隨後級32〇,以於校正設 定模式時在其輸人輯人適當之固定值驗況下,於其較低等級,之輸 出端取出之數值Dom料算上収校正常數。如熟習此項技術者所廣泛乘 知,於校正設定模式時,該等複數_關財標示以φ1所㈣者與標示以 所控制者係以交互開閉之方式控制。 —於本實施例中,電容交換電路300中係包含有一第一電容CH&一第二 電容cs,用來作為隨後級214-1中的維持電容(h〇ldcapadt〇r)及取樣電容 (samplecapadtoO。電容交換電路3〇〇可處於一第一配置狀態及一第二配 置狀態,其中該第一配置狀態係指第一電容Ch連接於節點i及節點n之間、 而第二電容cs連接於節點m及節點n之間的狀態,於下文中以一參數c = 〇來代表,该第二配置狀態則指第一電容CH連接於節點m及節點η之間、 而第二電容Cs連接於節點1及節點η之間的狀態,於下文中以一參數C = 1 來代表。 " ‘ ^處於权正设定模式而於測量校正常數時,管線式類比數位轉換器2〇〇 會分別透過切換開關1164、1184將固定數值之訊號輸入相對應之隨後級 214-1,以藉此計算出對應於該級之校正常數。請參閱圖三,圖三顯示使用 囷一之、、且L進行权正#數S測時之量測條件的第一個例子。如圖三中之條 件表253所示,當電容配置參數c、輸入端訊號%、以及偏壓訊號v_ 分別為不同之設定時,量測單元222會於管線架構21〇之數位輸出端〇〇也 分別量測出數值S1(I)、S2(I)、S3(I)、S4(I),而計算單元224則會依據下列 公式: ERA(I) = 2[S1(I)- S2(I)]; 13 1228876 ERB(I) = 2[S3(I)- S4(I)]; 計算出校正常數ERA①、酬(1),以供正常工作模式時之類比數位轉 出校正之用。而圖三中所示之轉換曲線圖251、252係顯示上述數值所】 之物理意義,其中轉換曲線圖251及252係分別代表可能之兩種誤差狀況: 其意義係為熟習此項技術者所廣泛悉知。 請參閱圖四,圖四顯示使用圖二之組態進行校正常數量測時之 件的第二個例子。如圖四中之條件表263所示,當電容配置參數c、輪又 端訊號vIP、以及偏壓訊號vBIAS分別為不同之設定時,量測單元合於 官線架構210之數位輸出端Dout分別量測出數值幻①、^①、s 、 而計算單元224則會依據下列公式: U’ ERA(I) = (2/3)[Sl(I)- S2(I)]; ERB(I) = (2/3)[S3(I)- S4(I)]; 計算出校正常㈣RA(I)、腿(I),⑽正常轉模柄之·數位轉 出校正之用。而圖四中所示之轉換曲線圖26卜262係顯示上述數值所代表 之物理意義,其中轉換曲線圖251及252係分別代表可能之兩種誤差狀況^ 其意義係為熟習此項技術者所廣泛悉知。 / 請參閱圖五,圖五顯示使用圖二之組態進行校正常數量測時之量測條 件的第三個例子。如圖五中之條件表所示,當電容配置參數c、輸入端訊 號乂„>、以及偏壓訊號vmAS分別為不同之設定時,量測單元222會於管線 架構210之數位輸出端Dout分別量測出數值S1(I)、S2(I)、S3①、 二 S5(I)、S6(I)、S7(I)、S8(I),而計算單元 224 則會依據 、 ERA(I) = {[Sl(I)-S2(I)] + [S3(I)-S4(I)]}/2; 式. ERB(I) = {[S7(I)- S8(I)] + [S5(I). S6(I)]}/2 ; 計算出校正常數ERA(I)、ERB(I),以供正常工作模式時之類比數位轉換輸 出校正之用。而圖五中所示之轉換曲線圖271、272係顯示上述數值所代表 之物理意義,其中轉換曲線圖271及272係分別代表可能之兩種誤差狀況, 其意義係為熟習此項技術者所廣泛悉知。 / 14 1228876 以上所述之三個量測條件及計算過程僅為利用本發明之實施例所揭露 的量測電路組態來進行校正常數之量測及計算的眾多方法當中之幾個例 子,其他任何符合本發明之原理及精神而為熟習此項技術者所能理解之量 測條件及計算方式,亦屬於本發明所欲保護的範圍之内。 睛參閱圖六’圖六中顯示圖二中之電路組態的實現電路之一實施方 式。於圖六中’為了配合上述電容交換電路3〇〇之操作,於第一電容cH之 一端連接有複數個分別標示為由控制訊號A、ΧΒ、γΒ、Zb所控制之開關器, 以將第一電容CH分別耦接至操作放大器之輸出端v 固定偏懕 -醫、及0V ;並於第二電容^-端連接有複數個分別===訊 號口B、ΧΑ、γΑ、Za所控制之關!i,靖第二電容Q分獅贼操作放# 大器之輸出端V0N、固定偏壓+Vref、-Vref、及〇V。在此一實現電路組態下, 上述各個開關器於该第一配置狀態(C = 〇)及該第二配置狀態(c = j)之 操作條件則如圖八中之條件表所示,此處須注意的是,該條件表中之邏輯 值X、Y、及Z三者當中同-時間僅有-者為丄而其餘為…、以配合操作之 需要將《fVref、-Vref、及0V三個固定值之一輸入該隨後級。 圖六中所示之實現電路僅為圖二中之電路組態眾多實施方式之一,熟 習此項技術者應可理解任何符合本發明上述原理及精神而能夠達到相同目 的之電路組態均應屬於本發明所欲保護的範圍。 散!;上所賴林發明之紐實補,驗本發”鱗補圍所做之 均專交化與修飾,皆應屬本發明專利的涵蓋範圍。 【圖式簡單說明】 圖式之簡單說明 圖=為-數位自我校正管線式類比數位轉換器之示 圖二為本發明一實施例的量測電路之示意圖。 〜 15 1228876 圖三為圖二之量測電路的量測條件第一例之示意圖。 圖四為圖二之量測電路的量測條件第二例之示意圖。 圖五為圖二之量測電路的量測條件第三例之示意圖。 圖六為圖二之量測電路的實際電路圖。 圖式之符號說明 200數位自我校正管線式類比數位轉換器_ 210 管線____._ 212 輸入級_ 116-1,116-2,116-3,……,116-N,118-1,118·2,118-3,……,118-Ν 切換開關_ 251,252, 261,262 轉換曲線__ 253, 263 量測值與量測條件對照表__ 214- 1,214-2, 214-3,……,214-Ν 隨後級_ 215- 1 電容交換電路_ 217-1,217-2, 217-3,……,217-Ν,219-1,219-2, 219-3,……,219-Ν 輸入端_ 220 量湏丨J /計算模組_ 222 量測單元_ 224 計算單元_ 300 電容交換電路_ 310操作放大器__ 320 ADC較低等級
16

Claims (1)

1228876 拾、申請專利範圍: 比數位轉換器之誤差量測方法’該管線式類比數位轉換 數個類比數位轉解元,依序鱗接(⑽ 一管 ,木構(ppeline),該方法包含有·· 值;以及 独合爲等離職私之—之輸入端; 口定健組合’切換該類比數位轉換單;之電容配置以進 H,當該類比數位觀單元祕—第—電容配置時,量測該管 ^構之輸綠喊生-第—量雛,當鋪比數位觀單元處於 弟—電容配置時,量卿管驗構之輸出值以產生-第二量測 依據 训數,職正卿 2. 3. 4. 5. =:=利,第:項所述之方法,其中該校正 值與違弟二量測值之線性組合。 不 乾f第1項所述之方法,其中該切換電容配置之步驟係切 數位轉換單元中-取樣電容及—維持電容之連接狀態。 以及提 含有提第方法,其中該提供偏壓組合之步驟係包 2ϊ!τ參考電壓值至該類比數位轉換單元之類比輸人端, 仏一 > 考訊號至該類比數位轉換單元之數位輸入端。 一種管線式類比數位轉換器,包含有·· ’包含有複數個相互_接(cascade)之類比數位轉換單元, 一以專類比數位轉換單元之—包含有—電容交換電路;以及、 —====構,細據—、喊正常數校正該管線 17 1228876 其中該電容交換電路係配合該管 換該類比數位轉換單元中之數^換器之誤差量測來切 | ’以得到該峻正常數。 6·如申請專利範圍第5項所述之管 元包含有: 工*、數位轉換器,其中該校正單 -量測單元,她於該管線架構 7.數如=處^^^ 輸出值以產生-第一量測值,春 ^里測早7^測該管線架構之 配置時._糾二====::;:容 8- 、寻電令、以及複數個開關器。 9· 一種誤差量測電路,用於一瞢蠄彳 路包含有: ^線式類比數位轉換器中’該誤差量測電 一第一電容; 一第二電容; 一輪出級,祕於該第-電容、該第二 7換器之複數個轉換單元所組成之管線架構,具 —mf拖麵接於該第一電容及該第二電容,用來依據複數個控 =出級之間之該第一電容與 料一電谷之配置狀悲,以於該輪出端產生複數侧量值。 18 1228876 10. 如申請專利範圍第9項所述之誤差量測電路,其中該輸出級係為一操 作放大器。 11. 如申請專利範圍第9項所述之誤差量測電路,其中該開關器組合包含 有·· 一組第一開關器,用來選擇性地將該第一電容之一端連接至該等固定 偏壓之一;以及 一第二開關器,用來選擇性地將該第一電容之該端連接至該輸出級。 12. 如申請專利範圍第11項所述之誤差量測電路,其中該組第一開關器及 該第二開關器係交互地制動(activate )。
19
TW093110096A 2004-04-12 2004-04-12 Error measurement method of digitally self-calibrating pipeline ADC and apparatus thereof TWI228876B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW093110096A TWI228876B (en) 2004-04-12 2004-04-12 Error measurement method of digitally self-calibrating pipeline ADC and apparatus thereof
US10/907,652 US7042373B2 (en) 2004-04-12 2005-04-11 Error measuring method for digitally self-calibrating pipeline ADC and apparatus thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW093110096A TWI228876B (en) 2004-04-12 2004-04-12 Error measurement method of digitally self-calibrating pipeline ADC and apparatus thereof

Publications (2)

Publication Number Publication Date
TWI228876B true TWI228876B (en) 2005-03-01
TW200534594A TW200534594A (en) 2005-10-16

Family

ID=35060036

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093110096A TWI228876B (en) 2004-04-12 2004-04-12 Error measurement method of digitally self-calibrating pipeline ADC and apparatus thereof

Country Status (2)

Country Link
US (1) US7042373B2 (zh)
TW (1) TWI228876B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI304686B (en) * 2006-01-06 2008-12-21 Realtek Semiconductor Corp Pipeline analog-to-digital converter capable of sharing comparators
JP2008041884A (ja) * 2006-08-04 2008-02-21 Rohm Co Ltd 半導体集積回路およびそれを備えた電子機器
CN101764609B (zh) * 2008-12-24 2012-10-03 财团法人工业技术研究院 低功率模拟数字转换器
US8446303B2 (en) * 2010-10-13 2013-05-21 Analog Devices, Inc. System and method of analog-to-digital converters
US8698658B1 (en) 2012-10-24 2014-04-15 Lsi Corporation Apparatus, method and system for cancelling an input-referred offset in a pipeline ADC
US10928510B1 (en) 2014-09-10 2021-02-23 Rockwell Collins, Inc. System for and method of image processing for low visibility landing applications
CN105607061B (zh) * 2014-11-07 2020-06-05 罗克韦尔柯林斯公司 使用天气雷达感测的显示系统和方法
US10228460B1 (en) 2016-05-26 2019-03-12 Rockwell Collins, Inc. Weather radar enabled low visibility operation system and method

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1994027373A1 (en) * 1993-05-12 1994-11-24 Analog Devices, Incorporated Algorithmic a/d converter with digitally calibrated output
US5465092A (en) * 1994-01-19 1995-11-07 National Semiconductor Corporation Pipelined analog-to-digital converter with curvefit digital correction
US5499027A (en) * 1994-02-24 1996-03-12 Massachusetts Institute Of Technology Digitally self-calibrating pipeline analog-to-digital converter
US5668549A (en) * 1994-11-10 1997-09-16 National Semiconductor Corporation Radix 2 architecture and calibration technique for pipelined analog to digital converters
US5929796A (en) * 1997-04-29 1999-07-27 National Semiconductor Corporation Self-calibrating reversible pipeline analog to digital and digital to analog converter
US6222471B1 (en) * 1998-01-15 2001-04-24 Texas Instruments Incorporated Digital self-calibration scheme for a pipelined A/D converter
US6369744B1 (en) * 2000-06-08 2002-04-09 Texas Instruments Incorporated Digitally self-calibrating circuit and method for pipeline ADC
US6606042B2 (en) * 2001-05-23 2003-08-12 Texas Instruments Incorporated True background calibration of pipelined analog digital converters
US6563445B1 (en) * 2001-11-28 2003-05-13 Analog Devices, Inc. Self-calibration methods and structures for pipelined analog-to-digital converters
JP2003298418A (ja) * 2002-03-29 2003-10-17 Fujitsu Ltd 誤差自動較正機能付きアナログ/ディジタル変換器

Also Published As

Publication number Publication date
TW200534594A (en) 2005-10-16
US7042373B2 (en) 2006-05-09
US20050225461A1 (en) 2005-10-13

Similar Documents

Publication Publication Date Title
TW201014194A (en) Data conversion circuitry and method therefor
CN110572157B (zh) 一种i/f变换电路板的温度补偿方法
US9362938B2 (en) Error measurement and calibration of analog to digital converters
US11327099B2 (en) High-precision resistance measurement system and method combining micro-differential method and ratiometric method
JP2005184118A (ja) Ad変換器の故障検出装置
JPH09500243A (ja) デジタル的に較正された出力を備えたアルゴリズムa/dコンバータ
TWI228876B (en) Error measurement method of digitally self-calibrating pipeline ADC and apparatus thereof
CN105588622A (zh) 一种高精度称重系统
CN208367091U (zh) 一种高阻电位器碳膜片阵列板整板阻值提取电路
TWI227071B (en) Pipeline ADC calibrating method utilizing extra ADC module and apparatus thereof
CN109084931A (zh) 一种传感器失调校准方法
CN101499801B (zh) 一种a/d转换电路及其转换方法
TW200534593A (en) Digitally self-calibrating pipeline ADC and method thereof
CN117420359A (zh) 一种全动态范围高精度阻值测量结构及其测量方法
CN212364401U (zh) 一种测量微弱信号的电阻传感器测量电路
CN100527630C (zh) 额外模数转换模块校正流水线式模数转换器的方法及装置
CN106130560B (zh) 应用于具有dac功能的西格玛德尔塔模数转化电路的积分器
WO2022241698A1 (zh) 模数转换电路、集成芯片、显示装置及模数转换方法
Mohan et al. Dual slope resistance to digital converter
Petrellis et al. Capacitive sensor estimation based on self-configurable reference capacitance
Kumar et al. Digital converter for push-pull type resistive transducers
CN103322899A (zh) 一种应变式传感器模拟器
Sowmya et al. Design and Development of Signal Conditioning Card for Load Cell
CN203133136U (zh) 一种基于fpga的测试装置
CN202306377U (zh) 反馈式超高精度电压源

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent