TW516239B - Pixel structure with storage capacitor, fabrication method for the same, and liquid crystal display device - Google Patents

Pixel structure with storage capacitor, fabrication method for the same, and liquid crystal display device Download PDF

Info

Publication number
TW516239B
TW516239B TW090127127A TW90127127A TW516239B TW 516239 B TW516239 B TW 516239B TW 090127127 A TW090127127 A TW 090127127A TW 90127127 A TW90127127 A TW 90127127A TW 516239 B TW516239 B TW 516239B
Authority
TW
Taiwan
Prior art keywords
capacitor
electrode
capacitor electrode
pixel
pixel structure
Prior art date
Application number
TW090127127A
Other languages
English (en)
Inventor
Yung-Liang Wu
Dung-Rung Wang
Jin-Rung Guo
Original Assignee
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chi Mei Optoelectronics Corp filed Critical Chi Mei Optoelectronics Corp
Priority to TW090127127A priority Critical patent/TW516239B/zh
Priority to US10/065,380 priority patent/US6815715B2/en
Priority to JP2002310039A priority patent/JP2003161961A/ja
Application granted granted Critical
Publication of TW516239B publication Critical patent/TW516239B/zh
Priority to US10/931,563 priority patent/US6887730B2/en
Priority to US11/094,884 priority patent/US20050184324A1/en

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/60Capacitors
    • H10D1/68Capacitors having no potential barriers

Landscapes

  • Liquid Crystal (AREA)

Description

516239 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(j ) 一種顯示器裝置,且特別是有關於一種畫素儲存電 容器結構。 顯示器於日常生活中,是常見的裝置。特別是使用 的電視或電腦必須備有一顯示器,使影像能顯示於顯示器 的螢幕上,呈現給使用者。一般顯示器若是以陰極射線設 計,其需要很大的空間,造成不便。尤其是,筆記型電腦 無法與陰極射線的顯示器一起使用。因此由點陣列設計形 成的平面滅不窃產品’例如顯示器(liquid cryStai display, LCD)或疋薄膜電晶體(thin film transistor,TFT)液晶顯示 器’已被成功推出。薄膜電晶體液晶顯示器的圖像是由一 畫素陣列所構成。每一個畫素由一薄膜電晶體所控制。 請參閱第1圖’第1圖繪示習知薄膜電晶體液晶顯 示器的驅動電路。薄膜電晶體液晶顯示器包括一掃描電路 (scanning circuit)l〇〇 及一信號保持電路(signal_h〇lding cirCuit)102。掃描電路1〇〇驅動一組掃描線11〇,而信號保 ί寸鼠路102驅動一組丨g號線112。掃描線11 〇與信號線u 2 交叉構成一二維陣列。二維陣列的每一交叉點,包括有〜 薄膜電晶體104,一畫素儲存電容1〇8,及一液晶顯示胞 1〇6 ’如此形成一畫素。薄膜電晶體104的閘極由對應的 知I田線110控制’而薄膜電晶體1〇4的源極由對應的信雜 線II2控制。薄膜電晶體1〇4的汲極連接於一畫素電極層广 也同時連接畫素儲存電容器108之一電極。畫素儲存電容 108是用於維持控制液晶所需的電壓。畫素儲存電容 的另一電極,在更早期技術可連接於相鄰的掃描線。 Γ > I I I .1 if tmMm ϋ n ϋ ϋ I I ϋ —i 1 ϋ fli 1 J ,· I ϋ Bn i_i 1_1 an - (請先閱讀背面之注意事項再填寫本頁) •線! 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297 ) 516239 經濟部智慧財產局員工消費合作社印製 A7 _B7 五、發明說明(2) 另外,隨著薄膜電晶體液晶顯示器的大尺寸化’爲 降低驅動的閘極延遲效應(gate delay)的影響,現今畫素以 一共通電極型畫素儲存電容(Cst On Common)爲設計主 流。此種型式設計,因採取共通電極(common)與閘極分離 的做法。電容之另一電極連接到一共通電壓,例如一共通 電極(common electrode,Vcom) 〇 請參閱第2圖,第2圖繪示一習知薄膜電晶體液晶 顯示器的佈局結構。薄膜電晶體1〇4之閘極連接於掃描線 110。薄膜電晶體104的源極連接到對應的信號線Π2。薄 膜電晶體104的汲極連接到畫素電極層118。另外畫素儲 存電容器由一共通下電極114與上電極116所構成。畫素 電極層118透過一開口 120與上電極116連接。 其中,下電極114形成於一透明基板126上。下電極 114 一般又稱爲第一金屬層,其一般與薄膜電晶體104的 闊極共N定義形成。接著’ 一^電容介電層124形成覆盍於 下電極114上。一金屬電極層116形成於電容介電層124 上作爲儲存電容之上電極116,其與下電極114重疊的部 份,爲主要電荷儲存位置。一保護層122形成覆蓋過於電 容上電極116,且覆蓋其他部分。保護層122有一開口 120, 暴露出電容上電極116。一畫素電極層118透過開口 120, 可與電容上電極116連接。另外,其他結構以完成液晶顯 示器’例如整合彩色濾光片基板於透明基板126上,並塡 入一液晶層(未示)等,爲習此技藝者熟知,於此不再詳述。 1述習知結構中,當陣列製造過程中,薄膜電晶體104 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ----1---*---------?---Γ 訂---------- (請先閱讀背面之注意事項再填寫本頁) 516239 ;<-τ·τ·Ρι / f\r\a A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(/) 的的通道區一般是由非晶矽氫化物(amorph〇us silicon hydride,a-Si:H)所形成。於定義形成過程中,非晶矽之異 物115,容易沿電容下電極114的邊緣而殘留在電容介電 層24上。當進行習稱第二金屬層製程(metal 2),以形成電 容上電極116及信號線112時,電容上電極116會覆蓋過 電容之下電容電極114,並跨過其邊緣。此時若有導電的 殘留異物115沿電容下電極114邊緣殘留在電容介電層24 上,將使電容上電極116與信號線112短路(short),造成 陣列的缺陷。 另外,殘留異物115可能也會造成上下電容電極的短 路’使畫素儲存電容108失去效應,造成此畫素的亮點缺 陷。異物115殘留造成亮點缺陷時,一般除了用雷射將異 物除去以外,同時也會使共通電極114造成爲斷線。斷線 會造成閘極淡線的發生。因此爲防止淡線的發生,當有缺 陷的電容器所產生的點缺陷發生時,一般的做法則傾向於 不修補此點缺陷,因而形成亮點。 但疋,現今巾場封顯不器的畫像品質,其要求越益 嚴苛。如何將亮點以雷射修補的技術,將亮點修補成暗點, 以達到零亮點的目標,是目前的主流趨勢。目前上述的雷 射修補技術,無法做暗點化,因爲現有的暗點化技術,會 使共通電極與閘極短路而造成亮線缺陷。因此如何解決蓄 積電容器之點缺陷,無法做暗點化的問題,爲進一步提昇 畫像品質的重要關鍵。 有鑑於此,本發明提供一種畫素儲存電容器結構。 ______ __ 5_ (請先閱讀背面之注意事項再填寫本頁) i ----訂— 線— 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 516239 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(午〇 藉縮小電容上電極的邊緣,使電容下電極大於電容上電 極。如此當導電異物殘留於電容下電極的邊緣時,因電容 上電極不與電容下電極之邊緣重疊,即使異物殘留,也可 降低電容與信號線短路的機率。 本發明提供一種畫素儲存電容器結構,包括第一電 容電極形成於一基板上。一電容介電層形成於第一電容電 極上。一第二電容電極形成於電容介電層上,其中第二電 容電極的面積範圍小於第一電容電極的面積範圍。一保護 層覆蓋過於第二電容電極上,其中保護層有一開口,暴露 出第二電容電極。一畫素電極層覆蓋於保護層上,透過保 護層之開口與第二電容電極連接。 上述中,該畫素電極與一開關元件連接。 上述中,因第二電容電極的面積範圍小於第一電容電 極的面積範圍,其邊緣不重疊,因此有效降低電容短路的 機率。 本發明提供一種液晶顯示裝置,包括複數條掃描線; 複數條信號線;以及複數個畫素,每一畫素包括一液晶單 元,具有一畫素電極連接至一儲存電容,以及一開關元件, 連接液晶單元與信號線之一,而開關元件之一連接至掃描 線之一;其中,上述儲存電容更包括一第一電容電極、一 電容介電層與一第二電容電極,第二電容電極與第一電容 電極之一重疊區域大致上相等於第二電容電極之面積。 本發明另外提供一種形成一畫素儲存電容器的方法, 包括形成一第一電容電極於一基板上。於該第一電容電極 ____________6 本纸張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公爱) !ll-i------tL·—— —訂--------- 線-♦ (請先閱讀背面之注意事項再填寫本頁) 516239 A7
«nw _BZ 五、發明說明(g) 上,形成一電容介電層。於該電容介電層上,形成一第二 電容電極,其中該第二電容電極的一面積範圍小於該第一 電容電極。於該第二電容電極上形成一覆蓋保護層。定義 該保護層以形成一開口,暴露出該第二電容電極。形成一 畫素電極層,覆蓋於該保護層上,透過該保護層之該開口 與該第二電容電極連接。 爲讓本發明之上述目的、特徵、和優點能更明顯易懂, 下文特舉一較佳實施例,並配合所附圖式,作詳細說明如 下: 圖式之簡單說明: 第1圖繪示繪示習知薄膜電晶體液晶顯示器的驅動 電路; 第2圖繪示一習知薄膜電晶體液晶顯示器的佈局結 構; 第3A圖繪示依照本發明,薄膜電晶體液晶顯示器的 佈局結構;以及 第3B圖繪示依照本發明,於第3A圖中沿π-ll線的 剖面圖。 標號說明: 100 掃描電路 102 信號保持電路 104 薄膜電晶體 106 畫素液晶 _____7_ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) · (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 i —— —訂------- ---線— ------^---【-------------- 516239 Α7 Β7 五、發明說明(<) 108 儲存電容 110 掃描線 112 信號線 114 共通電極線 115 異物 116 , 200 電容上電極 118 , 204 畫素電極 120 , 202 開口 122 保護層 124 電容介電層 126 基板 (請先閱讀背面之注意事項再填寫本頁) -------tri 實施例 本發明的畫素儲存電容器結構’其主要特徵之一爲藉 由縮小電容上電極的邊緣,或是擴大電容下電極的邊緣, 使電容下電極大於電容上電極。如此當導電異物沿電容下 電極的邊緣殘留在電容介電層上時,因電容上電極不與電 容下電極之邊緣重疊,即使導電異物殘留,也可降低電容 與信號線短路的機率。以下舉一實施例作爲本發明特徵的 描述。 請參閱第3A圖,第3A圖繪示依照本發明,薄膜電 晶體液晶顯示器的佈局結構。薄膜電晶體104之閘極連接 於|市描線110。薄膜電晶體104包括一^鬧極104g,一源極 104s,即一汲極104d。薄膜電晶體1〇4的設計,一般有兩 _ 8 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 線 1-♦-· 經濟部智慧財產局員工消費合作社印製 516239 Α7 Β7 A066j-wf1 五、發明說明(rj) 種,一種是閘極104S在下’而源極104s及汲極l〇4d在 上。另種設計爲閘極l〇4g在上,而源極l〇4s及汲極104d 在下。現今以閘極l〇4g在下,先形成於透明基底上。閘 極104g —般與電容下電極114 一起定義形成,又稱爲第 一金屬(metal 1)製程。源極104s及汲極104d之間有一通 道區104a。一般通道區104a是由導電的非晶砂所形成, 而源極l〇4s及汲極104d則由具有N型摻雜-的非晶矽導 電物質定義形成。一般液晶顯示器,又包括上下畫素電極 層,及其間的液晶層。另外又包括濾色層,相位差板,偏 光板,等等,皆爲熟此技藝者熟知的技術,不詳細描述。 而液晶顯示器控制機制,簡單描述於下。 請同時參見第1圖,薄膜電晶體104的閘極104g連 接掃描線110。掃描線110由掃描電路100控制。源極104s 則連接到對應的信號線112。信號線112由保持電路102 控制。薄膜電晶體104的汲極104d連接到一畫素電極層 204。另外畫素儲存電容器由一電容下電極114與一電容 上電極200所構成。電容下電極114也例如連接到一共通 電極Vcom。畫素電極層204透過一開口 202與電容上電 極200連接。於畫素電極層204上有一液晶層,及液晶層 上方的一畫素電極層(未示)。畫素電極層204 —般由銦錫 氧化物(Indium tin oxide)所形成。 掃描電路100與保持電路102各由不同的時脈,以一 順序供給掃描線110與信號線112。掃描線110控制薄膜 電晶體104的開與關。信號線II2施加電壓給薄膜電晶體 _ 9 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 I I n ϋ ϋ ϋ 1 I I I ϋ ϋ I ϋ I I I I n i-i I I n — — — — — — — — — — — — — —I. 516239 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(g ) 1〇4。而薄膜電晶體104的汲極與畫素儲存電容器108連 接。如果薄膜電晶體104被打開時,可經信號線112供給 畫素儲存電容器1〇8的所需的電壓,進而控制畫素電極ITO 的電壓。由上下畫素電極ITO所施加的電壓’因此可控制 畫素範圍內之其間液晶分子的轉動特性。當畫素儲存電容 器,經薄膜電晶體104的開啓充電’可依選擇’控制液晶 在此畫素的亮暗’並保持之。 由於畫素陣列的製造過程需經至少四道製程,可能會 有一些異物殘留其間,造成元件的缺陷,例如前述第2圖 所引起的一些問題。爲了解決異物的殘留,造成不當短路, 利用本發明設計電容上電極’可解決上述問題。 本發明設計使鼠合上鼠極2⑼涵盖的範圍,比電容下 電極II4小,使電容下電極U4的邊緣不會與電容上電極 200重疊,亦即電容上電極與電容下電極114的重疊 區域大約相當於電容上電極200的面積。於形成電容的過 程中,下電極II4的邊緣容易殘留異物IIS。異物115 一 般是導電殘留物,例如形成通道區的非晶矽材料,其容易 沿電容下電極114的邊緣殘留在電谷介電層124卜:开》成 導電殘留物。由於電容上電極200 —般是與信號線112"一 起形成,如果電容上電極200與電容下電極的邊緣有 重疊。異物115可品會造成電谷上電極20〇與伊號線ip 的短路。 另外,若是異物115與電容上電極20〇跑麵 ^ 〜电谷下電極 II4觸碰,會使電谷短路失效。本發明設計,便街容上银 ----— — — — — — —— — — — — — — — — ^ ·11111111 I (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 516239 Α7 Β7
Qn^^t-TAT-Fl ήηη / 五、發明說明(y ) 極200比電容下電極114小,如此只少可避免電容短路, 或是畫素電極層204短路到信號線。 本發明要求電容上電極200的面積範圍比電容下電極 II4小’是爲了避免其邊緣的重疊。因此面積的形狀或大 小可視實際的設計而改變,而只要避免邊緣的重疊即可。 薄膜電晶體104的作用,一般而言類似於一開關元 件,可控制電容器的充電狀態。而開口 202的形成可由一 般的定義製程達成,例如微影蝕刻。開口 202的位置,是 爲了使畫素電極與電容上電極200的連接,一般是位於電 容上電極200的範圍之內,例如可形成於約中間部位。 上述中,本發明的主要特徵在於,電容上電極200比 電容下電極114小,使異物115不會觸碰到電容上電極200 造成短路。第3B圖繪示依照本發明,於第3A圖中沿Π-Π 線的剖面圖。請參閱第3A與3B圖,一電容下電極114形 成於一基板126上。一電容介電層124形成覆蓋過電容下 電極114。電容上電極200形成於電容介電層124上。電 容下電極114,電容介電層124與電容上電極200形成一 儲存電容。一保護層122形成於電容上電極200之上,且 覆蓋過基板126。保護層122有一開口 202,暴露出電容 上電極200。一畫素電極層204,形成於保護層122之上。 畫素電極層204且透過開口 202與電容上電極200連接。 上述中,電容上電極200比電容下電極114的範圍小, 因此不與電容下電極114的邊緣重疊。當電容下電極114 的邊緣殘留有異物II5時,也不會與電容上電極200觸碰 本紙張又度適用中國國家標準(CNS)A4規格(210 X 297公釐) --— — — — — I — — — — — — — — — — — «II I— — In I <請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 516239 Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明說明(iD ) 造成不當短路。例如異物115延伸至信號線Π2時,電容 上電極200若與異物115觸碰,會造成電容上電極200與 信號線112之間的短路。 上述殘留異物115的位置分佈,僅是一示意圖。殘留 異物115也可能不連續,但是異物115殘留於電容下電極 114的邊緣造成不當的短路是傳統製程常碰到的問題。 本發明的特徵之一在於,設計電容下電極Π4的邊緣 不與電容上電極200重疊。因其邊緣不重疊,可以有效防 止不當短路。爲了有足夠的蓄積電容値,除了可縮小電容 上電極200的面積範圍爲外,也可放大電容下電極114的 面積範圍。甚至改變面積的邊緣形狀皆不脫離本發明提出 的特徵。 換句話說,本發明的特徵在於電容下電極114與電容 上電極200的邊緣不重疊即是。至於面積範圍的調整僅是 設計上的變化條件。另外,本發明並不限用於儲存電容在 共通電極上(Cs on common)的設計,亦可應用於儲存電容 在閘極(Cs on gate)上的設計。 綜上所述,雖然本發明已以一較佳實施例揭露如上, 然其並非用以限定本發明,任何熟習此技藝者,在不脫離 本發明之精神和範圍內,當可作各種之更動與潤飾,因此 本發明之保護範圍當視後附之申請專利範圍所界定者爲 準。 (請先閱讀背面之注意事項再填寫本頁) I n a— ϋ ϋ Mmmmw ϋ^-r^JI I i ai 1 ϋ n n I .1 ϋ ϋ -ϋ I n ϋ ί I I n ϋ n n n I ϋ n ·1 n
本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. 516239 A8 R8 C8 8066twfl.doc/006 D8 六、申請專利範圍 1. 一種具有儲存電容器之畫素結構,包括: 一第一電容電極,形成於一基板上; (請先閱讀背面之注意事項再填寫本頁) 一電容介電層,形成於該第一電容電極上; 一第二電容電極,形成於該電容介電層上,其中該 第二電容電極的一面積範圍小於該第一電容電極的一面積 範圍; 一保護層覆蓋過於該第二電容電極上,其中該保護 層有一開口,暴露出該第二電容電極;以及 一畫素電極層覆蓋於該保護層上,透過該保護層之 該開口與該第二電容電極連接。 2. 如申請專利範圍第1項所述之具有儲存電容器之 畫素結構,其中該第一電容電極與該第二電容電極之一重 疊區域具有與該第二電容電極大致上相等的一面積。 3. 如申請專利範圍第1項所述之具有儲存電容器之 畫素結構,其中該畫素電極與一開關元件連接。 4. 如申請專利範圍第1項所述之具有儲存電容器之 畫素結構,其中該畫素電極與一薄膜電晶體連接。 經濟部智慧財產局員工消費合作社印於 5. 如申請專利範圍第1項所述之具有儲存電容器之 畫素結構,其中該第一電容電極連接於一共通電壓。 6. —種具有儲存電容器之畫素結構,包括: 一第一電容電極,形成於一基板上; 一電容介電層,形成於該第一電容電極上;以及 一第二電容電極,形成於該電容介電層上,其中該 第二電容電極之一邊緣不跨過該第一電容電極之一邊緣。 本紙張尺度適用中國國家標準(CNS)A4規格(2】〇χ 297公釐) 516239 -、 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 8 066twf1. doc/006 申請專利範圍 7.如申請專利範圍第6項所述之具有儲存電容器之 畫素結構,更包括: 一保護層覆蓋過於該第二電容電極上,其中該保護 層有一開口,暴露出該第二電容電極;以及 一畫素電極層覆蓋於該保護層上,透過該保護層之 該開口與該第二電容電極連接。 8. 如申請專利範圍第6項所述之具有儲存電容器之 畫素結構,該第一電容電極之該邊緣,殘留有一異物。 9. 如申請專利範圍第8項所述之具有儲存電容器之 畫素結構,該一異物包括非晶矽。 10. 如申請專利範圍第6項所述之具有儲存電容器之 畫素結構,該第一電容電極與該第二電容電極所形成之一 電容器,受控於一薄膜電晶體。 11. 一種具有儲存電容器之畫素結構的形成方法,包 括·· 形成一第一電容電極,於一基板上; 形成一電容介電層,於該第一電容電極上; 形成一第二電容電極,於該電容介電層上,其中該 第二電容電極的一面積範圍小於該第一電容電極; 形成一保護層覆蓋過於該第二電容電極上; 定義該保護層以形成一開口,暴露出該第二電容電 極;以及 形成一畫素電極層,覆蓋於該保護層上,透過該保 護層之該開口與該第二電容電極連接。 ---------— I— ---^ — 1! (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(2]〇χ297公釐) 516239 A8 R8 C8 D8 8066twf1. doc/006 六、申請專利範圍 12. 如申請專利範圍第11項所述之具有儲存電容器 之畫素結構的形成方法,其中該第一電容電極與該第二電 容電極之一重疊區域,具有與該第二電容電極大致上相等 的一面積。 13. 如申請專利範圍第11項所述之具有儲存電容器 之畫素結構的形成方法,其中該畫素電極與一開關元件連 接。 14. 如申請專利範圍第11項所述之具有儲存電容器 之畫素結構的形成方法,更包括連接該畫素電極至一薄膜 電晶體。 15. 如申請專利範圍第11項所述之具有儲存電容器 之畫素結構的形成方法,更包括連接該第一電容電極至一 共通電壓。 16. —種液晶顯示裝置,包括: 複數條掃描線; 複數條信號線;以及 複數個畫素,每一畫素包括一液晶單元,具有一畫 素電極連接至一儲存電容,以及一開關元件,連接該液晶 單元與該些信號線之一,該開關元件之一連接至該些掃描 線之一; 其中,該儲存電容包括一第一電容電極、一電容介 電層與一第二電容電極,該第二電容電極與該第一電容電 極之一重疊區域大致上相等於該第二電容電極之面積。 -------------^« — 1— —— — — (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印矣 本紙張尺度適用中國國家標準(CNS)A4規格(2】0 X 297公釐)
TW090127127A 2001-11-01 2001-11-01 Pixel structure with storage capacitor, fabrication method for the same, and liquid crystal display device TW516239B (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
TW090127127A TW516239B (en) 2001-11-01 2001-11-01 Pixel structure with storage capacitor, fabrication method for the same, and liquid crystal display device
US10/065,380 US6815715B2 (en) 2001-11-01 2002-10-10 Storage capacitor structure and liquid crystal display device having the same
JP2002310039A JP2003161961A (ja) 2001-11-01 2002-10-24 貯蔵コンデンサ構造
US10/931,563 US6887730B2 (en) 2001-11-01 2004-08-31 Storage capacitor structure
US11/094,884 US20050184324A1 (en) 2001-11-01 2005-03-30 Storage capacitor structure and liquid crystal display device having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW090127127A TW516239B (en) 2001-11-01 2001-11-01 Pixel structure with storage capacitor, fabrication method for the same, and liquid crystal display device

Publications (1)

Publication Number Publication Date
TW516239B true TW516239B (en) 2003-01-01

Family

ID=21679629

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090127127A TW516239B (en) 2001-11-01 2001-11-01 Pixel structure with storage capacitor, fabrication method for the same, and liquid crystal display device

Country Status (3)

Country Link
US (2) US6815715B2 (zh)
JP (1) JP2003161961A (zh)
TW (1) TW516239B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8169561B2 (en) 2005-04-19 2012-05-01 Au Optronics Corporation Pixel structures with repairable capacitor structures
TWI457891B (zh) * 2004-05-20 2014-10-21 Samsung Display Co Ltd 顯示裝置及其驅動方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7476925B2 (en) * 2001-08-30 2009-01-13 Micron Technology, Inc. Atomic layer deposition of metal oxide and/or low asymmetrical tunnel barrier interploy insulators
KR20050051140A (ko) * 2003-11-27 2005-06-01 삼성에스디아이 주식회사 커패시터 및 이를 구비한 평판표시장치
TWI251706B (en) * 2003-12-26 2006-03-21 Display Optronics Corp M Storage capacitor having light scattering function and manufacturing process of the same
KR100698697B1 (ko) * 2004-12-09 2007-03-23 삼성에스디아이 주식회사 발광표시장치 및 그의 제조방법
US9064785B2 (en) * 2007-07-20 2015-06-23 Freesacle Semiconductor, Inc. Electronic device including a capacitor and a process of forming the same
JP5771365B2 (ja) * 2009-11-23 2015-08-26 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 中小型液晶表示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI250337B (en) * 1998-02-09 2006-03-01 Seiko Epson Corp An electro-optical apparatus and electronic appliances
US6448579B1 (en) * 2000-12-06 2002-09-10 L.G.Philips Lcd Co., Ltd. Thin film transistor array substrate for liquid crystal display and a method for fabricating the same
JP3844913B2 (ja) * 1999-06-28 2006-11-15 アルプス電気株式会社 アクティブマトリックス型液晶表示装置
KR100838185B1 (ko) * 2001-09-24 2008-06-13 엘지디스플레이 주식회사 어레이 기판 및 이를 이용한 액정 표시 장치와, 이의 제조방법
KR100835975B1 (ko) * 2001-12-28 2008-06-09 엘지디스플레이 주식회사 횡전계방식 액정표시장치용 어레이기판과 그 제조방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI457891B (zh) * 2004-05-20 2014-10-21 Samsung Display Co Ltd 顯示裝置及其驅動方法
US8169561B2 (en) 2005-04-19 2012-05-01 Au Optronics Corporation Pixel structures with repairable capacitor structures
US8687136B2 (en) 2005-04-19 2014-04-01 Au Optronics Corporation Repairing method for pixel structure with repairable capacitor structures

Also Published As

Publication number Publication date
US6815715B2 (en) 2004-11-09
US6887730B2 (en) 2005-05-03
US20030080368A1 (en) 2003-05-01
US20050023585A1 (en) 2005-02-03
JP2003161961A (ja) 2003-06-06

Similar Documents

Publication Publication Date Title
TW514755B (en) Active-matrix type liquid crystal display device and method of compensating for defective pixel
JP5066335B2 (ja) 感知素子を内蔵した表示装置
US8586989B2 (en) Thin film transistor array panel and display device
TWI542930B (zh) 液晶顯示器及其製造方法
TW516239B (en) Pixel structure with storage capacitor, fabrication method for the same, and liquid crystal display device
CN101286516B (zh) 有源矩阵衬底,液晶显示面板及其制造方法
JP2001281682A (ja) アクティブマトリクス型液晶表示装置
JPWO1997012277A1 (ja) 表示装置、電子機器及び表示装置の製造方法
JPH02188723A (ja) 液晶表示装置
KR100498543B1 (ko) 액정표시장치용 어레이 기판 및 그 제조방법
JP2003207794A (ja) アクティブマトリクス型表示装置
JP2002116712A (ja) 表示装置および表示装置の製造方法
TWI247160B (en) Liquid crystal display device
US10274799B2 (en) Array substrate including a test pattern and fabrication method thereof, test method and display device
TW516225B (en) Pixel storage capacitor structure
KR100606963B1 (ko) 액정 디스플레이 패널 및 그의 제조방법
US6750925B2 (en) Active matrix display device
JP4905136B2 (ja) 液晶装置
CN1490645A (zh) 具有储存电容器的像素结构与其形成方法及液晶显示装置
US12493386B2 (en) Active matrix substrate, display panel, and display device
JP5141531B2 (ja) 電気光学装置及び電気光学装置の製造方法
US20070165146A1 (en) Liquid crystal display
KR100683524B1 (ko) 라운드형 공통전극라인을 가지는 액정패널
JP2006337424A (ja) 電気光学装置および電子機器
KR20060062569A (ko) 액정 표시 패널

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees