TW378272B - Detecting the open/grounded /shorted state of each pin on a computer parallel port - Google Patents

Detecting the open/grounded /shorted state of each pin on a computer parallel port Download PDF

Info

Publication number
TW378272B
TW378272B TW87117675A TW87117675A TW378272B TW 378272 B TW378272 B TW 378272B TW 87117675 A TW87117675 A TW 87117675A TW 87117675 A TW87117675 A TW 87117675A TW 378272 B TW378272 B TW 378272B
Authority
TW
Taiwan
Prior art keywords
pin
parallel port
computer
pins
state
Prior art date
Application number
TW87117675A
Other languages
English (en)
Inventor
Yeou-Chyuan Jang
Chyuan Fuh
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW87117675A priority Critical patent/TW378272B/zh
Application granted granted Critical
Publication of TW378272B publication Critical patent/TW378272B/zh

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

經漓部中央標準局員工消費合作社印製 A7 B7 五、發明説明(】) 發明背景: 本發明係一種電腦並列卑上各接腳(PIN)之開路、接地及短 路狀況之檢測方法,尤指一種接腳(PIN)對電腦之印表機並列埠 (LPT)上各接腳(PIN)之開路、接地及短路三種狀態,正確地 進行檢測及辨識之方法。 先前技藝: 在現今電腦產品領域中,電腦產品在出廠前均必需進行各 項品管檢測,以確保電腦品質之穩定。按,常見習用之電腦檢 測軟體與硬體分位係一般電腦製造廠用來檢測其產品質量和性 能的重要手段,而該電腦主機上所設之印表機並列埠(LPT) 之測試,則是其中一個重要項目》 按,一般對電腦主機印表機上並列埠(LPT)進行測試之 習用方式,僅係以一電腦檢測軟體偵測該電腦主機之印表機上 並列埠(LPT)是否存在,並檢測該印表機並列埠(LPT)之 地址,倘若,該電腦軟體檢測出該印表機並列埠(LPT)係存 在,則繼續測試該印表機並列埠(LPT)之各接腳(PIN)之內部 暫存器之狀態。. 惟,在實際生產及檢測過程中,未通過檢測之該等電腦主 機之印表機並列埠(LPT),其眞正問題往往並非發生在該印 表機並列璋(LPT)本身之內部暫存器,而係該印表機並列 埠(LPT)之各接腳(PIN)發生焊接上之問題,例如:該印表機 並列埠(LPT )之各接腳(PIN)發生開路、接地及短路等錯誤狀 態,而非該印表機並列埠(LPT)之內部暫存器發生問題。 本紙張尺度適用中國國家標準(CNS ) A4规格(210 X297公釐) (諳先閣讀背面之注意事項再填寫本頁) 衮· 經漓部中央標隼局員工消費合作社印$1 A7 B7五、發明説明(j ) 故,習用檢測方法常常造成檢測上之無謂困擾,以及資源上之 浪費,因此,若有一種可用以檢測並判斷該印表機並列埠 (LPT)之各接腳(PIN)之開路、接地及短路等錯誤狀態之方 法,就可以大幅節省其所花費之時間與減少其資源之浪費。 有鑑於上述習用之各種缺點,發明人經過長久努力硏究與 實驗,終於開發設計出本發明之電腦並列埠上各接腳(PIN)之開 路、接地及短路狀況之檢測方法。 發明目的: 本發明之目的,係在提供一種電腦並列埠上各接腳(PIN)之 開路、接地及短路狀況之檢測方法,該方法利用一測試軟體程 式透過電腦主機所外接之一模組(Module),以對該電腦並列 埠(LPT)上之各接腳(PIN)進行雙向訊息傳達,並據以完成開 路、接地及短路等檢測,令測試者可藉由該測試方法,正確地 對該電腦之並列埠(LPT)上各接腳(PIN)之開路、接地及短路 等三種狀態進行檢測,以有效改善習用檢測方法僅能偵測電腦 主機之印表機並列埠(LPT)是否存在及其地址之效能,以避 免誤判該印表機並列埠(LPT)之眞正問題所在,降低檢測上 之無謂困擾,並大幅減少資源之浪費。 爲使能對本發明之目的、形狀構造裝置特徵及其功,作更 進一步的認識與瞭解,茲舉實施例配合圖示,詳細說明如下: 圖示之簡單說明: 第一圖係爲本發明之系統配置圖。 第二圖係爲本發明之並列埠內部暫存器狀態示意圖。 --L---;----^--V 裝-- (請先閱讀背面之注意事項再填寫本頁) 訂 丨鲁 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) A7 B7 經滴部中央標隼局員工消費合作社印t .五、發明説明(g) 第三圖係爲本發明之開路操作流程示意圖。 第四圖係爲本發明之接地操作流程示意圖。 第五圖係爲本發明之短路操作流程示意圖· 主要元件圖號說明: 電腦主機·.·.10 ,硬碟·...·.11 印表機並列埠·_12 ,數據暫存器··121 狀態暫存器·· 1 2 2,控制暫存器.· 12 3 請參閱第一圖所示,本發明係一種「電腦並列埠上各接腳 (PIN)之開路、接地及短路狀況之檢測方法」,該方法係對一電 腦主機1 0上所設之印表機並列埠(LPT) 1 2上各接腳(PIN) 進行測試之方法,該電腦主機10內建置有一可存放一測試軟 體程式之儲存單元,該儲存單元可爲一硬碟11 (hard-sectored disk ) _以下簡稱(H/D ),或一軟磁碟(floppy disk)內(圖中未示),該測試軟體程式係由該硬碟1 1 (H/D )透過與該電腦主機1 0外接之一模組2 0 (Module ),以檢測該電腦主機1 0之並列埠(LPT ) 1 2上 各接腳(PIN)所傳達之雙向訊息。 請參閱第二圖所示,其係爲該電腦之印表機並列璋 (LPT) 1 2上各接腳(PIN)之內部暫存器(register)位値, 其中該並列埠(LPT) 1 2上之接腳(PIN)號2、3、4、5、6、 7、8、9係對應於該內部暫存器中之一數據暫存器1 2 1 (Data register)之印表機信號DO、Dl、D2、D3、D4、D5、D6、 D7位値,該並列埠(LPT) 1 2上之接腳(PIN)號---- (讀先閣讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) A 7 __'__B7_ 五、發明説明(在) 一、IS、13、12、10、11係對應於該內部暫存器中之一狀態暫 存器 1 2 2 (Status register)之印表機信號X、X、X、 ERR、SLCT、PE、ACK、BSY位値,而該並列埠(LPT) 1 (讀先閱讀背面之注意事項再填寫本頁) 2上之接腳(PIN)號1、14、16、17--------係對應於 該內部暫存器中之一控制暫存器1 2 3 (Control register)之 印表機信號STR、ALF、INI、DSL、IRQ、X、X、X位値, 且該並列埠(LPT) 1 2係可設定在一標準並列埠(SPP : Standard Parallel Port) ' —PS/2、一預設增加並列卑(E P P : Enhanced Paralle丨 Port Protocol)及一預設擴增容量並 列淳(EC P : Extended Capabilities Port Protocol)等四 種模式中之任何一種模式狀態下,而該PS/2、預設增加並列埠E P P及預設擴增容量並列埠ECP,均可採用該標準並列埠SPP以 兼容方式讀寫該並列埠(LPT) 1 2,因此,測試該並列埠 (LPT) 1 2時,只須利用該標準並列埠SPP之模式狀態,透 過對該並列埠(LPT) 1 2之數據暫存器1 2 1 (Data register)、狀態暫存器1 2 2 (Status register)及控制暫存 器1 2 3 (Control register)之讀寫,即可以完成對該並列埠 (LPT) 1 2全部特性之測試。 經滴部中央標準局貝工消費合作社印f 本發明中,該數據暫存器1 2 1 (Data register)、狀態 暫存器1 2 2 ( status register )及控制暫存器1 2 3 (Control register)係使用了該並列埠(LPT) 1 2上編號1 —I7之接腳(PIN),其中與該狀態暫存器1 2 2連接之接腳僅能 用於輸入資訊,而與該數據暫存器1 2 1及控制暫存器1 2 3 連接之接腳則可進行資訊讀/寫之雙向動作,而該並列埠 本紙柒尺度適用中國國家標準(CNS ) A4規格(2丨0XW7公釐) A7 B7 五、發明説明(^) (LPT) 12上其餘8支接腳(PIN)則爲接地。該模組2 0 (Module)對應於該並列埠(LPT) 1 2上之各接腳(PIN), 亦設有對應之連接端子,俾該電腦主機1 0透過該並列埠1 2 與該模組2 0 (Module)相連接。 本發明在對該並列埠(LPT) 12上之各接腳(PIN)進行開 路(OPEN)、接地(GROUND)及短路(SHORT)等三項 測試時,電腦主機1 0係先執行該硬碟1 1 (H/D )內預先存 放之測試軟體程式,並依下列步驟’請參閱第三圖所示’完成 對該等接腳(PIN)之開路(OPEN)測試: 步驟301·首先,電腦主機10將透過該並列埠 (LPT) 1 2發出一訊號,令該模組2 0 (Module)上之各連 接端子設成0電位狀態; 步驟3 0 2 ·再令該並列埠(LPT) 1 2上編號2、3、 4、5、6、7、8、9之數據接腳(PIN),及編號 1、14、16、17、 ----_、一之控制接腳(PIN)號設成〇電位狀態,並檢測分 別對應於該等接腳(PIN)之該數據暫存器1 2 1之信號位値 DO、Dl、D2、D3、D4、D5、D6、D7,及控制暫存器 1 2 3 之信號位値STR、ALF、INI、DSL、IRQ、X、X、X ; 步驟3 0 3 ·嗣,再令模組2 0 (Module)讀取其各連接 端子之電位狀態,該電位狀態正常應爲0電位; 經满部中央標準局員工消費合作社印製 步驟3 0 4 ·令該模組2 0 (Module)將所讀取之各連接 端子之電位狀態,透過該並列埠(LPT) 1 2上各接腳(PIN) 送回電腦主機10; 步驟3 0 5 ·該電腦主機1 〇判斷由該模組2 0 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) A7 B7 五、發明説明(g ) (Module)所傳回之電位狀態訊息,是否爲1電位; 步驟3 0 6 ·若是,則判斷該接腳(PIN)係呈開路 (OPEN)狀態,此時,檢測該接腳所對應之暫存器之信號位 値; 步驟3 0 7 _若否,則顯示該接腳(PIN)未處於開路 (OPEN)狀態,此時,檢測該接腳(PIN)所對應之暫存器之信 號位値; 如此,即可逐一檢測出該並列埠(LPT) 1 2上第幾號接 腳(PIN)係處於開路(OPEN)狀態及其所對應之暫存器之信號 位値。 請參閱第四圖所示,其執行接地(GROUND)測試方法如 T : 步驟401 ·首先,電腦主機10將透過該並列璋 (LPT) 1 2發出一訊號,令該模組2 0 (Module)上之各連 接端子設成1電位狀態; 步驟4 0 2 _再令該並列埠(LPT) 1 2上編號2、3、 4、5、6、7、8、9之數據接腳(PIN)號,及編號1、14、16、 17--------之控制接腳(PIN)設成1電位狀態,並檢測 分別對應於該等接腳(PIN)之該數據暫存器1 2 1之信號位値 DO、Dl、D2、D3、D4、D5、D6、D7,及控制暫存器 1 2 3 之信號位値STR、ALF、INI、DSL、IRQ、X、X、X ; 經濟部中央標準局員工消費合作社印製 步驟4 0 3 ·嗣,再令模組2 0 ( Module )讀取其各連接 端子之電位狀態,該電位狀態正常應爲1電位; 步驟4 0 4 ·令該模組2 0 (Module)將所讀取之各連接 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部中央標準局員工消費合作社印掣 A7 B7 _____ 五、發明説明(7 ) 端子之電位狀態,透過該並列埠(LPT) 1 2上各接腳(PIN)送 回電腦主機10; 步驟4 0 5 ·該電腦主機1 0判斷由該模組2 0 (Module)所傳回之電位狀態訊息,是否爲〇電位; 步驟4 0 6 ·若是,則判斷該接腳(PIN)係呈接地 (GROUND )狀態,此時,檢測該接腳(PIN)所對應之暫存器 之信號位値; 步驟4 0 7 ·若否,則顯示該接腳(PIN)未處於接地 (GROUND )狀態,此時,檢測該接腳(PIN)所對應之暫存器 之信號位値; 如此,即可逐一檢測出該並列埠(LPT) 1 2上第幾接腳 (PIN)係處於接地(GROUND)狀態及其所對應之暫存器之信 號位値。 請參閱第五圖所示,並依續執行短路(SHORT)測試方法 如下:
步驟501 ·.首先,電腦主機10將透過該並列埠 (LPT) 1 2發出一清除訊號,令其各接腳(PIN)編號爲第N 步驟5 0 2 ·由該並列璋(LPT) 1 2上第N+ 1接腳 (PIN)號檢測; 步驟5 0 3 •該電腦主機1 〇判斷該第N + 1接腳(PIN)編 號所對應之狀態接腳(PIN)號是否爲狀態暫存器1 2 2 (Status register)之信號位値X、X、X、ERR、SLCT、PE、ACK、 BSY ; 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (讀先聞讀背面之注意事項再填寫本頁)
經滴部中央標準局員工消費合作社印製 A7 B7 五、發明説明(g) 步驟5 0 4 ·若否,則令該並列埠(LPT) 1 2上該第N + 1接腳(PIN)編號於〇電位狀態,其他狀態接腳(PIN)於1電 位,並檢測分別所對應於該等接腳(PIN)之該暫存器信號位 値,並繼續下列步驟,若是,則跳到步驟步驟5 0 6 ; 步驟5 0 5 .再令該並列埠(LPT) 1 2上編號2、3、 4、5、6、7、8、9之數據接腳(PIN),及編號 1、14、16、17、 -------之控制接腳(PIN)設成1電位狀態,並檢測分別 所對應於該等接腳(PIN)之該數據暫存器1 2 1之信號位値 DO、Dl、D2、D3、D4、D5、D6、D7,及控制暫存器 1 2 3 之信號位値STR、ALF、INI、DSL、IRQ、X、X、X,並繼 續#驟5 0 8 ; 步驟5 0 6 ·電腦主機1 0將透過該並列埠(LPT) 1 2 發出一訊號,令模組2 0 (Module)讀取其各連接端子之電位 狀態,該電位狀態正常應爲1電位; 步驟5 0 7 ·再令模組2 0 (Module)上之該第N+ 1接 腳(PIN)編號於0電位狀態,其他之數據接腳(PIN)、控制接腳 (PIN)於1電位,並檢測分別所對應於該等接腳(PIN)之該暫存 器信號位値,並繼續下列步驟; 步驟5 0 8 ·嗣,再令模組2 0 (Module)讀取其各連接 端子之電位狀態; 步驟5 0 9 *令該模組2 0 (Module)將所讀取之各連接 端子之電位狀態,透過並列埠(LPT) 1 2上之各接腳(PIN)送 回電腦主機10; 步驟5 1 0 ·該電腦主機10判斷由該模組2 0 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨ο X 297公釐) (諳先閱讀背面之注意事項再填寫本黃) 、τ
A7 B7 五、發明説明(9) (Module)所傳回之電位狀態訊息,是否爲訊息0,若是,則 繼續下列步驟,若否,則跳到步驟5 1 3 ; 步驟5 1 1 ·該電腦主機1 0判斷該0電位接腳(PIN)是第 幾接腳(PIN)、或是接地接腳(PIN),若是,則跳到步驟5 1 3,並檢測該接腳(PIN)所對應暫存器(register)之信號位 値; 步驟5 1 2 ·若否,則設錯誤接腳(PIN)訊息,並到步驟5 13; 步驟5 1 3 ·判斷是否N >17,若否,則回到步驟5 0 2 繼續,若是,則繼續下列步驟; 步驟514 ·判斷是否有錯誤訊息; 步驟5 1 5 ·若是,則判斷該接腳(PIN)係呈短路 (SHORT )狀態,此時,檢測該接腳所對應之暫存器之信號位 値; 步驟5 1 6 ·若否,則顯示該接腳(PIN)未處於短路 (SHORT)狀態,此時,檢測該接腳(PIN)所對應之暫存器之 信號位値; 如此,即可逐一檢測出該並列埠(LPT) 1 2上第幾接腳 (PIN)與第幾接腳(PIN)係處於短路(SHORT)狀態及其所對 應暫存器(register)之信號位値。 經漪部中央標準局員工消費合作社印製 (諳先聞讀背面之注意事碩再填寫本頁) 本發明係可令測試者藉由上述之步驟,而達對該電腦印表 機並列埠(LPT) 1 2上各接腳(PIN)之開路、接地及短路三種 狀態,進行正確地檢測及辨識。 綜上所述,本發明僅用以舉例說明本發明之一可行實施例 __ 10_ ^^尺度適用中國國家標準(CNS ) A4規格(210X297公釐) A7 B7 五、發明説明(D) 而已,對熟悉該項技藝之人士,當可對其細部形狀進行各種等 效之變化例,惟其均應包括在本發明之精神及範圍。 經濟部中央標率局員工消費合作社印製 (讀先閱讀背面之注意事項再填寫本頁) 11_ 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐)

Claims (1)

  1. A8 B8 _g___ 六、申請專利範圍 1 ·—種電腦並列埠上各接腳(PIN)之開路、接地及短路狀 況之檢測方法,該方法係於一電腦主機內建置有一可存放一測 試軟體程式之儲存單元,該電腦主機並透過其並列埠與一模組 (Module)相連接,俾該電腦主機可藉由執行該測試軟體程 式,令該電腦主機依下列步驟檢測該電腦並列璋(LPT)上各 接腳(PIN)是否爲處於開路狀態: (一) 首先,電腦主機將透過該並列埠上之第一複數接腳 及第二複數接腳發出一訊號,令該模組上對應之各連接端子設 成一預設之電位狀態; (二) 再令該並列埠上之第一複數接腳及第二複數接腳設 成一預設之電位狀態; (三) 嗣,再令模組讀取其各連接端子之電位狀態; (四) 令該模組將所讀取之各連接端子之電位狀態,透過 該並列埠上各接腳送回電腦主機; (五) 該電腦主機判斷由該模組所傳回之電位狀態訊息’ 是否爲該預設之電位狀態; (六) 若是,則判斷該接腳係呈開路(open)狀態; (七) 若否,則顯示該接腳(PIN)未處於開路(OPEN)狀 態; 如此,即可逐一檢測出該並列埠上第幾號接腳係處於開路 (OPEN)狀態。 2·如申請專利範圍第1項所述之一種電腦並列埠上各接 腳(PIN)之開路、接地及短路狀況之檢測方法,其中該並列埠上 12 i紙張尺ST用中國國家標準(CNS〉M規格(210x297公巧 .sFMM_t (請先閎讀背面之注意事項再填寫本頁) 經濟部中央標隼局員工消費合作社印製 經濟部中央標準局員工消費合作社印製 Α8 Β8 C8 D8 六、申請專利範圍 之第一複數接腳爲一數據接腳及第二複數接腳爲一控制接腳, 且係分別與其數據暫存器及控制暫存器相連接,該等接腳可進 行資訊讀/寫之雙向動作。 3·如申請專利範圍第2項所述之一種電腦並列埠上各接 腳(PIN)之開路、接地及短路狀況之檢測方法,其中該電腦主機 並分別透過該數據接腳及控制接腳檢測該數據暫存器及控制暫 存器內之信號位値。 4·如申請專利範圍第1項所述之一種電腦並列埠上各接 腳(PIN)之開路、接地及短路狀況之檢測方法,其中該儲存單元 可爲一.硬碟(hard-sectored disk )或一軟碟(floppy disk) ° 5 · —種電腦並列卑上各接腳(PIN)之開路、接地及短路狀 況之檢測方法,該方法係於一電腦主機內建置有一可存放一測 試軟體程式之儲存單元,該電腦主機並透過其並列埠與一模組 (Module)相連接,俾該電腦主機可藉由執行該測試軟體程 式,令該電腦主機依下列步驟檢測該電腦並列埠(LPT)上各 接腳(PIN)是否爲處於接地狀態: (一) 首先,電腦主機將透過該並列埠上之第一複數接腳 及第二複數接腳發出一訊號,令該模組上對應之各連接端子設 成一預設之電位狀態; (二) 再令該並列埠上之第一複數接腳及第二複數接腳設 成一預設之電位狀態; (三) 嗣,再令模組讀取其各連接端子之電位狀態; (四) 令該模組將所讀取之各連接端子之電位狀態’透過 玉紙張;用中國國家標準(CNS ) Α4規格(210X297公釐) (讀先鬩讀背面之注意事項再填寫本頁)
    經濟部中央標準局—工消費合作社印裝 A8 Βδ C8 D8 _ 六、申請專利範圍 該並列埠上各接腳送回電腦主機; (五) 該電腦主機判斷由該模組所傳回之電位狀態訊息, 是否爲該預設之電位狀態; (六) 若是,則判斷該接腳係呈接地(GROUND)狀態; (七) 若否,則顯示該接腳未處於接地(GROUND)狀 態; 如此,即可逐一檢測出該並列埠上第幾接腳係處於接地 (GROUND)狀態。 6·如申請專利範圍第5項所述之一種電腦並列埠上各接 腳(PIN)之開路、接地及短路狀況之檢測方法,其中該並列埠上 之第一複數接腳爲一數據接腳及第二複數接腳爲一控制接腳, 且係分別與其數據暫存器及控制暫存器相連接,該等接腳可進 行資訊讀/寫之雙向動作。 7·如申請專利範圍第5項所述之一種電腦並列埠上各接 腳(PIN)之開路、接地及短路狀況之檢測方法,其中該電腦主機 並分別透過該數據接腳及控制接腳檢測該數據暫存器及控制暫 存器內之信號位値。 8·如申請專利範圍第5項所述之一種電腦並列埠上各接 腳(PIN)之開路、接地及短路狀況之檢測方法,其中該儲存單元 可爲一硬碟(hard-sectored disk ).或一軟碟(floppy disk)。· . 9·如申請專利範圍第5項所述之一種電腦並列埠上各接 腳(PIN)之開路、接地及短路狀況之檢測方法,其中該電腦主機 尙可依下列步驟檢測該電腦並列埠(LPT)上各接腳(PIN)是否 14 ^紙張尺度^中國國家標準(CNS ) A4規格(210X297公釐) HIULLiltilmFeir.·Γ —-Bag------------------ -------------- .ΟΊΊ—ΊΊ—y . :.::: ----- -:- -- ' . ^ --^-----------(ir---'-7--:-訂------ t -- (請先聞讀背面之注意事項再填寫本頁) A8 B8 ________ 六、申請專利範圍 爲處於短路狀態: (一) 首先,電腦主機將透過該並列埠上之第一複數接腳 及第二複數接腳發出一淸除訊號,令其各接腳編號爲第N = 〇 ; (二) 由該並列埠上第N+ 1接腳編號檢測; (三) 該電腦主機判斷該第N + 1接腳編號所對應之狀態接 腳編號是否爲狀態暫存器之信號位値; (四) 若否,則設該並列埠上該第N + 1接腳編號成一預 設之電位狀態,其他狀態接腳則設另一預設之電位狀態,並繼 續下列步驟,若是,則跳到步驟步驟(六); (五) 再令該並列璋上之第一複數接腳及第二複數接腳設 成該另一預設之電位狀態,並繼續步驟(八); (六) 電腦主機將透過該並列璋上之第一複數接腳及第二 複數接腳發出一訊號,令該模組讀取其各連接端子之電位狀 態,透過該並列埠上各接腳送回電腦主機; (七) 再設該模組上之該第N+1接腳編號成該一預設之 電位狀態,其他之數據接腳(PIN)、控制接腳(PIN)設成該另一 預設之電位狀態,並繼續下列步驟; (八) 嗣,再令模組讀取其各連接端子之電位狀態; (九) 令該模組將所讀取之各連接端子之電位狀態’透過 該並列埠上之各接腳送回電腦主機; 經濟部中央標率局員工消費合作社印製 (十)該電腦主機判斷由該模組所傳回之電位狀態訊息’ 是否爲該預設之電位狀態訊息,若是,則繼籟下列步驟’若 否,則跳到步驟(十三); (十一)該電腦主機判斷該預設之電位狀態訊息接腳是第 本紙張尺度逋用中國國家標準(CNS ) A4规格(210X297公釐) 373272 I _ D8 々、申請專利範圍 幾接腳、或是接地接腳,若是,則跳到步驟(十三),並檢測 該接腳(PIN)所對應暫存器(rcgister)之信號位値; (十二)若否,則設錯誤接腳訊息,並到步驟(十三); (十三)判斷是否N 217,若否,則回到步驟(二)繼 續,若是,則繼續下列步驟; (十四)判斷是否有錯誤訊息; (十五)若是,則判斷該接腳係呈短路(SHORT)狀態; (十六)若否,則顯示該接腳未處於短路(short)狀 態; 、 如此’即可遂一檢測出該並列卑(LPT)上第幾接腳與第 幾接腳係處於短路(SHORT)狀態。 10·如申請專利範圍第9項所述之—種電腦並列埠上各 接腳(PIN)之開路、接地及短路狀況之檢測方法,其中該並列埠 上之第一複數接腳爲一數據接腳及第二複數接腳爲一控制接 腳’且係分別與其數據暫存器及控制暫存器相連接,該等接腳 可進行資訊讀/寫之雙向動作。 11·如申請專利範圍第9項所述之一種電腦並列埠上各 接腳(PIN)之開路、接地及短路狀況之檢測方法,其中該電腦主 機並分別透過該數據接腳及控制接腳檢測該數據暫存器及控制 暫存器內之信號位値。 經濟部中央標率局員工消費合作社印製 12·如申請專利範圍第9項所述之一種電腦並列埠上各 接腳(PIN)之開路、接地及短路狀況之檢測方法,其中該儲存單 元可爲一硬碟(hard-sectored disk )_ 或一軟碟(f loppy disk)。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公嫠)
TW87117675A 1998-10-26 1998-10-26 Detecting the open/grounded /shorted state of each pin on a computer parallel port TW378272B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW87117675A TW378272B (en) 1998-10-26 1998-10-26 Detecting the open/grounded /shorted state of each pin on a computer parallel port

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW87117675A TW378272B (en) 1998-10-26 1998-10-26 Detecting the open/grounded /shorted state of each pin on a computer parallel port

Publications (1)

Publication Number Publication Date
TW378272B true TW378272B (en) 2000-01-01

Family

ID=21631768

Family Applications (1)

Application Number Title Priority Date Filing Date
TW87117675A TW378272B (en) 1998-10-26 1998-10-26 Detecting the open/grounded /shorted state of each pin on a computer parallel port

Country Status (1)

Country Link
TW (1) TW378272B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100428181C (zh) * 2005-12-22 2008-10-22 联想(北京)有限公司 一种计算机并口的测试方法以及并口数据线的测试方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100428181C (zh) * 2005-12-22 2008-10-22 联想(北京)有限公司 一种计算机并口的测试方法以及并口数据线的测试方法

Similar Documents

Publication Publication Date Title
US5701409A (en) Error generation circuit for testing a digital bus
TW579431B (en) Parallel testing of integrated circuit devices using cross-DUT and within-DUT comparisons
TW451379B (en) Efficient parallel testing of integrated circuit devices using a known good device to generate expected responses
US6357018B1 (en) Method and apparatus for determining continuity and integrity of a RAMBUS channel in a computer system
JPH0324608A (ja) 拡張機能ボード
JPWO2007114373A1 (ja) テスト方法、テストシステムおよび補助基板
CN104850421B (zh) 计算机系统及其通用序列总线装置的检测方法
TWI460728B (zh) 記憶體控制器、記憶裝置以及判斷記憶裝置之型式的方法
CN101923494B (zh) 一种存储器控制器验证系统、方法及记分板
CN102053898A (zh) 针对主机pcie插槽上总线接口的测试方法及其读写测试方法
TW378272B (en) Detecting the open/grounded /shorted state of each pin on a computer parallel port
TW487920B (en) Apparatus for testing memories with redundant storage elements
JP2000259510A (ja) バス・ブリッジ回路、情報処理システム、及びカードバス・コントローラ
CN106294044A (zh) 芯片内部寄存器的校验电路及芯片
TWM483428U (zh) Usb介面自動測試裝置
TW394847B (en) Parallel bit test circuit for testing a semiconductor device in parallel bits
US20070171150A1 (en) Burning apparatus
CN101071394A (zh) 一种板间透传总线的测试装置及方法
CN102073568A (zh) 系统管理总线的测试方法
CN101377957A (zh) 存储芯片读写装置及方法
CN100428181C (zh) 一种计算机并口的测试方法以及并口数据线的测试方法
TW200405154A (en) Detecting method for PCI system
CN113448781B (zh) 一种通用输入输出接口的测试方法、装置及设备
CN202067256U (zh) Debug卡的连接结构
CN103594122B (zh) 一种用于实现存储卡接口测试的逻辑替代方法和电路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees