TW320767B - Array structure and production method of MROM for storing high density data - Google Patents
Array structure and production method of MROM for storing high density data Download PDFInfo
- Publication number
- TW320767B TW320767B TW86106166A TW86106166A TW320767B TW 320767 B TW320767 B TW 320767B TW 86106166 A TW86106166 A TW 86106166A TW 86106166 A TW86106166 A TW 86106166A TW 320767 B TW320767 B TW 320767B
- Authority
- TW
- Taiwan
- Prior art keywords
- cell
- polycrystalline silicon
- array structure
- item
- line
- Prior art date
Links
Landscapes
- Semiconductor Memories (AREA)
Description
320767 A7 _____B7 _ 五、發明説明() 本發明係關於一種儲存資料資訊的唯讀記憶體元 件。特別地,係關於一種用來儲存資料資訊的高密度 半導體反或型遮蔽罩編寫式唯讀記憶體陣列結構。 習知技藝 —般說來,唯讀記憶體(以下稱ROM)是用來儲存永 久性、非揮發性的資料資訊。半導體ROM特別適用於諸 如電腦、辦公室設備與遊樂器等數位電子設備,可用 來儲存永久性的資料資訊。這種永久性的資料資訊包 括了控制微程式、電子遊戲、印表機的字型等。隨著 數位電子的不斷精進,加上資料資訊的需求量隨之增 大,價格更低、容量更高的ROM的需求也不斷地成長。 半導體ROM—般都將資料資訊儲存在記憶體細胞元 的陣列中,而每一個記憶體細胞元都是一個電晶體。 記憶體細胞元電晶體所儲存的資料位元都透過物性或 電性的方式永久地儲存在每一個記憶體細胞元電晶體 裏。舉例來說,在傳統以M0SFET (金氧半場效電晶體) 作爲記憶體細胞元電晶體的ROM裏,具有第一種臨限電 壓的記憶體細胞元電晶體儲存數值爲“Q”的資料位元, 而具有第二種臨限電壓的記憶體細胞元電晶體則儲存 數值爲“1”的資料位元。 半導體ROM裏,大都在半導體基板內藉由雜質擴散形 成許多位元線,在基板上另外覆蓋了許多字元線,而 與位元線彼此交錯。但這些字元線會由一層薄薄的閘 (請先《讀背面之注$項再填寫本頁) 本紙張尺度適用中固國家標準(CNS〉A4規格(210X297公釐) 320767 A7 B7 中 央 梂 準 局 員 工 消 合 作 社 印 % 五、發明説明() 極氧化層與位元線和基板隔開,而形成一個記憶體細 胞元M0SFET電晶體的陣列。在陣列中,字元線作爲記 憶體細胞兀電晶體的閛極,而位兀線則作爲源極與汲 極擴散區。然後,藉著適當地調整各個記憶體細胞元 電晶體通道區域的雜質濃度,就可程式寫入各個記憶 體細胞元電晶體,使它們顯示出對應於所儲存之資料 位元的臨限電壓。 對遮蔽罩可程式唯讀記憶體(或者又稱遮蔽罩ROM, 或簡寫爲MR0M)而言,將資料位元編碼寫入到記憶體 細胞元電晶體內時,一般都是將離子植入到適當之記 憶體細胞元電晶體的通道區內,藉此調整它們的臨限 電壓。當進行這個透過離子植入將資料編碼寫入到ROM 陣列結構的步驟時,會利用一個編碼遮蔽罩,讓雜質 只植入到某些特定的半導體區域內(即預定的記憶體 細胞元電晶體通道區)。因爲使用了這種編碼遮蔽罩, 所以才有遮蔽罩ROM的名稱。遮蔽罩ROM可以先製作好 並儲藏起來,但不加以程式編寫,所以特別有用。一 段時間以後,可以再利用客戶定作特定需求的離子植 入遮蔽罩,對這些ROM進行程式編寫。程式編寫的步驟 完成後,只需再加一些後段製程步驟,就可以將按照 客戶需求程式編寫的MR0M交給客戶。 圖1是一個傳統MR0M陣列部份結構佈局的上視二維 簡圖。這個MR0M陣列結構包括了一個幾近矩形的小區 域2,四周的周邊分別是W、X、Y和Z。這個小區域2的 (請先聞讀背面之注^•項再填寫本頁)
X -裝· 訂 線 本紙張尺度適用中國國家搮準(CNS ) A4規格(210X297公釐) 320767 A7 經濟部中央梯準局員工消费合作社印裝 B7 五、發明説明() 三維剖視圖另以圖2表示,以便更清楚地說明這種傳統 的MR0M陣列結構。 圖1與圚2中的傅統MR0M陣列結構是一種非或型ROM (底下將詳加說明)。稱之爲扁平式(flat cell)細胞 元,可在 “Symposium oti VLSI Circuits’,1988,pp. 85-86中找到相關的解釋。這種傳統的MR0M陣列結構包 含了一面半導體基板4,具有第一種的導電型,不一定 是P型,但一般都是P型。這個結構在基板4的頂面上還 有許多幾近平行、延伸出來的導電區6。這些導電區6 稱爲位元線,是一些具有第二導電型(一般爲N型)的 擴散區。這種傳統的MR0M陣列結構還包含了金屬至擴 散區的接觸8,可以使位元線6電性連接至金屬位元線 10。但爲了簡化並清楚地說明傅統的MR0M陣列結構, 圖1或圖2中並沒有畫出金屬位元線10。 圖1和圖2中傳統的MR0M陣列結構還包含了許多幾近 平行、延伸出來的複晶矽線12。這些複晶矽線12稱爲 字元線,並且橫跨過位元線6,彼此幾近直角。每一個 位元線6與每一個字元線12之間,不論在物性上或是電 性上,都由閘極介電層14隔開。此外,字元線12也透 過場介電層16彼此呈物性與電性的隔絕,而金屬位元 線10與字元線12之間,也藉由絕緣層18達到物性與電 性的隔絕。爲了簡化,圖1中沒有畫出閘極介電層14、 場介電層16和絕緣層18。此外,閘極介電層14、場介 電層16和絕緣層18—般都是二氧化矽(Si02),底下 (請先聞讀背面之注$項再填寫本頁) r 裝. 訂 線 f 本紙張尺度適用中國國家標準(CNS ) A4規格(210Χ297公釐) 320767 經濟部中央橾準局貝工消費合作社印策 A7 B7 五、發明説明() 將稱爲氧化層。 圖1和圖2之傳統的MR0M陣列結構中,字元線正底 下、介於兩個位元線之間的基板表面區域,形成了記 憶體細胞元MOSFET電晶體的通道區。在圖1中,記憶體 細胞元電晶體20的通道區,是一個由B、C、D和I四 個周邊所圍出來的矩形。記憶體細胞元電晶體20的通 道區位在位元線6b和位元線6c之間的基板4表面上,就 在字元線12c的正下方。這樣一來,就形成了 MOSFET記 憶體細胞元電晶體的陣列,其中字元線12作爲閘極, 而位元線6則作爲源極與汲極擴散區。圖1和圖2之傅統 的MR0M陣列結構中,作爲一個記憶體細胞元的單位面 稹是由周邊A、C、E和G所圍出來的矩形區域。但是, 實際上儲存資料位元資訊的記憶體細胞元電晶體只佔 據了B、C、D和I四周邊的矩形區域。 傳統記憶體細胞元電晶體的MR0M陣列被放入ROM晶 片時,一般還會放入記憶體細胞元的存取電路,以便 存取陣列中的記憶體細胞元電晶體。記憶體細胞元的 存取電路一般都包括了行(字元線)位址解碼和驅動 電路、列(位元線)位址解碼和驅動電路、位元線感 應放大電路和輸出緩衝電路。這些記憶體細胞元的存 取電路都是大家所熟知的,因此不加詳述。此外,雖 然每一個位元線6上只畫出一個金屬至擴散區的接觸 8,但實際上會沿著爲位元線6重覆地安置許多金羼至 擴散區的接觸8,以便使金屬位元線10到位元線6、到 __-6 本紙張尺度適用中國國家搮準(CNS ) A4规格(2丨0X297公釐) (請先»讀背面之注意寧項再填寫本頁) Γ 裝. -訂 線 f 經濟部中央揉準局貝工消費合作社印製 320767 A7 B7 五、發明説明() 記憶體細胞元電晶體的通道區,都有電阻極低的電性 連接。至於如何安置這種金屬至擴散區的接觸8,是這 項技藝的人士所熟知的。 正如以上的說明,圖1和圖2之傅統的MROil陣列結構 是一種非或型的ROM。圖3是圈1和圖2之傳統的MR0M陣 列結構中小區域2的對應電路圖,底下將透過圖3說明 這種ROM的操作原理。 假設有人想要讀出儲存在記憶體細胞元電晶體20中 的資料位元。爲此,記憶體細胞元存取電路會將一個 一般是5伏的電源電壓VCC送到位元線6b、將位元線6c 接地(送入幾近0伏的電屋)、並且使其它所有的位元 線6維持浮動(不予連接)。同時,記憶體細胞元存取 電路會將一個約2伏的讀取電壓送到字元線12c,而使 其它所有的字元線12都接地。這樣一來,就可選取記 憶體細胞元電晶體20 (也就是說,我們給它一個+ 2伏 的閘極對源極電屋和一個+ 5伏的汲極對源極電壓)。 如果記憶體細胞元電晶體20未被程式編寫過,所以臨 限電壓小於2伏,所送入的電壓就會對它造成偏壓,使 它進入操作的主動區,使它開啓,並使電流得以從位 元線6b通往位元線6c。經由金属至擴散區的接觸8和金 屬位元線1G電性連接到位元線6 b的感應放大電路,會 感應到電流(和位元線6b上對應的壓降),然後驅動 輸出緩衝電路讀出一個邏輯狀態“1”。同樣地,如果 記憶體細胞元電晶體20已經被程式編寫過,而臨限電 (锖先閱讀背面之注意事項再填寫本I) 本紙張尺度適用中國國家樣率(CNS ) A4規格(210X297公釐) 經濟部中央橾準局貞工消費合作杜印製 A7 B7 五、發明説明() 壓大於2伏,所送閘極對源極電壓就不足對它產生偏 壓,使它進入主動區。這時,記憶體細胞元電晶體20 不會開啓,也不會導通大量的電流,所以使感應放大 電路驅動輸出緩衝電路讀出邏輯狀態“0”。請注意, 如果以更高的臨限電壓來代表邏輯狀態“1”,而以更 低的臨限電壓來代表邏輯狀態“0”,也一樣可行。 圖4是圖1的小區域2沿著a-a’剖開後的橫剖面圖。同 樣的,圖5是圖1的小區域2沿著b-b’剖開後的橫剖面 圖。底下將透過這兩個圖說明傅統MROM陣列結構的製 造過程。 圖4中,第一導電型的半導體基板4的表面上,形成 了第二導電型的主動擴散區6,作爲位元線6。在基板4 的表面上,連續形成了閘極氧化層14、導電的複晶矽 字元線12和絕緣的氧化餍18。最後,在絕緣氧化層18 上沉積一層金屬位元線10。沉積金屬位元線10時,要 使它們從上頭看來正覆蓋在位元線6上。 圖5中,第一導電型的半導體基板4的表面上,形成 —層閘極氧化層14。然後在閘極氧化層14上預定的區 域內成長導電的複晶矽,以便形成字元線12。然後分 別在字元線12之間和其上方,成長場氧化物16和一層 絕緣氧化層18,以便隔絕各個字元線,才能再形成金 屬層10。 爲了要提高傳統MROM陣列的儲存容量,最好能縮小 各個記憶體細胞元的面積。但是,陣列結構能夠縮小 ________^_ 本紙張尺度適用中國囷家揉準(CNS) A4規格(210X297公釐) 9* 1^1- n· —ml —vr ί— m· 1 1^1 n (請先閱讀背面之注意事項再填寫本頁) 訂 鯉濟部中央樣準局員工消費合作枉印焚 ^U767 a7 _B7_ 五、發明説明() 的程度,會受到傳統MROM陣列結構的製造過程中兩個 因素的限制。第一個限制是用來製造MR0M之特定微影 製程的最小特徵尺寸。微影製程的最小特徵尺寸可能 會限制MR0M揮列結構中一種或一種以上的尺寸。舉例 來說,微影製程的最小特徵尺寸可能限制字元線12彼 此相鄰的最小距離、金羼位元線10彼此相鄰的最小距 離、位元線6彼此相鄰的最小距離(也就是記憶體細胞 元電晶體通道區的長度)、字元線12的最小寬度、金 臑位元線10的最小寬度、或位元線6的最小寬度。在這 些尺寸之中,一般以相鄰字元線間最小距離一場介電 線16的最小寬度一最爲重要。如果沒有精進的徹影製 程有效地縮小最小的特徵尺寸,就不能縮小傳統MR0M 陣列結構中記憶體細胞元的尺寸。 但即使微影製程進步到足以縮小最小特徵尺寸,仍 有另一個實際的限制阻礙我們生產更高密度的傳統 MR0M陣列結構。這個實際的限制來自對記憶體細胞元 電晶體進行程式編寫時,執行編碼遮蔽罩離子植入步 驟的結果。在這個步驟中,要得到正確的資料資訊, 就必須小心地使雜質離子只植入到需要調整臨限電壓 的記憶體細胞元電晶體的通道區內。這需要十分精確 地對準編碼遮蔽罩,才不致錯誤地編寫到鄰近的記憶 體細胞元電晶體。既然完美的對準是不可能的,在編 碼植入過程中,就必須確使相鄰的記憶體細胞元電晶 體之間留下一些空間,因此限制了相鄰記憶體細胞元 (請先聞讀背面之注意事項再填寫本頁) r -裝· 訂 線 c 本紙張尺度適用中國國家梯準(CNS ) A4规格(210X297公嫠) 鲤濟部中央揉準局員工消费合作社印裝 A7 B7 五、發明説明() 電晶體之間的最小距離。此外,還必須在相鄰的記憶 體細胞元電晶體之間留下一些空間,好預防編碼離子 植入後進行回火之類的熱處理步驟時,離子會往外擴 散。特別是進行硼P型植入(以便提高臨限電壓),因 爲硼的擴散常數很大。 因此,這些製造過程的因素使可靠的傅統MROM陣列 結構的最小尺寸受到限制,也使MROM的資料位元的儲 存密度受到限制。而且,既然半導體元件的成本是與 實際使用之半導體面積直接相關,要想藉著縮小MROM 陣列結構的尺寸來降低傅統MROM的成本,也一樣受到 這些製程限制的影響。此外,只是單純地增大MROM晶 粒的大小,也不能製造出更高密度的MROM,因爲生產 良率是與半導體面積成反比。這樣一來,要想生產出 儲存密度更高、集積度更高、既可靠又符成本效益的 MROM,也一樣受到這些製程限制的影響。 Choi等人在第5,200,355號美國專利中,提出一種反 或型MROM陣列結構,藉著縮小字元線之間的距離,MROM 陣列細胞元的面積得以縮小,MROM陣列的集積度也提 高了。這些發明人提出一種製造非或型MROM陣列的方 法,利用一層氮化層使字元線只相距100Q至3000埃。 雖然Cho i等人所提MROM陣列結構的製造方法確實提高 了 MROM陣列的集積度,但人們仍希望將MROM陣列集積 在更小的半導體區域內。而且,任何進一步集積MROM 陣列的方法,都不能在進行編碼遮蔽罩離子植入的步 ____40_____ 本紙張尺度適用中圃國家標準(CNS ) A4規格(210X297公釐) (請先閏讀背面之注$項再填寫本頁)
K · 線 經濟部中央揉準局員工消费合作社印製 A7 B7 五、發明説明() 驟、或進行後段製程時,使陣列有可能容讓資料位元 錯誤地編寫到其它的記憶體細胞元。 目的與優點 因此本發明的目的是提出一種反或型MROM陣列結 構,可以克服上述傳統的限制。特別地,.本發明的目 的是提出一種非或型MROM陣列結構,可將MROM陣列進 一步集積到更小的半導體面積內。 本發明之另一個目的是,提出一種密度更髙的MROM 陣列結構,同時確使記憶體細胞元能可靠地被程式寫 入所需的資料位元。 本發明還有一個目的是,提出一種MROM陣列結構, 可以達到兩倍於傳統非或型MROM陣列結構的儲存密 度。 發明的簡要說明 因此,本發明提出一種儲存密度更高的MK0M陣列結 構。此外,本發明所提的MROM陣列的製造與程式編寫 十分可靠,不會有錯誤程式編寫記憶體細胞元電晶 體,使它儲存錯誤的資料位元的風險。 根據本發明而提出的MROM陣列結構的具體實施例包 含了 :一面基板;一層絕緣層,覆蓋在基板的頂面上; 數條幾近平行、延伸出來的導電底部細胞元字元線, 位在絕緣層上,並且彼此有一間隔;數條絕緣線,位 在導電底部細胞元字元線之間;一層底部閘極介電 _-η_ 本紙張尺度速用中國國家標準(CNS )八4規格(210Χ297公釐) "
Hi n _a.---· A -裝— (請先閱讀背面之注意事項再填寫本頁) •π .-C4 經濟部中央橾準局貝工消費合作社印製 320767 A7 B7 五、發明説明() 層,覆蓋在底部細胞元字元線和絕緣線的頂面上;以 及一層複晶矽薄膜,覆蓋在底部閘極介電層上。這層 複晶矽薄膜包含數個幾近平行、延伸出來的濃摻雜區 域,彼此相隔一定的距離。這些濃摻雜區域形成導電 的位元線,延伸的方向與底部細胞元字元線幾近垂 直,從而形成了數個底部細胞元記憶體電晶體。這些 底部細胞元記憶體電晶體以底部細胞元字元線作爲閘 極,通道區則在複晶矽薄膜的底面。本發明的MROM陣 列結構還包含了一層頂面的閘極介電層,覆蓋在複晶 矽薄膜的表面上。在頂面的閘極介電層上還有數條幾 近平行、延伸出來的導電頂部細胞元字元線。這些頂 部細胞元字元線彼此相隔一定的距離,延伸的方向與 位元線幾近垂直,從而形成了數個頂部的細胞元記憶 體電晶體。這些頂部細胞元記憶體電晶體以頂部細胞 元字元線作爲閘極,通道區則在複晶矽薄膜的頂面。 本發明另外也提出一種儲存密度更高的MROM陣列結 構的製造方法。這個方法的步驟包含:在一面基板的 表面上形成一層絕緣層;在絕緣層上沉積第一層複晶 矽;選擇性地蝕刻第一層複晶矽,形成數條幾近平行、 延伸出來的導電底部細胞元字元線,彼此相隔一定的 距離;在底部細胞元字元線之間成長數條絕緣線;對 數條絕緣線與數條底部細胞元字元線進行回蝕刻,形 成一個平坦的表面;在平坦的表面上成長一層底部閘 極介電層;在底部閘極介電餍上沉積一層複晶矽薄 __-12 本紙張尺度適用中國國家揉準(CNS } A4規格(210X297公釐) t · JT I I-Η--------1 1絮-- (請先M讀背面之注意事項再填寫本頁) 訂
X 經濟部中央標準局貝工消費合作社印製 320767 A7 _B7_ 五、發明説明() 膜;並且在複晶矽薄膜內形成數條幾近平行、延伸出 來的濃摻雜區域。這些漉摻雜區域彼此相隔一定的距 離,形成導電的位元線,延伸方向與底部細胞元字元 線幾近垂直,從而形成數個底部細胞元記憶體電晶 體。這個方法還包含了下列的步揉:在複晶矽薄膜的 頂面上沉積一層頂部的閘極介電層;在頂部的閘極介 電層上沉積第二層的複晶矽;並且選擇性地蝕刻第二 層複晶矽,形成數條幾近平行、延伸出來的導電頂部 細胞元字元線,彼此相隔一定的距離。這些頂部細胞 元字元線的延伸方向與位元線幾近垂直,從而形成數 個頂部的細胞元記憶體電晶體。 附圖的簡要說明 底下將參照附圖詳細說明本發明的具體實施例,所 有附圖中相同的參考號碼均代表相同的組成部份,所 附附圖分別是: 圖1是習知技藝中傳統MR0M陣列結構佈局的上視二 維簡圖; 圖2是圖1之習知技藝中傳統MR0M陣列結構裏,一個 小區域的三維剖視圖; 圖3是圖2之傳統MR0M陣列結構的電路圖; 圖4是圖1之習知技藝中傅統MR0M陣列結構的一個小 區域,沿著a-a’剖開後的橫剖面圖; 圖5是圖1之習知技藝中傅統MROM陣列結構的一個小 ___ -13__ 本紙張尺度適用中國國家標率(CNS ) 格(210X297公釐) IP----f '裝— (請先閲讀背面之注意事項再填寫本頁) 訂 320767 經濟部中央梯準局貝工消費合作社印策 A7 B7__ 五、發明説明() 區域,沿著b-b’剖開後的橫剖面圖; 圖6是本發明之MROM陣列結構具體實施例的佈局上 視二維簡圓; 圖7A至圖7C分別是圖6之MROM陣列結構的一個小區 域,沿著c-c’、d-d’和e-e’剖開後的橫剖面圖; 圖8是圖6中本發明具體實施例之MROM陣列結構裏, —個小區域的三維剖視圖;並且 圖9A至圖9F是圖6之MROM陣列結構中一個區域的橫 剖面圖,分別說明製造本發明具體實施例的重要步 驟。 具體實施例的詳細說明 本發明提出一種兩倍密度的MROM陣列結構,可以在 —種非或型的半導體ROM裏可靠地儲存高密度的邏輯 資料。如果回頭參照圖1,本發明所提出的MROM陣列結 構可以縮小一個記憶體細胞元單元的面稹。特別地, 本發明的MROM陣列結構中,——個記憶體細胞元單元只 佔據了圖1中A、C、D和Η等四邊所形成的矩形。這一個 記憶體細胞元單元的面積大抵是傳統習知半導體MROM 陣列結構中,一個記憶體細胞元單元面積(矩形ACEG) 的一半。 因爲本發明的MROM陣列結構有數層按三維空間排列 的膜層,所以將透過幾個不同角度的附圖來說明本發 明MROM陣列結構的具體實施例。在所有的附圖中,相 ___u_ 本紙乐尺度適用中國國家揉準(CNS > A4規格(210X 297公釐) (請先閲讀背面之注$項再填寫本頁) 鯉濟部中央橾準局β:工消費合作社印製 A7 B7 五、發明説明() 同的編號都代表結構中相同的部位。同時,在每一個 附圖中並沒有亶出本發明MROM陣列結構的所有組件; 在某些附圚中,我們適度地省去一些膜層,以便更淸 處地說明底下的MROM陣列結構。 圖6是本發明兩倍密度之MROM陣列結構具體實施例 的佈局上視二維簡圖。圖6中包括了數個記憶體細胞元 單元面積,也包括一個矩形的小區域30,周邊分別是K、 L、Μ和N。圓7A是圖6中本發明MROM陣列結構的小區域 30,沿著c-c’剖開後的橫剖面圖。同樣地,圖7B是圓6 中本發明MROM陣列結構的小區域30,沿著d-d’剖開後 的橫剖面圖。圖7C則是本發明MROM陣列結構的小區域 30的另一個橫剖面圖。圖7的橫剖面圖是沿著圖6的d-d’剖開的。最後,園8是圖6中本發明MROM陣列結構的 小區域30的三維剖視圖。底下將參照圖6、圖7A至圖7C 和圖8說明本發明之兩倍密度MROM陣列結構。 本發明的MROM陣列結構具體實施例包含了一面基板 32, 一般是一種摻雜了第一導電型雜質的半導體材 料。基板32具有一個平坦的頂面,並且在我們的具體 實施例中,基板32是一面單晶、淡摻雜的P型矽晶圖。 在基板32的頂面上覆蓋了一層場氧化物的絕緣層34,, 在絕緣層34上則有預先設計好長條形的導電複晶矽 36。這些導電的複晶矽線36就作爲底部細胞元字元線 36。底部細胞元字元線36之間會透過氧化物作成的第 一隔絕線38,彼此呈物性與電性的隔絕。 __45_ 本紙》•尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) ·· ’ t ^n. t^n i tJF nn n I (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部中央株準局負工消费合作社印装 A7 B7__ 五、發明説明() 本發明的MROM陣列結構還包含了一層氧化物作成的 底部閘極介電層40,覆蓋在底部細胞元字元線36與第 一隔絕線38上。同樣地,有一層薄膜複晶矽42完全覆 蓋在底部閛極介電層40上。在薄膜複晶矽42裏則形成 預先設計好延伸出來的濃摻雜區44。這些濃摻雜區44 就作爲導電的位元線44。 在薄膜複晶矽42的底面上,形成底部細胞元記憶體 的薄膜電晶體46的通道區,正位在底部細胞元字元線 36的上方,並位在相鄰的位元線44之間。位元線44作 爲底部細胞元記憶體之薄膜電晶體46的源極與汲極, 而底部細胞元字元線36則作爲底部細胞元記憶體之薄 膜電晶體46的閘極。 本發明的MROM陣列結構具體實施例還包含了 一餍氧 化物作成的頂部閘極介電層48,完全覆蓋住薄膜複晶 矽42和薄膜複晶矽42內所形成的位元線44。類似於底 部細胞元字元線36,在頂部閘極介電層48上也形成預 先設計好延伸出來的導電複晶矽線50。這些導電的複 晶矽線50就作爲頂部細胞元字元線50。頂部細胞元字 元線5G之間會透過氧化物作成的第二隔絕線52,彼此 呈物性與電性的隔絕。此外,形成頂部細胞元字元線 50時,會使它們正對準在第一隔絕線38的上方,而使 第二隔絕線52正對準在底部細胞元字元線36的上方。 在薄膜複晶矽42的頂面上,形成頂部細胞元記憶體 的薄膜電晶體54的通道區,正位在頂部細胞元字元線 ____ -16 本紙張尺度適用中國固家標準(CNS ) A4規格( 210’〆297公釐) ,, . ml ί.! 1·, «-- ....... —A 1 n. I (請先閱讀背面之注意事項再填寫本頁) 320767 經濟部中央橾準局男工消費合作社印製 A 7 B7 五、發明説明() '50的上方,並位在相鄰的位元線44之間。位元線44作 爲頂部細胞元記憶體之薄膜電晶體54的源極與汲極, 而頂部細胞元字元線50則作爲頂部細胞元記憶體之薄 膜電晶體54的閘極。從圖6中向下看MROM陣列結構,頂 部細胞元字元線50、位元線44和底部字元線36,形成 了頂部與底部細胞元記憶體電晶體交替的陣列,這些 電晶體則分別與各相鄰的位元線44串連。 本發明的MROM陣列結構具體實施例還包含了 一餍氧 化物作成的第三絕緣層56,覆蓋在頂部細胞元字元線 50和第二隔絕線52之上。最後,MROM陣列結構在第三 絕緣層56上還包含了延長的金屬線58。這些金屬線58 作爲金屬位元線58,而金屬位元線58則正對準在位元 線44的上方。MROM陣列結構還包含了金屬至擴散區的 接觸45,可以將金屬位元線58電性連接至擴散的位元 線44。至於如何安置這些金屬至擴散區的接觸45,則 爲大家所熟知,所以不在此處討論。 本發明的MROM陣列結構在薄膜複晶矽42的底面與頂 面上,以不同的方式形成記憶體細胞元電晶體,所以 與傳統習知MROM陣列結構比較下,可以使半導體非或 型MROM提供兩倍的儲存密度。在圖1的習知MROM陣列結 構中,矩形面積ACEG內只容納一個記憶體細胞元電晶 體,但在同樣的矩形面積裏,本發明卻可容納兩個記 憶體細胞元電晶體一一個是頂部記憶體細胞元電晶體 54, 一個是底部記憶體細胞元電晶體46。這些電晶體 ___Λ]__ 本紙張尺度適用中困國家標準(CNS ) Α4規格(21 ΟΧ 297公釐) k ί HI· t—^ βίψ In ^nf t n I (诗先聞讀背面之注意事項再填寫本頁)
,1T .t 經濟部中央標準局貝工消费合作社印製 A7 B7 五、發明説明() 分別形成在薄膜複晶矽42的底面與頂面。同時,本發 明的陣列結構也維持了可靠地製造MROM陣列結構而需 要在字元線間所留出的最小距離。這種字元線間的最 小距離一樣是由微影製程的最小特徵尺寸,以及編碼 遮蔽罩編寫步驟中植入離子的向外擴散來共同決定。 換句話說,頂部細胞元記憶體電晶體54的通道可照微 影製程允許的程度彼此靠近,而底部細胞元記憶體電 晶體46的通道也可照微影製程允許的程度彼此靠近。 但是,既然本發明的MROM陣列結構包括了頂部細胞元 與底部細胞元的電晶體,每單位半導體面積內記憶體 細胞元的有效數目自然提高一倍。 現在將說明本發明半導體兩倍密度之MROM陣列結構 之具體實施例的製造方法。底下的說明將參照圆9A至 圖9F,以便說明本方法中一連串的步驟。這些附圖說 明了製造過程中主要的製程步驟。 正如圖7A,圖9A、9B、9C、和9E都是本發明MROM陣 列結構的小區域30,沿著圖6中的c-c’線剖開後的橫剖 面圖。與圖7B—樣的,圖9D是圖6中本發明MROM陣列結 構的小區域30,沿著d-d’線剖開後的橫剖面圖。圖9D 並說明了底部細胞元記憶體電晶體46的編寫步驟。最 後,正如圖7C,圈9F則是本發明MROM陣列結構的小區 域30,沿著圖6的d-d’線剖開後的橫剖面圖。圖9F並說 明了頂部細胞元記憶體電晶體54的程式編寫步驟。 現在請參考圖9A,在本發明兩倍密度之MROM陣列結 _______-18 _ 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) ---Γ—於----C * 裝-- (請先閲讀背面之注$項再填寫本頁) 訂
•X.L 320767 A7 B7 經濟部中央標準局貝工消费合作杜印裝 五、發明説明() 構之具體實施例的製造方法中,首先要對一面P型矽基 板32進行一道大家所熟知的熱氧化步驟,以便成長一 層絕緣的場氧化層34。然後利用化學氣相蒸鍍法 ( chemical vapor deposition, CVD),在場氧化餍 32上沉積一層複晶矽。在這個沉積的過程中,一般都 會在CVD的蒸氣中加入雜質,使所得的複晶矽膜帶有一 個很低的電阻。在這個步驟之後,按照預先設計的圖 案,在複晶矽沉積層上沉積數條第一光阻線60。在複 晶矽上沉積第一光阻60有許多大家熟知的方法,在此 不加詳述。第一光阻60按照預先設計的圖案,只覆蓋 在接下來將作爲底部細胞元字元線36的複晶矽部位。 然後對這個結構進行一道蝕刻的步驟,將沒有覆蓋到 光阻6D的複晶矽沉積層全數去除。這個蝕刻步驟的結 果即如圖9A的結搆。既然蝕刻技術也爲大家所熟知, 在此也不加以說明。 等去除結構上的第一光阻60後,這個結構會經過另 一個氧化的步驟(熱氧化或CVD),好在底部細胞元字 元線36之間成長線狀的第一隔絕氧化層38。第一隔絕 氧化層38可以部份長在底部細胞元字元線36之上。此 外,第一隔絕氧化層38的頂面一般都是不平坦的。因 此,這個結構必須接著進行一道回蝕刻的步驟,以便 使結構的表面平坦化,因而不但暴露出線狀之第一隔 絕氧化層38的頂面,也暴露出底部細胞元字元線36的 頂面。完成這道平坦化的步驟後,在整個結構上再成 __49__ 本^張尺度適用中囷國家標準(CNS ) A4規格(210X297公釐) ~ * * f %τ· L m- HI Ik— I n^— —A ) I (許先聞讀背面之注f項再填寫本頁}
、1T t 經濟部中央揉準局負工消费合作社印裝 A7 B7_ 五、發明説明() 長一層薄薄的底部閘極氧化層40,所得的結果即如圖 9B的結構。 然後再一次使用化學氣相蒸鍍法,在底部閘極氧化 層4G上沉稹一層厚約25G0至3QGQ埃的薄膜複晶矽42。 既然這層薄膜複晶矽42將分別提供頂部與底部細胞元 記憶體電晶體54、46的通道區,在這道沉積步驟中加 在CVD蒸氣中的雜質,一般會比較少,使所得的複晶矽 膜只有微量的電阻。在這個步驟之後,再一次在整個 結構上沉積一餍按照設計好的光阻圖案,並對整個結 構進行一道砷(或磷)的植入步驟。這個光阻圖案可 使雜質離子只植入到薄膜複晶矽42中預定好的區域 內。所植入的離子濃濃地摻雜這些預定的區域,形成 了作爲位元線44的線狀的擴散導電區。位元線44的延 伸方向大抵與底部細胞元字元線36垂直。然後去除結 構上的光阻,並在薄膜複晶矽42和位元線44上沉積一 層薄薄的頂部閘極氧化餍48後,得到圖9C的結構。 當製程進行到這裏,已經在結構中形成了底部細胞 元記憶體的薄膜電晶體46。底部細胞元記憶體電晶體 46的通道區就在薄膜複晶矽42的底面上,正位在底部 細胞元字元線36的下方,並位在任何兩個相鄰的位元 線44之間。底部細胞元記憶體電晶體46是NMOS電晶 體,現在利用一道編碼遮蔽罩和離子植入的步肆,就 可以加以編寫,儲存資料資訊。 圖9D中,在頂部閘極氧化層48上制定了另一層的光 __-20 本紙張尺度適用中國國家標牟(CNS ) A4規格(210X297公嫠) '-*·· H. ( 1— -I-1·*-nn HI Ιλη 1 In n (請先閱讀背面之注$項再填寫本頁) 訂 經濟部中央揉準局負工消費合作社印裝 A7 B7_ 五、發明説明() 阻62。這餍光阻62即作爲底部細胞元記憶體的薄膜電 晶體46的編碼遮蔽罩,它覆蓋住整個的結構,只露出 需要編寫之底部細胞元記憶體電晶體46的通道區部 位。然後對整個結構進行一道硼離子的植入步驟,將 能量約爲120 keV的硼離子導入到結構的頂面。硼離子 會穿過光阻62中的開窗,並進入到結構中,然後停滯 在薄膜複晶矽42的底面附近,適度地摻雜了特定之底 部細胞元記憶體電晶體46的通道區。因爲硼是P型的雜 質,所以這些底部細胞元記憶體電晶體46的臨限電壓 會被提高。底部細胞元記憶體電晶體高一點的臨限電 壓有別於低一點、甚至很低的臨限電壓,代表著不同 的資料位元,而這些通道區由光阻62保護著而免受硼 離子植入的底部細胞元記憶體電晶體就會有較低的臨 限電壓。在圖9D中,底部細胞元記憶體電晶體46a的通 道區在這個步驟中,沒有覆蓋著光阻62,所以這個電 晶體就被程式編寫成具有較高的臨限電壓。相反地, 底部細胞元記憶體電晶體46b的通道區在這個步驟 中,覆蓋著光阻62,所以這個電晶體就維持在較低、 甚至很低的臨限電壓。 底部細胞元記憶體電晶體46編寫完成後,結構上的 光阻62就可去除,然後利用化學氣相蒸鍍法,在頂部 閘極氧化層48上沉積第二層的複晶矽。在這道蒸鍍中 通常會再一次在CVD蒸氣中加入雜質,使所得的複晶砂 薄膜具有很低的電阻。在這個步驟之後,在剛沉積的 ___-21 ^紙張尺度逍用中國國家榇準(〇奶)八4規格(2丨0乂297公釐) nn dp* an— In , I (n (請先閲讀背面之注$項再填寫本頁) 訂 •h 經濟部中央標準局男工消費合作社印製 A7 B7_ 五、發明説明() 複晶矽的頂面上,再按照設計好的圖案沉積數條光阻 線64。然後對整個結構進行蝕刻的步驟,將剛沉積之 複晶矽上沒有覆蓋光阻64的部位完全去除,而得到圖 9E的結構。 光阻64的設計圖案只覆蓋剛沉積之複晶矽上將作爲 頂部細胞元字元線50的部位。頂部細胞元字元線50的 延伸方向大抵與位元線44垂直,而與底部細胞元字元 線36平行。此外,頂部細胞元字元線50正位在線狀之 第一隔絕氧化層38的上方。這樣一來,當我們由上往 下看時,頂部細胞元字元線50和底部細胞元字元線36 就形成交替出現的平行線。 去除結構上的光阻64後,這個結構會經過另一個氧 化的步驟(熱氧化或CVD),好在頂部細胞元字元線50 之間成長線狀的第二隔絕氧化層52,而正在底部字元 線36的上方。然後對這個結構再進行一道回蝕刻的步 驟,以便使結構的表面平坦化,因而暴露出線狀之第 二隔絕氧化層52與頂部細胞元字元線50共同組成的平 坦表面。 當製程進行到這裏,已經在結構中形成了頂部細胞 元記憶體的薄膜電晶體54。頂部細胞元記憶體電晶體 54的通道區就在薄膜複晶矽42的頂面上,正位在頂部 細胞元字元線50的下方,並位在任何兩個相鄰的位元 線44之間。頂部細胞元記憶體電晶體54是NMOS電晶 體,現在利用一道編碼遮蔽罩和底下的離子植入步 __01_ 本紙張尺度適用中國困家標準(CNS ) A4規格_( 2】0Χ297公着) I - - - -81·* - ΙΛΤ I - .1— I !— 1 H (請先閎讀背面之注$項再填寫本頁) 經濟部中央標準局貝工消費合作社印製 A7 ____B7_ 五、發明説明() 驟,就可以加以被程式編寫,儲存資料資訊。 圖9F中,在結構的表面上制定了另一層的光阻66。 這層光阻66即作爲頂部細胞元記憶體的薄膜電晶體54 的編碼遮蔽罩,它覆蓋住整個的結構,只露出需要編 寫之頂部細胞元記憶體電晶體54的通道區部位。然後 對MROM結構進行另一道硼離子的植入步驟,將能量約 爲50至70 keV的硼離子導入到結構的頂面。硼離子會 穿過光阻66中的開窗,並進入到MROM結構中,然後停 滞在薄膜複晶矽42的頂面附近,摻雜了頂部細胞元記 憶體電晶體54的通道區。因爲硼是P型的雜質,所以這 些頂部細胞元記憶體電晶體54的臨限電壓會被提高。 頂部細胞元記憶體電晶體高一點的臨限電壓有別於低 一點、甚至很低的臨限電屋,代表著不同的資料位元, 而這些通道區由光阻66保護著而免受硼離子植入的頂 部細胞元記憶體電晶體就會有較低的臨限電壓。在圖 9F中,頂部細胞元記憶體電晶體54a的通道區在這個步 驟中,覆蓋著光阻66,所以這個電晶體就就維持在較 低、甚至很低的臨限電壓。相反地,頂部細胞元記憶 體電晶體54b的通道區在這個步驟中,沒有覆蓋著光阻 66,所以這個電晶體就被編寫成具有較高的臨限電 壓。 在這個具體實施例中,頂部細胞元字元線50與底部 細胞元字元線36的相對位置,有助於避免無意中錯誤 程式編寫了一些記憶體細胞元電晶體,而那些電晶體 ._-23__ 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ./卜 * 1S ί (讀先閲讀背面之注$項再填寫本頁) 訂 320767 A7 B7 經濟部中央揉準局—工消费合作社印褽 五、發明説明() 原本應該維持在較低、甚至很低的臨限電屋。在頂部 細胞元與底部細胞元的編碼植入步驟中,導入MROM結 構的離子束會包含一些個別的離子,它的能量各自散 佈在高於或低於50至7QkeV和120keV這兩個預定之離 子能量的範圍內。因此,在第一次的編碼植入步驟中, 有一些離子不會一路穿透薄膜複晶矽42,到達底部細 胞元記憶體電晶體46的通道區。有一些離子會停滯在 薄膜複晶矽42的頂面附近。同樣地,在第二次的編碼 植入步驟中,有一些離子會穿過薄膜複晶矽42的頂 面,到達頂部細胞元記憶體電晶體54的通道區。有一 些離子則會一 ^穿透到薄膜複晶矽42的底面。如果頂 部細胞元記憶體電晶體54的通道區正位在底部細胞元 記憶體電晶體46的通道區上方,這些偏移的離子就會 造成記憶體細胞元電晶體的編寫錯誤。 要避免這種錯誤編寫記憶體細胞元電晶體的潛在可 能還有另一種方法,就是將薄膜複晶矽的厚度加大, 並使兩個編碼植入步驟中的離子植入能量相差更大。 這樣一來,頂部細胞元字元線5G就可以放在底部細胞 元字元線36的上方。 去除圖9F中MROM結構上的光阻66後,本發明MROM陣 列結構之具體實施例還需要進行兩道後段製程步驟。 這些後段製程步驟並不限於以下的步驟,但一般包括 了形成金靥至擴散區的接觸45、沉積第三層絕緣氧化 層56 (通常是硼磷矽酸鹽玻璃,或稱BPSG)、和沉積 -24 ------—4^ 裝------訂 (請先閲讀背面之注$項再填寫本頁) l,h 本紙張尺度適用中國S家樣準(CNS〉A4規格(210X297公嫠) 經濟部中央揉準局龙工消費合作杜印製 A7 _B7__ 五、發明説明() 金靥位元線58。其它進一步的後段製程還可包括其它 的接觸窗、另外的金屬化、其它的護膜層、和封裝。 還有許多不致脫離本發明範圍的修正與具體實施例 存在,而且有許多這樣的實施例對熟知此技藝的人士 而言是顯而易見的。舉例來說,薄膜記憶體細胞元電 晶體可以是PMOS電晶體,當進行產生較低臨限電壓的 編碼植入步驟,以便將資料資訊編入記憶體細胞元內 時,就可使用砷或磷等類的N型雜質。此外很明顯地, 以上說明中某些細節也可以加以變化,而不致改變本 發明基本構想的功能或結果。舉例來說,MROM陣列結 構可以在P型矽上製作,而絕緣的氧化層也可以用其它 的材料作成。因此,雖然以上的說明是藉著最佳實施 例加以閲述,但大凡熟悉本技藝之人士都應瞭解,這 些說明並非用來限制本發明,相反地本發明應視爲包 含了以下申請專利範圍中所表達之本發明的精神與範 疇內的所有修飾和不同的組合。 -.ή? 1· · n 1^1 . mu i (請先聞讀背面之注$項再填窝本頁) 訂 ___;_-25 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
Claims (1)
- 〇2〇767 A8 B8 C8 D8 經濟部中央橾準局貝工消費合作社印隶 六、申請專利範圍 1. 一種用來儲存高密度之資料資訊的遮蔽罩可程式唯 讀記憶體陣列結構,其結構係包含: a) 一面基板; b) 一層絕緣層,覆蓋在該基板的頂面上; c) 數條幾近平行、延伸出來的導電底部細胞元字元 線,位在該絕緣層上,並且彼此有一間隔; d) 數條絕緣線,位在該底部細胞元字元線之間; e) 一層底部閘極介電層,覆蓋在該底部細胞元字元 線和該絕緣線的頂面上; f) 一屠複晶矽薄膜,覆蓋在該底部閘極介電層上, 該複晶矽薄膜包含數個幾近平行、延伸出來的濃摻 雜區域,彼此相隔一定的距離,該濃摻雜區域形成 導電的位元線,該位元線延伸的方向與該底部細胞 元字元線幾近垂直,從而形成數個底部細胞元記憶 體電晶體,該底部細胞元記憶體電晶體以該底部細 胞元字元線作爲閘極,通道區則在該複晶矽薄膜的 底面; g) 一層頂面的閘極介電層,覆蓋在該複晶矽薄膜的 表面上;以及 h) 數條幾近平行、延伸出來的導電頂部細胞元字元 線,覆蓋在該頂面閘極介電層上,且彼此相隔一定 的距離,該數條頂部細胞元字元線延伸的方向與該 位元線幾近垂直,從而形成了數個頂部的細胞元記 憶體電晶體,該頂部細胞元記憶體電晶體以該頂部 (請先閲讀背面之注意事項再填寫本買) 本紙張尺度逍用中國國家梯準(CNS ) A4说格(210X297公釐) 經濟部中央棵準局貞工消费合作社印簟 A8ll , D8 六、申請專利範園 細胞元字元線作爲閘極,通道區則在該複晶矽薄膜 的頂面。 2. 如申請專利範圍第1項所述之一種用來儲存高密度 之資料資訊的遮蔽罩可程式唯讀記憶體襌列結構, 其中該絕緣層、該絕緣線、該底部閘極介電層、和 該頂部閘極介電層都是二氧化矽,Si〇2。 3. 如申請專利範圍第2項所述之一種用來儲存高密度 之資料資訊的遮蔽罩可程式唯讀記憶體陣列結構, 其中該底部細胞元字元線和該頂部細胞元字元線都 是複晶砂。 4. 如申請專利範圍第3項所述之一種用來儲存髙密度 之資料資訊的遮蔽罩可程式唯讀記憶體陣列結構, 其中該基板是P型矽。 5. 如申請專利範圍第1項所述之一種用來儲存高密度 之資料資訊的遮蔽罩可程式唯讀記憶體陣列結構, 其中該複晶矽薄膜厚約2500至3000埃。 6. 如申請專利範圔第5項所述之一種用來儲存髙密度 之資料資訊的遮蔽罩可程式唯讀記憶體陣列結構, 其中該底部細胞元記憶體電晶體和該頂部細胞元記 憶體電晶體都是NMOS電晶體。 7. 如申請專利範圍第6項所述之一種用來儲存高密度 之資料資訊的遮蔽罩可程式唯讀記憶體陣列結構, 其中該位元線是以砷離子植入摻雜的。 8. 如申請專利範圍第1項所述之一種用來儲存高密度 ___-27 _ 本紙張尺度逋用中國國家樣率(CNS ) A4規格(2丨〇><297公釐) t f. ^ --I —--n ------^-裝-I---訂------ (請先聞讀背面之注李項再填寫本頁) 鯉濟部中央標準局員工消費合作社印裝 A8 ll , D8 六、申請專利範園 之資料資訊的遮蔽罩可程式唯讀記憶體陣列結構, 其中該頂部細胞元字元線並沒有正對在該底部細胞 元字元線的上方,從而避免了該頂部細胞元記憶體 電晶體的通道區域正位於該底部細胞元記憶體電晶 體的通道區域上方,因而形成一種陣列結構,其中 頂部細胞元記憶體電晶體和底部細胞元記憶體電晶 體分別以不同的型態與鄰近的位元線串連。 9. 一種儲存密度更高的遮蔽軍可程式唯讀記憶體陣列 結構的製造方法,其步驟係包含: a) 在一面基板的表面上形成一餍絕緣層; b) 在該絕緣層上沉積第一餍複晶矽; c) 選擇性地蝕刻該第一層複晶矽,形成數條幾近平 行、延伸出來的導電底部細胞元字元線,彼此相隔 一定的距離; d) 在該底部細胞元字元線之間成長數條絕緣線; e) 對該數條絕緣線與該數條底部細胞元字元線進 行回蝕刻,形成一個由該底部細胞元字元線與該絕 緣線共同組成的平坦表面; f) 在該底部細胞元字元線與該絕緣線共同組成的 平坦表面上成長一層底部閘極介電層; g) 在該底都閘極介電層上沉積一層複晶矽薄膜; h) 在該複晶矽薄膜內形成數條幾近平行、延伸出來 的濃摻雜區域,該濃摻雜區域彼此相隔一定的距 離,並且形成導電的位元線,該位元線延伸方向與 ____-2»_ 本紙張尺度逍用中國國家揉準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注$項再填寫本頁) -Γ裝· 訂 ki. 8888 ABCD 鋰濟部中央揉準局貝工消費合作社印製 六、申請專利範圍 該底部細胞元字元線幾近垂直,從而形成數個底部 細胞元記憶體電晶體,該底部細胞元記憶體電晶體 以該底部細胞元字元線作爲閛極,通道區則在該複 晶矽薄膜的底面; i) 在該複晶矽薄膜的頂面上沉積一層頂部的閘極 介電層; j) 在該頂部閘極介電層上沉積第二層的複晶矽;並 且 k) 選擇性地蝕刻該第二靥複晶矽,形成數條幾近平 行、延伸出來的導電頂部細胞元字元線,彼此相隔 一定的距離,該數條頂部細胞元字元線的延伸方向 與該位元線幾近垂直,從而形成數個頂部的細胞元 記憶體電晶體,該頂部細胞元記憶體電晶體以該頂 部細胞元字元線作爲閘極,通道區則在該複晶矽薄 膜的頂面。 10. 如申請專利範圍第9項所述之一種儲存密度更高的 遮蔽罩可程式唯讀記憶體陣列結構的製造方法,其 中該絕緣層、該絕緣線、該底部閛極介電層、和該 頂部閘極介電層都是二氧化矽,Si〇2。 11. 如申請專利範圍第10項所述之一種儲存密度更高 的遮蔽罩可程式唯讀記憶體陣列結構的製造方 法,其中該基板是P型矽。 12. 如申請專利範圍第9項所述之一種儲存密度更高的 遮蔽罩可程式唯讀記憶體陣列結構的製造方法,其 (請先《讀背面之注$項再填寫本頁) 本紙張尺度逍用中國國家標率(CNS ) A4規格(210X297公釐) 鋰濟部中央揉準局身工消费合作社印袈 A8 B8 參 C8 D8 六、申請專利範圍 中該複晶矽薄膜厚約2500至3000埃。 13. 如申請專利範圍第12項所述之一種儲存密度更高 的遮蔽罩可程式唯讀記憶體陣列結構的製造方 法,其中該底部細胞元記憶體電晶體和該頂部細胞 元記憶體電晶體都是NMOS電晶體。 14. 如申請專利範圍第12項所述之一種儲存密度更高 的遮蔽罩可程式唯讀記憶體陣列結構的製造方 法,其中在該複晶矽薄膜內形成該數個濃摻雜區域 時,是將砷離子選擇性地植入到該複晶矽薄膜內而 完成的。 15. 如申請專利範圍第14項所述之一種儲存密度更高 的遮蔽罩可程式唯讀記憶體陣列結構的製造方 法,其中選擇性地蝕刻該第一層複晶矽、選擇性地 將砷離子植入到該複晶矽薄膜內、和選擇性地蝕刻 該第二層複晶矽等步驟都是透過光阻完成的。 16 .如申請專利範圍第14項所述之一種儲存密度更高 的遮蔽罩可程式唯讀記憶體陣列結構的製造方 法,其中沉積該第一層複晶矽、沉積該複晶矽薄 膜、和沉積該第二層複晶矽等步驟都是透過化學氣 相蒸鍍法完成的。 17·如申請專利範圍第9項所述之一種儲存密度更高的 遮蔽罩可程式唯讀記憶體陣列結構的製造方法,其 中選擇性地蝕刻該第二層複晶矽的結果是,使該頂 部細胞元字元線沒有正對在該底部細胞元字元線 __^0__ ϋ張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ·--11 I— I 1^1 J1- · * .-yi ----1.....1 Ϊ - I n (請先閲讀背面之注$項再填寫本頁) .Kk 經濟部中夬揉準局属工消費合作社印製 A8曾 - D8 六、申請專利範圍 的上方,從而避免了該頂部細胞元記憶體電晶體的 通道區域正位於該底部細胞元記憶體電晶體的通 道區域上方,因而形成一種陣列結構,其中頂部細 胞元記憶體電晶體和底部細胞元記憶體電晶糖分 別以不同的型態與鄰近的位元線串連。 18.—種用來儲存高密度之資料資訊的遮蔽罩可程式 唯讀記憶體陣列結構,其結構係包含: a) 一層複晶矽薄膜,具有頂面和底面,該複晶矽薄 膜包含數個幾近平行、延伸出來的濃摻雜區域,彼 此相隔一定的距離,該濃摻雜區域形成導電的位元 線; b) 一層頂面的閘極介電層,覆蓋在該複晶矽薄膜的 表面上; c) 數條幾近平行、延伸出來的導電頂部細胞元字元 線,覆蓋在該頂面閘極介電層上,且彼此相隔一定 的距離,該數條頂部細胞元字元線延伸的方向與該 位元線幾近垂直,從而形成了數個頂部的細胞元記 憶體電晶體,該頂部細胞元記憶體電晶體以該頂部 細胞元字元線作爲閘極,通道區則在該複晶矽薄膜 的頂面; d) 一層底部閘極介電層,覆蓋在該複晶矽薄膜的底 面上;以及 e) 數條幾近平行、延伸出來的導電底部細胞元字元 線,彼此間隔一定的距離,該底部細胞元字元線各 _______^1_ I紙張尺度逍用中躅國家揉準(CNS ) A4规格(210X297公釐) (請先聞讀背面之注項再填寫本買) 32G767 A8 B8 C8 D8 鋰濟部中央橾準局貝工消费合作社印*- 六、申請專利範圍 F自具有頂面,與該複晶矽薄膜的底面接觸,並且該 底部細胞元字元線的延伸方向與該位元線幾近垂 直,從而形成數個底部的細胞元記憶體電晶體,該 底部細胞元記憶體電晶體以該底部細胞元字元線 作爲閛極,通道區則在該複晶矽薄膜的底面。 19 .如申請專利範圍第18項所述之一種用來儲存高密 度之資料資訊的遮蔽罩可程式唯讀記憶體陣列結 構,其中該底部閘極介電層、和該頂部閘極介電曆 都是二氧化矽,Si〇2。 20. 如申請專利範圍第19項所述之一種用來儲存高密 度之資料資訊的遮蔽罩可程式唯讀記憶體陣列結 構,其中該底部細胞元字元線和該頂部細胞元字元 線都是複晶矽。 21. 如申請專利範圍第18項所述之一種用來儲存高密 度之資料資訊的遮蔽罩可程式唯讀記憶體陣列結 構,其中該複晶矽薄膜厚約2500至3000埃。 22. 如申請專利範圍第21項所述之一種用來儲存高密 度之資料資訊的遮蔽罩可程式唯讀記憶體陣列結 構,其中該底部細胞元記憶體電晶體和該頂部細胞 元記憶體電晶體都是NMOS電晶體。 23. 如申請專利範圍第22項所述之一種用來儲存高密 度之資料資訊的遮蔽罩可程式唯讀記憶體陣列結 構,其中該位元線是以砷離子植入摻雜的。 24. 如申請專利範圍第18項所述之一種用來儲存高密 (請先《讀背面之注$項再填寫本頁) —:—^装· 訂 本紙張尺度適用中國國家揉率(CNS ) A4規格(210X297公釐) 320767 A8 B8 C8 ’ D8 六、申請專利範圍 度之資料資訊的遮蔽罩可程式唯讀記憶體陣列結 構,其中該頂部細胞元字元線並沒有正對在該底部 細胞元字元線的上方,從而避免了該頂部細胞元記 憶體電晶體的通道區域正位於該底部細胞元記憶 體電晶體的通道區域上方,因而形成一種陣列結 構,其中頂部細胞元記憶體電晶體和底部細胞元記 憶體電晶體分別以不同的型態與鄰近的位元線串連。 (請先閲讀背面之注$項再填寫本頁) -K 經濟部中央梂準局貝工消费合作社印装 3 本紙張尺度適用中國國家梂準(CNS ) A4規格(21 OX 297公釐)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW86106166A TW320767B (en) | 1997-05-09 | 1997-05-09 | Array structure and production method of MROM for storing high density data |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW86106166A TW320767B (en) | 1997-05-09 | 1997-05-09 | Array structure and production method of MROM for storing high density data |
Publications (1)
Publication Number | Publication Date |
---|---|
TW320767B true TW320767B (en) | 1997-11-21 |
Family
ID=51567061
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW86106166A TW320767B (en) | 1997-05-09 | 1997-05-09 | Array structure and production method of MROM for storing high density data |
Country Status (1)
Country | Link |
---|---|
TW (1) | TW320767B (zh) |
-
1997
- 1997-05-09 TW TW86106166A patent/TW320767B/zh not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI342067B (en) | Memory array structure with strapping cells | |
US6888750B2 (en) | Nonvolatile memory on SOI and compound semiconductor substrates and method of fabrication | |
US6940109B2 (en) | High density 3d rail stack arrays and method of making | |
US5264384A (en) | Method of making a non-volatile memory cell | |
TW465026B (en) | Semiconductor device, method of manufacturing semiconductor device and communication method | |
EP0535681A2 (en) | Semiconductor body, its manufacturing method, and semiconductor device using the body | |
US7102192B2 (en) | Semiconductor nonvolatile memory cell array | |
US6590797B1 (en) | Multi-bit programmable memory cell having multiple anti-fuse elements | |
TW396619B (en) | CMOS static random access memory devices | |
US6307217B1 (en) | Semiconductor memory device having driver and load MISFETs and capacitor elements | |
TW202316579A (zh) | 記憶體裝置 | |
WO2004059737A1 (en) | Multi-level memory cell with lateral floating spacers | |
TW202310069A (zh) | 記憶體裝置 | |
US5990528A (en) | Thin film transistor with titanium nitride or refractory metal gate in SRAM device serving as source/drain contact electrode of an independent FET | |
US6475866B2 (en) | Method for production of a memory cell arrangement | |
TW320767B (en) | Array structure and production method of MROM for storing high density data | |
US6841827B2 (en) | Semiconductor memory device | |
JP4907847B2 (ja) | メモリ | |
US5828113A (en) | Double density MROM array structure | |
US5329148A (en) | Semiconductor device and preparing method therefor | |
US5027175A (en) | Integrated circuit semiconductor device having improved wiring structure | |
US6642587B1 (en) | High density ROM architecture | |
TW312042B (en) | Multi-level high density mask read only memory | |
US7015553B2 (en) | Compact mask programmable ROM | |
JPS628558A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MK4A | Expiration of patent term of an invention patent |