TW319840B - - Google Patents

Download PDF

Info

Publication number
TW319840B
TW319840B TW085110467A TW85110467A TW319840B TW 319840 B TW319840 B TW 319840B TW 085110467 A TW085110467 A TW 085110467A TW 85110467 A TW85110467 A TW 85110467A TW 319840 B TW319840 B TW 319840B
Authority
TW
Taiwan
Prior art keywords
data
cycle
transfer
online
output
Prior art date
Application number
TW085110467A
Other languages
English (en)
Original Assignee
Toshiba Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Co Ltd filed Critical Toshiba Co Ltd
Application granted granted Critical
Publication of TW319840B publication Critical patent/TW319840B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type

Description

經濟部中央棣準局員工消費合作社印製 31SS40 A7 __· B7 五、發明説明(1 ) (本發明所屬之技術領域) 本發明係有關於一種同步於系統時脈而轉送資料的資 料轉送系統與同步半導體記憶體裝置。 (習知技術) 系統會進化成可以更大量地處理資料,而經常被要求 處理速度能夠高速化。 在此一狀況下,對於控制處理的MP U而言,處理的 高速化乃以相當快的步伐前進。相對於此,對於記憶體裝 置而言,大記憶容量化也以相當快的步伐前進。但是處理 的高速化相對於Μ P U則呈現一相當慢的步伐,因而, Μ P U與記憶體裝置之間之資料的處理速度的差異乃擴大 〇 爲了要消除該速度差,乃藉由不同於以往之記憶體裝 置之控制方式的方式來控制裝置的動作,而提出一能夠提 高資料轉送率的記億體裝置。而此則爲同步記憶體裝置, 該同步記億體裝置的代表例則爲同步於系統時脈而被控制 之動態型的RAM。以下*在本說明書中,則稱此種動態 型RAM爲同步DRAM,而簡稱爲S DRAM。該 S DRAM的基本動作則已經揭露於特開平5 — 2 8 7 3 號中。又更具體製品的發表則刊載於信學技報S DM 93-142,ICD 93-136 (1993-11 )° 在本說明書中,雖然是省略了對於S DRAM之規格 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-4 - rJI - ·»1ν- - I - i ΙΛ I I —- _ l (請先鬩讀背面之注意事項再填寫本頁) 訂 經濟部中央標準局員工消費合作社印装 3id84〇 A7 _· B7 五、發明説明(2 ) 的說明,但是對於SDRAM而言,要求要以相當高速的 週期來讀取被串列讀取的叢發資料,而可以實現該規格以 及此一目的的方法則大致上分爲線上(pipeline)方式以 及暫存器(register)方式。以下則簡單地說明該2種方 式的概要內容。 〔線上方式〕 圖3 2係表線上方式之SDRAM的概略圖。 圖3 2所示之記憶體陣列與檢測放大器6 0 1乃廣爲 人知。將來自屬於所選擇之字元線之一連串單元的微小電 荷信號(賣料)讀取到位元線,且對其加以檢測放大。由 檢測放大器所保持之資料則被使用在用於高速讀取的線上 (pipeline)動作上。自讀取位址開始到輸出資料爲止之 線上階段(pipeline stage)數目則有3段。圖3 2則表 示具有該3段之線上階段SI ,S2,S3的SDRAM 〇 如圖3 2所示,信號P 1 ,P 2係一用於控制可根據 來自外部之控制時脈C L K的上升邊緣來讀取,保持乃至 於輸出資料之鎖存型的閘603 » 605,而每次週期被 驅動的控制信號。信號P 3係一用於控制導通型的閘 607的控制信號。鎖存型的閘603 * 605 ,則分別 根據控制信號Ρ 1,Ρ 2的上升邊緣對輸入資料加以鎖存 ,且保持乃至於繼續輸出。 又,3段的階段si ,S2,S3分別具有以下的功 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐)_ 5 - (請先閲讀背面之注意事項再填寫本頁) Μ In ^^1» J 1.^1 mt 1 ^^^1 i m I l -^-r^J^^^1 ti I— ^^^1 - 《 ^ ΛΜ/ί I ^^^1 ^^^1 ^nf _ 經濟部中央標準局員工消費合作社印製 3伽4〇 A7 * B7 五、發明説明(3 ) 能。 (第1階段S 1 ) 根據控制信號P1來讀取由外部所供給之叢發存取( burst access)的先頭位址或是與該位址有關而在裝置內 部產生之內部位址(該些位址則以A i來表示),在位址 解碼器6 0 9中,對所讀取的位址進行解碼,而製作用於 選擇存取行的信號。簡單地說是一自輸入位址開始到確定 位址解碼器之輸出爲止的階段。 (第2階段) 將用於選擇存取行的信號加以鎖存,而選擇行*此外 則將被保持在慼測放大器的寶料送出到區域資料匯流排( 以下簡稱爲LDB) «LDB則經由一被用於選擇行之信 號所控制的閘而被連接到所有的行,而只將所選出之行的 資料加以轉送,簡單地說係一將對應於所確定之位址解碼 器的輸出而抽出的資料轉送到L D B的階段。 (第3階段) 導通被轉送到L D B之資料,在由資料匯流排感測放 大器6 1 1所檢測後,則經由全球資料匯流排(以下簡稱 爲GDB),將資料自輸出緩衝器613輸出(該輸出則 圖示爲Q)。簡單地說是一將被轉送到LDB的資料輸出 到裝置之外部的階段。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-6 — I--------f 威 1 (請先閱讀背面之注意事項再填寫本頁) 訂 .卜· 經濟部中央標準局員工消費合作社印装 A7 B7 五、發明説明(4 ) 圖3 3係表在線上方式之SDRAM中之各階段內之 資料的進行狀態。 如圖3 3所示,當對叢發資料的存取係自以箭頭 615所示之週期開始時,由於各階段SI ,S2,S3 會在每次週期依序轉送資料,因此,所有的階段S1 ,S 2,S 3會在每次週期被活性化。又,位址A i ,由於可 任意對應於每個週期,因此可以隨機地輸出資料。但是* 自讀取位址之週期開始到輸出由該位址所指定之資料的週 期爲止之週期數目則最少必須要有3個週期(將此稱爲週 期數’3〃的SDRAM)。 〔暫存器方式〕 圖3 4係表暫存器方式之SDRAM的概略圖。 圖3 4係表可以同時讀取2個位元之暫存器方式的 5 D R A Μ »如圖3 4所示,記憶單元陣列與感測放大器 6 0 1則與線上方式者相同。而對於暫存器方式的 SDRAM而言,則與線上方式的SDRAM不同,而不 需要設置可以明確被區分之階段,但是則反而假設性地設 置階段,而此是爲了要幫助理解使然。暫存器方式的 SDRAM,在動作上大致可以分成2個階段S 1 ,S 2 。該2個階段S 1 » S 2分別具有以下的功能。 (第1階段) 將叢發存取資料的先頭位址以及接下來之串列存取的 本紙張尺度逋用中國國家標準(CNS)A4規格(210Χ297公釐)-7 - -v K ^^1 ^ n 1^1 —A I 1^1 I (請先閎讀背面之注意事項再填寫本頁)
,1T -LT. 經濟部中央標準局貝工消費合作社印裂 A7 B7 五、發明説明(5 ) 位址(該些位址則圖示爲A i),根據控制信號P1而加 以讀取,且在位址解碼器7 0 9中對所讀取的位祉加以解 碼,而選擇若干行,自多行同時將資料轉送到LDB。簡 單地說,是一根據輸入位址來確認位址解碼器的輸出,而 將對應於位址解碼器之輸出而被抽出的資料轉送到L D B 的階段。 (第2階段) 自輸出到LDB的資料選出2個資料,將其檢測出來 而將資料送到GDB,且儲存在輸出暫存器7 1 3。被儲 存的資料,則自輸出暫存器713,以2個週期1次1個 位元地加以輸出(該输出則圖示爲<9 )。簡單地說是一將 被轉送到L D B的資料輸出到裝置之外部的階段。 圖3 5係表在暫存器方式之SDRAM中之爲階段內 之資料的進行狀態。 如圖3 5所示,自開始叢發動作,在2個週期內資料 會被送到L D B。而暫存器方式不同於線上方式之處即是 一連串的動作係由資料轉送的能力所決定,而不是由來自 外部的時脈強制地控制,亦即,未規定要在1個週期內要 將資料轉送到此。被轉送的資料,則在第3個週期以及第 4個週期被輸出。在此期間,下一個2個週期單位的資料 同樣會被輸出到LDB。與線上方式相比較,各階段是在 2個週期內進行1次的動作。在內部所產生的位址則是每 2個週期一次*因此,位址之可更新的週期也成爲每2個 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-8 - ---Λ i t— (請先閲讀背面之注意事項再填寫本頁 .i- * 訂 ^^840 at ___B7_ 五、發明説明(6 ) 週期一次(將此稱爲限制週期)。 (本發明所要解決的課題) 如上所述,線上方式之S D RAM與暫存器方式的 SDRAM分別具有固有的特徵。 例如,線上方式的SDRAM,對於構成用於轉送資 料之系統所必要的電路少,而容易構成。又,在變更存取 位址方面具有柔軟性。但是相反地,資料轉送,由於係根 據週期被強制地區隔,因此裝置的能力無法以最高的效率 來達成。此外,由於各階段在每個週期皆動作,因此消耗 電力會變多β 經濟部中夬梯準局員工消費合作社印製 (請先聞讀背面之注意事項再填寫本頁) 又,暫存器方式的S DRAM,則由於資料的轉送不 是藉由週期被強制性地區隔,而是利用多個週期來轉送資 料,因此最能夠配合內部的動作來轉送資料。因此,能夠 以最高的效率來發揮裝置的能力,而使得動作得以高速化 。更者•由於各階段係在幾個週期內才進行一次動作,因 此消耗電力少。但是在變更存取位址時,則必須要犧牲速 度,而只要不使週期時間加倍,會被限制成多個週期進行 一次。又,與線上方式相比較’爲了要構成用於轉送資料 的系統,則必須要附加若干電路’而導致構造變得困難。 圖3 6係表線上方式之SDRAM的資料轉送與暫存 器方式之S D RAM的資料轉送的比較圖。 圖3 6所示之Ρ 1,Ρ 2,Ρ 3分別是表線上之各階 段之初始點的週期; 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公麓)-9 一 經濟部中央梂準局負工消費合作社印製 A7 B7五、發明説明(7 ) 如圖3 6所示,首先,在週期P 1則讀入位址,而確 定位址解碼器的輸出。在此之前,線上方式與暫存器方式 皆相同。當爲線上方式時,係自週期P 2開始,而存在有 如圖3 2所示之第2階段,但是當暫存器方式時則不存在 因此,對於線上方式與暫存器方式,將記憶單元之資料 轉送到L D B之行選擇線C S L的選擇確定時間則不同。 詳細地說,線上方式之確定時間乃同步於時脈*係自週期 P 2開始,而對於暫存器方式的確定時間,則是在週期 P 1內之大約確定解碼器的輸出後β此外,當確認完行選 擇線C S L的選擇時,則行閘(相當於導通閘5 0 6 )會 導通,而將資料送到L D Β,而此對於線上方式與暫存器 方式皆相同。 最後,在週期Ρ 3內,則進行資料匯流排檢測而輸出 資料,而此對於線上方式與暫存器方式皆相同。 由圖3 6所比較之線上方式以及暫存器方式*則分別 自開始存取算起,在第3個週期輸出資料,亦即,所謂週 期數"3"的SDRAM。對於該型式的SDRAM,當 比較線上方式與暫存器方式時,則暫存器方式的範圍只有 圖3 6所示之時間T。而此對於線上方式而言*係一在週 期時內沒有動作裕度之階段的範圍,相對於全部動作之範 圍已經決定者而言,暫存器方式則沒有此一問題。 本發明則是有鑑於此,其第1目的在於提供一具備有 用於進行串列資料輸出的輸出暫存器,而即使是自限制週 期以外的週期開始,也可以位址送到資料轉送路徑,且消 (請先閲讀背面之注意事項再填寫本頁) 1裝
.1T
-LI 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐>-1〇 - 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(8 ) 耗電力少之資料轉送系統以及包含該資料轉送系統之同步
S 半導體記億體裝置。 又,第2目的在於提供在限制週期以外的週期,即使 將位址導入到資料轉送路徑,也可以不間斷地自輸出暫存 器將資料加以串列輸出之資料轉送系統以及包含該資料轉 送系統之同步半導體記憶體裝置。 又,第3目的則在於提供在變更存取位址上具有自由 度,而能夠提高資料轉送的效率,且消耗電力小之資料轉 送系統及包含該資料轉送系統之同步半導體記憶體裝置。 又,第4目的則在於提供即使是自限制週期以外的週 期開始,也能夠將位址導入到資料轉送路徑之資料轉送方 法以及包含該資料轉送方法之同步半導體記憶體裝置之動 作方法。 (解決課題的手段) 根據上述請求項1以及請求項1 9的發明,當自不同 於a個週期的週期開始轉送a個資料時*則線上階段的數 目會增加。藉此,即使是自不同於a個週期開始轉送a個 資料時,則殘留在資料轉送路徑中的資料也不會被破壤, 即能夠將a個資料導入到資料轉送路徑中。 根據上述請求項2以及請求項2 0的發明,當自限制 週期以外的週期開始轉送a個資料時,則會更換暫存器組 。藉此’即使是自限制週期以外的週期開始轉送a個資料 時,也可以自能夠將並列形態之資料轉送轉換成串列形態 本紙張尺度適用中國國家標準(CNS ) A4規格(2i〇 X297公釐――)~ -11 - (請先閲讀背面之注意事項再填寫本頁) -裝 訂 經濟部中央橾準局員工消費合作社印製 如840 A7 B7 五、發明説明(9 ) 之資料轉送之暫存器不間斷地輸出資料。 根據上述請求項3以及請求項2 1的發明,當自不同 於a個週期的週期開始轉送a個資料時,則在線上階段的 數目增加的同時,會更替暫存器組。藉此,即使是自不同 於a個週期的週期開始轉送a個資料時,也可以自能夠將 並列形態之資料轉送轉換成串列形態之資料轉送的暫存器 中不間斷地輸出資料。 根據上述請求項4以及請求項2 2的發明,將在限制 將資料轉送到暫存器之週期以外被轉送而來的資料輸入到 在被分離之多個線上階段中至少最初的階段,而在限制將 資料轉送到暫存器之週期以外,自暫存器中呈串列地输出 資料。藉此,在變更存取位址時具有自由度,且提高資料 轉送的效率。 根據上述請求項5以及請求項2 3的發明,當自不同 於a個週期的週期開始轉送a個資料時*則線上階段的數 目會增加。藉此,即使是自不同於a個週期開始轉送a個 資料時,則殘留在資料轉送路徑中的資料也不會被破壞* 即能夠將a個資料導入到資料轉送路徑中》 根據上述請求項6以及請求項2 4的發明,當自限制 週期以外的週期開始轉送a個資料時,則會更換暫存器組 。藉此,即使是自限制週期以外的週期開始轉送a個資料 時,也可以自能夠將並列形態之資料轉送轉換成串列形態 之資料轉送之暫存器不間斷地輸出資料。 根據上述請求項3以及請求項2 1的發明,當自不同 (請先閲讀背面之注意事項再填寫本頁) 丨裝 訂 本紙張尺度適用中國國家標準(CNS)A4規格(2l〇X297公釐)_ - A 7 B7 五、發明説明(1G) 於a個週期的週期開始轉送a個資料時,則在線上階段的 數目增加的同時,會更替暫存器組》藉此,即使是自不同 於a個週期的週期開始轉送a個資料時,也可以自能夠將 並列形態之資料轉送轉換成串列形態之寶料轉送的暫存器 中不間斷地輸出資料、 爲了要達到上述第1目的,請求項1以及請求項1 9 之發明,其特徵在於: 包含線上分離部,可分離地將a個資料呈並列狀地轉 送用於暫時保持資料之N個線上階段的資料轉送路徑;及 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,可以自η ( = N — 1 )個上述線上分離部中, 將n ( n = a/m : m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)-1個設成貫 通狀態,而不使上述N個線上階段完全分離, 經濟部中央標準局員工消費合作社印製 ^^^1* HH I (請先閱讀背面之注意事項再填寫本頁) i 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離,而控制上述線上階段分離部的 控制部。 根據上述請求項1以及請求項1 9的發明*當自不同 於a個週期的週期開始轉送a個資料時,則線上階段的數 目會增加。藉此,即使是自不同於a個週期開始轉送a個 資料時,則殘留在資料轉送路徑中的資料也不會被破壞, 即能夠將a個資料導入到資料轉送路徑中。 爲了要達到上述第2目的*請求項2以及請求項2 0 本紙張尺度適用中國國家標準(CNS)A4規格(2I0X297公釐)_ 13 - 3ίδ84α A 7 ___B7_ 五、發明説明(11) 之發明,其特徵在於: 可以一次將a個寳料呈並列轉送的資料轉送路徑; 被結合在上述資料轉送略徑的K個暫存器(但是對上 述K個暫存器依據資料的轉送順序賦予第〇號到第K-1 號的號碼); 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第
I 0號到第a — 1號爲止之暫存器組以及自第a號到第2 a - 1號爲止之暫存器組, 對於上述a個資料的轉送,當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到第 i+a — 1 (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i+2a-l) (mod 2a)號爲止的組,而 控制自上述資料轉送路徑到上述暫存器之資料轉送的第1 控制部;及 經濟部中央椟準局員工消費合作社印製 (請先聞讀背面之注意事項再填寫本頁) 依據上述暫存器的號碼順序,令其與上述時脈同步, 且呈串列地寳料轉送,而控制自上述暫存器的資料轉送的 第2控制部(但是第K 一 1個的下一個則回到第〇號)。 根據上述請求項2以及請求項2 0的發明,當自限制 週期以外的週期開始轉送a個資料時,則會更換暫存器組 。藉此,即使是自限制週期以外的週期開始轉送a個資料 時,也可以自能夠將並列形態之資料轉送轉換成串列形態 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公嫠> -14 - A7 B7 五、發明説明(12 ) 之資料轉送之暫存器不間斷地輸出資料。 爲了要達成上述第3目的v請求項3以及請求項2 1 之發明,其特徵在於: 包含線上分離部,可分離且一次地將a個資料呈並列 地轉送到用於暫時保持資料之N個線上階段的資料轉送路 徑; 被結合到上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器,依據資料的轉送順序賦予自第〇號到第K —1號爲止的號碼); 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,可以自η ( = N_1)個上述線上分離部中, 將n ( n = a/m ; m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)一1個設成貫 通狀態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離* 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組以及自第a號到第2 a 一 1號爲止之暫存器組* 對於上述a個資料的轉送*當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐〉-15 - 經濟部中央標準局貝工消費合作社印敢 Α7 Β7 五、發明説明(13) 第 i(m〇d 2a)號到第 i+a — l(m〇d 2a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第Ci+2a-l) (mod 2a)號爲止的組(但 是’自暫存器之輸出順序’在第K - 1號的下一個即回到 第0號)。 根據上述請求項3以及請求項2 1的發明,當自不同 於a個週期的週期開始轉送a個資料時,則在線上階段的 數目增加的同時,會更替暫存器組。藉此,即使是自不同 於a個週期的週期開始轉送a個資料時,也可以自能夠將 並列形態之資料轉送轉換成串列形態之資料轉送的暫存器 中不間斷地輸出資料。 爲了要達成上述第3目的’本發明之請求項4以及請 求項2 2之發明,其主要特徵在於備有: 用於資料轉送的寶料轉送路徑; 設於上述資料轉送路徑,而將並列之資料轉送形態轉 換成串列之資料轉送形態的暫存器; 在限制將資料轉送到上述暫存器之週期以外,當要轉 送資料時,會將上述資料轉送路徑分離成多個線上階段的 分離部: 在限制資料轉送到上述暫存器之週期以外,會將被轉 送而來的資料輸入到在上述被分離之線上階段中至少最初 的階段的輸入部;及 在限制資料轉送到上述暫存器之週期以外,自上述暫 存器將資料予以串列輸出的輸出部。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐> _ 16 - -—*^—^1 n -I- 1 -i- t in ft (請先閲讀背面之注意事項再填寫本頁)
、1T -LI. 經濟部中央椟準局貝工消費合作社印裂 A7 B7 五、發明説明(14 ) 根據上述請求項4以及請求項2 2的發明,將在限制 將資料轉送到暫存器之週期以外被轉送而來的資料輸入到 在被分離之多個線上階段中至少最初的階段,而在限制將 資料轉送到暫存器之週期以外,自暫存器中呈串列地輸出 資料。藉此,在變更存取位址時具有自由度,且提高資料 轉送的效率》 爲了要達成上述第1目的,請求項5以及請求項2 3 之發明,其主要特徵包括: 包含線上分離部,利用用於控制資料轉送之時脈的a 個週期可分離地將a個資料轉送到可以暫時保持資料的N 個線上階段,在用於控制資料轉送之時脈的1個週期,則 將所轉送之a個資料一次一個地加以輸出》而呈並列地轉 送上述a個資料,並以相當於該並列形態之資料轉送的a 倍的速度輸出資料的資料轉送路徑;及 對於上述a個資料的轉送,當自與a個週期對的週期 開始時,則可以自η(=N-1)個上述線上分離部中, 將n ( n = a/m ’ m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)-1個設成貫 逋狀態’而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時’則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離。 根據上述請求項5以及請求項2 3的發明,當自不同 於a個週期的週期開始轉送a個資料時,則線上階段的數 本紙張尺度適用中國國家標準(CNS ) A4规格(2!0X297公釐)_ (請先閲讀背面之注意事項再填寫本頁) 丨裝 訂 L— 經濟部中央標準局員工消費合作社印裝 A7 ---:__B7 五 '發明説明(15 ) 目會增加。藉此,即使是自不同於a個週期開始轉送a個 資料時*則殘留在資料轉送路徑中的資料也不會被破壤, 即能夠將a個資料導入到資料轉送路徑中。 爲了要達到上述第2目的,請求項6以及請求項2 4 之發明,其特徵在於包括: 利用控制資料轉送之時脈的a個週期來轉送上述a個 資料,且在用於控制上述資料轉送之時脈的1個週期,將 所轉送之a個資料一次一個地加以輸出,而呈並列地轉送 上述a個資料,並以相當於該並列形態之資料轉送的a倍 的速度輸出資料的資料轉送路徑; 被結合到上述資料轉送路徑的K個暫存器(但是對上 述κ個暫存器,侬據資料的轉送順序賦予自第0號到第K —1號爲止的號碼); 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組以及自第a號到第2 a —1號爲止之暫存器組, 對於上述a個資料的轉送》當自相對於a個週期偏雜 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到第 i+a-1 (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i+2a-l) (mod 2a)號爲止的組(但 是,自暂存器之輸出之順序,在第K 一 1號的下一個即回 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐>-18 - (請先聞讀背面之注意事項再填寫本頁) -裝 、1Τ 經濟部中央橾隼局負工消費合作社印製 S^840 a7 — ___B7_ 五、發明説明(16 ) 到第0號)。 根據上述請求項6以及請求項2 4的發明,當自限制 週期以外的週期開始轉送a個資料時,則會更換暫存器組 。藉此,即使是自限制週期以外的週期開始轉送a個資料 時,也可以自能夠將並列形態之資料轉送轉換成串列形態 之資料轉送之暫存器不間斷地输出資料。 爲了要達成上述第3目的,請求項7以及請求項2 5 之發明,其特徵在於包括: 利用控制資料轉送之時脈的a個週期來轉送上述a個 資料,且在用於控制上述資料轉送之時脈的1個週期,將 所轉送之a個資料一次一個地加以輸出,而呈並列地轉送 上述a個資料,並以相當於該並列形態之資料轉送的a倍 的速度輸出資料的資料轉送路徑; 被結合到上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器,依據賣料的轉送順序賦予自第〇號到第K 一 1號爲止的號碼); 對於上述a個資料的轉送*當自與a個週期對應的週 期開始時,可以自η ( = N - 1 )個上述線上分離部中, 將n (n = a/ m;m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)一1個設成貫 通狀態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離, 本紙張尺度適用中國國家標準(CNS > Α4規格(210X297公釐)-19 - (請先閲讀背面之注意事項再填寫本頁) t裝 ,tr ίτ. 經濟部中央標隼局員工消費合作社印製 A7 B7 五、發明説明(17 ) 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組與自第a號到第2 a — 1號爲止之暫存器組, 對於上述a個資料的轉送,當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2^a)號到第 i+a-l (mod 2 a )號爲止之暫存器組以及自第ί+a (mod 2a)個 到第(i+2a — 1) (mod 2a)號爲止的組(但 是,自暫存器之輸出之順序號碼,在第K_ 1個下一個即 回到第0號)。 根據上述請求項3以及請求項2 1的發明*當自不同 於a個週期的週期開始轉送a個資料時,則在線上階段的 數目增加的同時,會更替暫存器組。藉此,即使是自不同 於a個週期的週期開始轉送a個資料時,也可以自能夠將 並列形態之寶料轉送轉換成串列形態之資料轉送的暫存器 中不間斷地輸出資料。 請求項8之發明,當系統時脈的頻率低時,在叢發資 料存取的途中,則不設定對於用於輸入新的叢發資料存取 之先頭位址週期的限制,而經常輸入上述先頭位址,而當 上述系統時脈的頻率高時,則在叢發資料存取的途中,會 限制輸入用於新的叢發資料存取之先頭位址的週期,而只 有在此限制的週期內會输入上述先頭位址。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-20 - (請先閲讀背面之注意事項再填寫本頁) 丨裝 ,ίτ -· 經濟部中央標隼局員工消費合作社印製 A7 B7 五、發明説明(18 ) 根據上述請求項8項之發明,可以提供使用本發明之 裝置之形態的一例。 又,請求項9之發明, 可以變更內部之線上階段的數目,而自記憶單元呈並 列地轉送a位元的資料*利用a個週期來輸出呈並列狀被 轉送之a位元的資料,而同步於系統時脈被控制的同步記 億體部;及 即使是自與上述a個週期不同的週期開始*而爲要求 變更週期的第1規格時,將上述線上階段的數目控制式一 定的數目以及將上述線上階段的數目控制或自上述一定的 數目開始增加的其中一者, 而當爲自與上述a個週期呈對應的週期開始,要求經 常變更週期的第2規格時,會將上述線上階段的數目控制 保持在上述一定的數目,而控制上述同步記憶體部的控制 部。根據上述請求項9之發明,可以提供使用本發明之裝 置之其他的例子。 又,請求項1 0的發明,其主要是針對在時脈的每個 週期一次呈串列地輸出1個資料的同步半導體記憶體裝置 ,其主要特徵在於具備: 用於將位址讀入裝置內部旳位址讀取手段; 對所讀取的位址加以解碼旳解碼手段; 配置有多個用於記憶資料的記憶單元的記憶單元陣列 f 呈電氣被結合到上述記億單元的資料匯流排; 本紙張尺度適用中國國家標準(CNS)A4規格(210X297公釐)- 21 - L----------1 I裝-- (請先閲讀背面之注意事項再填寫本頁) 訂 線 經濟部中央標準局員工消費合作社印製 A7 _______B7 五、發明説明(19 ) 在被記億在上述記憶單元的資料中,將與上述被解碼 之位址呈對應的資料轉送到上述寶料匯流排的轉送手段; 呈電氣被結合到上述資料匯流排的輸出暫存器; 將被轉送到上述資料匯流排的資料暫時一次a個地轉 送到上述輸出暫存器的轉送手段;及 將被轉送到上述資料匯流排的a個資料,令其同步於 上述時脈而呈串列地加以輸出的輸出手段, 自上述位址讀取手段到上述输出暫存器爲止的信號路 徑則被分離或N個線一階段; 在時脈的τη個週期轉送各線上階段的資料, 對於資料的存取,當自與上述時脈之a個週期呈對應 的週期開始時,不會使上述N個線上階段全部分離,而將 上述線上階段中的連績的n ( = a/ m)個線上階段設成 貫通狀態, 而對於資料的存取,當自相對於上述時脈之a個週期 偏離的週期開始時,則使上述N個線上階段全部分離。 根據上述請求項1 0之發明,可以提供本發明之同步 半導體記憶體裝置之第1形態。 又,請求項1 1之發明,係在請求項1 0之發明中, 上述m爲1 ,上述η爲2,上述Ν爲3, 上述3個線上階段分別是由: 自讀取上述位址到解碼爲止的第1線上階段; 到將與上述被解碼之位址呈對應的資料轉送到資料匯 流排爲止的第2線上階段;及 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐)_ 22 - (請先閲讀背面之注意事項再填寫本頁) 訂 A7 B7 經濟部中夬標準局員工消費合作社印製 五、發明説明(2(1) 到將被轉送到上述資料匯流排的資料暫時一次a個地 轉送到上述輸出暫存器爲止的第3線上階段所構成’ 對於上述資料的存取,在自與上述時脈之a個週期呈 對應之週期開始時被設成貫通狀態的線上階段爲上述第1 線上階段與上述第2線上階段。 根據上述請求項1 1之發明,可以提供本發明之同步 半導體記億體裝置的第2形態 又,請求項1 2之發明,其主要是針對在時脈每個週 期會至少一次1個地呈串列地將資料加以輸出的同步半導 體記憶裝置•其特徵在於備有: 用於將位址讀取到裝置內部的位址讀取手段; 對所讀取的位址加以解碼的解碼手段; 配置多個用於記憶寶料之記億單元的記憶單元陣列; 呈電氣被結合到上述記憶單元的資料匯流排; 在被記憶在上述記憶單元的資料中,會將與上述被解 碼之位址呈對應的資料轉送到上述資料匯流排的轉送手段 t 呈電氣被結合到上述資料匯流排的輸出暫存器; 將被轉送到上述資料匯流排的資料暫時一次a個地轉 送到上述輸出暫存器的轉送手段;及 將被轉送到上述輸出暫存器的a個資料,令其同步於 上述時脈而呈串列地被輸出的輸出手段, 上述輸出暫存器有K個,而對上述K個輸出暫存器分 別依據資料的存取順序而賦予自第0號到第K-1號爲止 (請先閱讀背面之注意事項再填寫本頁) 裝 訂 l·. 本紙張尺度適用中國國家標準(CNS)A4規格(210·〆297公釐)_ 23 - 經濟部中央椟準局員工消費合作社印製 A7 B7 五、發明説明(21 ) 的號碼,而自上述輸出暫存器之資料的輸出順序則是一經 常循環的上述號碼順序, 對於寶料的存取,當自與上述時脈之a個週期呈對應 的週期開始時,則將被轉送到上述資料匯流排的資料,每 a個週期,一次a個地交互地令其轉送到自第0號到第a 一 1號爲止的輸出暫存器組以及自第a號到第2 a — 1號 爲止之輸出暫存器組, 對於資料的存取,當自相對於與上述時脈之a個週期 對應的週期偏離i (mo d 2 a )個週期的週期開始時 ,則會更換上述输出暫存器組,將被轉送到上述資料匯流 排的資料,每a個週期,一次a個地交互地令其轉送到自 第 i (mod 2a)號到第 i+a — 1 (mod 2 a )號爲止之輸出暫存器組以及自第i+a (mod 2 a )號到第i+2a — 1 (mod 2a)號爲止的輸出暫 存器組。 根據請求項1 2之發明,可以提供本發明之同步半導 體記億體裝置的第3形態。 又,請求項1 3之發明,係在請求項1 2之發明中, 上述K爲4,而上述a爲2。 根據上述請求項1 3之發明,可以提供本發明之同步 半導體記憶體裝置的第4形態。 又,請求項1 4之發明,其主要是針對在時脈每個週 期會至少一次1個地呈串列地將資料加以輸出的同步半導 體記億裝置*其特徵在於備有: 本紙張尺度適用中國國家標準(CNS)A4規格(210X297公釐)-24 - (請先閲讀背面之注意事項再填寫本頁) -裝 訂 經濟部中央橾準局員工消費合作社印製 A7 B7 五、發明説明(22) 用於將位址讀取到裝置內部的位址讀取手段; 對所讀取的位址加以解碼的解碼手段; 配置多個用於記億資料之記憶單元的記憶單元陣列; 呈電氣被結合到上述記憶單元的資料匯流排; 在被記憶在上述記憶單元的資料中,會將與上述被解 碼之位址呈對應的資料轉送到上述資料匯流排的轉送手段 r 呈電氣被結合到上述資料匯流排的輸出暫存器; 將被轉送到上述資料匯流排的資料暫時一次a個地轉 送到上述輸出暫存器的轉送手段;及 將被轉送到上述輸出暫存器的a個資料,令其同步於 上述時脈而呈串列地被輸出的輸出手段, 自上述位址讀取手段到上述輸出暫存器爲止的信號路 徑則被分離成N個線上階段, 在時脈的m個週期,轉送各線上階段的資料, 對於資料的存取*當自與上述時脈之a個週期呈對應 的週期開始時*則不使上述N個線上階段的全部分離,而 將上述線上階段中之連續n (=a/m)個線上階段設成 貫通狀態* 對於資料的存取,當自相對於上述時脈的a個週期離 開的週期開始時,則使上述N個線上階段全部分離, 上述輸出暫存器有K個,而對上述K個輸出暫存器分 別依據資料的存取順序而賦予自第0號到第K-1號爲止 的號碼,而自上述輸出暫存器之資料的輸出順序則是一經 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-25 - (請先閲讀背面之注意事項再填寫本頁) -裝 訂 經濟部中央標準局貝工消費合作社印製 A7 B7 五、發明説明(23 ) 常循環的上述號碼順序, 對於寳料的存取,當自與上述時脈之a個週期呈對應 的週期開始時,則將被轉送到上述資料匯流排的資料’每 a個週期,一次a個地交互地令其轉送到自第〇號到第a —1號爲止的輸出暫存器組以及自第a號到第2 a — 1號 爲止之輸出暫存器組* 對於資料的存取,當自相對於與上述時脈之a個週期 對應的週期偏離i (mod 2a)個週期的週期開始時 ,則會更換上述輸出暫存器組,將被轉送到上述資料匯流 排的資料,每a個週期,一次a個地交互地令其轉送到自 第 i (mod 2a)號到第 i + a-l (mod 2 a )號爲止之輸出暫存器組以及自第i + a (mod 2 a )號到第i+2a — l (mod 2a)號爲止的輸出暫 存器組。 根據上述請求項1 4之發明,可以提供本發明之同步 半導體記憶體裝置的第5形態。 又,請求項1 5的發明*其主要是針對具有暫存器方 式之輸出部的同步半導體記憶體裝置*其主要特徵在於: 在暫存器方式的限制週期以外,當要變更位址時,則 將資料轉送路徑分割成多個線上階段,而將與上述被變更 之位址呈對應的轉送資料轉送到位在上述資料轉送路徑中 ,殘留有轉送資料之先頭的線上階段的前面的階段的其中 —個爲止,而即使是在上述限制週期以外,也會將與在上 述資料轉送路徑中上述被變更之位址呈對應的轉送資料加 本紙張尺度適用中國國家標準(CNS>A4規格(210X297公釐)-26 ~ I Ik1 裝 訂 J ..A泳 (請先閲讀背面之注意事項再填寫本頁)
經濟部中央標隼局員工消費合作社印I A7 __B7 五、發明説明(24 ) 以輸入,且變更上述輸出部之輸出暫存器的組合,而即使 是在上述限制週期以外,也可以自上述輸出部,將資料呈 串列地輸出。 根據上述請求項1 5之發明,可以提供本發明之同步 半導體記憶體裝置的第6形態。 又,請求項1 6之發明,其主要特徵在於包括: 被輸入位址’且對該位址加以解碼,將行選擇信號輸 出到行選擇線的位址解碼器; 被設在上述行選擇線的鎖存型閘; 連接有多個記憶單元,而由上述行選擇信號來選擇之 位元線; 被連接到上述位元線的區域資料匯流排; 選擇上述區域資料匯流排,而連接到全球資料庫的選 擇閘; 被連接到上述全球資料庫,而利用時脈的a個週期將 a個資料呈串列地輸出的輸出暫存器; 同步於上述時脈*接受用於通知新的叢發開始之開始 信號的輸入,當該開始信號*在上述a個週期以外的週期 被輸入時,則將上述鎖存型閘加以關閉的資料轉送控制手 段;及 同步於上述時脈,接受用於通知新的叢發開始之開始 信號的輸入,當該開始信號,在上述a個週期以外的週期 被輸入時,會變更上述輸出暫存器之組合區分的輸出暫存 器控制手段《 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公釐> - 27^- (請先閲讀背面之注意事項再填寫本頁) 裝 訂 ΙΓ . 經濟部中央橾準局員工消費合作社印拏 A7 B7 五、發明説明(25) 根據上述請求項1 6之發明,可以提供本發明之同步 半導體記億體裝置的第7形態。 又,請求項1 7之發明,其主要特徵包括: 可分割成至少2個線上階段,該些線上階段則被結合 到利用叢發時脈的至少2個週期,將與所設定之位址呈對 應的資料呈串列地加以輸出的第1輸出暫存器組,以及利 用至少其他2個週期,而將其呈串列狀加以輸出的第2輸 出暫存器組而構成的資料轉送路徑: 用於檢測在上述第1輸出暫存器組以及上述第2輸出 暫存器組之其中一者輸出資料的週期中是否有位址的再設 定的檢測手段; 響應於上述檢測手段的檢測指示,將上述資料轉送路 徑至少分割成2個線上階段,而不等待用於輸出上述第1 輸出暫存器組以及上述第2輸出暫存器組之其中一個之資 料之週期的先頭時脈,即將上述再設定位址讀取到上述所 分割之線上階段的線上分割手段; 響應於來自檢測手段的檢測指示,更換上述第1輸出 暫存器組的一部分與上述第2輸出暫存器組的一部分*而 製作新的第1輸出暫存器組與新的第2輸出暫存器組的區 分變更手段;及 令與上述再設定位址呈對應的資料同步於用於輸出上 述新的第1輸出暫存器組以及上述新的第2輸出暫存器組 之其中一個之資料的週期的先頭時脈,而自上述新的輸出 暫存器組以及上述新的輸出暫存器組之其中一個,利用上 本紙張尺度適用中國國家標準(CNS)A4規格(2丨〇><297公釐)—28 - (請先閲讀背面之注意事項再填寫本頁) 、裝 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(26 ) 述叢發時脈的至少2個週期而令其呈串列狀輸出的輸出手 段。 根據上述請求項1 7之發明,可以提供本發明之同步 半導體記億體裝置的第8形態。 又,爲了要達到上述第4目的,請求項1 8之發明, 其主要是將自輸入位址到對被所輸入之位址進行解碼爲止 設成第1線上階段, 將自被解碼的位址,將與該位址呈對應的資料讀到資 料線爲止設成第2線上階段, 將自將所讀取之資料輸入到資料線到將資料呈串列狀 輸出爲止設成第3線上階段, 自上述第1線上階段到上述第2線上階段爲止之信號 的內部處理,則是利用上述時脈的a個週期來進行,其特 徵在於: 當自與上述時脈的a個週期呈對應的週期開始進行資 料存取時,會將上述第1線上階段與上述第2線上階段設 成貫通狀態* 當自相對於上述時脈的a個週期離開的週期開始進行 新的資料存取時,則會使上述第1線上階段與上述第2線 上階段分離,而與新的資料存取呈對應之信號的內部處理 ,則是在上述第1線上階段進行*而與在進行新的資料存 取以前的資料存取呈對應之信號的內部處理,則是在第2 線上階段以及上述第3線上階段進行。 根據上述請求項1 8之發明,可以提供即是自限制週 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-29 - I----------裝------訂—;---;;----^ ^ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消費合作社印製 A7 B7 五、發明説明(27 ) 期以外的週期,也可以將位址導入到寶料轉送路徑之同步 半導體記憶體裝置之動作方法。 (發明之實施形態) 以下說明本發明之實施形態。在此說明中,相同的部 分則附加相同的參考符號,而省略重覆的說明。 圖1係表本發明之一實施形態之S D RAM的概略圖 〇 如圖1所示,與本發明之一實施形態有關的 S D RAM *其基本方塊則具備有:記億單元陣列與感測 放大器(包含行閘)101,根據自外部所供給之控制時 脈C L K的上升邊緣,而讀取,鎖存乃至於輸出來自外部 之位址A i的鎖存型閘(行位址緩衝器)1 〇 3,對由鎖 存型閘1 0 3所輸出之位址A i加以解碼,而输出用於選 擇記億單元陣列之行之信號的位址解碼器(行解碼器) 105,被連接到位址解碼器105的輸出端,而響應於 控制信號P 2,對位址解碼器1 0 5之輸出加以鎖存乃至 於輸出的鎖存型閘1 0 7,被連接到記憶單元之位元線的 區域資料匯流排(DQ線)LDB,被設在區域資料匯流 排LDB的導通型閘111,被設在區域資料匯流排 LDB與全球資料匯流排(RWD線)GDB之間,對由 區域資料匯流排L D B所讀取的資料加以感測放大,且將 其傳到全球資料匯流排GDB的資料匯流排感測電路( DQ緩衝器)113 ,以及被連接到全球資料匯流排 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-30 - ----------ί '装------訂一^--;--- (請先閱讀背面之注意事項再填寫本頁) 經濟部中央梯隼局員工消費合作社印製 A7 B7 五、發明説明(28 ) GDB,而對出現在全球資料匯流排GDB的資料加以儲 存乃至於輸出的輸出暫存器10 9 » 圖1所示的SDRAM具有與圖3 2以及圖3 3所示 之SDRAM大約相同的方塊,SDRAM整體的系統雖 然是依據暫存器方式,但是使資料轉送階段(線上階段) 作動的時間則與以往之SDRAM不同。 特別是,圖1所示的SDRAM,只有在特別的情況 下才被區分成第1線上階段S1與第2線上階段S 2。在 特別的情況以外,第1線上階段S 1與第2線上階段S 2 則彼此被設成貫通狀態,而成爲1個線上階段。鎖存型閘 1 0 7,只有在特別的情況下,才能區分成第1線上階段 與第2線上階段而動作,至於特別的情況以外,則使第1 線上階段s 1與第2線上階段S 2成爲貫通狀態而動作》 鎖存型閘1 0 7則爲控制信號P 2所控制。 其次則說明圖1所示之S D R A Μ的動作。 圖2 (a)係表圖1所示之SDRAM的動作的說明 圖,特別是指在線上階段內之資料的轉送狀態。 如圖2 (a)所示*自以箭頭15所指示之時脈的上 升邊緣爲開始點的週期開始進行叢發存取,而自以箭頭 1 7所指示之時脈的上升邊緣爲開始點的週期開始設定新 的位址。此外,以箭頭1 7爲開始點的週期,對於如圖 3 4所示的暫存器方式而言,則是一禁止限定新的位址的 週期。 圖1所示的SDRAM,以往,當在禁止設定新的位 本紙張尺度適用中國國家標準(〔奶)八4規格(2丨0父297公嫠>-31- I---------^ I裝-- (請先閲讀背面之注意事項再填寫本頁) ,ιτ 經濟部中央橾準局員工消費合作社印製 A7 B7 五、發明説明(29 ) 址的週期(以下稱爲禁止週期)內若有新的位址的設定時 ’則會輸出控制信號P2,使鎖存型閘107活性化,而 區分成第1線上階段S 1與第2線上階段S 2 »藉此,在 裝置中的線上階段則成爲階段SI ,S2,S3等三者。 該3個階段SI,S2,S3彼此呈獨立地動作。藉著使 3個階段SI,S2,S3彼此呈獨立地動作,則在設定 新的位址以前的資料,則不會被來自新的位址的資料所破 壞。又,在設定新的位址以前的資料*則會持續地在裝置 之中被轉送β此外,來自新的位址的資料*在輸出新的位 址設定以前的資料後,則會自輸出暫存器1 0 9不間斷地 被輸出。 此資料輸出的速度則與線上(pipeline)方式的 SDRAM相同。由圓2 (a)中之實線所區分的2個週 期,則是表示圖1所示之S DRAM之當初的動作時序, 而在設定新的位址後的動作時序則較當初的動作時序偏離 1個週期,而成爲以虛線所區分之2個週期的動作。 圖3係表圖1所示之SDRAM的電路圖。 如圖3所示,鎖存型閘1 0 3會響應於控制信號P 1 ,而讀取以及鎖存位址A i 。所讀取的位址,則藉由位址 解碼器1 0 5被解碼,而選擇相鄰的2個行選擇線C SL 。由位址解碼器1 0 5所輸出之行選擇信號,則會在讀取 位址之週期的下一個週期內,自鎖存型閘1 0 7被輸出。 但是,鎖存型閘1 0 7被活性化,如上所述,則只限於特 定的週期,亦即,禁止週期,只限於在有新的位址設定時 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-32 - (請先閲讀背面之注意事項再填寫本頁) -裝
*1T i 經濟部中央橾隼局員工消费合作社印褽 A7 B7 五、發明説明(3(ϊ ) 〇至於在禁止週期以外的週期,則行選擇信號會使鎖存型 閘1 0 7成爲鎖存狀態。當鄰接的2個行選擇線C S L的 電位上升時,則已經自記憶單元中被讀取,而爲感測放大 器所儲存的資料會被輸出到4對的區域寶料匯流排L D B 〇圖3所示的SDRAM,在將資料輸出到區域資料匯流 排LD B之前,利用自設定位址的週期數來的2個週期。 在資料被輸出到區域資料匯流排L D B後,會自4對 的區域資料匯流排L D B中選出2對。更者,則對所選出 之2對的區域資料匯流排LDB的資料分別加以放大,且 將其轉送到2對的全球資料匯流排GDB。該動作則是使 用附設選擇功能的資料匯流排感測電路1 1 3。被轉送到 全球資料匯流排G D Β的資料則更被轉送到輸出暫存器 1 0 9。此時,資料則經由如配合串列存取之定址( addressing)而設定的倒頻器(scrambler ) 1 1 5而被 轉送到輸出暫存器1 0 9,而一次2個位元地被儲存在輸 出暫存器109所包含的2個暫存器R1,R2(或是暫 存器R3,R4)內。被儲存在暫存器Rl ,R2 (或是 暫存器R3,R4)的資料則一以1個位元地被輸出。如 此般,自資料被輸出到區域資料匯流排LDB開始到自輸 •出暫存器1 0 9被輸出爲止,則是利用自設定位址的週期 數來第3個與第4個第2個週期。 圖3所示的SDRAM,該動作,如圖2 (a)所示 ,則是每2個週期地反覆地進行。而在離開每2個週期的 週期內(亦即,禁止週期),若有新的位址的設定時,則 本紙張尺度適用中國國家標率(CNS ) A4規格(2丨0X297公釐)-33 - (請先聞讀背面之注意事項再填寫本頁) -裝 訂 五、發明説明(31) 根據控制信號P 2使鎖存型閘1 0 7活性化,而將新的位 址被設定以前的資料輸出到區域資料匯流排L D B,對重 新被設定的位址進行解碼。 藉著令S DRAM如此地動作,如上所述,在新的位 址被設定以前的資料,則不會受到來自新的位址的資料的 破壞。亦即,即使是以往禁止設定新位址的週期,也能夠 設定新的位址。因此,用於輸入位址的時間則受到較少的 限制。 圖2 (b)係表SDRAM之資料的流程,乃分別比 較線上(pipe line )方式SDRAM之資料的流程以及 暫存器(register)方式S D R A Μ之資料的流程。 如圖2 (b)所示,該SDRAM,對於以往之線上 方式SDRAM以及以往之暫存器方式SDRAM而言, 即使是禁止設定新的位址的週期,也能夠設定新的位址。 此外,在圖2 (b)中,係表示將叢發(burst )長 度設爲4的例子》 經濟部中央標準局長工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 又,該S DRAM,自設定位址開始到輸出資料爲止 的動作係根據以往暫存器方式SDRAM,其消耗電力較 以往線上方式SDRAM爲少。 又,該S DRAM,出現於全球資料匯流排GD B的 資料則是每個週期皆改變。而資料,則自輸出暫存器 1 0 9依據一定的順序,自輸出暫存器1 〇 9中的暫存器 R 1〜R4 1次1個地被輸出。藉此可以實現高速的串 列存取動作》 本紙張尺度適用中國國家標準(CNS ) A4说格(210X297公釐)_ 34 _ 經濟部中央標準局員工消資合作社印製 A7 __B7_ 五、發明説明(32 ) 但是,自暫存器R1〜R4,1次1個地依據一定的 顧序輸出資料的方式,當在離開上述每2個週期的週期內 有新的位址的設定時,則將資料儲存在輸出暫存器1 0 9 的週期會有偏離上述每2個週期的情形發生》此一情形則 表示在圖2 (b)。至於應付該儲存資料之週期偏離的方 法測請容後述。 其次則就使鄰接的2個行選擇線C S L的電位上升的 方法。 圖4係表位址解碼器1 〇 5以及其附近之電路的電路 圖。 如圖4所示,具有資料匯流排AB1,AB2,該些 位址匯流排AB 1 ,AB 2,其中位址之最下位位元A0 則分別對應於"0"與"1"。而被送到其他之位址匯流 排的位址位元則爲位在其上位的位元β位址產生電路1 7 ,則形成在爲鎖存型閘1 0 3所鎖存之位址上加上> 1 ' 的位址。而位址產生電路1 1 7則將加上>1"後的位址 與爲鎖存型閘1 0 3所鎖存的位址送到位址匯流排AB 1 與位址匯流排A B 2 »如此般可以使鄰接的2個行選擇線 C S L的電位上升。 位址解碼器1 0 5,其中圖中附加相同號碼者則進行 相同的解碼,且依據位址變大的原則依序並列》在被連接 到位址解碼器1 0 5之輸出的行選擇線C S L則連接有被 輸入了上述控制信號P 2的鎖存型閘1 0 7,且因應所需 進行鎖存動作。 本紙張尺度適用中國國家標準(CNS)A4規格(210X297公釐> _ 35 _ --------f、裝------訂—--:---f i (請先閲讀背面之注意事項再填寫本頁) 經濟部中夬標隼局貝工消費合作社印製 A7 B7 五、發明説明(33) 此外,在圖3以及圖4中,雖然是選擇相鄰的c S L ,但是在空間上並沒有必要一定要相鄰’也可以在定址( addressing)的空間上相鄰。 當在偏離上述每2個週期的週期內進行新的位址的設 定時,則鎖存型閘1 0 7會被活性化,而每個週期的線上 (pipeline)動作會暫時地進行β此時,資料儲存到輸出 暫存器1 0 9的週期則會自目前爲止之2個週期的週期偏 離而混亂。因此必須要有應付資料之儲存週期混亂的對策 才行。 圖5係表能夠應付資料對輸出暫存器1 0 9之儲存週 期之混亂情形的輸出暫存器的概略圖,(a)係表其中一 個狀態,而(b)圖係表另一個狀態。 如圖5所示,當作輸出資料被輸出的資料,可以藉由 依據一定的順序掃描輸出暫存器R 1〜R 4而獲得。至於 掃描的順序,則即使是有新的位址的設定也不會被破壞或 是產生跳躍現象。在資料輸出週期,則不需要考慮如定址 變更時間等的多餘的時間,因此可以經常以高速的週期來 輸出資料。 首先,如圖5 (a)所示·在輸出暫存器R1與輸出 暫存器R2(圖中的REGA1)以及暫存器R3與暫存 器R4 (圖中的REGB3)則分別儲存2個資料。 在最初的2個週期中,在REGA閘側則儲存有2個 位元的資料,而在下一個2個週期,則將下一個2個位元 儲存在R E G B閛側。在每2個週期之儲存週期的途中, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-36 - (請先閲讀背面之注意事項再填寫本頁) 、裝 訂 ^iB840 經濟部中央橾隼局員工消費合作社印製 *v A7 ___B7五、發明説明(34 ) 則有偏離該儲存週期而設定新的位址的情形。此時*在偏 離儲存週期的週期內,則與重新被設定之位址呈對應的資 料會出現在全球資料匯流排G D B,在自例如輸出暫存器 R 1輸出資料後,則自輸出暫存器R 2所輸出的資料即成 爲與重新被設定之位址呈對應的資料》於是,如圖5(b )所示般地切換資料之儲存區間。 從與重新被設定之位址呈對應的資料出現在全球資料 匯流排GDB開始,最初的2個週期*資料會被儲存在輸 出暫存器R2與輸出暫存器R3(圖中的REGA2), 而在下一個2個週期,資料則會被儲存在輸出暫存器R4 與輸出暫存器R1 (圖中的REGB4)。 又,當與每2個週期的儲存週期整合,而且與重新被 設定之位址呈對應的資料出現在全球資料庫GDB時,則 RE GA側閘以及RE G B側閘的區隔不會改變》而只有 在偏離每2個週期的儲存週期,而且與重新被設定之位址 呈對應的資料出現在全球資料匯流排GD B時,則會自圖 5 (a)變到圖5 (b)或是自圖5 (b)變到圖5 (a ),而改變REGA側閘以及REGB閘的區隔。 如此般,當偏離每2個週期的儲存週期,而且與重新 被設定之位址呈對應的寳料出現在全球寶料匯流排時,則 暫存器R 1〜R 4的掃描順序不會破壤或是跳躍,藉著變 更暫存器R 1〜R4的區隔方式,經常將資料自暫存器 R 1〜R 4依序加以輸出,可以與新的位址的設定無關而 進行串列存取動作,而能夠經常以高速的週期來輸出資料 (請先閲讀背面之注意事項再填寫本頁) -裝
f^T 本紙張尺度適用中國國家標準(CNS)A4規格U10X297公釐)—37 - 經濟部中央標隼局貝工消費合作社印策 A7 ________B7____ 五、發明説明(35 ) 圖6係表圖5所示之輸出暫存器109的電路圖。 如圖6所示,資料乃自端子Q被輸出。當信號H i Z 上升時,由於輸出電晶體1 1 9處於〇 f f狀態,因此, 端子Q成爲高阻抗。被儲存在輸出暫存器R 1〜R 4之內 部旳資料,則藉著依序且循環地使閘信號GR 1〜G R 4 上升而使時脈反相器導通而被輸出到端子Q。 在圖6中,構成圖5所示之閘REGA以及REGB 者則爲轉送閘REG1 1〜REG42。而轉送閘REG • 1 1〜REG42之其中一例,如圖6所示係一時脈反相 器。自出現在4對區域資料匯流排LDB的資料中,將所 選出的資料分別轉送到全球資料匯流排G D B 1以及 G D B 2。 其次則就本發明之S D RAM之整體的資料轉送控制 加以說羽β 圖7係表本發明之實施形態之S D RAM所具有之資 料轉送控制系統電路的方塊圖〇 如圖7所示,資料轉送控制系統電路會同步於根據外 部時脈所形成之內部時脈(以下稱爲叢發時脈burst clock ) BCK而動作,而資料轉送則同步於叢發時脈 B C K而進行,而如此般地控制資料的轉送。叢發時脈 B CK當叢發(burst )開始時即產生。又,在資料轉送 控制系統電路則被輸入有通知新的叢發已開始的信號 NBSRT (以下稱爲新叢發開始信號),而資料轉送控 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-38 - (請先閲讀背面之注意事項再填寫本頁) '裝 訂 經濟部中夾標準局員工消費合作社印製 A7 B7 五、發明説明(36 ) 制系統電路則主要根據叢發時脈B C K與新叢發開始信號 NB S RT等2個信號,而產生用於控制資料轉送的信號 群。 資料轉送控制系統電路*其基本的時脈爲同步於叢發 時脈B C K,而與自最初之叢發開始算起之週期的數目呈 對應的基本控制信號群/SF (/表反轉信號或是表負邏 輯的信號,在圖中,則在符號的上部加上,一")。乃包 括有:基本控制信號產生電路2 0 1 ,同步於叢發時脈 B CK,且響應於新叢發開始信號MB SRT,基本控制 信號群/S F群*而使線上階段分割的分割指示信號 P 2 Ο N,產生通知自最初的叢發開始的週期數來是偶數 週期或是奇數週期的信號〆2 N以及通知新的叢發是從奇 數的週期開始或是從偶數的週期開始的控制信號群S, ST2,sw,CC等的資料轉送控制電路301 ,同步 於叢發時脈BCK,且根據新叢發開始信號NBSRT, 信號ST2,SW,CC,基本控制信號群/SF以及位 址的最下位位元A 0,而產生用於選擇控制輸出暫存器 1 0 9之選擇控制信號群REG的輸出暫存器控制路 4 0 1,以及同步於叢發時脈B CK,且根據新叢發開始 信號NBSRT,信號ST2、^2N以及位址的位元 A1的初始值Alint ,而產生用於控制LDB之預充電 的LDB預充電控制信號群LDB PRCH的預充電控 制信號產生電路5 0 1。 圖8係表圖7之方塊圖之更詳細的方塊圖。 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-39 - (請先鬩讀背面之注意事項再填寫本頁) 裝 訂 經濟部中央標率局真工消費合作社印製 319840 A7 •____B7 五、發明説明(37 ) 如圖8所示,資料轉送控制電路3 0 1乃包括:同步 於反轉叢發時脈/B CK,且響應於基本控制信號群 /S F 1〜/S F 4 *而輸出自最初的叢發開始的週期數 來,通知偶數週期的信號¢2 N與通知奇數的週期的信號 p 2N+1的偶數。奇數判斷路31 1。同步於反轉叢發 時脈/B C K,且響應於基本控制信號/S F 4以及新叢 發開始信號N B R S T,而輸出通知在奇數週期內有位址 之再設定的信號S 2與信號S 4的奇數週期位址再設定檢 測電路3 2 1 ,同步於叢發時脈BCK,且響應於信號 02N+1與新叢發開始信號NBSRT,而輸出分割指 示信號P 20N與控制信號ST2的線上控制信號產生電 路33 1,以及響應於信號S2、信號S4,而輸出控制 信號SW、CC '/CC的轉送信號產生電路34 1 » 又,輸出暫存器401,則包括有:同步於叢發時脈 BCK,且響應於控制信號ST2與控制信號SW,而輸 出用於指示變更輸出暫存器之分組的區分變更信號 SR13與SR24的區分變更信號切換電路411 ,響 應於區分變更儈號SRI 3、SR24,基本控制信號群 /SF1〜/SF4與控制信號CC、/CC,而輸出區 分信號群RE GA 1〜RE G B 4的區分變更信號產生電 路42 1,以及響應於區分信號群REGA1〜 REGB4,新叢發開始信號NBSRT與位址最下位位 元AO,而輸出選擇控制信號群REG1 1〜REG42 的輸出暫存器選擇信號產生電路4 3 1 · 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公釐)_ 40 - (請先閱讀背面之注意事項再填寫本頁) 裝
fIT 經濟部中央標準局—工消費合作社印製 319840 A7 _B7_ 五、發明説明(38 ) 其次則詳細地說明各電路。 圖9係表基本控制信號產生電路2 0 1之其中一個電 路例。 如圖9所示,其本控制信號產生電路2 Ο 1之其中一 個電路側則是一將同步於叢發時脈B C K的鎖存電路 2 0 3呈4段連接成環狀之循環的移位暫存器。 圖1 0係圖9所示之鎖存電路2 0 3的電路圖。 圖1 0所示之鎖存電路2 0 3的基本動作如下。首先 ,當叢發時脈B CK上升時,則鎖存電路2 0 3會將被輸 入到輸入IN的資料加以鎖存,而自輸出OUT加以輸出 。當叢發時脈B CK下降時,則鎖存電路2 0 3會將被鎖 存的資料自输出OUT持續地輸出,而初段的鎖存電路 2 0 3 - 1則會將新的資料輸入到輸入I N。 圖9所示的移位暫存器,乃由只會在進行資料轉送之 週期內才產生的叢發時脈B C K所驅動。在重置狀態下, 第1輸出信號/SF 1爲、L 〃位準,而第2輸出信號 /SF2〜第4輸出信號/SF4則爲位準。在每 次叢發時脈BCK的週期時,"L,位準的輸出狀態,則 會自第1輸出信號/S F 1朝第4輸出信號/S F 4而被 移位。而在資料之叢發轉送動作開始時,則在偶數週期內 ’第2輸出信號/S F 2或是第4輸出信號/S F 4爲、 位準。當在奇數週期內,對新的叢發的先頭位址進行 再設定時,則被輸入到分別連接到第2输出信號/S F 2 以及第4輸出信號/SF4之電晶體205 — 2,205 本紙張尺度適用中國國家榇準(CNS ) A4規格(210X297公釐)-41 - ~ L--^-----^ *裝------訂^---:----f i (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標隼局員工消費合作社印製 容15840 A7 _____B7__ 五、發明説明(39 ) —4之閘極的信號S 2或是信號S 4則會上升,而將第2 輸出信號/SF2或是第4輸出信號/SF4設成 位準β而從此開始展開新的叢發的移位週期(shift cycle )。 此外,在本說明書中,則將叢發之最初的週期設成第 〇週期,而將、"2,、" 4 ",定義成偶數的週 期,將"1" 、" 3 ",…定義成奇數的週期。 圓1 1係表奇數週期位址再設定檢測電路3 2 1的電 路,圖1 2係表轉送信號產生電路3 4 1的電路圖。 圖1 1所示的檢測電路3 2 1則會調査被設定成奇數 號之新的叢發的週期是屬於圖9所示之移位器的那個週期 。當自輸出信號/S F 2爲〃位準之週期的下一個週 期開始進行新的叢發時,由於信號N B S R T會在該週期 之初始點上升,因此,信號S 2會在該週期的初始點上升 。當自輸出信號/S F 4爲〃位準之週期的下一個週 期開始進行新的叢發時,由於信號NB SRT會在該週期 的初始點上升,因此,信號S 4會在該週期的初始點上升 。信號S2,S4,則是在圖9之移位器之信號上升的週 期配合設定,而將輸出信號/S F 2或是輸出信號/S F 4設成位準,而開始新的移位暫存器的週期》 圖1 2所示的電路,當信號S 2或是信號s 4最初上 升時’則節點SW會上升到'〃位準。節點Sw的初始 狀態則爲’L"位準。在第2次,當信號S 2或是信號 S4上升時,則節點SW會下降到〃位準。以後,節 本紙張尺度適國家標準(CNS } A4規格(210X297公釐)-42 - ---------^ -裝------訂一Γ--Γ---f i (請先閲讀背面之注意事項再填寫本頁) 31S840 經濟部中央捸隼局員工消費合作社印装 A7 _____B7__五、發明説明(4()) 點SW,每當信號S 2或是信號S 4上升時,則會依 • 、% L ^ H,…的順序而變化。 又,圖1 2所示之電路之節點C C的初始狀態爲 〃位準。節點CC,則每當節點SW自〃位準變化成 、L,位準時,則會依"L " 、,Η "、…的順序而變化 。節點/C C爲節點C C的互補節點。而自節點/C C取 出節點C C之位準經反轉的信號。自該些節點C C、節點 /C C所取出的信號則使用在控制輸出暫存器之資料儲存 區隔的變更上。至於其詳細內容請容後敘述。 圖1 3係表偶數週期,奇數週期判斷電路3 1 1的一 個電路例子的電路圖》 圓1 3所示之一個電路例子3 1 1 /,由於不使用如 圖7以及圖8之方塊所示,的基本控制信號群/SF,而 叢發存取係屬於串列形態,因此可以藉由比較位址之最下 位位元A 0與來自內部計數器的輸出A Oint ,可以判斷 偶數週期、奇數週期。 如圖1 3所示,在電路例子3 1 1 >中,在新的叢發 存取之初始,則該位址之最下位位元的A 0會被鎖存,藉 由指示新的叢發的初始點之信號N B S RT的下降緣而被 鎖存在節點N1,而與來自內部計數器的輸出AOir^互 相比較。節點N1之初始值與內部計數器輸出AOint的 初始值則被設成彼此不一致,以後,在開始動作後,則根 據信號/ NBSRT與內部計數器輸出AOin±而變化。 因此,例如信號02 N+ 1,在最初之週期之叢發時脈信 請 先 閲 讀 背 面 之 注 意 事 項 再 裝 頁
1T 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-43 - 經濟部中央標隼局貝工消費合作社印製 A7 B7 41 五、發明説明() 號BCK的上升緣會成爲’L’位準,而在下一個上升緣 ’由於節點N 1與內部計數器輸出A〇init的值成爲一致 ’因此會變化成位準,而在叢發時脈信號b C K的 上升緣’則表示距該週期之開始叢發動作的週期爲偶數或 是奇數的信號會成爲位準。 圖1 4係表偶數週期、奇數週期判斷電路3 1 1之其 他的電路例子》 圖1 4所示之其他的電路例子3 1 1 ,則使用如圖7 以及圖8所示基本控制信號群/S F來判斷偶數週期、奇 數週期。 電路例子3 1 1的優點,與圖1 3所示之電路例子 3 1 1 >相比較’也可以不利用叢發存取之用於定址之最 下位位元的狀態。信號/S F 1〜信號/S F 4則分別只 根據叢發時脈BCK之週期的數目而依序成爲、L〃位準 ,因此,在第偶數號週期時,信號/S F 2以及信號 / S F 4會下降,另一方面,在第奇數號週期時,信號 /SF 1以及信號/SF3會下降。圖1 4所示之電路例 子3 1 1,藉由在週期的後半段,當叢發時脈B CK下降 時鎖存該些信號,則在叢發時脈信號B CK上升時,可以 形成表示該週期係偶數號或是奇數號的信號。 圖1 5係表線上控制信號產生電路3 3 1的電路圖。 由圖1 5所示之電路3 3 1所輸出的信號Ρ 2 ON則 是一表示在奇數週期信號N B S R T上升之訊息的信號。 信號P 2 0 N則是一開始進行使圖1以及圖3所示鎖存無 本紙張又度適用中國國家標準(CNS)A4規格(210X297公釐)-44 - ^----K----K—裝------訂---:---《線 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標隼局員工消費合作社印裝 A7 B7 五、發明説明(42 ) 閘1 0 7動作控制的信號°藉由使鎖存型閘1 0 7動作會 使得位於線上之第2線上階段出現,而暫時自2個階段的 線上動作移到3個階段的線上動作。又’信號P20N, 則會在該週期的初始被鎖存,當該週期之叢發時脈B C K 下降時,則會當作信號S T 2被輸出。而信號S T 2則被 使用在L D B的預充電控制上。 圖1 6係表LDB之預充電控制信號產生電路5 0 1 的電路圖。 L DB的預充電動作,雖然是藉由線上(pipeline) 方式而每個週期進行,但是對於2位元預取(prefetch) 方式而言,則可以每2個週期才進行,因而可以減少消耗 電力以及擴大動作範圍。但是,本發明之SDRAM,在 第奇數號週期,當爲了要開始進行新的叢發而輸入信號 NB SRT時,則暫時會成爲線上方式,而必須切換預充 電的控制。 首先,加上L D B與位址位元的對應情形會使得說明 更易於了解。 由圖4所示之位址匯流排ΑΒ 1、ΑΒ 2與圖3所示 之LDB1 、2、3、4 (在圖中以圈數字來表示)所成 的LDB對以及與串列存取之下位位元Α〇、A1的關係 則表示在圖1 7。 當轉送連續之2個位元單位的資料時,則會同時轉送 4個位兀的資料,而藉由具有選擇功能的選擇閘1 1 3 ( 參照圖1、圖3),自其中選出2個位元單位的資料。至 本紙張凡^適用中國CNS ) A4娜(210Χ297公羡) (請先閱讀背面之注意事項再填寫本頁) 裝 、1Τ Μ濟部中央標準局員工消费合作社印袈 A7 B7 五、發明説明(43) 於被轉送之4個位元與2個位元的關係則如下所述。 4個位元乃構成在叢發存取中之連續旳資料,而由其 中所選出的2個位元,則依據存取的順序而構成第1以及 第2位元或是第2以及第3位元。而此,在圖4之說明中 ,用於選擇C SL的位址則與經常加上1者成對而被使用 。如此一來,每2個週期將4個位元的資料輸出到L D B ,而不會自任意的位址產生斷裂,而能夠進行叢發存取動 作,至於L D B的預充電,則不需要每2個週期針對全部 4對來進行。藉由具有選擇功能的閘1 1 3,可以對已經 被選出之完成資料轉送者2對2對地進行預充電》此時的 對指的是LDB1與LDB2或是LDB3與LDB4 β 該些對可藉由行選擇信號C S L同時被選擇》 又,雖然是LDB的預充電,但是如圖1 6所示,若 是在途中沒有對叢發存取之先頭位址進行再設定時,則每 第偶數號週期,則會根據存取之內部位址A lint ,被轉 送新資料的LDB1與LDB2,或是LDB3與 L D B 4則會接受預充電信號。至於對叢發存取之先頭位 址的再設定當每次第偶數號進行時,由於剛好的是預充電 週期,因此,LDB1、LDB2、LDB3、LDB4 等4對全部進行預充電。而此是因爲完全重新將4個位元 轉送到L D B使然。又,當每第奇數的號週期進行時則線 上階段的數目會暫時地增加。因此,當在第奇數號週期強 制地進行預充電時*則所選擇的資料會被破壞。因此,在 進行再設定之下一個週期,LDB1、LDB2、 本紙張尺度通用中國國家標準(CNS ) A4規格(210X297公釐> _ 46 _ (請先閲讀背面之注意事項再填寫本頁) 裝 ^19840 經濟部中央標準局員工消費合作杜印製 A7 B7 五、發明説明(44) LDB3、LDB4等4對全部會進行預充電。而用於控 制此一情形者則爲在圖1 5之電路中所形成的信號S T 2 ,當該信號3丁2爲位準時,會在叢發時脈BCK 上升的週期進行預充電。 圓1 9以及圖2 0分別係表SDRAM之動作波形圖 〇 在圖1 9以及圖2 0中,叢發資料存取的資料長度乃 設爲'8' 又,在外部時脈CLK之中附加號碼的部分 則對應於叢發時脈B C K。信號/C E係一用於指示叢發 存取之的開始之週期的指令信號,根據輸入該指令信號之 週期之叢發時脈B C K的上升緣而讀取叢發存取的先頭位 址。而藉由指令被設定之位址之應該出現寶料之L D B的 號碼則配合於信號/C E的欄來表示》至於行選擇線 CSL與LDB的選擇關係則如圖18所示。當自圖18 取出一個選擇關係來加以說明時,則當選擇行選擇線 CSLO時,會選擇LDB1與LDB2,且將資料轉送 到所選擇的LDB1與LDB2。 圖1 9所示的動作波形圖則是表示在某次叢發的偶數 週期內開始進行新的叢發動作的動作波形。具體地設係8 個週期,而且設定位址以使輸出到L D B 4的資料成爲先 頭資料。 如圖1 9所示,當根據指令進行位址設定時(請參照 /CE的波形,則內部的位址位元Aline會自、1,變 化成、0,- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝 訂 Α7 Β7 經濟部中央標準局貝工消费合作社印裝 五、發明説明(45) 在最初的叢發動作中,由於L D B 2的資料成爲先頭 資料,首先則停止對處於預充電狀態之LDB 1、 LDB2、LDB3、LDB4 的預充電,而使 CSLO 與C S L 1上升而輸出資料,當選擇閘1 1 3成爲貫通狀 態的,‘時,則LDB 2與LDB 3會被連接到GDB 而將資料轉送,。被轉送的資料則被儲存在、丁 "狀態的輸 出暫存器R1與輸出暫存器R2» 自第2個週期開始,由於C S L 2上升,而只將新的 資料轉送到LDB 1以及LDB2 ’因此在週期之初始即 進行預充電。此時,選擇閘1 1 3則成爲保持狀態的 •,而被預充電的LDB2則自GDB被切離。在此期間 ,輸出暫存器R1與R2則成爲%Η 〃狀態,而輸出暫存 器R3與R4則成爲'Τ 〃狀態。選擇閘1 1 3當接下來 成爲狀態時,則LDB4與LDB1會被連接到 GDB,而該資料會輸出到GDB而被儲存在輸出暫存器 〇 自第4個週期開始,CSL3會上升,而新的資料只 被轉送到LDB3與LDB4,而持績進行同樣的動作。 更者,當在第8個週期進行新旳叢發動作的設定時* 由於新的資料佰被輸出到LDB1〜LDB4的全部4對 ,因此,L D Β全部會在第8個週期的初始進行預充電。 而C S Lm +。與C S 會上升,而資料會輸出到L D Β *藉由選擇閘1 1 3,LDB4與LDB 1會被連接到 G D B而轉送資料,因此如上所述般地持績地轉送資料β (請先閲讀背面之注意事項再填寫本賈) -Bull _ 裝 訂 本紙張尺度適用中國國家標隼(CNS )八4洗格(210Χ297公釐) -48 - 經濟部中央標準局員工消費合作杜印製 A7 B7_ 五、發明説明(46 ) 只有在第2個叢發動作,其中之選擇閘1 1 3的選擇 與至輸出暫存器的儲存狀態與最初的叢發動作不同,至於 其他則幾乎與最初的叢發動作相同。在第2個叢發動作之 期間,由於未有新的叢發動作的設定,因此當進行到第8 個週期時,則資料的存取會在第1 5個週期停止。 圖2 0所示之動作波形圖係指在某次叢發動作的奇數 週期內開始新的叢發動作的動作波形,具體地該係7個週 期,而進行新的叢發動作的設定。 此時,在第7個週期中,在新的叢發動作開始被設定 以前則與圖1 9所示的動作相同。至於在第7個週期的新 設定’由於是一在奇數週期中的設定,因此,如圖1 6所 示’在下一*個8個週期,LDB1〜LDB4全部會被預 充電。又,在第7個週期中被鎖存的位址,由於會暫時進 行第2階段S 2的線上動作,因此,在下一個週期, CSLw。與CSLmu會上升。在第7個週期,前一次 叢發動作之LDB 4與LDB 1的資料則分別會被儲存在 輸出暫存器R 3與輸出暫存器R 4,但是只有輸出暫存器 R 3之LDB 4的資料會被輸出,而輸出暫存器R4之 LDB 1的資料,則藉由在第8個週期中之選擇閘1 1 3 的選擇切換以及將新的資料轉送到L D B而被更換成新的 叢發動作之先頭位址之LDB3的資料》自第8個週期開 始’則如圖5所示,改變資料對於暫存器的儲存區隔,在 第9個週期以後,則成爲以第7個週期爲先頭之叢發存取 之本來的動作,在8個週期的叢發動作結束了之第1 4個 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐> _川 (請先閲讀背面之注意事項再填寫本頁) 裝 訂 319840 A7 _____B7_ 五、發明説明(47 ) 週期,則叢發時脈B CK停止,而資料的存取會在第1 4 個週期停止。 其次則就用於在第8個週期中改變與圖5有關之輸出 暫存器之區隔的輸出暫存器控制電路4 Ο 1加以說明。 圖2 1係區隔變更信號切換電路4 1 1的電路圖。 在圖2 1所示之電路4 1 1的初始狀態,信號 SR1 3成爲〃位準。信號SW係自圖1 2所示之電 路3 4 1被輸出,藉由在最初之第奇數號週期的設定,可 以自位準變成"位準,以後則是位準與 位準交互反覆地變化。信號SR13與信號 SR24,當信號SW依據位準、位準、、 L"位準而變化時則信號SR13會依據位準、" L〃位準、〃位準而變化,而信號SR24則依據、 經濟部中央標準局員工消费合作社印製 (請先閲讀背面之注意事項再填寫本頁) 位準、位準、,位準而變化。但是,狀態 變化的時間則是指自信號SW之位準發生變化之下一個週 期開始經過某個程度的延遲的時間而言。而此是因爲由信 號ST2與叢發時脈BCK之邏輯積(AND)所鎖存的 信號會經過延遲電路P而當作信號SR13、SR14被 輸出使然。而此時間則係配合整合資料之轉送與輸出暫存 器之切換而設定。 圖2 2係表區隔信號產生電路4 2 1的電路圖。 如圖2 2所示,信號/S F 1以及信號/S F 3則是 圖9所示之移位暫存器2 Ο 1的輸出。信號C C以及信號 /C C則是由圖1 2所示之電路3 4 1而輸出的信號*信 本紙張尺度適用中國國家標準(CNS)A^規格(2l0x297公釐)_ go - " 經濟部中央標準局貝工消費合作杜印製 A7 B7 五、發明説明(48 ) 號C C則藉由改變其位準而交互地更換信號/S F 1的角 色與信號/S F 3的角色。而此如後所述,除了變更輸出 暫存器的區隔外,資料之儲存順序也必須要移位》信號 SR1 3與信號SR24係一與輸出暫存器之區隔方法呈 對應的信號•當該些信號SR1 3與信號SR24分別與 圖5所示之輸出暫存器之區隔方法對應時,則信號 S R 1 3會對應於輸出暫存器R 1與輸出暫存器R 2的組 ,以及輸出暫存器R 3與輸出暫存器R4的組,而信號 S R 2 4則對應於輸出暫存器R 2與輸出暫存器R 3的組 *以及輸出暫存器R4以及輸出暫存器R 1的組。此外則 在由N 0 R電路所構成之正反器輸入如圖2 2所示之電路 的輸入信號 REGB4、REGB2、REGA1 、 REGB 3 *而此是爲了當要切換輸出暫存器的區隔時, 對打開應儲存資料之閘進行初始設定使然。圖中,D,d 則是用於產生適當延遲的延遲電路。 圖2 3係表暫存器選擇信號產生電路4 3 1的電路圖 〇 圖3之GDB1 、GDB2,其中一者對應於位址之 最下位位元A 0的'^0',而另一者則對應於最下位位元 △0的*1'。而此則對應於如圖6所示之GDB1、 GDB 2 »在用於指定叢發動作之先頭位址的週期中,則 該位址的最下位位元A 0會被儲存在用於输出控制與此時 未處於動作狀態之輸出暫存器有關之區隔旳信號的4個鎖 存部 433-1、433-2、433 — 3、433 - 4 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐>~™ (請先閲讀背面之注意事項再填寫本頁) 裝
1T 319840 Α7 Β7 五、發明説明(49) 之其中任一者。亦即,當圖5之REGA 1部爲儲存對象 時,由於信號/REGA1爲位準,因此,最下位 位元A0會根據信號/REG而開閉,不會被轉送到圖 23之鎖存部433—1,而會被轉送到其他的鎖存部 433 - 2、433 - 3、433- 4。根據最下位位元 A 0的值,在新旳叢發動作之開始,會根據儲存資料之暫 存器區隔,使信號/RE 1 〇到信號/RE 4 1之其中一 者成爲'L#位準。更者,所對應之轉送閘信號共2個會 上升。例如,當/RE30成爲時,則信號REG 3 1與REG42會分別成爲,而將GDB1的資 料儲存在輸出暫存器R3.,GDB2的資料會儲存在R4 〇 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本買) 圖2 4係表在第奇數個週期內,在進行新的叢發動作 設定時之輸出暫存器之變更情況以及由圖12所示之電路 3 4 1所輸出之信號SW、信號CC之變化的關係。在紙 面之最上方者即爲原來之暫存器的區隔。而針對該叢發存 取*對第奇數個進行最初的設定。而在進行最初的設定之 前,各信號會保持初始的狀態,而信號8,爲tLi位準 ,信號C C爲^ Η,。 输出暫存器之區隔方法,如圖2 4所示有2種,而將 所區隔之區塊設成Al、Β3、Α2、Β4表示在圖24 »而區隔則交互地變成Al、Β3區隔與Α2、Β4區隔 -至於資料的儲存順序,如圖2 4所示,實施斜線之區隔 區塊,在其間,沒有斜線的區塊會在其間移動儲存的順序 本紙張尺度適用中國國家標準(CNS > Α4規格(210X297公嫠) 經濟部中央標準局員工消費合作社印製 A7 £7_ 五、發明説明(5〇 ) 。亦即,若是A 1在儲存動作中有新的設定時,則接下來 A 2會接受儲存,而當A 2在儲存動作中有設定時,則接 下來B 3會進行儲存動作。信號SW每次在第奇數個週期 有設定時會改變狀態,。而轉送的順序爲要如圖所示般地 領先,乃必須要有每2個週期會產生變化的信號*而此即 爲信號C C。當沒有該信號來控制時,則只有位在紙面最 上方的區隔與接下來的區隔會交互進行,而無法如上所述 般地控制。亦即,在圖22所示之電路中,當信號CC變 化時,則藉由更換信號/S F 1與信號/S F 3的角色, 可以使用於控制轉送閘的信號,在相位上能夠相對於圖7 所示之移位暫存器而領先。 圖2 5以及圖2 6分別係表將輸出暫存器周圍之控制 的狀態綜合表示之動作波形圖。該些動作波形則是與表示 資料之轉送狀態的圖2 0呈對應。 如圖2 5所示,當自第0個週期開始叢發動作時,則 信號/SF 1最初被設定在〃位準之圖7所示的移位 暫存器會開始動作。而由圖1 3或是圖1 4所示之電路所 形成的信號多2N+1,藉由如圖25所示般地變化而指 示第奇數個週期。藉著信號/S F 1上升,信號 REGA1會確定在、位準,而信號REGB3會確 定在位準,而藉由信號/SF3上升,信號 REGA1會變化到、L,位準,而信號REGB3會變 化到位準。如此,當針對輸出暫存器之區隔區塊儲 存資料時’則當在第奇數個週期7有新的叢發動作的設定 本紙張尺度適用中國國家標準(CNS) A4· (21〇χ297公幻 (請先閱讀背面之注意事項再填寫本I) 裝 訂 -53 — 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(si ) 時’則來自圖15所示的信號P20N以及信號ST2, 以及來自圖1 2所示之電路的信號SW會產生變化,而在 第8個週期,來自圖2 1之電路的信號SR 1 3會變化到 'L"位準,而藉由信號SR24成爲"位準,可以 自圖2 2所示之電路B 3 A 1區隔旳控制信號切換成 B 4 A 2區隔的控制信號。此時,藉著將信號R E G B 3 回饋到NOR電路,信號REGB 4會立即地上升。其次 則藉著/SF 1的上升,信號REGB4會變成、L 〃位 準’而信號REG A 2會變成〃位準,之後則根據信 號/S F 3而變化。而此則相當於圖2 2所示之設定次數 1的狀態變化以及在B 4與A 2中的資料儲存動作。當在 第1 4個週期叢發動作結束時》則各信號會維持在最終的 狀態’以備下一次叢發動作來使用。之後*再度進行業發 動作設定時的動作波形圖則表示在圖2 6 » 在圖2 6中則是設成自前一次叢發動作停止不久,新 的叢發動作則自第0個週期開始的狀態。當信號/S F 3 成爲'Η 〃位準時才開始叢發動作,藉此,信號 REGA2會變化到位準,而信號REGB4會變 化到。而不同於圖25,Α2Β4的區隔區塊會進 行資料儲存。當在第7個週期設定新的叢發動作時,此時 ’信號SW會變化成、位準,而信號CC則變化成^ 位準。在第8個週期內,來自圖21所示之電路的信 號SR1 3則會變化到'〃位準,而信號SR2 4會成 爲'位準,藉此,可以自圖22所示之電路之 本紙張尺度適用中國國家標準(CNS ) A4规格(210XW7公釐) (請先閱讀背面之注意事項再填寫本頁) 裝 訂 319840 A7 B7 經濟部中央標準局貝工消費合作社印製 五、發明説明(52 ) B 4A 2區隔的控制信號切換成B 3 A 1區隔的控制信號 。此時,藉由將REGA2回饋到NOR電路,信號 REGB 3會立即地上升》接著,由於藉著信號/S F 3 上升,信號CC會變化成〃位準,因此爲了使圖22 所示之電路的信號/S F 1與信號/S F 3的角色能夠交 替,信號REGB3會變化到、L,位準,而信號 REGA1會變化成"位準,以下則根據信號/SF 1而變化。而此則相當於圖2 4之設定次數2的狀態變化 以及藉由信號Β 3與信號A 1的資料儲存動作。 如上所述,若根據上述一實施形態的S DRAM,具 備有用於進行串列資料輸出的輸出暫存器,而即使是從限 制週期以外的週期開始*也能夠將位址導入到資料轉送路 徑*且能夠減少消耗電力。 又,在限制週期以外的週期*即使位址被導入資料轉 送通路,則也可以自輸出暫存器不間斷地將資料加以串列 輸出。 又,在變更存取位址時具有自由度,而能夠提高資料 轉送的效率,且消耗電力會減小。 又,在本發明之一實施形態之S D RAM中所包含的 資料轉送系統則也可以應用到在電腦內部中的資料轉送或 是在網路電腦中的資料轉送。此時,可以將位址解碼器, 記憶單元陣列以及感測放大器等之進行資料處理的部分置 換成在電腦或是在網路電腦中的資料處理部。 圖2 7係表圖1所示之SDRAM之更具體的方塊圖 本紙張尺度適用中國國家標準(CNS)A4说格(2!0X297公釐)_ 55 (請先閲讀背面之注意事項再填寫本頁) 袈 訂 經濟部中央標隼局員工消費合作社印製 A7 B7 五、發明説明(53 ) 圖2 8係表資料處理系統的方塊圖。 圖2 9係表網路電腦系統的方塊圖^ 圖3 0係表圓2 7所示之SDRAM之資料轉送之其 中一個狀態。 圖3 1係表圖2 7所示之SDRAM之資料轉送之其 他的狀態。 在圖3 0中則表示有2個資料在限制週期(週期2、 週期4 )內被轉送的狀態。 如圖30所示,首先在週期,2個資料1、資 料2被轉送到階段1。資料1、資料2則分別根據行位址 信號對應於叢發存取的先頭位址。接著,在週期、2 * · 新的2個資料3、資料4則被轉送到階段1。而資料3、 資料4分別根據行位址信號而對應於在先頭位址之後下一 個被輸入的位址(更新位址)》 如此般,當新的2資料在限制週期(週期2、週期4 內)被轉送時,亦即,當新的a個資料,在對應於、 或是'2 a"的限制週期內被轉送時,階段1會與階段2 連接。 又,在圖3 1中則表示2個資料,在限制週期以外的 週期(週期1、週期3)內被轉送的狀態。 如圖31所示,首先在週期,0#內,2個資料1、 資料2會被轉送到階段1»而資料1、資料2分別根據行 位址信號對應於叢發存取之先頭位址•接著,在週期,1 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)_ 56 _ ~ 一 (請先閲讀背面之注意事項再填寫本頁) 裝 訂 經濟部中央標準局員工消費合作社印裝 A7 _______B7__ 五、發明説明(54 ) •內’新的2個資料3、資料4會被轉送到階段1。而資 料3、資料4分別根據行位址信號而對應於在先頭位址之 後下一個被輸入的位址(更新位址)^ 如此般’當新的2個資料,在限制週期以外的週期內 (週期1、週期3 ......)內被轉送時,亦即,新的a個資 料在對應於、mod (2a)’ (mod表modulus)的 週期內被轉送時,則階段1與階段2彼此被分離。 該資料轉送系統則可以應用在圖2 8所示之資料處理 系統中的資料轉送以及圖2 9所示之網路電腦系統中的資 料轉送》 又,本發明之一實施形態的SDRAM,其中線上階 段的數目會對應於位址變更等求變更動作週期的時間而被 變更。然而,也可以使用不變更線上階段之數目的方式·> 例如,當系統時脈的頻率低時,則在進行叢資料存取 之途中,並未限制用於輸入新的叢發存取之光頭位址的時 間,即能夠一直輸入先頭位址。亦即,階段SI、S2、 S 3係在經常分離的狀態下使用。 相對於此,當系統時脈的頻率高時,則在進行叢發資 料存取的途中,限制用於輸入新的叢發資料存取之先頭位 址的時間,而只能在該限制的時間輸入先頭位址。亦即, 在階段si 、S2、S3中,階段SI、S2乃在經常貫 通的狀態下使用。 又,是否要變更線上階段的數目則也可以根據組入本 發明之SDRAM之系統的規格而決定。 本紙張尺度適用中國國家標準( CNS ) Α4規格(210X297公釐> _ „ _ (請先閲讀背面之注意事項再填寫本頁) 裝 訂 經濟部中央標準局員工消費合作社印裝 A7 B7 五、發明説明(55 ) 例如對於經常自對應於a個週期之週期以外要求變更 位址的系統而言,則當自對應於a個週期之週期以外來要 求變更a個週期時,會使階段SI、S2、S3分離,而 當在對應於a個週期的週期內要求變更位址時,則使階段 SI、S2成爲貫通狀態。 如上所述,本發明之實施形態的S D RAM可以適當 地對應於各種的系統* 又,本發明之實施形態之S DRAM所進行的資料轉 送則可以應用在電腦內部中的資料轉送或是網路電腦中的 資料轉送,藉此可以在電腦或是網路電腦的領域中構築出 能夠更髙速地轉送更大量資料的資料轉送系統。 〔發明的效果〕 如上所述,根據本發明,可以提供具備有用於進行串 列資料輸出的輸出暫存器,而即使是在限制週期以外的週 期,也能夠將位址導入到資料轉送路徑,且消耗電力少之 同步半導體記億體裝置以及其資料轉送系統,而且能夠提 供在限制週期以外的週期,即使將位址導入到資料轉送路 徑,也能夠不間斷地將資料自輸出暫存器加以串列輸出之 同步半導體記憶體裝置以及其資料轉送系統*此外亦提供 在變更存取位址時具有自由度,而能夠提髙資料轉送之效 率,且消耗電力少之同步記億體裝置以及其資料轉送系統 ,以及即使是在限制週期以外的週期,也能夠將位址導入 資料轉送路徑的同步半導體記憶體裝置的動作方法* 本紙張尺度適用中國國家標準(CNS>A4規格( 210X297公釐)_ 58 _ (請先閱讀背面之注意事項再填寫本頁) 裝 - ί ν·_ .
經濟部中央標準局員工消費合作杜印製 五、發明説明(56 ) 圖面之簡單說明: 圖1係表本發明之一實施形態之S D RAM的概略圖 〇 圖2 (a)係表資料的進行狀態,(b)係表資料的 進行狀態在以線上(pipeline)方式,暫存器方式,實施 形態的方式下的比較情形。 圖3係表圖1所示之SDRAM的電路圖。 圖4係表解碼器的電路圖。 圖5係表輸出暫存器的概略圖,(a)表輸出暫存器 的一狀態,(b)係表輸出暫存器之其他的狀態。 圖6係表輸出暫存器的電路圖。 圖7係表資料轉送控制系統電路的方塊圖。 圖8係表資料轉送控制系統電路之更詳細的方塊圖。 圖9係表基本控制信號產生電路的電路圖。 圖10係表鎖存電路的電路圖。 圖11係表位址再設定檢測電路的電路圖。 圖1 2係表轉送信號產生電路的電路圖》 圖1 3係表偶數週期、奇數週期判斷電路的電路圖。 圖1 4係表偶數週期、奇數週期判斷電路的其他電路 圖。 圖1 5係表管路控制信號產生電路的電路圖。 圖16係表預充電控制信號產生電路的電路圖。 圖1 7係表位址匯流排、區域匯流排以及下位位元的 本紙張尺度適用中國國家標準(CNS } Α4規格(210Χ 297公釐) (請先閱讀背面之注意事項再填寫本寅) 装 ,ιτ 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(57) 關係。 圖1 8係表列選擇信號與區域資料匯流排之關係的說 明圖 圖1 9係表本發明之一實施形態之SDRAM的動作 波形圖。 圖2 0係表本發明之一實施形態之S DRAM的動作 波形圖。 圖2 1係表區分變更信號切換電路的電路圖。 圖2 2係表區分信號產生電路的電路圖。 圖2 3係表暫存器選擇信號產生電路的電路圖。 圖2 4係表信號SW以及信號C C的位準與輸出暫存 器R 1〜R4之對應關係的說明圖。 圖2 5係表輸出暫存器之周邊電路的動作波形圖。 圖2 6係表輸出暫存器之周邊電路的動作波形圖。 圖2 7係表圖1所示之SDRAM的更具體的方塊圖 圖2 8係表應用在一實施形態之SDRAM的資料轉 送系統的資料處理系統的方塊圖》 圖2 9係表應用在一實施形態之SDRAM之資料轉 送系統的網路電腦系統的方塊圖。 圖3 0係表圖2 7所示之SDRAM之資料轉送之一 狀態的說明圖。 圖3 1係表圖2 7所示之SDRAM之資料轉送之其 他狀態的說明圖》 本紙張尺度適用中國國家標準(CNS ) Μ規格(2丨OX 297公釐) (請先閲讀背面之注意事項再填寫本頁) 裝 訂 經濟部中央標準局員工消費合作社印装 A7 _ B7__ 五、發明説明(58 ) 圖3 2係表線上(pipeline)方式之SDRAM的概 略圖。 圖3 3係表資料之進行狀態的說明圖。 圖3 4係表暫存器方式之SDRAM的概略圖》 圖3 5係表資料之進行狀態的說明圖β 圖3 6係表線上方式之SDRAM的資料轉送與暫存 器方式之S D RAM之資料轉送的比較圖。 1 0 1 記億體陣 列與感 測 放 大 器 1 0 5 位址解碼 器 1 0 7 鎖存型閘 1 0 9 輸出暫存 器 1 1 3 選擇閘以 及資料 匯 流排 感 測 電路 2 0 1 基本控制 信號產 生 電 路 3 0 1 資料轉送 控制電 路 3 1 1 偶數週期 、奇數週期 判 斷 電 路 3 2 1 位址再設 定檢測 電 路 3 3 1 線上控制信號產 生 電 路 3 4 1 轉送信號 產生電 路 4 0 1 輸出暫存 器控制 電 路 4 1 1 區分變更 信號切換 電 路 4 3 1 暫存器選 擇信號 產 生 電 路 5 0 1 預充電控 制信號 產 生 電 路 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公釐)

Claims (1)

  1. 經濟部中央榡準局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 1 . 一種資料轉送系統,其主要是針對藉由時脈來控 制資料之轉送的資料轉送系統,其特徵在於: 包含線上分離部,可分離地將a個資料呈並列狀地轉 送用於暫時保持資料之N個線上階段的資料轉送路徑;及 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,可以自η(=N—1)個上述線上分離部中, 將n (n = a/ m ; m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)-1個設成貫 通狀態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離,而控制上述線上階段分離部的 控制部。 2.—種資料轉送系統,其主要是針對藉由時脈來控 制資料之轉送的資料轉送系統*其特徵在於: 可以一次將a個寶料呈並列轉送的資料轉送路徑; 被結合在上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器依據資料的轉送順序賦予第0號到第K—1 號的號碼); 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組以及自第a號到第2 a -1號爲止之暫存器組, 對於上述a個資料的轉送,當自相對於a個週期偏離 (請先聞讀背面之注意事項再填寫本頁) -裝 •—訂 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)_ _ 六、申請專利範圍 i (mod 2a)個週期的週期開始時,則更瘓上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到 W,丄 + a — 1 (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i+2a-l) (mod 2a)號爲止的組,而 控制自上述資料轉送路徑到上述暫存器之資料轉送的第1 控制部:及 依據上述暫存器的號碼順序,令其與上述時脈同步, 且呈串列地資料轉送,而控制自上述暫存器的資料轉送的 第2控制部(但是第K—1個的下一個則回到第0號)。 3.—種資料轉送系統,其主要是針對藉由時脈來控 制資料之轉送的資料轉送系統,其特徵在於: 包含線上分離部,可分離且一次地將a個資料呈一次 並列地轉送到用於暫時保持資料之N個線上階段的資料轉 送路徑; 經濟部中央標準局貝工消費合作社印製 (請先鬩讀背面之注意事項再填寫本頁) 被結合到上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器,依據資料的轉送順序賦予自第0號到第K 一1號爲止的號碼); 對於上述a個資料的轉送,當自與3個週期對應的週 期開始時,可以自η ( = N— 1)個上述線上分離部中, 將n ( n = a/m ; m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)-1個設成貫 通狀態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 本紙張尺度適用中國國家標準(CNS>A4規格(210X297公釐)-63 - 經濟.坪中夬標準局負工消費合作社印製 B8 C8 ______ D8 六、申請專利範圍 期開始時*則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離,而控制上述線上階段分離部的 第1控制部; 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組與自第a號到第2 a -1號爲止之暫存器組* 對於上述a個資料的轉送,當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到第 i+a-l (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i+2a-l) (mod 2a)號爲止的組,而 控制自上述資料轉送路徑到上述暫存器之資料轉送的第2 控制部;及 依據上述暫存器的號碼順序*令其與上述時脈同步, 且呈串列地資料轉送,而控制自上述暫存器的資料轉送的 第2控制部(但是第K-1個的下一個則回到第〇號)。 4.—種資料轉送系統,其主要是針對藉由時脈來控 制資料之轉送的資料轉送系統,其主要特徵在於備有: 用於資料轉送的資料轉送路徑; 設於上述資料轉送路徑,而將並列之資料轉送形態轉 換成串列之資料轉送形態的暫存器; 在限制將資料轉送到上述暫存器之週期以外,當要轉 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)_ 64 - L---^-----^丨裝------訂I·--Μ---f 沐 (請先聞讀背面之注意事項再填寫本頁) Α8 Βδ C8 D8 六、申請專利範圍 送資料時,會將上述資料轉送路徑分離成多個線上階段的 分離部; 在限制資料轉送到上述暫存器之週期以外,會將被轉 送而來的資料輸入到在上述被分離之線上階段中至少最初 的階段的輸入部;及 在限制資料轉送到上述暫存器之週期以外,自上述暫 存器將贅料予以串列輸出的輸出部β 5.—種資料轉送系統,其主要是針對可以一次a個 地轉送資料的資料轉送系統,其主要特徵包括: 包含線上分離部,利用用於控制資料轉送之時脈的a 個週期可分離地將a個資料轉送到可以暫時保持資料的N 個線上階段*在用於控制資料轉送之時脈的1個週期,則 將所轉送之a個資料一次一個地加以輸出,而呈並列地轉 送上述a個資料,並以相當於該並列形態之資料轉送的a 倍的速度輸出資料的資料轉送路徑;及 經濟部中央標準局員工消費合作社印策 (請先閲讀背面之注意事項再填寫本頁) 對於上述a個資料的轉送*當自與a個週期對的週期 開始時,則可以自a (=N—1)個上述線上分離部中, 將n ( n = a/m,m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)-1個設成貫 通狀態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離,而控制上述線上階段分離部的 控制部〃 本紙張尺度適用中國國家標準(CNS)A4規格(210Χ297公釐)-65 經濟部中央標準局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 · 6·—種資料轉送系統,其主要是針對可以一次a個 地轉送資料的資料轉送系統,其特徵在於包括: 利用控制資料轉送之時脈的a個週期來轉送上述a個 資料’且在用於控制上述資料轉送之時脈的1個週期,將 所轉送之a個資料一次一個地加以輸出,而呈並列地轉送 上述a個資料,並以相當於該並列形態之資料轉送的a倍 的速度輸出資料的資料轉送路徑; 被結合到上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器,依據資料的轉送順序賦予自第〇號到第κ 一 1號爲止的號碼): 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組以及自第a號到第2 a -1號爲止之暫存器組, 對於上述a個資料的轉送,當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 第 i(mod 2a)號到第 i+a-l(mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i+2a — 1) (mod 2a)號爲止的組,而 控制自上述資料轉送路徑到上述暫存器之資料轉送的第1 控制部;及 依據上述暫存器的號碼順序,令其與上述時脈同步, 且虽串列地資料轉送,而控制自上述暫存器的資料轉送的 本紙張尺度適用中國國家標準(CNS>A4規格( 210X297公釐)-66 - J-------JN-裝------訂 J--„----f 線 (請先聞讀背面之注意事項再填寫本頁) 3Ϊ9840 A8 B8 經濟部中央標率局員工消費合作社印製 D8 六、申請專利範圍 第2控制部(但是第K— 1個的下一個則回到第0號)。 7.—種資料轉送系統,其主要是針對可以一次a個 地轉送資料的資料轉送系統,其特徵在於包括: 利用控制資料轉送之時脈的a個週期來轉送上述a個 資料,且在用於控制上述資料轉送之時脈的1個週期,將 所轉送之a個資料一次一個地加以輸出,而呈並列地轉送 上述a個資料,並以相當於該並列形態之資料轉送的a倍 的速度輸出資料的資料轉送路徑; 被結合到上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器,依據資料的轉送順序賦予自第0號到第K —1號爲止的號碼); 一-•對於上述a個資料的轉送,當自與a個週期對應的週 期開始時*可以自η ( = N_1)個上述線上分離部中, 將n (n = a/ m : m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)-1個設成貫 通狀態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離,而控制上述線上階段分離部的 第1控制部, 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組與自第a號到第2 a — 1號爲止之暫存器組, 本紙張尺度逋用t國國家標準(CNS) A4規格(210X297公釐> - 67 - ----------^ -裝------訂 -----/ 線 (請先閲讀背面之注意事項再填寫本頁)
    經濟部中央標準局員工消費合作社印製 六、申請專利範圍 對於上述a個資料的轉送*當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組’而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到第 i+a-1 (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i十2a-l) (mod 2a)號爲止的組,而 控制自上述資料轉送路徑到上述暫存器之資料轉送的第2 控制部;及 依據上述暫存器的號碼順序,令其與上述時脈同步, 且呈串列地資料轉送,而控制自上述暫存器的資料轉送的 第3控制部(但是第K 一 1個的下一個則回到第〇號)。 8. —種同步半導體記憶體裝置,其主要特徵係具備 同步於系統時脈而被控制的同步記憶體部;及 當系統時脈的頻率低時,在進行叢發存取之途中,則 不設定對於用於輸入新的叢發存取之先頭位址之週期的限 制,而經常輸入上述先頭位址, 而當上述系統時脈的頻率高時,則在叢發資料存取的 途中,會限制輸入用於新的叢發資料存取之先頭位址的週 期,而只有在此限制的週期內會輸入上述先頭位址,而控 制目上述叢發資料存取的控制部。 9 . 一種同步半導體記憶體裝置,其主要特徵係具備 可以變更內部之線上階段的數目,而自記憶單元呈並 本紙張尺度適用t國國家標準(CNS)A4規格( 210X297公釐)-68 - K--------^ -裝------訂------C咏 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標隼局員工消費合作社印製 A8 B8 C8 ______ D8 六、申請專利範圍 列地轉送a位元的資料,利用a個週期來輸出呈並列狀被 轉送之a位元的資料,而同步於系統時脈被控制的同步記 憶體部;及 〃一即使是自與上述a個週期不同的週期開始,而爲要求 變更週期的第1規格時,將上述LDB的數目控制式一定 的數目以及將上述線上階段的數目控制或自上述一定的數 目開始增加的其中一者, 而當爲自與上述a個週期呈對應的週期開始,要求經 常變更週期的第2規格時,會將上述線上階段的數目控制 保持在上述一定的數目,而控制上述同步記憶體部的控制 部。 1 0 . —種同步半導體記憶體裝置,其主要是針對在 時脈的每個週期一次呈串列地輸出1個資料的同步半導體 記憶體裝置,其主要特徵在於具備: 用於將位址讀入裝置內部旳位址讀取手段: 對所讀取的位址加以解碼旳解碼手段; 配置有多個用於記憶資料的記億單元的記憶單元陣列 * t 呈電氣被結合到上述記億單元的資料匯流排; 在被記憶在上述記憶單元的資料中,將與上述被解碼 之位址呈對應的資料轉送到上述資料匯流排的轉送手段; 呈電氣被結合到上述資料匯流排的輸出暫存器; 將被轉送到上述資料匯流排的資料暫時一次a個地轉 送到上述輸出暫存器的轉送手段;及 本紙張尺度適用中國國家標準(CNS)A4規格(210X297公釐)—69 - 1----------^ -裝------訂---,——/線 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局負工消費合作社印裝 ^18840 六、申請專利範圍 . 將被轉送到上述資料匯流排的a個資料,令其同步於 上述時脈而呈串列地加以輸出的輸出手段, 自上述位址讀取手段到上述輸出暫存器爲止的信號路 徑則被分離成N個線上階段; 在時脈的m個週期轉送各線上階段的資料, 對於資料的存取,當自與上述時脈之a個週期呈對應 的週期開始時,不會使上述N個線上階段全部分離,而將 上述線上階段中的連續的n ( = a/ m)個線上階段設成 貫通狀態, 而對於資料的存取,當自相對於上述時脈之a個週期 偏離的週期開始時,則使上述N個線上階段全部分離。 1 1 .如申請專利範圍第1 0項之同步半導體記憶體 裝置,上述m爲1 ,上述η爲2,上述N爲3, 上述3個線上階段分別是由: 自讀取上述位址到解碼爲止的第1線上階段: 到將與上述被解碼之位址呈對應的資料轉送到資料匯 流排爲止的第2線上階段;及 到將被轉送到上述資料匯流排的資料暫時一次a個地 * 轉送到上述輸出暫存器爲止的第3線上階段所構成* 對於上述資料的存取,在自與上述時脈之a個週期呈 對應之週期開始時被設成貫通狀態的線上階段爲上述第1 線上階段與上述第2線上階段。 1 2 . —種同步半導體記憶體裝置*其主要是針對在 時脈每個週期會至少一次1個地呈串列地將資料加以輸出 本紙張尺度適用中國國家標準(CNS)A4规格(210Χ297公釐〉-70 - L---i-----^ 1裝-- (請先閲讀背面之注意事項再填寫本頁) 訂 抓 六、申請專利範圍 的同步半導體記憶裝置,其特徵在於備有: 用於將位址讀取到裝置內部的位址讀取手段; 對所讀取的位址加以解碼的解碼手段; 配置多個用於記憶資料之記憶單元的記憶單元陣列; 呈電氣被合到上述記憶單元的資料匯流排; 一在被記億在上述記憶單元的資料中,會將與上述被解 碼之位址呈對應的資料轉送到上述資料匯流排的轉送手段 I 呈電氣被結合到上述資料匯流排的輸出暫存器; 將被轉送到上述資料匯流排的資料暫時一次a個地轉 送到上述輸出暫存器的轉送手段;及 將被轉送到上述輸出暫存器的a個資料,令其同步於 上述時脈而呈串列地被输出的輸出手段, 上述輸出暫存器有K個,而對上述K個輸出暫存器分 別依據資料的存取順序而賦予自第0號到第K-1號爲止 的號碼,而自上述輸出暫存器之資料的輸出順序則是一經 常循環的上述號碼順序, 經濟部中夬標隼局員工消費合作社印製 (請先閎讀背面之注意事項再填寫本頁) 對於資料的存取,當自與上述時脈之a個週期呈對應 的週期開始時,則將被轉送到上述資料匯流排的資料,每 a個週期,一次a個地交互地令其轉送到自第〇號到第a 一 1號爲止的輸出暫存器組以及自第a號到第2 a — 1號 爲止之輸出暫存器組* 對於資料的存取,當自相對於與上述時脈之a個週期 對應的週期偏離i (mod 2a)個週期的週期開始時 本紙張尺度適用中國國家標準(CNS>A4規格(210X297公釐)-71 - ~ 319840 as Βδ C8 _ D8 六、申請專利範圍 ,則會更換上述輸出暫存器組,將被轉送到上述資料匯流 排的資料,每a個週期,一次a個地交互地令其轉送到自 第 i (mod 2a)號到第 i+a-l (mod 2 a )號爲止之輪出暫存器組以及自第i+a (mod 2 a )號到第i+2a-1(mod 2a)號爲止的輸出暫 存器組。 1 3 .如申請專利範圍第1 2項之同步半導體記憶體 裝置,上述K爲4,而上述a爲2。 1 4 . 一種同步半導體記憶體裝置,其主要是針對在 時脈每個週期會至少一次1個地呈串列地將資料加以輸出 的同歩半導體記億裝置,其特徵在於備有: 用於將位址讀取到裝置內部的位址讀取手段; 對所讀取的位址加以解碼的解碼手段; 配置多個用於記憶資料之記億單元的記億單元陣列; 呈電氣被結合到上述記億單元的資料匯流排; 在被記憶在上述記憶單元的資料中,會將與上述被解 碼之位址呈對應的資料轉送到上述資料匯流排的轉送手段 ♦ 經濟部中央標準局員工消费合作社印製 (請先聞讀背面之注意事項再填寫本頁) f 呈電氣被結合到上述資料匯流排的輸出暫存器; 將被轉送到上述資料匯流排的資料暫時一次a個地轉 送到上述输出暫存器的轉送手段;及 將被轉送到上述輸出暫存器的a個資料,令其同步於 上述時脈而呈串列地被輸出的輸出手段, 自上述位址讀取手段到上述輸出暫存器爲止的信號路 本紙張尺度適用中國國家標準(CNS)A4規格(210X297公釐)-72 - 經濟部中央標準局員工消費合作社印製 A8 Βδ C8 D8 六、申請專利範圍 徑則被分離成N個線上階段, 在時脈的m個週期,轉送各線上階段的寶料, 對於資料的存取,當自與上述時脈之a個週期呈對應 的週期開始時,則不使上述N個線上階段的全部分離,而 將上述線上階段中之連續n (=a/m)個線上階段設成 貫通狀態, 對於資料的存取,當自相對於上述時脈的a個週期偏 離的週期開始時,則使上述N個線上階段全部分離, 上述輸出暫存器有K個,而對上述K個輸出暫存器分 別依據資料的存取順序而賦予自第0號到第K-1號爲止 的號碼,而自上述輸出暫存器之資料的輸出順序則是一經 常循環的上述號碼順序, 對於資料的存取,當自與上述時脈之a個週期呈對應 的週期開始時,則將被轉送到上述資料匯流排的資料,每 a個週期,一次a個地交互地令其轉送到自第〇號到第a 一 1號爲止的輸出暫存器組以及自第a號到第2 a _ 1號 爲止之輸出暫存器組, 對於資料的存取*當自相對於與上述時脈之a個週期 對應的週期離開i (mod 2a)個週期的週期開始時 ,則會更換上述輸出暫存器組,將被轉送到上述資料匯流 排的資料,每a個週期,一次a個地交互地令其轉送到自 第 i(mod 2a)號到第 i+a — l(mod 2 a )號爲止之输出暫存器組以及自第i + a (mo d 2 a )號到第i十2a — 1 (mod 2a)號爲止的輸出暫 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐)-73 - L---^-----f -裝-- (請先聞讀背面之注意事項再填寫本頁) 、1T 31S840 AS B8 C8 D8 六、申請專利範圍 存器組。 1 5 . —種同步半導體記憶體裝置,其主要是針對具 有暫存器方式之輸出部的同步半導體記億體裝置,其主要 特徵在於: 在暫存器方式的限制週期以外,當要變更位址時,則 將資料轉送路徑分割成多個線上階段,而將與上述被變更 之位址呈對應的轉送資料轉送到位在上述資料轉送路徑中 ,殘留有轉送資料之先頭的線上階段的前面的階段的其中 一個爲止,而即使是在上述限制週期以外,也會將與在上 述資料轉送路徑中上述被變更之位址呈對應的轉送資料加 以輸入,且變更上述輸出部之輸出暫存器的組合,而即使 是在上述限制週期以外,也可以自上述輸出部,將資料呈 串列地输出。 1 6 . —種同步半導體記億體裝置,其主要特徵在於 包括: 被輸入位址,且對該位址加以解碼,將行選擇信號輸 出到行選擇線的位址解碼器; 被設在上述行選擇線的鎖存型閘; 連接有多個記憶單元,而由上述行選擇信號來選擇之 位元線; 被連接到上述位元線的區域資料匯流排: 選擇上述區域資料匯流排,而連接到全球資料庫的選 擇閘; 被連接到上述全球資料庫,而利用時脈的a個週期將 l·--*-----^-¾------IT------f i (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標隼局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐> _ _ 經濟部中央標隼局負工消費合作社印製 A8 B8 C8 D8 六、申請專利範園 a個資料呈串列地輸出的輸出暫存器; 同步於上述時脈,接受用於通知新的叢發開始之開始 信號的輸入,當該開始信號,在上述a個週期以外的週期 被輸入時,則將上述鎖存型閘加以關閉的資料轉送控制手 段;及 -同步於上述時脈,接受用於通知新的叢發開始之開始 信號的輸入,當該開始信號,在上述a個週期以外的週期 被輸入時,會變更上述輸出暫存器之組合區分的輸出暫存 器控制手段。 1 7 . —種同步半導體記憶體裝置,其主要特徵包括 可分割成至少2個線上階段,該些線上階段則被結合 到利用叢發時脈的至少2個週期,將與所設定之位址呈對 應的資料呈串列地加以輸出的第1輸出暫存器組*以及利 .一 用至少其他2個週期,而將其呈串列狀加以輸出的第2輸 出暫存器組而構成的資料轉送路徑; 用於檢測在上述第1輸出暫存器組以及上述第2輸出 暫存器組之其中一者輸出資料的週期中是否有位址的再設 定的檢測手段; 響應於上述檢測手段的檢測指示,將上述資料轉送路 徑至少分割成2個線上階段,而不等待用於輸出上述第1 輸出暫存器組以及上述第2輸出暫存器組之其中一個之資 料之週期的先頭時脈,即將上述再設定位址讀取到上述所 分割之線上階段的線上分割手段; 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-75 - L---Μ----^1 裝-- (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部中央檁隼局員工消費合作社印裂 A8 58 C8 D8 六、申請專利範園 響應於來自檢測手段的檢測指示,更換上述第1輸出 暫存器組的一部分與上述第2輸出暫存器組的一部分,而 製作新的第1輸出暫存器組與新的第2輸出暫存器組的區 分變更手段;及 令與上述再設定位址呈對應的資料同步於用於輸出上 述新的第1輸出暫存器組以及上述新的第2輸出暫存器組 之其中一個之資料的週期的先頭時脈,而自上述新的輸出 暫存器組以及上述新的输出暫存器組之其中一個,利用上 述叢發時脈的至少2個週期而令其呈事列狀輸出的輸出手 段。 1 8 . —種同步半導體記億體裝置之動作方法,其主 要是將自輸入位址到對被所輸入之位址進行解碼爲止設成 第1線上階段, 將自被解碼的位址,將與該位址呈對應的資料讀到資 料線爲止設成第2線上階段, 將自將所讀取之資料輸入到資料線到將資料呈串列狀 輸出爲止設成第3線上階段, 自上述第1線上階段到上述第2線上階段爲止之信號 的內部處理,則是利用上述時脈的a個週期來進行,其特 徵在於: 當自與上述時脈的a個週期呈對應的週期開始進行資 料存取時,會將上述第1線上階段與上述第2線上階段設 成貫通狀態* 當自相對於上述時脈的a個週期離開的週期開始進行 本紙浪尺度適用中國國家標準(CNS)A4規格( 210X297公釐)_ 76.- l·-------f ,裝------訂--------f 沐 (請先聞讀背面之注意事項再填寫本頁) 經濟部中央禕隼局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 新的資料存取時,則會使上述第1線上階段與上述第2線 上階段分離,而與新的資料存取呈對應之信號的內部處理 ,則是在上述第1線上階段進行,而與在進行新的資料存 取以前的資料存取呈對應之信號的內部處理,則是在第2 線上階段以及上述第3線上階段進行》 1 9 種同步半導體記憶體裝置,其主要特徵包括 \包含線上分離部,一次可分離地將a個資料呈並列地 轉送到可以暫時保持資料之N個線上階段,而結合行位址 輸入與資料輸出的資料轉送路徑;及 對於上述a個資料的轉送,當自與a個週期呈對應的 週期開始時,則在η ( = N—1)個上述線上分離部中* 將n(n = a/ ni) 爲對於在上述被分離且鄰接之線 上階段間的資料轉送爲必要之週期的數目)-1設诚貫通 狀態,而不使上述N個線上階段全部分離, 對於上述a個資料的轉送*當自與a個週期不同的週 期開始時,則讓上述η個線上分離部全部活性化,讓上述 Ν個線上階段全部分離,而控制上述線上階段分離部的控 制部。 2 0 . —種同步半導體記憶體裝置,其主要特徵包括 _ « 可以一次地將a個資料呈並列地加以轉送,而結合行 位址輸入與資料輸出的資料轉送路徑; 被設在上述資料轉送路徑的K個暫存器(但是對上述 本紙張尺度適用中國國家標準(CNS)A4規格(210X297公釐)-77 - ---A1 裝—I (請先閱讀背面之注意事項再填寫本頁) -L-. 、1T 經濟部中央標隼局員工消費合作社印製 319840 A8 Β8 C8 ___ D8 六、申請專利範圍 K個暫存器依據資料的轉送順序賦予自第〇號到第K—1 號爲止的號碼): 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a - 1號爲止之暫存器組以及自第a號到第2 a —1號爲止之暫存器組, 對於上述a個資料的轉送,當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到第 i+a — 1 (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i+2a — 1) (mod 2a)號爲止的組,而 ..—--- 控制自上述資料轉送路徑到上述暫存器之資料轉送的第1 控制部;及 依據上述暫存器的號碼順序,令其與上述時脈同步, 且呈串列地資料轉送,而控制自上述暫存器的資料轉送的 第2控制部(但是第K— 1個的下一個則回到第0號)。 2 1 . —種同步半導體記憶體裝置,其主要特徵在於 包括= 包含線上分離部,可分離且一次地將a個寳料呈並列 地轉送到用於暫時保持資料之N個線上階段,而結合行位 址輸入與資料輸出的資料轉送路徑; 被結合到上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器,依據資料的轉送順序賦予自第0號到第K 本紙張尺度適用中國國家標準(CNS)A4規格(2丨0><297公釐)- 78 - ----{ i^— (請先閱讀背面之注意事項再填寫本頁) -Lr - 訂 經濟部中央榇隼局員工消費合作社印製 A8 B8 C8 D8六、申請專利範圍 —1號爲止的號碼): 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,可以自η ( = N_1)個上述線上分離部中, 將n (n = a/ m ; m爲對於在上述被分離而鄰接之線上 階段之間的資料轉送爲必要的週期的數目)-1個設成貫 通狀態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述N個線上階段全部分離,而控制上述線上階段分離部的 第1控制部; 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組與自第a號到第2 a — 1號爲止之暫存器組, 對於上述a個資料的轉送,當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組,而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到第 i+a-l (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i+2a-l) (mod 2a)號爲止的組,而 控制自上述資料轉送路徑到上述暫存器之資料轉送的第2 控制部;及 依據上述暫存器的號碼順序,令其與上述時脈同步, 且呈串列地資料轉送,而控制自上述暫存器的資料轉送的 ----f -«--- (請先閲讀背面之注意事項再填寫本頁) -LT. 訂 綵 ,Γ 本紙張尺度適用中國國家操準(CNS)A4規格(21〇Χ297公釐)-79 - 經濟部中央標隼局員工消費合作社印製 3iS84〇 C8 _ D8六、申請專利範圍 第3控制部(但是第K-l個的下一個則回到第0號)》 2 2 . —種同步半導體記憶體裝置,其主要特徵包括 結合行位址輸入與資料輸出的資料轉送路徑; 被設在上述資料轉送路徑,將並列形態的資料轉送轉 換成串列形態的資料轉送的暫存器; 當在限制將資料轉送到上述暫存器之週期以外轉送資 料時,可將上述資料轉送路徑分離成多個線上階段的分離 部; 將在限制將資料轉送到上述暫存器之週期以外所轉送 而來的資料輸入到在上述被分離之多個線上階段中之至少 最初的階段的輸入部;及 在限制將資料轉送到上述暫存器的週期以外*自上述 暫存器將資料呈串列狀加以輸出的輸出部》 2 3 . —種同步半導體記憶體裝置*其主要特徵在於 包括= 包含線上分離部》利用用於控制資料轉送之時脈的a 個週期呈可分離地將a個資料轉送到可以暫時保持資料的 N個線上階段,在用於控制資料轉送之時脈的1個週期, 則將所轉送之a個寶料一次一個地加以輸出,而呈並列地 轉送上述a個資料*並以相當於該並列形態之資料轉送的 a倍的速度輸出資料,而結合行位址輸入與資料輸出的資 料轉送路徑; 對於上述a個資料的轉送,當自與a個週期對應的週 ----{-裝-- (請先閲讀背面之注意事項再填寫本頁) ik 訂 -l·. 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐>-80 - 319840 A8 B8 C8 D8 六、申請專利範圍 (請先閱讀背面之注意事項再填寫本頁) 期開始時,則可以自η ( = N— 1 )個上述線上分離部中 *將n (n=a/m,m爲對於在上述被分離而鄰接之線 上階段之間的資料轉送爲必要的週期的數目)-1個設成 貫通吠態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離,而控制上述線上階段分離部的 控制部。 24. —種同步半導體記憶體裝置,其主要特徵包括 _ 包含線上分離部,利用控制資料轉送之時脈的a個週 期來轉送上述a個資料,且在用於控制上述資料轉送之時 脈的1個週期,將所轉送之a個資料一次一個地加以輸出 ,而呈並列地轉送上述a個資料,並以相當於該並列形態 之資料轉送的a倍的速度输出資料,而結合行位址輸入與 資料輸出的資料轉送路徑; 經濟部中央標隼局員工消費合作社印製 被結合到上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器,依據資料的轉送順序賦予自第〇號到第K 一 1號爲止的號碼): 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a — 1號爲止之暫存器組以及自第a號到第2 a - 1號爲止之暫存器組, 對於上述a個資料的轉送,當自相對於a個週期離開 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-81 - 319840 A8 B8 C8 _______D8 六、申請專利範圍 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組’而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到第 i+a — 1 (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i+2a — 1) (mod 2a)號爲止的組,而 控制自上述資料轉送路徑到上述暫存器之資料轉送的第1 控制部;及 一依據上述暫存器的號碼順序,令其與上述時脈同步, 且呈串列地資料轉送*而控制自上述暫存器的資料轉送的 第2控制部(但是第K — 1個的下一個則回到第〇號)。 2 5 . —種同步半導體記憶體裝置,其主要特徵包括 經濟部中央標準局負工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 包含線上分離部*利用控制資料轉送之時脈的a個週 期來轉送上述a個資料,且在用於控制上述資料轉送之時 脈的1個週期’將所轉送之a個資料一次一個地加以輸出 ,而呈並列地轉送上述a個資料,並以相當於該並列形態 之資料轉送的a倍的速度輸出資料,而結合行位址輸入與 資料輸出的資料轉送路徑; 被結合到上述資料轉送路徑的K個暫存器(但是對上 述K個暫存器,依據資料的轉送順序賦予自第〇號到第K 一 1號爲止的號碼); 對於上述a個資料的轉送,當自與a個週期對應的週 期開始時,可以自η ( = N—1)個上述線上分離部中, 將n (n = a/ m ; m爲對於在上述被分離而鄰接之線上 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-82 - 319840 A8 B8 C8 D8 經濟部中央標準局員工消費合作社印褽 六、申請專利範圍 階段之間的資料轉送爲必要的週期的數目)-1個設成貫 通狀態,而不使上述N個線上階段完全分離, 對於上述a個資料的轉送,當自與a個週期不同的週 期開始時,則使上述η個線上分離部全部活性化,而使上 述Ν個線上階段全部分離,而控制上述線上階段分離部的 第1控制部, 對於上述a個資料的轉送|當自與a個週期對應的週 期開始時,針對每a個週期將a個資料交互地轉送到自第 0號到第a - 1號爲止之暫存器組與自第a號到第2 a — 1號爲止之暫存器組, 對於上述a個資料的轉送,當自相對於a個週期偏離 i (mod 2a)個週期的週期開始時,則更換上述暫 存器組*而針對每a個週期,將a個資料交互地轉送到自 第 i (mod 2a)號到第 i+a-1 (mod 2 a )號爲止之暫存器組以及自第i+a (mod 2a)個 到第(i十2a — 1) (mod 2a)號爲止的組,而 控制自上述資料轉送路徑到上述暫存器之資料轉送的第2 控制部;及 依據上述暫存器的號碼順序,令其與上述時脈同步, 且呈串列地寳料轉送,而控制自上述暫存器的資料轉送的 第3控制部(但是第K 一 1個的下一個則回到第〇號)。 本紙張尺度適用中國國家標準(CNS)A4规格(2!0X297公釐)-83 - ^^^1 1^1 ^^^1 m ^^^1 tm ^^^1 t— (請先閲讀背面之注意事項再填寫本頁) 訂
TW085110467A 1995-09-12 1996-08-28 TW319840B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23452095 1995-09-12

Publications (1)

Publication Number Publication Date
TW319840B true TW319840B (zh) 1997-11-11

Family

ID=16972318

Family Applications (1)

Application Number Title Priority Date Filing Date
TW085110467A TW319840B (zh) 1995-09-12 1996-08-28

Country Status (2)

Country Link
KR (1) KR100224052B1 (zh)
TW (1) TW319840B (zh)

Also Published As

Publication number Publication date
KR100224052B1 (ko) 1999-10-15
KR970017604A (ko) 1997-04-30

Similar Documents

Publication Publication Date Title
TW406267B (en) Refreshing method for a semiconductor memory device and a circuit therefor
TW396307B (en) Singal transmission system using PRD method, receiver circuit for use in the signal transmission, and semiconductor memory device to which the signal transmission system is applied
TW454190B (en) Semiconductor memory device having reduced data access time
US5257236A (en) Static RAM
TW426857B (en) Semiconductor integrated circuit memory
US20080225606A1 (en) Data output circuit and method in ddr synchronous semiconductor device
KR960012049B1 (ko) 판독 싸이클 및 기록 싸이클을 수행하는 메모리 및 메모리의 비트 라인쌍의 전압을 균등화하는 방법
US20070242529A1 (en) Method and Apparatus for Accessing Contents of Memory Cells
KR100252043B1 (ko) 반도체 메모리 장치의 칼럼 선택 신호 제어기 및 칼럼 선택제어 방법
EP1174880B1 (en) Data transfer system for transferring data in synchronization with system clock and synchronous semiconductor memory
CN101568904A (zh) 非易失性存储器的成扇形展开的高速系统体系结构和输入/输出电路
JP3177094B2 (ja) 半導体記憶装置
CN100541644C (zh) 集成电路
TW472386B (en) Synchronous semiconductor memory device
TW451458B (en) Semiconductor memory device
JP3541179B2 (ja) メモリセルへの書き込みおよびメモリセルからの読み出しを行うためのシステムおよび方法
TW409250B (en) A semiconductor memory device
EP0178922B1 (en) Semiconductor memory device
EP0521165A1 (en) Semiconductor storing device
KR102528971B1 (ko) 데이터 출력 회로 및 그를 포함하는 반도체 메모리 장치
TW425566B (en) A multi-bank testing apparatus for a synchronous dram
TW454205B (en) Semiconductor memory device and arrangement method for a semiconductor memory device
TW319840B (zh)
JPH0283891A (ja) 半導体メモリ
US6353574B1 (en) Semiconductor memory device having pipe register operating at high speed