TW307962B - - Google Patents

Download PDF

Info

Publication number
TW307962B
TW307962B TW085104639A TW85104639A TW307962B TW 307962 B TW307962 B TW 307962B TW 085104639 A TW085104639 A TW 085104639A TW 85104639 A TW85104639 A TW 85104639A TW 307962 B TW307962 B TW 307962B
Authority
TW
Taiwan
Prior art keywords
selective call
memory
decoder
information
call signal
Prior art date
Application number
TW085104639A
Other languages
English (en)
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Application granted granted Critical
Publication of TW307962B publication Critical patent/TW307962B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B5/00Near-field transmission systems, e.g. inductive or capacitive transmission systems
    • GPHYSICS
    • G08SIGNALLING
    • G08BSIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
    • G08B5/00Visible signalling systems, e.g. personal calling systems, remote indication of seats occupied
    • G08B5/22Visible signalling systems, e.g. personal calling systems, remote indication of seats occupied using electric transmission; using electromagnetic transmission
    • G08B5/222Personal calling arrangements or devices, i.e. paging systems
    • G08B5/223Personal calling arrangements or devices, i.e. paging systems using wireless transmission
    • G08B5/224Paging receivers with visible signalling details
    • G08B5/227Paging receivers with visible signalling details with call or message storage means

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Description

經濟部中央揉準局員Η消費合作社印製 A 7 B7 五、發明説明(1 ) 發明領域 本發明整體而言與控制器,而且尤其是與整合一專用選 擇性呼叫解碼器於一選擇性呼叫接收器的控制器中之方法 及裝置有關。 發明背录· 選擇性呼叫接收器乃是本技術所知的可攜式通訊裝置。 對所有可攜式通訊裝置而言,選擇性呼叫接收器最好是體 積小並具有很長的電池壽命。爲降低體積.及增長選擇性呼 叫接收器的電池壽命,首要目櫺便是減少選擇性呼叫接收 器中的電子零件。 目前用於選擇性呼叫接收器中的兩個主要零件乃是解碼 器及微控制器。解碼器乃是一典型的專用零件可於—般市 場上購得,根據預定的協定對選擇性呼叫信號解碼。微處 理器執行數種功能,包括提供…用户介面驅動D (液 晶顯示)顯示器,並連接解碼器。此二零件經通訊串聯耦 合一起乃是設計小型的選擇性呼叫接收器的傳統方法。 就目前而s,對更小型的選擇性呼叫接收器的需求日益 殷切。然而,此二零件的組合限制了選擇性呼叫接收器可 被減少的體積,而且限制了電池的壽命。將解碼器及微控 制器整合成單-的半導體中可提供#㈣㈣決方 案。使用此法的-王要困難點乃是解碼器及微控制器在内 #是並聯地傳遞資訊而在外部_碼器及微㈣器經由像 串列遇邊介面(seriai peripheral llUerface spn 標準 以串列方式傳統地傳遞資訊。此會導致數種缺點舉例而 -4 ·~ 本紙張尺度適用中國國家^準(CNS ) Λ4規格( -—- (請先閲讀背面之注意事項再填寫本頁) 裝· 訂 經濟部中央標準局員工消費合作社印製 A? -____ B7 ‘***_ ----- I —....... 五、發明説明(2 ) έ ’可被用在選擇性呼叫接收器中執行其它功能的微控制 器的輸出入埠被要求支援串列的通訊。所以艰—晶片無法 支援其它的功能。同樣也減緩微控制器對進入訊息的反應 時間。此因從解碼器到微控制ϋ經由串列通訊來轉送一進 入的訊息必需經過好幾次的轉述(另—例子巧所需的軟雜 數量’以及最後用以儲存控制在微控制器及解碼器間的攀 列通訊所需的軟體的記憶體。同樣地,解碼器及微控制器 中用以支援串列通訊的電路設計必需加倍,, 因此,有需一將解碼器及微控制器整合成單一的半導 體中的裝置,其將可提供額外功能所需的輸人及輸出之微 控制器(電子)管腳,將不需龐大之記憶體,以及將無需把 解碼器和微控制器中的電路設計加倍。 發明概磬 爲以一形態實現本發明目標1在此針對―具有多個位址 的選擇性呼叫接收器提供一控制器’且其中選擇性呼叫接 收器接收一個具有多個位址中的-個位址及—訊息的選擇 性呼叫信號,其中控制器包含ί : 一馏用以提供控制資訊 及多個位址,以及用於取得狀態資訊,接收位址資訊以及 讯息的微控制器:一搞合至微权制器用於餘存來自微#制 器的控制資訊以及多個位址,以及用於儲存供微處理器取 得之用的狀態資訊、接收的位址資訊和訊息的記憶體;以 及一解碼器用於從記憶體中取得控制資訊、用於根據回應 接收選擇性呼叫信號時的控制资訊’接收選擇性呼叫信號 並對之解碼,用以在接收並對遞擇性呼叫信號解碼時儲存 -5- 本紙張尺度適用中國國家梂率(CNS ) Α4规格(2丨07^^錄' —~~~ --------1 裝-- (請先閱讀背面之注意事項再填寫本頁) *1Τ 經濟部中央標準局員工消費合作杜印製 A 7 B7 五、發明説明(3 ) ^ ' 一 狀態资訊,用以將接收的位址資訊存於把憶體中以偵測在 選擇性呼叫信號中多個位址中的-個位址,並用以解^及 將訊息存於記憶體中。 圖形簡述 圖1乃是先前技術所知的選擇性呼叫接收器的解說。 圖2乃是根據本發明—較適例示的選擇性呼叫接收器的 解説。 圖3乃根據本發明之較適例示對圖2中之選擇性呼叫接 收器中的記憶體的解説。 圖4乃是根據本發明之較適例示對圖2之處理器操作的 流程圖詳細解說。 圖5乃是根據本發明之較適例示對圖2之解碼器的電路 設計操作流程圖之詳細解説。 發明詳述 圏1乃先前技術所知之用以接收選擇性呼叫信號並對之 解碼的選擇性呼叫接收器1 〇 〇的解説。選擇性呼叫接收器 1 〇 〇包含了兩重要元件,一串列解碼器晶片丨〇 3及一串列 微控制器1 1 〇晶片,每一晶片經獨立設計以支援串列通 訊。解碼器1 0 3和微控制器1 〇 〇乃是可在一般市場購得之 個別包裝的半導體晶片,其可(接像争列周邊介面(s P I ) 標準,傳統上由解碼器1 0 3和微控制器丨丨〇晶片製造商採 納的串列通訊標準、傳統上,出列介面提供解碼器及微控 制器晶片製造商以及選擇性呼叫接收器製造商一經濟、實 用的介面。採用_列標準可使選擇性呼叫接收器製造商便 -6 - 本紙張尺度適用中國國家標準(CNS ) Λ4規格Γζΐ0X 2975*^ --------f^------IT------ξ {請先閲讀背面之注意事項再填寫本頁) SQ7962 A7 B7 經濟部中央標準局員工消費合作社印製 真、發明説明(4 ) 利地把來自不同晶片製造商的微控制器及解碼器晶片耦合 -起。而且對丰導體晶片製造商而.r,“介面是必需 的’因爲其需要包裝成表較低的少量管腳解碼器包 含了搞合至接收器電路丨0 2的解碼器電路〗〇 4,耦合i解 碼器電路104和接收器電路102的電池節省:概人 至解碼器電路丨04和辦列通訊介面1〇7的訊息記憶二 106,而且串列通訊介面!07也同樣被耦合至解碼器電路 1 0 4。微控制器1丨0包含了被耦合至處理為丨丨4的唯讀記 憶體(R Ο Μ) 1 1 1 ’輸入/輸出蜂1 1 3,顯示器驅動器 1 2 1,訊息記憶體丨2 2,定時控制1 2 4,和φ列通訊介面 1 0 9。此外’處理器1 1 4被耦合至用片控制丨丨5、碼栓 112和警示116,串列通訊介面1〇9被耦合至訊息記憶體 1 2 2,以及顯示器驅動器.被概合至顯示器.丨2 微控制器 1 1 〇和解碼器1 〇 3利用了由此處以後統稱爲串列匯流排的 串列通訊介面1 09 '串列通訊線路丨〇8和串列通訊介面 1 0 7來進行通訊。微控制器控制選擇性呼叫接收器丨〇 〇的 操作。此乃由處理器〗1 4所完成,由來自定時控制丨2 4 (執 行餘存於R Ο Μ 1 1 1中的預定指令)的定時輸入所驅動^在 選擇性呼叫接收器丨00收到選擇性呼叫信號前,舉例來 説’在選擇性呼叫接收器丨0 0中的電源被打開或經重新設 定後,處理器1丨4使選擇性呼叫接收器丨()()開始或準備接 收選擇性呼叫信號並對之解碼、在開始時,處理器丨丨4自 R Ο Μ 1 1 1取得控制資訊以及從碼栓η 2取得選擇性呼叫 接收器的選擇性呼叫位址,並將取得的控制資訊及取得的 -7 本紙張尺朗财關家辟(CNS ) Α4規格 ---;----II-- (請先閱讀背面之注意事項再填寫本頁)
、tT Λ.7 B7 04 五、發明説明(5 ) 選擇性呼叫位址經由串 .·、 中Μ座成排傳送至解碼器觉路1 一 控制資訊控制解碼器電路】0 4 υ 4且選擇性呼叫位址被存於 解碼器電路1 0 4中。當4基此毋 接收器電路1 〇 2經由天線1 〇丨收到 在射頻載波上調變的選擇性< ^ 1 、 i』墘俾性呼叫信號時,所收的選擇性呼 號經接收器t路〗G2解調變並被^解碼器電路 104。解碼器電路104恨據由离理器I"所提供之控制資 訊接收來自接收器電路丨02的選擇性呼叫信號並對之解 碼。當解碼器電路1 04於接收的選擇性呼叫信號解碼時偵 測到至少一個來自選擇性呼叫信號中的碼栓丨丨2所提供之 多個位址時,解碼器電路丨〇4繼續對所偵測到之位址相關 的遘擇性呼叫信號中的訊息解碼,並將所解碼訊息存於訊 息記憶體中。在接收選擇性呼叫信號並對之解碼時,解碼 器電路1 0 4將狀態資訊藉由串列匯流排送至處理器丨J 4 中。爲回應所接收的狀態資訊,處理器u 4可將額外的控 制資訊送至解碼器電路104中,另者,解碼器! 〇 3根據處 理器1 1 4所提供的控制資訊能夠在狀態資訊顯示出預定的 狀況時產生一或多個中止《中止乃是經由一解碼器1 〇 4的 專用輸出結果傳送至微控制器〗丨〇的輸出/八埠1丨3,因此 而用盡微控制器1 1 0的有限輸出/入璋 '爲回應所接收之 中止,處理器114自解碼器電路丨04中獲得狀態資訊,並 且根據取自狀態暫存器3 1 5的狀態資訊繼續處理所接收之 選擇性呼叫信號。好幾個控制f訊及狀態資訊的傳送在接 收選擇性呼叫信號並對之解碼時經由串列匯成排發生於處 理器1 1 4和解碼器電路1 0 4之間,’此會導致處理器1 1 4用 8 本紙張尺度適用中國國家榡準(CNS ) Λ4规格Ul〇X.297公釐) ----:----1^------IT------^ (請先閱i*背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A7 B7 經濟部中央標準局員工消費合作杜印製 五、發明説明( 掉其處理串列通訊介面丨Ο 9之處理資源的相當大的部分。 接著’存於訊息記憶體丨0 6中的訊息經由串列匯流排送至 微控制器1 1 0並存於訊息記憶體丨2 2中'處理器]1 4接著 啓動警不器U 6 ’且爲了經由用户控制器丨丨5偵測用户的 輸入結果,處理器1丨4從訊息紀憶體1 22中將訊息送至把 訊息呈現給用户的顯示驅動器丨2 i此外,解碼器電路 1 0 4也經由串列匯流排傳送所接收之位址資訊至處理器 1 1 4,其中所接收之位址資訊顯示由碼栓丨丨2所提供之那 一位址在選擇性呼叫信號中被偵測出。當所接收之選擇性 呼叫信號並不包含任一由碼栓I丨2所提供之位址時,解碼 器電路104也將—輸入結果送5.電池節省器丨05中爲回 應來自解碼器電路1 〇 4的輪入結果。電池節省器1 〇 5傳送 一電池節省器信號至接收器電路丨〇 2使接收器電路丨〇 2得 以減少其電流之失、達到節省電源故果, 從先前救述中,可知有明顯的資訊量傳送於解碼器_晶片 及微控制器晶片間,而且儘管這些晶片在内部間以並聯式 方式傳送資訊’其在外部乃以相當低速的串聯方式傳送。 所以’在解碼器及微控制器間的串列通訊明顯地限制了選 擇性呼叫接收器的功效。第二個缺點乃是微控制器對進入 訊息的回應時間《此乃因爲所接收之訊息乃是以—串列位 元流的方式經由_列匯流排自解碼器送至微控制器。第= 個缺點乃是所需的軟體(用以控制在ψ列匯流排上的資訊 之_列傳送)。第四個缺點乃是像訊息記憶體之支援串列 匯流排的解碼器及微控制器中的電路複製。以及第五個缺 -9- 本紙張尺度適用中國國家標率(CNS ) A4規格(210X 297公簾 --------1' 装-- (請先閲讀背面之注意事項再填寫本頁) 訂
J 3〇79β2 A7 B7- 經濟部中央標準局員工消費合作社印製 五、發明説明(7 需有可在選擇呼叫接收器中用作其它功能的微控制 :::出入埠以便支援像交握(handshaking>和接收來自 解碼器的中止的串列通訊。因此,輪出 u 哥Λ八磾在選擇性呼叫 接收器中不適用於支援額外其仑的功能 圖2乃本發明一較適例示的解說„圖中說明了一含有一 耦合至接收器電路(經耦合以接收來自天線1〇1,用户控 制器115,碼栓112,警示器116、及顳示器12〇>的控制 器2 1 〇的選擇性呼叫接收器2〇()。控制器2】〇包含三個部 分:解碼器240、記憶體220、以及微控制器25〇 a解碼 器240包含了耦合至接收器電路丨〇2及電池節省器1〇5的 _列解碼器電路!04。微控制1 2 50包含了耦合至唯讀記 憶體1 1 1,輸出人埠丨1 3 '用户控制器)i 5、定時控制器 1 2 1、顯示器驅動器丨2】、和警示器丨丨6的處理器丨丨4。 記憶體2 2 0分別經由並聯匯流排2 3 0和2 3 5被概合至微控 制器2 5 0中的處理器以及解碼幕2 4 〇中的解碼器電路 104。中止邏輯22 5被耦合至纪憶體2 20和處理器1丨4。 在本發明的較適例示中,控制器2 1 0包含了 一與先前本技 術類似、經由記憶體2 2 0銜接*整全於單一丰導體包裝中 的現成提供解碼器電路1 0 4、電池節省器]〇 5,以及一微 控制器晶片的解碼器晶片。 圖3説明了記憶體220包含有數個含有位址暫存器 305、控制暫存器310、狀態暫存器3丨5、訊息暫存器以 及接收位址資訊暫存器3 2 5的暫存器。在較適例示中,在 記憶體2 2 0中的暫存器乃是乏援由解碼器電路丨〇 4及處理 -10 表紙張尺度逋用中國國家標準(CMS ) A4规格(21〇ΧΜ7公釐 H (· 1-- I m I n n^· ^ I _ (請先閱讀背面之注意夢項再填寫本買) 訂 經濟部中央梯準局員工消費合作社印裝 Α7 Β.7 五、發明説明(8) —^—~ 器u 4同時取得的雙埠暫存器位址暫存器3丨〇乃是用於 在選擇f生呼叫接收器2 〇 〇接收選擇性呼叫信號(諸如在選 擇I1生呼叫接收器2 〇 〇被打開或重新設定)之前儲存由處理 器1 1 4所提供來自碼栓丨1 2的選擇性呼叫接收器2 〇 〇的位 址。控制暫存器3 1 0用於儲存來自處理器n 4的控制資 訊,處理器114在把控制資訊存於控制暫存器31〇之前自 R 〇 Μ 1u取得控制資訊。解碼器電路丨〇 4根據存於控制 暫存器3 1 〇的控制資訊接收選擇性呼叫信號並對之解碼。 狀態暫存器3 1 5乃用於儲存來自解碼器電路1 〇 4的狀態資 讯’處理器1 1 4在接收選擇性呼叫信號並對之解碼時取得 狀態資訊以決定解碼器電路丨0 4之狀態。接收位址資訊暫 存器325用於儲存來自解碼器電路104的接收位址資訊, 處理器1 1 4自顯示至少有一個存於位址暫存慕3 0 5中的位 址被偵測於選擇性呼叫信號中的狀態暫存器丨5中取得接 收位址資訊以回應取得的狀態資訊。以及訊息暫存器3 2 0 用於儲存來自解碼器電路104的訊息,解碼器電路丨04對 訊息解碼並存之於訊息暫存器以偵測出至少一個存於位址 暫存器3 0 5中的位址以及在選择性呼叫信號中相關聯的被 解碼訊息。 所以,經由並聯匯流排之耦合觅_列通訊解碼器以及串 列通訊微控制器的記憶體最好與解碼器及微控制器銜接’ 並提供可克服先前技術之低速串列通訊的限制的Μ快速通 訊。 圖4乃一在處理器2丨()之微控制器2 5 〇中的處理器1 1 4詳 -11 - 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公簷 ------------II------1 (請先閱讀背面之注意事項再填寫本頁) 307962 A. 7 B7 五、發明説明(9 ) 經濟部中央標準局員工消費合作社印製 細操作之流程圖解説。處理器114自碼拾u2取得選擇性 呼叫接收器200的位址,以及自政〇M m中取得控制資 訊爲其過程的開H著處理器114將所取得位址儲存 405於位址暫存器3G5中,並將取得之控制資訊存於控制 暫存器310中。其次處理器]|4在根據存於控制暫存器 3 1 0中的控制資訊接收選擇性呼叫信號並對之解碼時,自 顯示解碼器電路丨1 4的狀態的狀態暫存器5中取得4 i 5 狀態資訊。當取得之狀態資訊顯示至少# —個存於位址暫 存器3 1 5中的位址被偵測於選擇性呼叫信號中時,處理器 114自接收位址資訊暫存器3 2 5中取得42〇接收位址資訊 以決定存於位址暫存器3()5中的某—料位址被偵測出。 處理器Η 4也將一輸出結果送f警示器丨丨6以通知用户與 所偵測出之位址關聯的訊息已被收到並存於位址暫存器 305中。接著處理器丨丨4自訊息暫存器32〇中取得425訊 息以接收來自用户控制器丨丨5的輸入,,處理器丨丨4將取得 之訊息送至_示器驅動器丨21以藉由顯示器丨2〇呈現给用 户。在取得425來自訊息暫存器32〇的钒息後,處理器 1 1 4返回取得4 1 〇在狀態暫存器3丨5中的狀態資訊而且此 動作會如上所迷的持續著,同樣地’當所取得之狀態資訊 並沒有至少一個儲存於位址暫存器3 〇 5中的位址被偵測於 取得之選擇性呼叫信號中時,處哩器n 4會回去取得4 t 〇 在狀態暫存器3 1 5中的狀態資訊而且此過程會如上所述的 持續著。在本發明之較適例示中,中止邏輯.2. 5 5經根據存 於控制資訊暫存器3 1 〇中的控制資訊被構形以便產生一或 12 本紙張尺度適财Hu家轉(CNS) Λ4ϋ (210Χ 297公釐 A7 A7 經濟部中央標準局員工消費合作社印製 五、發明説明(10 ) *個對處理器1丨4的中止。處理器"4在接收中止時自狀 心暫存器3 1 5中取得狀態資訊|根據所取m態資訊持 續匕過程此外,在接收選擇性呼叫信號並對之解碼時, 處理器u 4和解碼器電路t () 4藉由記憶體2 2 ()重複地交換 &制資訊以及狀態資訊。然而當資訊經由♦列匯流排2 3 〇 及2 3 5被交換時’本發明能有利的較快速地傳送資訊並需 要最+的處理器資源用以控制傅送、釋放出邋理器資源以 提供其它功能給選擇性呼叫接收器α 圖5乃解碼器】0 4之詳細操作的流程圖解説:.,解碼器電 路104由取得5〇5控制資訊於控制暫存器3丨〇中開始,解 褐器電路104根據取得的控制資訊接收選擇性呼叫信號並 對之解碼。當解碼器電路]()4在所接收之if擇性呼叫信號 中偵測5 1 0出至少一個存於位址暫存器3 〇 $中的位址時, 解碼器電路1 04將顯示出已偵測到的狀態資訊儲存5】$於 位址暫存器3 0 5中以利上述的偵測。將位址存於位址暫存 器3 05中以利偵測的過程已見述於上。但是當解碼器電路 104並未在所接收之選擇性呼叫信號中偵測$丨〇到至少— 個存於位址暫存器3 〇 5中的位址時,解碼器電路丨〇 4在接 收到随後的選擇性呼叫信號並對之解碼時回去偵測位址。 在偵測5 1 〇及儲存5丨5的步驟之後,解碼器電路丨β 4將所 接收位址資訊存於520顯示儲存於已被在選擇性呼叫信貌 中被偵測出的位址暫存器3 〇 5中的位址中之特定位址的接 收位址資訊暫存器3 2 5中。偵測之後,解碼器電路丨〇 4將 解碼自所接收之選擇性呼叫信號及其關聯的所偵測出之位 -13- 本紙張尺度適用中國國家榡準(CNS) Μ規格 ---------^ ^------1Τ------^ C請先聞讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印聚 A 7 _____B7 五、發明説明(11) 址的訊息在接收随後之選擇性呼叫信號並對之解碼時在回 去偵測位址之前儲存5 2 5於訊息暫存器3 2 0中。 根據本發明’ 輕易於公開市場瞒得的_列選擇性呼叫 解碼器及串列微控制器可有利地被整合成—可提供在選擇 性呼叫接收器中使用的經濟、小型的控制器的單一半導艘 包裝。此可藉由將解碼器及微控制器耦合成多個利用並聯 匯流排的雙埠暫存器來達成。利用並聯通訊*在解碼器、 記憶體和微控制器間的資訊可有利地以較先前技術之串聯 通訊更高速度來作傳送’因此得以克服限制,此外,因爲 本發明利用了商業上適用的解碼器及微控制器,二者均具 有市場上已被證明認可的品質及信賴性水維,本發明得以 提供具有相當類似之品質及信賴性水準的控制器給選擇性 呼叫接收器。更進一步的,本發明帶來了 ·.~可經濟地,便 利地及可信賴地包含於選擇性呼叫接收器製造商之選擇性 呼叫接收器中的單一包裝的控制器。 因此,本發明整合一解碼器與一微控制器於單一半導體 包裝中’其提供輸入及輸出管脚作爲選擇性呼叫接收器中 的附加功能,減少對進入訊息的回應時間,而不需大量記 憶體’以及無需在解碼器及微控制器中的重複電路設計。 —_ 14· ( cns ) A4^ ( noxinW) J萍 .1 J (請先閱讀背面之注意事項再填寫本頁)

Claims (1)

  1. 4:: 戈號專利申請案 修正本 本(86年1月) A8 B8 C8 D8 經濟部中央樣準局員工消費合作社印裝 六、申請專利範圍 1. 一種用於具有多個位址的選擇性呼叫接收器的控制器, 且其中選擇性呼叫接收器接收一具有多個位址中的—個 位址以及一訊息的選擇性呼叫信號,該控制器包含了: 一用於提供控制資訊以及多個位址的微控制器,並用 於取得狀態資訊、接收位址資訊以及訊息: 一耦合至微控制器的記憶體,用於儲存來自微控制器 的控制資訊及多個位址,以及用於傲存供撇控制器取得 的狀態資訊、接收位址資訊、以及訊息;以及 一解碼器用於自記憶踫中取得控制資訊,用於根據控 制資执接收選擇性呼叫信號並對之解碼以回應選擇性呼 叫信號之接收,用於在接收選擇性呼叫信號並對其解碼 時將狀態資訊存於記憶體中,用於將接收位址资訊存於 記憶體中以回應在選擇性呼叫信號‘中多個位址中的一個 位址的偵測,並用於對訊息解碼及存之於記憶體中。 2. 根據申請專利範圍第1項的控制器,其中該記憶鳢包含 多個可同時由微控制 3. 根據申請專利範圍—第 器包含: 一用於儲存控制資訊的控制/暫存器: 一用於儲存選擇性呼叫位址的位址暫存器; 一用於儲存狀態資訊的狀態暫存器; 一用於错存接收位址資訊的接收位址資訊暫存器:以 及 一用於儲存訊息的訊4暫存器。 篆及、f碼器存取的暫存器。 I控制器,其中該多個暫存\物 ^ —裝 訂 ^線 (請先Μ讀背面之注意事項游填寫本頁) 本紙張尺度逋用中國國家樣準(CNS〉Α4規格(210Χ297公釐) 申s青專利範圍 Λ8 B8 C8 D8 經濟部中央標準局員工消費合作社印製 \ 4. 根據申請專利範圍第2 的控制器,其中該多個暫存 器包含多個雙埠暫存器/\今》 5. 根據申請專利範圍第1项的控制器,其中的解碼器、微 控制器和記憶體經耦合至—並聯匯流排用以傳送多個位 址 '控制資訊、狀態資訊 '接收位址资訊以及訊息。 6·根據申請專利範圍第i項的控制器,更進一步包含中止 邏輯’用以.接收來自記憶髗的預定輸入結果,以及用以 在接收到預定結果時傳送一中止給微控制器。 7. 根據申請專利範圍第1項的控制器,其中該微控制器, 更進一步包含: 唯讀記憶體用於儲存決定微控制器操作的預定指 輸出入埠用於操作地將處理器耦合至其它電路; 用户控制器將用户的輸入結果送給處理器; 一碼检用於多個位址的非揮發性儲存; 定時控制用於將定時信號送至處理器; 一顯示驅動器用於接收來自處理器的資訊並將資訊送 至顯示器以呈現給用户; 、 一送至警示器的輸出結果用於在訊息被存入記德 訊息暫存器時對用户作警示^ * 8. 根據申請專利範圍第i項的控_制器,其中垓解碼 含: " 解碼器電路用於自記憶體中取得控制資訊,用於 控制資訊接收選擇性呼叫信號並對之解碼以回應艮據 。自接 令 的 包 i — ί -----^1裝------訂-----叫線 (請先閲讀背面之注意事項與填寫本頁) -2 本紙張尺度適用中國國家標準(CNS ) A4規. 9. 申請專利範圍 AS CB DS 經濟部中央標準局負工消費合作社印製 收器電路的選擇性呼叫信號之接收、用於在4收 呼叫信號並對之解碼時將狀態資訊存入記憶體,用於將 接收位址資訊存入記憶體以回應在選擇性呼叫信號中多 個位址中的-個位址的_ ’以及用於對訊息解碼並將 之存入記憶體;以及 -電池節省器用於接收來自解碼器電路的輸入結果並 提供一輸出結果至接收器電路使接收器電路能減少電流 流失。 机 一種耦合至一具有多個位址選擇性呼叫接收器中的解碼 器及微控制器的裝置,接收具有多個位址中的一個位址 以及一訊息的選擇性呼叫信號,此裝置包含: 多個位址暫存器,用於在解碼器接收選擇性呼叫信號 之前儲存選擇性呼叫信號的多個位.址; 夕個控制暫存器,用於儲存來自微控制器的控制資 訊,解碼益根據取得的控制資訊接收選擇性呼叫信號並 對之解碼; 至少一個狀態暫存器,用於儲存來自解碼器的狀態資 訊,微控制器在接收選擇性呼叫信號並對之解碼時取得 狀態資訊以決定解碼器的狀態; 至少一個接收位址資訊暫存器,用於儲存來自解碼器 的接收位址資訊,微控制器取得接收位址資訊以回應在 選擇性呼叫信號中顯示多個位址中位址的取得狀 態資訊的镇測;以及 訊息暫存器’用於儲存來自解碼器的訊息,黴控制 請 閏 讀 背 面 之 注 I .¾ 507362 AS BS C8 D8 六、申請專利範圍 — 器取得訊息以回應用於呈現的储存訊息之用户輸入結果 的接收。 10, 根據申請專利範圍第9項的裝置,更進一步包含中止邏 輯’用於接收接收來自申請專利範圍第9項的多個暫存 器的預定輸入結果,並用於將一中止在接收到輸入結果 時送至微控制器。 11. 根據中請專利範圍第9項的裝£,其中該多㈣存器包 含可讓解碼器及微控制器同時存取的雙埠暫存器。 12·種在處理器中用以銜接在具有多個位址的選擇性呼叫 接收备中的解碼器的方法,其中解碼器和處理器被耦合 至-記憶體’且其中解碼器對由選擇性呼叫接收器所接 收的選擇性呼叫信號解瑪,以及其中之處理器控制解碼 器的操作以對選擇性呼叫信號解碼.,此方法包含: a )將選擇性呼叫接收器的多個位址及控制資訊存入記 憶體; 3 b)自§己憶體中取得狀態資訊·· 〇在根據控制資叙接收選擇性呼叫信號並對之解碼時 自記憶體取得位址資訊以回應顯示多個位址中的一個位 址的取彳于狀ι資訊被解碼器,偵測出;以及 d)自圮憶體取得—訊息以回應欲被呈現之訊息的用户 輪入結果的接收。 13. —種在解碼器中用以銜接在具有多個位址之選擇性呼叫 接收器中的處理器的方法,其中解碼器及處理器被耦合 至一記憶體,且其中解碼器對由選擇性呼叫接收器所接 —:------^丨裝------訂-----Η線 (請先閎讀背面之注意事項游填寫本頁) ---- I. : !·-丨.... _____ _ 經濟部中央標準局負工消費合作社印裳 本紙張又度逋用中國國家標準(CNsTMi^ (210x29了公犛) ~、申請專利範圍 收的選擇性呼叫信號解碼,以及其中處理器控制解碼器 的操作,此方法包含: a)自記憶體中取得控制資訊; b )在根據取得的控制资訊接收^選擇性呼叫信號並對之 解碼; c )將接收位址資訊存於記憶體中以回應在被解碼之選 擇性呼叫信號中存於記憶體之多個位址中的—個位址的 偵測,以及 d)將一訊息存於記憶體中以回應與選擇性呼叫信號中 多個位址中的一個被偵測出的位址關聨的訊息的解碼。 經濟部中央標準局員工消費合作社印装 本紙張尺度適用中國國家橾準(CNS ^^^ni〇x29_7公麓)
TW085104639A 1995-06-19 1996-04-18 TW307962B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US08/491,691 US5701414A (en) 1995-06-19 1995-06-19 Controller for selective call receiver having memory for storing control information, plurality of addresses, status information, receive address information, and message

Publications (1)

Publication Number Publication Date
TW307962B true TW307962B (zh) 1997-06-11

Family

ID=23953254

Family Applications (1)

Application Number Title Priority Date Filing Date
TW085104639A TW307962B (zh) 1995-06-19 1996-04-18

Country Status (6)

Country Link
US (1) US5701414A (zh)
JP (1) JPH0918921A (zh)
KR (1) KR100199666B1 (zh)
CN (1) CN1140383A (zh)
SG (1) SG77563A1 (zh)
TW (1) TW307962B (zh)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0825506B1 (en) 1996-08-20 2013-03-06 Invensys Systems, Inc. Methods and apparatus for remote process control
KR100464393B1 (ko) * 1997-09-02 2005-02-28 삼성전자주식회사 반도체소자의금속배선형성방법
US6311167B1 (en) * 1997-12-22 2001-10-30 Motorola, Inc. Portable 2-way wireless financial messaging unit
US6691183B1 (en) 1998-05-20 2004-02-10 Invensys Systems, Inc. Second transfer logic causing a first transfer logic to check a data ready bit prior to each of multibit transfer of a continous transfer operation
AU5273100A (en) 1999-05-17 2000-12-05 Foxboro Company, The Methods and apparatus for control configuration with versioning, security, composite blocks, edit selection, object swapping, formulaic values and other aspects
US6754885B1 (en) 1999-05-17 2004-06-22 Invensys Systems, Inc. Methods and apparatus for controlling object appearance in a process control configuration system
US7089530B1 (en) 1999-05-17 2006-08-08 Invensys Systems, Inc. Process control configuration system with connection validation and configuration
US6788980B1 (en) 1999-06-11 2004-09-07 Invensys Systems, Inc. Methods and apparatus for control using control devices that provide a virtual machine environment and that communicate via an IP network
US6501995B1 (en) 1999-06-30 2002-12-31 The Foxboro Company Process control system and method with improved distribution, installation and validation of components
US6510352B1 (en) 1999-07-29 2003-01-21 The Foxboro Company Methods and apparatus for object-based process control
US6473660B1 (en) 1999-12-03 2002-10-29 The Foxboro Company Process control system and method with automatic fault avoidance
US6779128B1 (en) 2000-02-18 2004-08-17 Invensys Systems, Inc. Fault-tolerant data transfer
KR20030058096A (ko) * 2001-12-29 2003-07-07 엘지전자 주식회사 디지털 티브이의 통합 메모리 장치
EP1502218A4 (en) 2002-04-15 2005-08-17 Invensys Sys Inc METHOD AND DEVICES FOR A PROCESS-, FACTORY-, ENVIRONMENT-, ENVIRONMENT- AND COMPUTER AIDED MANUFACTURING-BASED OR OTHERWISE CONTROL SYSTEM WITH REAL-TIME DATA DISTRIBUTION
US7463585B2 (en) * 2002-05-16 2008-12-09 Broadcom Corporation System, method, and apparatus for load-balancing to a plurality of ports
US7761923B2 (en) 2004-03-01 2010-07-20 Invensys Systems, Inc. Process control methods and apparatus for intrusion detection, protection and network hardening
US7860857B2 (en) 2006-03-30 2010-12-28 Invensys Systems, Inc. Digital data processing apparatus and methods for improving plant performance
WO2009155483A1 (en) 2008-06-20 2009-12-23 Invensys Systems, Inc. Systems and methods for immersive interaction with actual and/or simulated facilities for process, environmental and industrial control
US8127060B2 (en) 2009-05-29 2012-02-28 Invensys Systems, Inc Methods and apparatus for control configuration with control objects that are fieldbus protocol-aware
US8463964B2 (en) 2009-05-29 2013-06-11 Invensys Systems, Inc. Methods and apparatus for control configuration with enhanced change-tracking
EP3286637B1 (en) * 2016-02-04 2023-04-05 Hewlett Packard Enterprise Development LP Memory register interrupt based signaling and messaging
CN107918332B (zh) * 2017-12-28 2024-08-02 上海垄欣科技有限公司 远程直流解码器的控制装置和系统

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4958277A (en) * 1987-07-24 1990-09-18 Motorola, Inc. Queued serial peripheral interface for use in a data processing system
US4816996A (en) * 1987-07-24 1989-03-28 Motorola, Inc. Queued serial peripheral interface for use in a data processing system
US5225826A (en) * 1989-09-05 1993-07-06 Motorola, Inc. Variable status receiver
US5374925A (en) * 1989-12-05 1994-12-20 Matsushita Electric Industrial Co., Ltd. Selective call receiving apparatus with message sorting function
US5309483A (en) * 1991-09-16 1994-05-03 Motorola, Inc. Data recovery device
US5272475A (en) * 1991-12-09 1993-12-21 Motorola, Inc. Alerting system for a communication receiver
US5426424A (en) * 1992-05-08 1995-06-20 Motorola, Inc. Selective call receiver with database capability
CH683665B5 (fr) * 1992-05-27 1994-10-31 Ebauchesfabrik Eta Ag Récepteur d'appel local.
CH685225B5 (fr) * 1992-05-27 1995-11-15 Ebauchesfabrik Eta Ag Recepteur d'appel local a faible consommation d'energie.
US5311516A (en) * 1992-05-29 1994-05-10 Motorola, Inc. Paging system using message fragmentation to redistribute traffic
US5303227A (en) * 1992-08-03 1994-04-12 Motorola, Inc. Method and apparatus for enhanced modes in SPI communication
US5423086A (en) * 1992-10-19 1995-06-06 Motorola, Inc. Dual port memory communication for a radio frequency device and a personal computer
US5512886A (en) * 1992-10-19 1996-04-30 Motorola, Inc. Selective call receiver with computer interface
US5455572A (en) * 1992-10-19 1995-10-03 Motorola, Inc. Selective call receiver with computer interface message notification
US5495234A (en) * 1993-01-21 1996-02-27 Motorola, Inc. Method and apparatus for length dependent selective call message handling

Also Published As

Publication number Publication date
JPH0918921A (ja) 1997-01-17
US5701414A (en) 1997-12-23
KR100199666B1 (ko) 1999-06-15
CN1140383A (zh) 1997-01-15
KR970004424A (ko) 1997-01-29
SG77563A1 (en) 2001-01-16

Similar Documents

Publication Publication Date Title
TW307962B (zh)
EP0669072B1 (en) Selective call receiver with computer interface message notification
JP2781815B2 (ja) 専用コントローラ無しで動作する集積化modem
CN107580702B (zh) 具有多模调制的增强虚拟gpio
US10521392B2 (en) Slave master-write/read datagram payload extension
US6256687B1 (en) Managing data flow between a serial bus device and a parallel port
WO2016040884A1 (en) Variable frame length virtual gpio with a modified uart interface
US20180285292A1 (en) System and method of sending data via additional secondary data lines on a bus
US7231467B2 (en) Method and apparatus for providing an inter integrated circuit interface with an expanded address range and efficient priority-based data throughput
EP0138840A1 (en) Synchronous communications multiplexer
US5512886A (en) Selective call receiver with computer interface
WO2016205400A1 (en) Serial interface with bit-level acknowledgement and error correction
CA2336385A1 (en) Improved inter-device serial bus protocol
WO2019022985A1 (en) SHORT ADDRESS MODE FOR COMMUNICATING A WAVY FORM
JPH02500154A (ja) 割当て可能なバッテリセイバーのデューティサイクルを有するページングシステム
JPH04304042A (ja) 選択呼出受信機
CN104601289B (zh) 电子设备及信息处理方法
JPH0374860B2 (zh)
JPS60204133A (ja) 無線デ−タ受信端末装置
JPS62268219A (ja) 無線選択呼出受信機の受信情報外部出力方式
TW410296B (en) Direct access device of input/output ports
JP2002251367A (ja) カードデバイス
JPH05153187A (ja) 無線通信装置
JPH0367371B2 (zh)
JPH0336455B2 (zh)