TW301104B - Slotline-to-coplanar waveguide transition - Google Patents

Slotline-to-coplanar waveguide transition Download PDF

Info

Publication number
TW301104B
TW301104B TW085105983A TW85105983A TW301104B TW 301104 B TW301104 B TW 301104B TW 085105983 A TW085105983 A TW 085105983A TW 85105983 A TW85105983 A TW 85105983A TW 301104 B TW301104 B TW 301104B
Authority
TW
Taiwan
Prior art keywords
waveguide
conductor
slot
circuit
chip
Prior art date
Application number
TW085105983A
Other languages
English (en)
Inventor
A Mohwinkel Clifford
Original Assignee
Endgate Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Endgate Technology Corp filed Critical Endgate Technology Corp
Application granted granted Critical
Publication of TW301104B publication Critical patent/TW301104B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P5/00Coupling devices of the waveguide type
    • H01P5/08Coupling devices of the waveguide type for linking dissimilar lines or devices
    • H01P5/10Coupling devices of the waveguide type for linking dissimilar lines or devices for coupling balanced lines or devices with unbalanced lines or devices
    • H01P5/1015Coplanar line transitions to Slotline or finline
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • H03F3/602Combinations of several amplifiers
    • H03F3/604Combinations of several amplifiers using FET's
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6644Packaging aspects of high-frequency amplifiers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/372Noise reduction and elimination in amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Microwave Amplifiers (AREA)

Description

經濟部中央標準局月工消費合作社印掣 Α7 Β7 五、發明説明(1 ) [發明之背景] 發明之領域 本發明係關於具一倒裝於基片上之積體電路的電路結 構,該基片具金屬化層而與該積體電路相連。特別地,本 發明係關於該_具複數個裝置之積體電路,其由基片上之 金屬化層來提供装置間的互連。 [相關技術] 由於砷化鎵(Ga As)積體電路相對地較為昂貴,其通 常用來製造如混含重路之微波與毫米(咖)波電路。該等 需要ii用砷化鎵的主動裝置被製於砷化鎵晶片上,其後該 晶片被安装於具一較廉價基片之一母板上》如矽、氧化鋁 、氣化鈹與氮化鋁。 具複數個主動裝置之®統式電路係藉由對各主動裝置 製造一單獨的積體重路或晶片來達成。電路金屬化層與被 動装置被印刷於母板上且其後各晶片被安裝於該母板之一 分配區。該晶片上的積鵂重路可為非常籣單,如一單個F ET。其亦可盎很複雜,Μ各種装置結合以提供一全功能 *如係提供一放大器。 一複雜電路可能需要大量的該等晶片之製造與安装。 個別處理小晶片之所需亦會使製程多少變得昂貴。或者| 當一晶片具一複雜電路時,由於其比起一較其更簡單之晶 片需要更大的砷化鎵基片,故其製造上更為昂貴,且混合 -3- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公嫠) (請先閱讀背面之注意事項再填寫本頁) 絮 訂 經濟部中央標準局貝工消费合作社印製 301104 五、發明説明(>〇 電路結構之受益未被充份寅現° 因此需要一種混含電路的構成方法,且因此當一混合 電路被應用於微波與毫米波電路時•其將所用之砷化鎵基 片尺寸降低到最小隈度並且易於製造,因此以降低的成本 提供有效的製造。 [發明之概要] 這些特徵藉由一改良的混含電路與其製造方法而於本 發明中提出。一晶片被構成,其具複數個電于装置與複數 個設置於該晶片之一共同面上選定位置之關聯端于,吝裝 置具至少一個端于。對應地,一電路被構成於一底基片上 ’稱為一總混含竜路的于電路,其具複數個位於該底基片 之一共同面上對應於晶片之端亍位置的端于。該晶片被安 裝於該予電路上*其端于被安裝到該于電路的對應端予。 該等竜于装置因此被連接到該于電路的個別端于。 該晶片最好係從一包括大量裝置之晶圓中切割。該晶 片其後可包括較少量的相海裝置,該些装置可蛊相同或不 同者。于電路端干因此亦被設計蛊一對應量以供互連晶片 端于。 於一較佳形式中,本發明提供一種連接複數個本質上 相同之主動裝置的裝置以用於多功能(多數功能)及多功 能(一種功能之多重性)操作之目的。道些裝置被安裝於 一依次倒裝於一具被動元件之電路母板上的晶片。若這些 本紙張尺度適用中國國家樣準(CNS ) A*规格(21〇χ297公釐) ---------^------,訂------^ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消费合作杜印裂 A7 B7 五、發明説明(> ) 被動装置係在該晶片上,則昂黃的主動介質的尺寸將會增 加,從而大大增加餽成本。此係因连主動區典型地小於被 動區。 本發明可被用於製造眾多不同類型的電路,如放大器 、振遒器、偵測器、混含器、及其它使用複數個相同或不 同主動裝置之電路,最好係使用一單個主動裝置之小型晶 片的m路。 如一特別甯例,一依據本發明製成之推挽功率R F放 大器包括一第一對主動装置,如場效電晶體(F ET ), 具個別的控制端(閛極)與載流端(汲棰與源棰各主 動裝置之黻流雑于之一被耦合到一參考電位,如一竜路或 黄體接地。一輅入竜磁耦合器,如一變屋器或一平衝-不 平衡變壓器,具一電氣耦連到該對主動裝置之第一者的輸 入雑與控制端之間的轅入初紐導體一輅入次級骞《重磁耦 合到該輅入初級導體Μ電氣連接於該對主動裝置之第二者 的一轅入參考電位與一控制端之間。 一輅出電磁耦合器具一電氣耦含於該第一主動装置之 載流端之另者與輅出端之間的初級導體。一鷂出次紐籩« 被電磁耦含到該輅出初級導體並被電氣耦含於該第二主動 装置之載流端的另者與輅出初級導體之參考電位間。 結果,該輅出端上的信號盎由該對主動裝置所傳籩之 信諕的組合。該對主動裝置可被形成於一具連接到倒裝於 該變壓器或平街-不平衡變壓器所形成之一基片上對應孀 -5- 本紙張尺度適用中國S家樣準(CNS ) Α4规格(210X297公1 > (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部中央標準局貝工消费合作社印製 ^^ll〇4 _Β7 _ 五、發明説明(十) 之主動装置之分睡端的單晶片上。輅入與輅出變壓器或平 衝-不平銜變壓器亦可被形成袅基片上的槽癩或共平面波 遶。槽襯可盎υ型,具一相海於一第二部延伸的第一部, 該第一部提供與一延該第二部傳輪之信號的電磁耦含。該 第一與第二部由延伸入υ型槽襯之半毐體界定。該晶片相 對於基片安裝,其主動裝置之一的控制端被倒装於該半導 體。一實施例藉由使用U型槽端部的環形開□來提供一槽 襯至一共平面波達的轉換。這些開口用作開路,藉此允許 形成為一延伸入該U型槽之開端導體接腳之個別信號導體 載有該輅入信號。 因此很明_,本發明提供一種構成簡單且成本低廉的 電路。本發明的這些與其它特徵及優點在以下詳細描述中 所述及附圖中所説明的較佳寅施例中將更為清楚。 [附圃簡要説明] 第一圖係為一用於製造依據本發明之電路之具一F Ε Τ陣列之晶圓部份的簡化平面圖。 第二圖係為可依據本發明,使用一組第一圖陣列内之 F Ε Τ來製造的一推挽式放大電路的示意圖; 第三圈係连第二圖中使用一具一 F Ε Τ擴展陣列之晶 片的多重串聯電路的示意圈; 第四圖係為可用於第三圖電路之一晶片的簡化平面圖 -6 - 本紙張尺度適用中國國家揉準(CNS ) Α4规格(210X297公釐) ---------1------ΐτ------^ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央揉準局員工消费合作杜印策 A7 __B7_ 五、發明説明(<) 第五圖説明第三圖之使用微帶線路導體之電路的一第 一寶施例的平面圈* 第大圖説明可用於本發明之一第二寶施例的一推挽式 放大器的簡化示意圈; 第七圈説明第三圖之使用槽襯之電路的第二萁施例的 平面圖; 第八圖説明可作盎一晶片用於第七圈黄施例之一陣列 内的F ET配置的平面圖; 第九圖説明第三圖之使用共平面波導之電路的一第三 萁施例的平面圖; 第十圖係羔一放大圖,説明對第九圖之電路内一晶片 的F E T配置; 第十一圖係為一平面圈’説明第三圖之具一槽襯至雙 共平面波導之轉換的電路的一第四黄施例。 [較佳寅施例的詳細説明] 本發明之一方面係針對一具複數個分別連接至一形成 於母板上之于電路之主動裝置的單晶片的使用。首先參看 第一圖所示,一主動裝置之陣列1 〇 ’如F E T 1 2所示 ,使用傳統技術形成於一晶圓14上。主動装置一詞係椙 單個元件,如二掻體或鼋晶體’或指任一相關的積體鼋路 ,如一放大器。 垂直與水平虛線,如虛線1 6與1 8 ,説明用於從相 本紙張尺度適用中國國家標準(CNS ) A4规格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 線 經濟部中央標準局®;工消费合作社印製 A7 B7 五、發明説明(祕) 鄉的F E T中分開_或數組F E T的可能的鋸齒狀部或劃 線道。各FET包括一閘棰2 0 ,或控制端、一源極2 2 與一汲® 24 °該源極與汲極亦被稱羔載流雑。各閘棰、 源掻與汲極被連接到至少一個連接端,如個別端于2 6、 2 8 與 3 0 0 晶圓1 4可被大量生産,因此使各主動裝置的製造相 對便宜。其後’選定的晶圓可雜由使用一選定的切割模式 來分割而被分羔主動裝置陣列,因此所得的晶片具有主動 裝置,該等主動裝置具有在位置上與母板上之連接端相對 應的連接端。藉由改變晶圓切割模式’不同的主動装置陣 列可被用以形成不同的電路。於此概念之一應用中,晶片 上之主動元件未被互連。然而•於其它應用中*可能有某 些互連,而各主動装置仍具有單獨的連接端。此後一特徴 之一黄例顬示於苐九圖與第十圈中Μ描述如下,其中相鄰 的類似端于,如源極或汲極被連接一起。 第一圖説明本發明之一簡單形式,其中晶圓上所有的 裝置相同。當欲使用不同裝置時,一晶圓係由不同裝置串 以一重複的構型或圖案形成。 一種單個、多個裝置陣列可被使用的應用係用在一用 於高電流傳毐或高功率轅出之大晶體的閘棰陣列的構成中 。對於微波與驀米波應用,此往往係藉由F ΕΤ利用 Wilkinson組合器或等效物連接來提供以提供阻抗轉變以及 組含多數端于的連接。 本紙伕尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) I I I 裝—— I訂 I 線 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央橾準局負工消费合作社印製 A7 B7_ 五、發明説明(1) 類似的結果可使用一推挽式放大電路·如第二團中所 示之電路3 2來達成。此電路,同時提供内在受益,特別 地相對於阻抗轉變,於傳統的多數F ET之上,與功率放 大器並聯,可使用一主動裝置陣列晶片(如參考第一圖所 述者)來構成。電路3 2包括一雄入端3 3、一由一第一 轅入耦合元件3 6構成之轅入鼋磁耦含3 4與一以竜磁方 式耦合到元件3 5的一第二輅入耦含元件3 6。 一晶片3 8 ,由虛綍表示,包括第一與第二FET 3 9與4 0。元件3 5將該輅入端耦合到該第一 FET之閘 柽。元件3 6將該第二FET之閘掻耦含到一共用電位, 如接地。 FET 3 9之汲掻藉由一形成一輅出電磁耦合4 5之 —部份的輅出耦合元件4 4而被耦合到一輅出端4 2。一 第二轅出耦含元件4 6 ,以電磁方式與元件4 4耦含,將 FET4 0之汲棰耦合到接地》 透過輅入與輅出上的電磁耦合,信號被兩F ET分開 以供放大,。此結構可被用於一用於阻抗轉變的串聯/並 聯推挽配置,如第三圖中所示。此圖説明一具複數個串聯 (推挽)段的功率放大器50 ,如段52與54°各段5 2與5 4包括電路部分5 6與5 8 ’該兩電路部份等效於 第二圖之電路3 2 ,除了該兩鼋路部份係連接一起而非逋 接到接地,如連接部6 0、6 2所示。此建致在接點處的 一事黄接地。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公嫠) (請先閲讀背面之注意事項再填寫本頁) 裝- 訂 Α7 Β7 經濟部中央標準局負工消費合作杜印製 Λ'發明説明(多) 藉由將一輅入信號分為一用於各電路段以及重組轅出 信號,如藉由使用Wilkinson分配器,可獲得黄體的功率組 合。阻抗匹配可於單個F ET處或於信號分離或重組前後 提供。 F ET可與一F ET的線性陣列成一直線,該陣列可 由以參考第一圔所述之方法製造的單晶片6 6形成。一示 範性FET或晶片6 6之雙掻鼋晶體寅體圖樣顧示於第四 圖中。於此情形下,電晶體顯示盎電晶《對<2 1與<2 2、 Q 3與Q4以類似者的復製品。各電晶體對與第三圔中所 示之一電路部份内的第一與第二F E T相對應。如#考第 一圖所述者,各FET,如FETQ1 ,包括一閘掻68 、一閘極端6 9、一湄極70、一涯棰端7 1 、-M及棰、 與一汲棰端7 3。這些電晶體對的結構可互不相同,取決 於其所行使的個別職能。 功率放大器5 0之一第一黄施例於第五圈中顢示羔放 大器74。晶片7 5具八悃FET,包括FET76、7 7、7 8與7 9。放大器7 4包括類似的串聯推挽鼋路部 份80與81 。四分之一波的微帶線路導«82與83由 一空氣橋8 4連接。類似地,輅入微帶線路建體8 5與8 6由一空氣橋8 7連接。道些溥體,包括四分之一波部份 ,如部份8 2 s ,對各段提供轅入信號。鼋磁耦合向各段 之較低部位的第二F ET,如F ET 7 7與7 8提供一補 充的輅入信號。該等個別的第二F E T藉由個別的U型翠 -1 0- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) (請先閲讀背面之注意事項再填寫本頁) 裝 、11 錄 經濟部中央橾準局貝工消费合作社印製 A7 B7 五、發明説明(q) 體8 8與8 9被耦含一起。轅出側上的該微帶揉路類似於 轅入惻上一般形式的惠體。 微鞯線路被設計羔無盏阻抗所需如何均可達成。輅入 或輅出阻抗被串聯直至該阻抗足夠高,且其後,其以適含 於欲求功率水平的多數並聯段連接。 第六至第八圖説明使用槽襯寅施本發明的一功率放大 器9 0。第六圖係為一具兩FET9 1與9 3的的一推挽 段9 2的示意圖,其中該兩F ET具相連的源極。兩均衡 輅入信號被加諸於個別的閘棰,且兩均衡輅出信諕形成於 個別的汲棰上。 第七圖説明用於段9 2與一類似於段9 2之附加段9 5的槽襯的較佳形式,如其將出現於一母板之基片上、一 混合基片、或另種底基片上者。放大器9 0操作性地等效 於放大器7 6。一輅入槽襯9 4亦被稱為一放大器9 0之 電路之一于電路且可由相反的平面驾鵂9 6與9 8形成, 該輅入槽襯9 4被構形盎類似一倒轉的"E "並具一中心 部位的長腳9 4 a、相反延伸的橫向彎曲部9 4 b與9 4 c、以及平行於中心接腳部9 4 a的閉端外部接腳部9 4 d與9 4 e。此構形産生延伸在槽襯接腳部之間的個別的 開端導體椙9 6 a與9 8a。 該外部接腳部用作R F阻流。該輅出槽襯1 0 0蛊該 轅入槽襯之一銪像並以同一方式作用,儘管其尺寸由於鷗 入與輅出電路之阻抗匹配差異互不相同。對應的F E T結 -1 1 - 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) I I I n 線 (請先閱讀背面之注意事項再填寫本頁) A7 B7 經濟部中央揉準局貝工消費合作社印製 五、發明説明 ( L° ) 1 1 i 構 藉 由 晶 片 1 0 2 m 示 於 第 八 圖 中 « 如 其 當 連 接 於 槽 襯 9 1 1 I 4 與 1 0 0 上 時 所 呈 硯 者 0 晶 片 1 0 2 包 括 F E 丁 9 1 \ 請 1 1 I 9 3 % 1 0 4 與 1 0 6 9 具 個 別 的 被 視 盎 G N S 與 D 的 閘 先 閱 ijt 1 1 極 N 源 極 與 汲 極 端 〇 道 些 端 于 與 第 七 圖 中 的 對 應 端 于 排 成 脅 1 I 之 1 — 直 線 〇 1 1 事 1 晶 片 1 0 2 被 倒 装 於 第 七 圖 所 示 之 金 腰 化 層 上 其 閘 項 再 1 1 極 被 連 接 到 m 入 指 的 端 部 其 源 極 被 連 接 到 — 連 接 E 形 槽 填 寫 本 1 裝 襯 之 背 面 間 之 m 體 9 6 與 9 8 的 m 體 1 0 8 0 m 體 1 0 8 頁 1 1 用 作 — 黄 體 接 地 0 汲 極 端 因 此 被 連 接 到 輅 出 指 的 雜 部 如 1 | 圖 所 示 0 1 I 第 九 圖 與 第 十 圖 説 明 寶 施 本 發 明 之 — 第 三 功 率 放 大 器 1 訂 1 0 〇 第 九 圖 説 明 — 形 成 為 — 母 板 之 基 片 上 的 金 屬 化 層 1 1 的 于 電 路 1 1 2 9 且 第 十 圖 係 為 — 裝 晶 片 1 1 4 的 放 大 1 | 圖 如 其 當 被 安 裝 於 該 金 屬 化 層 上 時 所 呈 現 者 0 如 於 1 9 1 I 9 4 年 8 月 2 6 曰 提 申 的 尚 在 請 中 並 讓 渡 於 與 本 發 明 相 1 絲 同 之 代 理 人 之 美 國 專 利 申 錆 序 號 08/31 3 , 9 2 7中所述 共平 1 1 面 波 導 亦 提 供 用 於 功 率 放 大 器 的 阻 抗 匹 配 與 信 號 傳 輅 0 1 I 金 屬 化 層 1 1 2 包 括 — 具 — 信 號 體 1 1 8 與 反 面 接 1 I 地 或 參 考 導 體 1 2 0 與 1 2 2 的 — 輅 入 共 平 面 波 遶 1 1 6 1 1 Ο 該 信 號 達 體 最 方 為 一 線 1 1 8 a 其 後 於 一 接 點 1 2 1 1 4 處 被 分 為 雙 線 1 1 8 b 與 1 1 8 C 〇 — 電 阻 器 1 2 6 連 1 | 接 線 1 1 8 b 與 1 1 8 c Ο — 接 地 導 體 1 2 8 延 伸 於 該 信 1 I 號 線 之 間 〇 - 12 - 1 1 1 1 本紙張尺度適用中國國家榡準(CNS ) A4規格(2l〇x297公釐) A7 B7 經濟部中央橾準局貝工消費合作社印裂 五、發明説明 ( D) 1 1 1 1 除 了 阻 抗 匹 配 差 異 9 — 出 共 平 面 波 Μ 1 3 0 大 致 為 1 1 | 該 輪 入 共 平 面 波 導 相 對 於 — 延 伸 於 F E T 陣 列 晶 片 1 1 4 請 i I 以 下 之 連 接 的 接 地 平 面 帶 1 3 2 的 銪 隹 〇 此 金 屬 化 層 m 致 先 閱 讀 1 1 F E T 的 陣 列 Μ 聯 而 非 用 於 推 挽 操 作 的 串 / 並 聯 > 儘 苷 用 背 Si 1 I 之 1 I 於 推 挽 的 該 金 屬 化 層 亦 可 被 簡 易 構 成 0 注 意 1 1 事 1 第 十 圖 係 為 具 兩 組 ( 1 3 4 N 1 3 5 ) 雙 F Ε Τ 對 1 項 1 填 1 3 6 之 F E T 晶 片 1 1 4 的 説 明 0 晶 片 中 各 F Ε Τ 對 1 3 寫 本 % 6 具 — 倒 裝 於 于 電 路 上 對 應 端 于 的 相 連 端 〇 因 此 — 閘 極 頁 1 1 端 1 3 8 被 連 接 到 閘 棰 1 3 9 與 1 4 0 〇 源 極 雜 1 4 1 與 1 1 1 4 2 及 汲 掻 端 1 4 3 被 分 別 連 接 到 源 掻 1 4 4 1 4 1 I 5 與 汲 極 1 4 6 〇 F Ε Τ 端 1 3 8 > 1 4 1 \ 1 4 2 與 1 1 訂 1 4 3 被 連 接 到 個 別 的 于 電 路 段 1 5 0 \ 1 5 1 Ν 1 5 2 與 1 1 1 5 3 0 1 1 汲 極 1 4 6 用 作 — 用 於 各 F E T 對 1 3 6 中 兩 F E Τ 1 1 的 雙 汲 掻 0 類 似 地 各 源 極 類 似 源 極 1 4 2 用 作 相 Μ 對 線. I 中 相 聯 F E 丁 的 — 源 掻 0 道 些 兩 用 的 端 于 因 此 寶 際 上 為 連 1 1 接 端 0 1 1 儘 管 晶 片 於 此 黄 施 例 中 被 特 別 設 計 9 其 可 被 修 正 為 從 1 I F E T 對 組 之 一 晶 圓 上 切 割 出 Ο 於 該 — 情 形 下 9 分 雜 的 湄 1 I 柽 端 將 被 供 給 各 F Ε Τ 對 1 3 6 或 雙 F E Τ 對 組 0 或 者 1 1 放 大 器 1 1 0 可 以 並 聯 的 9 雙 金 屬 化 曆 1 1 2 與 1 3 0 形 1 1 成 該 雙 金 屬 化 層 被 連 接 到 — 具 復 製 晶 片 1 1 4 之 F Ε 下 1 I 構 型 的 單 晶 片 Ο 1 1 | - 1 3 - 1 1 本紙張尺度適用中國國家棣準((:1^)八4規格(210父297公嫠) A7 B7 經濟部中央橾準局負工消费合作社印製 五、發明説明 (/ ) 1 1 i & 取 後 i 第 十 — 圖 説 明 一 具 倒 裝 於 — F Ε Τ 晶 片 1 6 4 1 1 I 的 母 板 予 電 路 1 6 2 之 功 率 放 大 器 1 6 0 的 — 部 份 1 如 虚 請 1 1 I 鎳 所 示 0 如 具 放 大 器 1 1 0 的 此 情 形 1 晶 片 1 6 4 中 F E 閱 讀 1 1 T 之 陣 列 1 6 8 内 的 F E T » 如 F E T 1 6 6 ) 於 輅 入 端 背 Sj 1 I 之 1 ( 閛 棰 ) 以 電 /SST 热 方 式 串 聯 〇 注 意 1 1 事 1 于 電 路 1 6 2 的 輪 入 部 份 於 此 寶 施 例 中 有 所 不 同 t 其 項 再 1 I 提 供 — 輸 入 槽 襯 1 7 0 至 雙 共 平 面 波 m 1 7 6 與 1 7 8 的 填 寫 本 1 轉 換 該 轉 換 藉 由 共 平 面 m 體 1 7 2 與 1 7 4 形 成 〇 這 些 I 1 1 輸 出 線 可 以 類 似 於 該 輅 入 電 路 的 方 式 或 如 推 挽 線 路 般 被 組 1 I 合 0 — 槽 1 8 0 於 一 接 點 1 8 2 處 分 為 延 長 的 U 型 槽 1 8 1 1 I 0 a 與 1 8 0 b » 而 非 終 止 於 第 七 圖 所 述 之 放 大 器 9 0 之 1 訂 E 型 槽 0 1 1 該 U 型 槽 終 止 於 璣 形 開 □ 8 0 C 與 1 8 0 d 0 這 些 開 1 I □ 用 作 開 路 藉 此 允 許 形 成 為 延 伸 入 U 型 槽 之 開 端 m 體 接 1 I 腳 1 7 2 a 與 1 7 4 a 之 個 別 m 體 黻 有 輅 入 信 號 〇 — 中 間 1 錄 導 體 1 8 4 於 晶 片 1 6 4 之 下 連 接 到 m 體 1 7 2 與 1 7 1 1 4 自 接 點 1 8 2 延 伸 到 源 極 端 如 F E Τ 的 端 于 1 8 6 1 I 〇 F E T 装 配 與 違 接 到 導 體 係 與 就 放 大 器 9 0 之 所 述 相 同 1 | 者 0 1 1 因 此 f 可 以 理 解 本 發 明 提 供 — 混 合 ι5Κπ 电 路 結 構 9 其 中 複 1 1 數 個 主 動 裝 置 被 形 成 取 好 其 係 安 裝 於 — 晶 片 上 之 陣 列 中 1 I 9 且 B0 早 獨 地 連 接 到 —— 形 成 於 — 母 板 之 基 片 上 的 于 電 路 0 本 1 I 發 明 特 別 地 可 用 於 多 功 能 晶 片 與 功 率 放 大 器 f 儘 管 其 可 應 1 1 - 14 - 1 1 本紙張尺度適用中國國家標準(CNS ) A4規格(21 OX 297公釐) B7 - 五、發明説明(\j ) 用於任一需與複數個獨立的主動装置相接觸的電路或電路 組含。本發明亦可特別應用於F ET的推挽配置,其中不 同的共平面金臛化層圖案提供特別的益處。連接亦可存在 於晶片上之主動裝置之間,且無需涉及連接到各主動裝置 的于電路。 依據本發明被有利寅施的其它示範性電路包括一具一 内部偵測器的功率放大器、一具一R F低噪音放大器的接 收器、一混含器,如一吉爾伯特格混含器、一具有或未具 一可謅變電容二極體的振盪器、與一中頻放大器。行使特 殊職能的二掻體陣列,如被用於雙均衡或銪隹干播抑制混 合器1亦可依據本發明來建立。本發明亦可應用於移相器 ’特別係分配耧路(人工傳輅線)與離敗的二倕體/耦合 器類型。 最好係,於所有這些情形中,矩陣晶粒或晶片僅具倒 装於一基片上的主動裝置,如F ET與二極«。因此若干 優點可被黄現。晶片可使用一單個的、籣單的F ET (或 二掻體)製程,以及一 MM丨C製程來製造。由於晶圓可 被切割惠各種不同的構型,故照相製版可簡單地來配合。 此産品單元其後可如照相製版般製造。適宜的晶圓甚至可 於確定該運用之前被製造。因此可獲得高收益與高産量的 産品0 因此一在此技蘩中有經験之人士可明瞭未改變由申靖 專利範圍中界定之本發明的精神與範嘻,及任一可能於等 -1 5 - 本紙張尺度適用中國國家標準(CNS ) A4規格(210Χ25Π公釐) (請先閲讀背面之注意事項再填寫本頁) 絮 訂 經濟部中央標车局貝工消费合作社印製 五、發明説明Uk) A7 B7 變被 的可 意例 含施 或寅 言 佳 語較 圍的 範的 利目 專明 請説 申與 的釋 正解。 修於意 之用之 供此制 提因賬 下。具 旨出未 主作但 之被, 物可供 效化提 絮 訂 線 (請先S讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消費合作杜印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)

Claims (1)

  1. A8 B8 C8 D8 々、申請專利範圍 1 · 一種電路結構包括: 一基片; 一槽襯,安裝於該基片上並具有一第一平面槽礒濞體 與一第二平面槽襯逋體; 一第一共平面波導,具第一、第二與第三波導信號導 體,該第二與第三波導遶體彼此間隔並被定位於該第一波 導茑體之相反側上,該第一波潺導體與該第二波導導體之 間的間隔形成一具一第一槽寬的一第一槽,該第二波導瀵 體被連接到該第二槽嫌導體,該第一槽嬾導體被連接到該 第一與第三波導導體,且與該槽相通的一第一擴展開□被 定位於該第一槽襯導體被連接到該第一與第二波導導體之 處0 經濟部中央標準局異工消費合作社印裂 (請先閲讀背面之注意事項再填寫本頁) .2 ·如申驍專利範圍第1項所述之鼋路結構更包括一 晶片,具一包含一控制端與兩載流端的電晶體*通過該等 載流端的鼋流取決於加諸到該控制薄!的該信諕,該晶片被 相對於該基片安裝,該控制端被倒裝於該第一波潺導體上 ’且一載流端被倒裝於該第二波導導«上;且輅出毐體裝 置被安装於該基片上並被連接到另一載流端以供傳導通過 該電晶體之電流。 3 如申請專利範圍第1項所述之電路結構,其中該 開□概為形。 4 ·如申錆專利範圍第3項所述之電路結構,其中該 第一部份具一大致均勻的寬度且該開□具一大於該均勻寬 -1 - 本紙張/1度適用中國困家樣準(〇阳)入4規格(210父297公釐) A8 B8 C8 D8 六、申請專利範圍 度的半徑。 5 ·如申靖專利範圍苐4項所述之電路結構,其中該 開□具一圓周潘界且該第一部份具一與該圓周逮界相切的 逮界。 6 ·如申請專利範圍第.5項所述之電踣結構,更包括 一與該第一共平面波毐並聯的第二共平面波導,該第二共 平面波導具一定位於相鄉該第二波導導體的第四波導導體 ,並具一相反於該窠二波籩導體與該第四波導籩體相間隔 的第五波赛導體,該第四波導導《與該第五波導潺體間之 間隔形成一具一第二槽寬的第二槽,該第二波鸢導體被連 接到該第二槽嫌遶體,該第二槽嫌導體被連接到該第四波 毐導體與該第五波導溥體,且與該第二槽相通的一第二擴 展開□被定位於該第二槽襯導體被連接到該第四與第五波 導逵體之處。 (請先閲讀背面之注意事項再填寫本f) 、rr 經濟部中央標準局男工消費合作社印製 -2- 本紙張尺皮逋用中國國家楹率(CNS > A4规格(210X297公釐)
TW085105983A 1995-11-08 1996-05-21 Slotline-to-coplanar waveguide transition TW301104B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US08/555,493 US5610563A (en) 1994-09-26 1995-11-08 Slot line to CPW circuit structure

Publications (1)

Publication Number Publication Date
TW301104B true TW301104B (en) 1997-03-21

Family

ID=24217476

Family Applications (1)

Application Number Title Priority Date Filing Date
TW085105983A TW301104B (en) 1995-11-08 1996-05-21 Slotline-to-coplanar waveguide transition

Country Status (5)

Country Link
US (1) US5610563A (zh)
EP (1) EP0885468A4 (zh)
JP (1) JP2000500310A (zh)
TW (1) TW301104B (zh)
WO (1) WO1997017738A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5978666A (en) * 1994-09-26 1999-11-02 Endgate Corporation Slotline-mounted flip chip structures
US6265937B1 (en) * 1994-09-26 2001-07-24 Endgate Corporation Push-pull amplifier with dual coplanar transmission line
US5983089A (en) * 1994-09-26 1999-11-09 Endgate Corporation Slotline-mounted flip chip
US6094114A (en) * 1994-09-26 2000-07-25 Endgate Corporation Slotline-to-slotline mounted flip chip
US5623231A (en) * 1994-09-26 1997-04-22 Endgate Corporation Push-pull power amplifier
US5832376A (en) * 1996-07-12 1998-11-03 Endgate Corporation Coplanar mixer assembly
US5821815A (en) * 1996-09-25 1998-10-13 Endgate Corporation Miniature active conversion between slotline and coplanar waveguide
US5990757A (en) * 1998-06-05 1999-11-23 Raytheon Company Gallium arsenide monolithic microwave integrated circuits employing thermally bumped devices
FR2784234A1 (fr) 1998-10-05 2000-04-07 Cit Alcatel Coupleur hyperfrequence pour circuit integre monolithique
ATE319195T1 (de) * 1999-08-24 2006-03-15 Paratek Microwave Inc Spannungsgesteuerte koplanare phasenschieber
JP3539391B2 (ja) 2001-03-15 2004-07-07 株式会社村田製作所 高周波増幅器、高周波モジュール、および通信装置
US7276988B2 (en) * 2004-06-30 2007-10-02 Endwave Corporation Multi-substrate microstrip to waveguide transition
US8754722B2 (en) 2010-05-12 2014-06-17 Sony Corporation Planar integrated switching device
US8362849B2 (en) 2010-07-20 2013-01-29 Raytheon Company Broadband balun
US9202660B2 (en) 2013-03-13 2015-12-01 Teledyne Wireless, Llc Asymmetrical slow wave structures to eliminate backward wave oscillations in wideband traveling wave tubes

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2210021B1 (zh) * 1972-12-12 1977-07-22 Thomson Csf
GB1489873A (en) * 1973-12-07 1977-10-26 Microwave & Electronic Syst Device including ferrimagnetic coupling element
US3995239A (en) * 1975-09-08 1976-11-30 Rockwell International Corporation Transition apparatus
US4097814A (en) * 1977-06-17 1978-06-27 Westinghouse Electric Corp. Push-pull power amplifier
JPS60153602A (ja) * 1984-01-23 1985-08-13 Nippon Telegr & Teleph Corp <Ntt> コプレ−ナ線路・スロツト線路変換回路
US4739519A (en) * 1985-10-31 1988-04-19 Narda Western Operations Coplanar microwave balun, multiplexer and mixer assemblies
US5066926A (en) * 1990-06-26 1991-11-19 Pacific Monolithics Segmented cascode HBT for microwave-frequency power amplifiers
US5149671A (en) * 1990-12-03 1992-09-22 Grumman Aerospace Corporation Method for forming multilayer indium bump contact
US5142239A (en) * 1991-05-20 1992-08-25 Motorola, Inc. High frequency linear amplifier assembly
US5426400A (en) * 1993-06-17 1995-06-20 The United States Of America As Represented By The Secretary Of The Navy Broadband coplanar waveguide to slotline transition having a slot cavity

Also Published As

Publication number Publication date
WO1997017738A1 (en) 1997-05-15
EP0885468A4 (en) 1999-12-22
EP0885468A1 (en) 1998-12-23
US5610563A (en) 1997-03-11
JP2000500310A (ja) 2000-01-11

Similar Documents

Publication Publication Date Title
TW301104B (en) Slotline-to-coplanar waveguide transition
US5942804A (en) Circuit structure having a matrix of active devices
EP0885483B1 (en) Push-pull power amplifier
US5451914A (en) Multi-layer radio frequency transformer
US7714679B2 (en) Spiral coupler
US6779261B2 (en) Integrated balun and transformer structures
TW390109B (en) Slotline-mounted flip chip
US6380821B1 (en) Substrate shielded multilayer balun transformer
JP2008219081A (ja) バラン
JP2001501066A (ja) スロットラインとコプレーナ導波路との間の小型能動変換器
TWI287291B (en) High frequency semiconductor device
US6265937B1 (en) Push-pull amplifier with dual coplanar transmission line
TW437269B (en) Slotline-mounted flip chip structures
Tutt et al. A low loss, 5.5 GHz-20 GHz monolithic balun
JP2012186312A (ja) 電力分配合成器及び電力増幅器
Tan et al. Designs of broadband unilateral finline sis mixers employing 15 µm silicon-on-insulator substrate at THz frequencies
US20230140451A1 (en) Amplifier device packages incorporating internal couplers
TW306121B (zh)
AU694066C (en) Method for making a circuit structure having a flip-mounted matrix of devices
CA2236999C (en) Circuit structure having a flip-mounted matrix of devices
JPH10209774A (ja) マイクロ波増幅器
Wang et al. The design of a new spiral inductor balun used in RF/MW based on 0.13 μm CMOS process
Queck Planar Ferrite Coupled Line Circulators
Wang et al. A Broadband Monolithic Balun Based on 0.13/spl mu/m CMOS Process Using Planar-Spiral Transformers
KOSMA Designs of Broadband Unilateral Finline SIS Mixers Employing 15 µm Silicon-On-Insulator Substrate at THz Frequencies