TW294802B - - Google Patents

Download PDF

Info

Publication number
TW294802B
TW294802B TW085102242A TW85102242A TW294802B TW 294802 B TW294802 B TW 294802B TW 085102242 A TW085102242 A TW 085102242A TW 85102242 A TW85102242 A TW 85102242A TW 294802 B TW294802 B TW 294802B
Authority
TW
Taiwan
Prior art keywords
instruction
address
destination information
transfer destination
command
Prior art date
Application number
TW085102242A
Other languages
English (en)
Original Assignee
Matsushita Electric Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Ind Co Ltd filed Critical Matsushita Electric Ind Co Ltd
Application granted granted Critical
Publication of TW294802B publication Critical patent/TW294802B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/40Transformation of program code
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3802Instruction prefetching
    • G06F9/3804Instruction prefetching for branches, e.g. hedging, branch folding
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/40Transformation of program code
    • G06F8/41Compilation
    • G06F8/44Encoding
    • G06F8/447Target code generation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/32Address formation of the next instruction, e.g. by incrementing the instruction counter
    • G06F9/322Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address
    • G06F9/325Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address for loops, e.g. loop detection or loop counter

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Advance Control (AREA)
  • Executing Machine-Instructions (AREA)
  • Devices For Executing Special Programs (AREA)

Description

A7 B7 五、發明説明(1 ) 〔發明之領域〕 本發明,係關於翻譯装置,將源程序翻譯為機器指令 列,及,處理器,藉由管線處理用Μ實行機器指令列,特 別鼷於用Μ執行高速循環處理之翻譯裝置及處理器。 〔先前之技術〕 使用CPU (Μ下稱為「處理器」。)之高速處理的 基本技術之一爲管線處理。管線處理,係將1艟指令之處 理過程分割爲多數之小處理過程(Pipe line stage),將 各過程藉由同時進行處理使處理速度提高之技術。但是, 在循環處理等執行轉移指令時,則產生管線混亂,使管線 **--- ^-----〜 處理之有效性能或為低於理想性態。將該現象,稱為轉移 ^--- 冒險。 使用第1圏及第2圖將轉移冒險加以說明。 第1圖為為了求得3次重覆2個整數之和與積之源程 序之例。 第2函為第1團所示將源程序加Μ翻譯而取得機器指 令列。在此所示操作數及指令之意義係如下所示。 a,b,c,d,i ;表示分配於各整數變數之寄存器。 經濟部中夬樣準局貝工消费合作社印製 nn nn H9W. «/i ^^^—9 i^i—Β n^— ^in n·— ms tut 1J 0¾ 、-t> (請先閱讀背面之注意事項再填寫本頁) ®〇v 0, i ;將0轉送到i。 L: ;檫記 add a,b,c ;將a與b之和轉送到c。 mul a,b,d ;將a與b之積轉送到d。 add i , 1, i ;將 1加於 i。 C®P i,3 ;將i及3加Μ比較。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公羞) -5 . 經濟部中央標率局員工消費合作社印裝 A7 B7 五、發明説明(2 ) bcc L ; cmp之比較結果若i<3則轉移到L。 在第2圖之指令列中,係由指令add a , b , c到指令 bcc L為止之循環處理為3次重覆。 第3圖為,執行第2圖之指令列時使用處理器將管線 之流程以每同步信號周期之表示圖。管線係由3個過程 (IF:指令取出,DEC:指令譯碼,EX:執行及產生有效 地址)所構成。取入於IF單位之指令,係在2同步信號同 期後送到EX單位所執行。處理器,係在同步信號8藉由執 行轉移指令bcc L而開始,其次醮執行指令可知爲add a,b ,c,在同步信號9將指令add a,b,c加Μ取出。所Μ,在 同步信Μ 8將轉移命令bcc L執行之後,則使2同步信號 部分之指令執行無效化,其次將指令add a,b,c加Μ執行 。如此,在完成一次循環處理時產生2同步信號部分之管 線混亂。 Μ先前技術用Μ回避如此之轉移冒險,有以下所示之 方法,<a>稱為遲延轉移之方法,(b〉稱為重覆循環之方法 及(c)稱為轉移目橒缓衝器之方法(譬如 Dav i d A . Patterson ,John L. Hennesy 厂 Computer Architecture A Quantitative Approachj Morgan Kaufnann Publishers, 1990) ° (a)遲延轉移 在遲延轉移,係採用自動编碼器在華譯源程序時進行 —......... 調度,使有效指令在觸及轉移指令之後續指令的位置(轉 移遲延裂缝)預先移動之方法。藉此,即使有執行轉移指 令時也不必將管線加Μ無效化。移動到轉移遲延裂缝成爲 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) _ 6 _ n^l —^ϋ· tn^ I I nn n VI 一eJ (請先閲讀背面之注意事項再填寫本頁) 204802 at _B7__ 五、發明説明(3 ) 放置對象之指令,可例舉有轉移指令之先行指令,轉移目 的地指令,轉移指令之後縉指令3種。 (b) 重覆循環 在重覆循環中,採用在執行循環處理之前,將預先循 環處理之^_口及@之地址與循環^等之資訊存儲於處 理器具有之專用寄存器放置之方法。藉此,重覆循環處理 時不必要將返回目的地之地址加Μ算出,而可Μ解除轉移 冒險之問題。 (c) 轉移目檷缓衝器 在轉移目禰缓衝器中,採用處理器在新的地址初次轉 移時,將轉移目的地地址及轉移目的地指令列等存儲於稱 為轉移目檫缓衝器之處理器具有的專用緩衝存儲器而放著 一〜. …. ,其次在轉移於同樣地址時将存儲於轉移目檫级衝器之轉 移目的地指令列取出加以執行之方法。藉此,由同一地址 開始若有將指令列重覆加Μ執行時,則在第2次以後之執 行,僅在處理器内部具有之轉移目檷緩衝器加以存取即可 ,所Μ不必由外部存儲器將指令列加Μ取出,可以解除轉 移冒險之問題。 經濟部中央樣準局員工消費合作社印製 可是*依據此等之先前技術方法,係有以下之問題。 U)遲延轉移 將轉移指令之先行指令移動到轉移遲延裂缝之方法, 係在轉移指令及其先行指令之間不存在$存開係做為條件 ........ ,但具有如此之條件的先行指令不一定限制要存在。又* 即使,如此之先行指令存在時而靜態的調度也终了,在執 7 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29"/公釐) 經濟部中夬標準局員工消費合作社印製 Α7 Β7 五、發明説明(4 ) 行時,取出進入轉移遲延裂縫之指令或轉移後應執行指令 時會產生等待時間。譬如,放置此等指令之外部存儲器有 不能以高速動作之元件,而為了取出該命令之外部總線因 爲被其他處理占有時等為符合。 又,將轉移目的地指令或轉移指令之後播指令移動於 轉移遲延裂缝之方法,會有性能提高依存於轉移成否之問 題,或與上述同樣會產生等待時間之問題。 (b) 重覆循環 依據重覆循環方法,係在執行循環處理之前階段中, 已經了解清楚循環次數做爲條件。即藉由執行循環處理在 初次要決定循環次數時,不能適用該方法。所Μ,會有限 定於定型性之重覆數值演箄等用途之問題。 (c) 轉移目橒缓衝器 依據轉移目檷缓衝器方法,係在轉移之程度,必須調 査該轉移目的地地址是否存儲在轉移目檫缓衝器。因此, 在1同步信號周期中應進行處理m多,所μ會有妨礙高 速同步信號速度之問題。 〔發明之揭示〕 因此,本發明係鑑於此等問題而創作,第1目的係提 供一棰Μ高速用Μ執行循環處理之翻譯装置及處理器,在 源程序之循環處理不會受到所使用轉移指令及其先行指令 或轉移目的地指令之依存鼷係或外部總線動作速度之影響 ,並不會產生轉移冒險之問題。 本發明之第2目的係提供一種以高速用以執行循環處 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) -8 - 1— n^— I —^ϋ ^ If n^i 111 n 一 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作杜印製 Α7 Β7 五、發明説明(5 ) 理之翻譯裝置及處理器,在循環處理執行前即使未了解清 楚循環次數,但在循環處理入口也不必算出轉移目的地地 址之返回程度。 本發明之第3目的,係提供一種以高速用以執行循環 處理之翻譯裝置及處理器。在用Μ執行轉移指令程度不必 判斷是否可以適用高速循環處理。 用以逹成上述3値目的之齟譯裝置,係以申請專利範 圍第1項。 而且,藉由該翻譯装置用以執行所產生指令列之處理 器,係以申請專利範圍第3項。 由上述翻譯裝置所產生之機器指令列係使用上述處理 器藉由所執行,爲了重覆循環處理做為必要之地址計算, 為不必新的指令取出及指令解讀。 因此,可以將申請專利範圍第2項附加於上述翻譯裝 置,也可以將申請專利範圍第4項附加於上述處理器。 藉此,可以消去成為不要之轉移目的地資訊,所Μ如 嵌套於多重之循環處理之情形,即使將多數之轉移目的地 資訊登記於轉移目的地資訊記憶裝置,藉由轉移執行装置 也可以使管線控制簡單化。 又,前述轉移目的地資訊,係可以做為循環處理之先 頭地址,而前述轉移執行装置,係判斷重覆循環處理時利 用其資訊也可Μ用以控制前述管線。 藉此,處理器,係在用以執行重覆循環處理時,則成 為不必計算循環處理之先頭地址。 又,前述轉移目的地資訊,係可Μ做為循環處理之先 本纸伕尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) ----------乂------訂------戈 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印裝 Α7 294802 Β7 五、發明説明(6 ) 頭地址及由先頭之指令列,而前述轉移執行裝置*係判斷 重覆循環處理時藉由其資訊及第2專用轉移指令利用所指 定之地址也可以控制前述管線。 藉此*處理器,係在用Μ執行重覆循環處理時,則用 Μ計算循環處理之先頭地址,用Μ取出由循環處理之先頭 的指令列,之後成為不必用Μ計算應取出指令列的地址。 又,前述轉移目的地資訊,係可Μ做為循環處理之先 頭地址及由先頭之指令列,而前述轉移執行裝置,係判斷 重覆循環處理時利用其資訊也可以控制前述管線。 藉此,處理器,係在用以執行重覆循環處理時,則用 以計算循環處理之先頭地址,成為不必用以取出由循環處 理之先頭的指令列。 又,前述轉移目的地資訊,係可Μ做為表示循環處理 先頭之第1地址,由先頭之指令列及應取出第2地址,而 前述轉移執行装置,係判斷重覆循環處理時利用其資訊也 可以控制前述管線。 藉此,處理器,係在用Μ執行重覆循環處理時,則用 以計箄循環處理之先頭地址,用Μ取出由循瓖處理先頭之 指令列,之後成為不必用以計算應取出指令列之地址。 又,前述轉移目的地資訊,係可以做爲由循環處理先 頭之指令列及在其指令列之其次放置應執行指令之地址, 而前述轉移執行裝置,係判斷重覆循環處理時藉由其資訊 及第2專用轉移指令利用所指定之地址也可以控制前述管 線° I ----I--1 -- 裝------訂 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標隼(CNS ) Α4規格(210X297公釐) 10 -1 Π _ 經濟部中央樣準局員工消费合作社印製 A7 B7 五、發明説明(7 ) 藉此,處理器,係在用Μ執行重覆循環處理時,則用 以計算循環處理之先頭地址,用Μ取出由循瓖處理先頭之 指令列,之後成為不必用Μ計算應取出指令列之地址。 又,前述轉移目的地資訊,係可Μ做為由循環先頭之 指令列及在其指令列之其次放置應執行指令之地址,而前 述轉移執行裝置,係判斷重覆循環處理時利用其資訊也可 以控制前述管線。 藉此,處理器,係在用Μ執行重覆循環處理時,則用 以取出由循環處理先頭之指令列,之後成為不必用Μ計算 應取出指令列之地址。 又*前述轉移目的地資訊,係可Μ做為循瓖先頭之地 址及由先頭對應於指令列之撤指令列,而前述轉移執行装 置,係判斷重覆循環處理時藉由其資訊及第2專用轉移指 令利用所指定之地址也可Μ控制前述管線。 藉此,處理器,係在用Μ執行重覆循環處理時,用Μ 計算循環處理之先頭地址,用以取出解讀由循環處理先頭 之指令列,之後成為不必用以計算應取出指令列之地址。 又,前述轉移目的地資訊,係可Μ做為循環先頭之地 址及由先頭對後於指令列之微指令列,而前述轉移執行裝 置*係判斷重覆循環處理時利用其資訊也可以控制前述管 線。 藉此,處理器,係在用Μ執行重覆循環處理時,則用 Μ計算循環處理之先頭地址,成爲不必用以取出解讀由循 環處理先頭之指令列。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 11 ^^^1 α ΛΙ Jm mM ϋ^— nn In— l 1 0¾ 、va (請先閱讀背面之注意事項再填寫本頁) Α7 Β7 五、發明説明(8 又,前述轉移目的地資訊,係可以做為表示循環先頭 之第1地址,由先頭對應於指令列之撤指令列,在其指令 列之其次放置應執行指令之第2地址,而前述轉移執行裝 置,係判斷重覆循環處理時利用其資訊也可Μ控制前述管 理。 藉此,處理器,係在用Μ執行重覆循環處理時,則用 Μ計箄循環處理之先頭地址,用以取出解讀由循環處理先 頭之指令列,之後成為不必用Μ計算應取出指令列之地址 〇 又,前述轉移目的地資訊,係可以做為由循環先頭對 應於指令列之撤指令列及在其指令列之其次放置應執行指 令之地址,而前述轉移執行装置,係判斷重覆循環處理時 藉由其資訊及第2專用轉移指令利用所指定之地址也可以 控制前述管線。 藉此,處理器,係在用以執行重覆循環處理時,則用 Μ計算循環處理之先頭地址,用以取出解讀由循環處理先 頭之指令列,之後成為不必用以計算應取出指令列之地址 〇 經濟部中央標準局員工消費合作社印製 又,前述轉移目的地資訊,係可Μ做為由循環先頭對 應於指令列之撤指令列及在其指令列之其次放置應執行指 令之地址,而前述轉移執行裝置,係判斷重覆循環處理時 利用其資訊也可以控制前述管線。 藉此,處理器•係在用以執行重覆循環處理時,則用 以取出解諛由循環處理先頭之指令列,之後成為不必用Μ 12 ---------裝-- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) A7 B7 五、發明説明(9 ) 計算應取出指令列之地址。 如Μ上,若依據上述處理器及翻譯裝置,則用以翻譯 源程序時產生循環高速指令,在執行第1次循環處理時, 循環處理之先頭指令或先頭地址等被登記在處理器内部之 專用缓衝器上。而且,用以解讀重覆循環處理轉移指令之 處理器,係由已經所登記之處理器内部的專用緩衝器可Μ 取得轉移目的地指令或轉移目的地地址等。 所Μ,在重覆循環處理程度,不必要進行無效化管線 ,或計箄轉移目的地地址,或由低速之外部存儲器取出轉 移目的地指令,而可Μ具有Μ高速重覆循環處理之效果。 又,具有獨自之循瓖高速指令及其執行部,所Κ不會 受到轉移命令之依存關係的影堪可Κ將轉移目的地指令登 記於專用缓衝器而放置。進而,藉由循環處理專用指令在 每一次循環處理終了被判斷是否重覆循環處理,所Μ不必 預先了解清楚循環處理次數,僅在被判斷重覆循環處理時 ------------ 一 - -— , *使用於執行登記在專用緩衝器之指令或地址。 所以,不要依存於循環處理之内容及次數之屬性,可 Μ達成高速循環處理之效果。 經濟部中央標準局員工消费合作社印製 (請先閱讀背面之注意事項再填寫本頁) 〔圖式之簡單說明〕 第1圖為3次重覆求出2個整數之和及積的源程序之 例。 第2圖為藉由先前之翻譯裝置,將第1圖所示源程序 加Μ翻譯取得之機器指令列。 第3圔為表示,藉由先前之處理器,執行第2圖所示 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) - 13 _ A7 B7 五 經濟部中央橾準局員工消费合作社印製 、發明説明(1〇 ) 指令列時之管線流程圖。 笫4圖為表示*有關本發明第1〜第11實施例資訊處 理裝置之構成方塊圖。 第5圖為表示,有關同實施例翻譯裝置102之操作順 序流程圖。 第6圖為表示,有關同實施例處理器107之操作順序 流程圖。 第7圖為有關同實施例機器指令列106之表。 第8圖為表示,在執行第7圖所示機器指令列時*有 關第1實施例處理器107之指令管線108〜10之滾程圖。 第9圖為第8圖所示同步信號周期8〜10中將指令管 線之動向以記號展現圖。 第10画爲表示有關本發明第2實施例資訊處理装置中 ,在執行循環專用轉移指令lcc時管線之動向及流程圖。 第11圖爲表示有關本發明第3實施例資訊處理裝置中 ,在執行循環專用轉移指令lcc時管線之動向及流程圖。 第12圖為表示有鬭本發明第4實施例資訊處理装置中 ,在執行循環專用轉移指令lcc時管線之動向及滾程圖。 第13圓為表示有鼷本發明第5實施例資訊處理裝置中 ,在執行循環專用轉移指令lcc時管線之動向及流程圖。 第14圖為表示有關本發明第6實施例資訊處理装置中 ,在執行循環專用轉移指令lcc時管線之動向及流程圖。 第15圖為表示有鼷本發明第7實施例資訊處理装置中 ,在執行循環專用轉移指令lcc時管線之動向及流程圏。 本紙張尺度適用中國國家標準(CNS ) A4规格(210X 297公釐) HV n * mt ^^^^1 ml , 1^1^1 mu 1^1^1 ^^^^1 一aJ. (請先閱讀背面之注意事項再填寫本頁) 14
A7 五、發明説明(11 ) 第16圖為表示有關本發明第8實施例資訊處理裝置中 ,在執行循環專用轉移指令lcc時管線之動向及流程圖。 第17圖爲表示有關本發明第9實施例資訊處理裝置中 ,在執行循環專用轉移指令lcc時管線之動向及流程圖。 第18圖為表示有關本發明第10實施例資訊處理裝置中 ,在執行循環專用轉移指令lcc時管線之動向及滾程圖。 第19圖爲表示有關本發明第11實施例資訊處理装置中 ,在執行循環專用轉移指令lcc時管線之動向及滾程圖。 〔較佳之實施例〕 Μ下,對於本發明之實施例使用圖面加以詳細說明。 (第1實施例) (構成) 第4圖爲表示有關本發明第1實施例資訊處理裝置之 構成方塊圖。又,在第4圖爲同時表示,本装置構成之夕卜 ,成為本装置之處理對象的源程序101及藉由本裝置Μ中 間性所產生之機器指令列106。 本菠置,大致區分由翻譯装置102及處理器107所構成 0 翻譯裝置102,係將使用高级語言所寫之源程序101翻 譯成機器指令列《而做爲機器指令列106加以輪出。翻譯 裝置102,進而由循_置逾部103,領環輯記憤部1〇4及 循環鼻速_佐適用部1〇5所構成。 循環檢測部103,係用Μ檢測符合於存在於被設定源 程序之預定條件的全部循環處理,將用Μ特定檢測之循環 --- —ι~ —^ϋ ί Kn m . I - -I n I nn I·* 、v5 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 15 -1C: 經濟部中央標準局負工消費合作社印製 A7 _ _ _B7 五、發明説明(12 ) 處理的入口及出口之位置資訊做爲循環資訊而存儲於循環 資訊記憶部104。Η所謂循環處理,係指有可能性進行重 覆處理之源程序中一部分稱之,具有1 m盈m主 出口。所Μ,循環處理之間不可能有交叉。又,所諝循環 — 處理之入口,係指在執行其循環處理時設置最初所執行指 令之位置稱之,所諝循環處理之出口,係指在1次循環處 理中設置最後所執行指令之位置稱之。 循環檢測部103,係源程序所使用之指令爲do或while 等藉由是否特定之指令而進行檢測。又,藉由解析控制之 流程能用以檢測循環之眾所周知方法也可(譬如,Alfred V· Aho, Ravi Setchi, Jeffre D. Ullman「Coilbiler Principles, Techniques, and Tools」Addion-Wes 1ey Publishing Company, 1985)。又,所謂符合於預定條件 之全部循環處理,係指符合於Μ下之一的全部循環處理稱 之。 U)與其他循環處理無包含關係獨立之循琛處理。 (b,有包含關係存在循環處理時,在此等之循環處理 中由内側未超過2傕循瓖處理。 -— ----------> 在此,限定於有包含關係未超過最大2個循環處理, 係因為由於後述之轉移資訊記憶部114之|_己憶容量所限制 〇 循環資訊記憶部104,係由RAH等所構成,將由循環檢 測部103送來之循環資訊以暫時用以記憶在每個循環。循 環資訊,係由用Μ特定對應於循瓖之入口及出口的源程序 本紙浪尺度逋用中國國家標準(CNS ) Α4規格(210X 公釐) 16 (請先閱讀背面之注意事項再填寫本頁) 裝- -5 Α7 Β7 ^4802 i、發明説明(13 ) 語句之位置資訊所構成。 循環高速化適用部105,係根據存儲於循環資訊記憶 部104之循環資訊,而爲了高速循環處理產生Μ下3棰機 器ίΐ令(Μ下稱為「循環高速化指令」。)具體而言,在循 環入口之前將轉移目的地資訊登記指令,在循環出口之後 將轉移目的地資訊消去指令,在循環之入口用Μ產生循環 專用轉移指令於應轉移部位。在此,所諝循環出口之後, 係指終了循環處理在由循環處理扳出之後設置所應執行指 令之位置稱之。又,所謂應轉移於循環入口之部位,係指 為了重覆循環處理在循環入口有可能性返回控制之全部部 位稱之,並不限定於1部位。 又,除了循瓖處理之外其他全部源程序中之語句也與 循環處理一樣藉由翻譯装置翻譯或機器指令,但其操作係 與通常之源程序語言翻譯裝置無異所以者略其說明。 處理器107,係由翻譯裝置102將機器指令列106設定 ,則由此逐一取出指令加以解釋執行。處理器107,進而 由命令取出部108,命令解讚部109,執行部110,轉移目 的地資訊登記部111,轉移目的地資訊消去部112,轉移執 行部113及轉移目的地資訊記憶部114所構成。處理器107 之各構成部,係由未圖示同步信號產生器在同步信號進行 同步操作。而指令取出部108,指令解讓部109及執行部110 ,係構成箸指令管線,在同步信號以同步依順序將指令送 出到所圖示之方向。 指令取出部108,係由設置在外部存儲器之機器指令 本紙張尺度適用中國國家標隼(CNS ) Λ4規烙(210X297公釐) n^t ^^^1 ^^^1 ί n^i I ί ^^^1 m nn nn i-· ^ 、言 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 17 經聲部中央標準局員工消費合作社印製 A7 B7 五、發明説明(14) 列106逐一取出指令,並Μ其次之同步信號周期將其指令 送到指令解讀部109。指令取出部108,進而係由取出用計 數器108a及取出指令缓衝器108b所構成。 取出用計數器108a,係顯出著設置其次應取出指令之 地址,並蠄出於設置機器指令列106之外部存儲器。取出 用計數器108a之值,係通常取出一終了則藉由未園示增量 器僅加1其次更新為應取出地址。可是,由轉移執行部113 有指示時,則將此爲優先,而取出用計數器108a之值,係 更新為由轉移執行部113送來之地址。 取出指令緩衝器108b,係由寄存器所構成,用Μ維持 由機器指令列106取出之1個指令。 指令解讀部109,更且由解讀指令用計數器109a及解 讀指令缓衝器109b所構成,將指令加以譯碼存儲於解讀指 令緩衝器109b。其結果,存儲於解讀指令緩衝器109b之命 令判斷為循環高速化指令之任一指令時,則指令解讓部109 ,係將對應於分別指令之轉移目的地資訊登記部111,轉 移目的地資訊消去部112或轉移執行部113加以啟動。另外 ,存儲於解讀指令緩衝器109b之指令判斷為循環高速化指 令之外其他指令時,則指令解讀部109,係將其指令譯碼 結果(M下稱爲「撤指令」。> 送到執行部110。 解讀指令用計數器109a,係用以維持存儲於解讀指令 缓衝器109b之指令設置在外部存儲器1〇6上之地址。在此 ,則通常係存儲著由取出用計數器108a送來之地址,但由 轉移執行部113有指示時,則更新爲由轉移執行部113送來 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 18 (請先閲讀背面之注意事項再填寫本頁) 裝· 訂 A7 B7 經濟部中央標準局貝工消費合作社印製 五、發明説明(15) 之地址。 解讀指令緩衝器109b,係用Μ維持由取出指令緩衝器 108b或轉移執行部113送來之1値指令。 執行部110,更且係由執行指令用計數器ll〇a及執行 控制部110b所構成。 執行指令用計數器110a,係用以維持執行部110執行 符合於微指令之指令設置在外部存儲器106上之地址。在 此,則通常係存儲著由解讀指令用計算器109a送來之地址 ,但由轉移執行部113有指示時,則更新為由轉移執行部 113送來之地址。 執行控制部110b,係由篝術演算電路(ALU)或移位器 等所構成,根據於由指令解讀部109或轉移執行部113送來 之微指令用Μ控制處理器107之各構成部,或,用Μ進行 連接於處理器之未圖示控制信號之幢出入。 轉移目的地資訊登記部111,係存儲於解讚指令緩衝 器109之指令被判斷爲轉移目的地資訊登記指令時藉由指 令解讀部109所啟動。所啟動之轉移目的地資訊登記部111 ,係在其次之同步信號同期時將所存儲之解讀指令用計數 器109a之地址及解讀指令緩衝器109b之指令讀出做為一组 之轉移資訊而登記於轉移目的地資訊記憶部114。 轉移目的地資訊消去部112,係存儲於解讀指令緩衝 器109b之指令被判斷為轉移目的地資訊消去指令時藉由指 令解讀部109所啟動。所啟動之轉移目的地資訊消去部112 ,係用以消去登記於轉移目的地資訊記憶部114最新之一 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 19 mV mB ^mB ffm^· I m^i m^i tm nn a^m mV ^^^^1 I--· 0¾. 、vs (請先閲讀背面之注意事項再填寫本買) Α7 Β7 經濟部中央樣準局員工消費合作社印製 五、發明説明(16 組轉移目的地資訊。 轉移執行部113,係存儲於解讀指令緩衝器109b之指 令被判斷為循環專用轉移指令時藉由指令解讀部109所啟 動。所啟動之轉移執行部113,係將登記於轉移目的地資 訊記憶部114之一組轉移目的地資訊讀出,將讀出之地址 存儲於取出用計數器108a同時將讀出之指令在其次之同步 信號周期時存儲於解讓指令缓衝器109b。 & 轉移目的地資訊記憶部114,係由LIFO(Last In First Out)形成之閂鎖所構成,具有記憶容量用Μ記憶Μ最大 組之轉移目的地資訊。轉移目的地資訊,係藉由轉移目的 一 一.. 地資訊登記部111寫入,而藉由轉移目的地資訊消去部112 所消去。 (操作) ^ 其次,對於如以上所構成之資訊處理裝置之操作依據 具體例加以說明。第5圖及第6圖,爲分別表示本裝置之 翻譯裝置102及處理器107之操作順序流程圖。 現在,對於第1圖所示之源程序設定於翻譯裝置102 之情形加Μ說明。 源程序_入於翻譯装置102(步驟S201),則循環檢測 部103,係用Μ檢測存在於源程序之循環處理(步费S202) 。在第1圖所示之源程序中,for文字為循環處理,所以 循環檢測部103,係將用以特定其循環處理之入口及出口 之位置資訊存儲於循環資訊記憶部104 (步驟S203)。 循環高速化適用部105,係將存儲於循環資訊記憶部 .^^1« mu nn· αψ 9—B^i —^ϋ flu^i ^11^1 ^^—^1 1^1 —Bn* —HI— TJ US. i (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度遑用+國國家標準(CNS ) A4規格(210X 297公釐) 20 _ Ο Π A7 B7 五、發明説明(17 ) 104之循環資訊讀出,而在循環處理之入口之前係將轉移 目的地資訊登記指令set加以檐出(步驟S204)。同樣,循 環高速化適用部105,{系在循環處理之出口之後係將轉移 目的地資訊消去指令cl r加Μ輪出(步驟S205),將循環專 用轉移指令lcc L加Μ蝙出到循環處理入口之轉移(步驟 S206〉。又,對於除了源程序之循環處理之外其他部份, 係依據通常之順序藉由翻譯裝置102使對應之執行指令輪 出。 Μ如此,藉由翻譯裝置102所產生之機器指令列106, 係照第7圖所示,此為,對應於藉由先前裝置所產生之第 2圖所示機器指令列。比較兩圖明白顯示,在第7圖之機 器指令列,係產生著新的轉移目的地資訊登記指令set及 轉移目的地資訊消去指令clr,又取代第2圖之轉移指令 bcc L產生著循環專用轉移指令lcc L。 其次,輸出於外部存儲器等之機器指令列106,係藉 由處理器107所執行(步驟S301〜309)。 指令取出部108,係由機器指令列106將指令逐一加Μ 取出(步驟S301)。 經濟部中央標準局員工消費合作社印裝 所取出之指令,係在其次同步信號周期中轉送於指令 解讀部109所解讀(步驟S302〜307)。解讓之結果,指令在 循環高速化指令set、clr、lcc之任一時,係進行對應於 分別指令之處理(步驟S303,S305,S307)。指令並非循環 高速化指令時,則其解讀結果,係在下次之同步信號周期 中轉送於執行部110所執行(步驟S308)。 21 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) A7 B7 經濟部中央標準局員工消費合作杜印製 五、發明説明(18 上述之處理(步驟S301〜308),係執行機器指令列106 之最後指令為止所重覆著(步驟S309)。 在此,對於循環高速化指令set、clr、lcc所執行時 之處理器107之各部操作加Μ詳細說明。 第8圖為表示第7圖所示在執行機器指令列時處理器 107之指令管線108〜110的流程。在此,IF、DEC、Ε)(,係 分別表示取入於指令取出部108、指令解讀部109、執行部 110之指令。 在同步信號周期2所取出之轉移目的地資訊登記指令 set係在同步信號周期3轉送到解讀指令缓衝器109b,則 指令解讀部109,係轉送到解讀指令缓衝器109b之指令為 轉移目的地資訊登記指令set加Μ認識,而用Μ啟動轉移 目的地資訊登記部111。 所啟動之轉移目的地資訊登記部111,係在下次之同 步信號周期轉送到解讀指令緩衝器109b及解讀指令用計數 器109a之指令及地址,即將設置指令add a,b,c及其指令 之外部#儲器上的地址讀出而登記於轉移目的地資訊記憶 部114。尚且,轉移目的地資訊記憶部114,係具有記憶容 量僅用Μ登記最大2組之轉移目的地資訊,所Μ在此由於 登記1組之轉移目的地資訊,而剩餘記憶容量係成為1組 部分之轉移目的地資訊。 又,在同步信號周期7所取出之循環專用轉移指令lcc 係在同步倍號周期8轉送到解讚指令緩衝器l〇9b,則指令 解讀部109,係轉送到解讀指令缓衝器109b之指令為循環 本紙張尺度適用中國國家標準(CNS ) A4規格(2IOX297公釐) 22 mfl Λϋ am* a^n —^n nn . 1111 ^11^1 ^^^^1 n —UK fj 、-口 (請先鬩讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A 7 B7 五、發明説明(19 ) 專用轉移指令lcc加以認識,而用以啟動轉移執行部113。 所啟動之轉移執行部113,係在登記於轉移目的地資 訊記憶部114之地址加上指令add a,b,c體積之4後的值, 即將存儲於指令add a,b,c之其次的指令地址轉送到取出 用計數器108a,而在其次之同步信號循環中將登記於轉移 目的地資訊記憶部114之地址及指令分別轉送到解讀指令 用計數器109a及解讀指令緩衝器109b。 其結果,同步信號周期9中,則在指令取出部108係 由外部存儲器所取出指令rani a,b,c,在指令解讓部109係 由轉移目的地資訊記憶部114所存儲並解讀指令add a,b,c 及其地址,進而在執行部所執行指令1 cc L。所執行指令 lcc L,則與指令bcc L進行同樣之判斷,在此,則根據在 之前所執行之指令cmp i,3之結果,所判斷重覆循環處理 。其結果,在同步信號周期10〜14中,重覆著第2次之循 環處理。 以上說明之同步信號周期8〜10中將指令管線之動向 Μ記號做表現則如第9圖所示之表。又,在第9圖下部所 示之圖,係爲了參考,與第8圖之同步信號周期8〜10中 管線之流程一樣。 第9圖中之IR、IC、DR、DC、ER、EC,係如第4圖所 示,為指令管線10 8〜110之各構成部的簡稱。BR1、BR2, 係登記於轉移目的地資訊記憶部114之內容,分別表示指 令add a,b,c之地址及指令add a,b,c。又,起因於循環專 用轉移指令lcc之本装置特戲性的操作,係以點線所包圍 本紙乐尺度適用中國國家標準(CNS ) Λ4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 A7 B7 五、發明説明(20 ) 著。 在同步倍號周期8之各記號的意義係如下所述。 〔IF過程〕 IR— (1C〉:表示地址1C將指令轉送到IR。 IC—BR1 + 4 :將加4在地址BR1之值轉送到1C。 在此,上述2個之轉送係在第9圖以2行所表示,但 其意義爲上段之操作係在1同步信铖周期之前半時進行, 另外,下段之操作係在1同步信號周期之後半時進行。所 以,在此之意義,係在終了轉送I Re (1C)之後,進行轉送 I Cf- BR1 + 4 ° 〔DEC過程〕 DR— IR :將指令IR轉送到DR。 DC— 1C :將地址1C轉送到DC。 在此,上述2個之轉送,係以1行表示,所Μ其意義 為上段之轉送DR<- IR及下段之轉送DC<- 1C係同時進行。 〔EX過程〕 ER— DR :將指令DR轉送到ER。 EC<- DC :將地址DC轉送到EC。 經濟部中央標準局員工消費合作社印裝 以上在同步信號周期8之管線動向,係與同步信號周 期13及18之動向一樣。 在第8圖之同步信號周期15〜18中所執行第3次之循 環處理,則在同步信號周期19藉由指令lcc L之執行被判 斷終了循環處理,而在同步信號周期20中在循環處理之出 口之後所設置之轉移目的地資訊消去指令cl r被取出。被 -24 - (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X2SH公釐) 經濟部中央標準局員工消費合作社印製 Α7 Β7 五、發明説明(21) 取出之轉移目的地資訊消去指令clr,係在其次之同步信 號周期21中轉送到解讀指令缓衝器109b,則指令解讀部1〇9 ,係認識到被轉送來之指令為轉移目的地資訊消去指令clr ,而將轉移目的地資訊消去部112加Μ啟動。 所啟動之轉移目的地資訊消去部112,係將登記於轉 移目的地資訊記憶部114之指令add a, b, c及其地址加Μ消 去。又,藉由所消去1組之轉移目的地資訊,在該時刻之 轉移目的地資訊記憶部114之記憶容量係返回到2組成分 之轉移目的地資訊。 由Μ上之說明明白顯示,若依據本裝置,則在翮譯源 程序時會產生循環高速化指令,而在執行第1次循環處理 時,循環處理之先頭指令及其地址係登記於處理器107内 部專用緩衝器之轉移目的地資訊記憶部114。而且,解讀 重覆循環處理轉移指令之處理器107,係不必用Μ計算轉 移目的地址,或不必由低速之外部存儲器用以取出轉移目 的地指令,而由轉移目的地資訊記憶部114可以取得轉移 目的地地址及轉移目的地指令。 該結果,將第3圖及第8圖所示管線之滾程加Μ比較 則明白顯示,儘管先前之裝置或本装置皆将第1圖所示之 源程序加Μ翻譯並執行,但若依據先前之裝置則在重覆循 環處理時產生轉移冒險,另外,若依據本装置則不會產生 轉移冒險。即,若依據本裝置,則使循環處理高速化。 (第2實施例) 其次,藉由僅將循環處理之先頭地址加Μ登記放置對 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -25 - n^n ιϋ i^n im an— nn ml TJ , 、言 (請先M讀背面之注意事項再填寫本頁) A7 B7 經濟部中央標隼局貝工消费合作社印裝 五、發明説明(22 ) 於將循環處理高速化之有期本發明第2實施例資訊處理裝 置加以說明。 在第1實施例係將循環處理之先頭地址及先頭指令登 記於處理器107内部專用緩衝器之轉移目的地資訊記憶部 114,但在本實施例係僅將先頭地址加K登記。 (構成) 有關本實施例資訊處理装置之構成,係與第4圖所示 第1實施例之裝置相同。但,在本装置之轉移目的地資訊 記憶部114,係僅將循環處理之先頭地址加以記憶。 (操作) 又,本裝置之操作概要,係照第5圖及第6圖所示第 1實施例情形之流程圖,但在轉移目的地資訊登記指令set 及循環專用指令lcc執行時只有詳細之操作與第1實施例 之情形不同,所Μ僅就不同點加Μ說明。 將轉移目的地資訊登記指令set取回到解讀指令缓衝 器109b並啟動轉移目的地資訊登記部111,則轉移目的地 資訊登纪部111,係在下次之同步信號周期轉送到解讀指 令用計數器109a之地址,即將設置指令add a, b,c之外部 存儲上的地址讀出並登記於轉移目的地資訊記憶部114。 另外,將循環專用轉移指令lcc取回到解譯指令緩衝 器109b並啟動轉移執行部113,則轉移執行部113,係將登 記於轉移目的地資訊記憶部114之地址轉送到取出用計數 器108a。該結果,在下次之同步信號周期中,符合於取出 用計數器108a之地址的外部存儲器106上指令,即取出指 本紙張尺度逋用中國國家標準(CNS } A4規格(210X 297公釐) 26 n I m^l - t^i^— m 1—、一eJ (請先閱讀背面之注意事項再填寫本頁) 五、發明説明(23 Α7 Β7 經濟部中央標準局員工消費合作社印製 令 add a,b,c。 第10画為表示在循環專用轉移指令lcc之執行時管線 之動向及流程。第10圔,係對應於第1實施例中第9圖之 圖。此在,BR1之意義,係登記於轉移目的地資訊記憶部 114之地址。 在同步信號周期8之IP階段中,係取出指令(1C)之後 ,地址BR1由轉移目的地資訊記憶部114轉移到1C。又,在 本實施例中,係照第10圖所示,產生1同步信號周期成分 之管線混亂,所以在同步信號周期9之DEC階段中轉移執 行部113係將0轉移到DR及DC,並進行管線無效化。 由以上之說明明白顯示,若依據本裝置,在翻譯源程 序時產生循環高速化指令,而在執行第1次之循環處理時 ,循環處理之先頭地址係登記於處理器107内部專用緩衝 器之轉移目的地資訊記憶部114。而且,解譯重覆循環處 理轉移指令之處理器107,係不必用Μ計算轉移目的地地 址,而由轉移目的地資訊記憶部114可以取得轉移目的地 地址。 該结果,藉由先前之装置產生2同步信號成分的轉移 冒險,但減少為1同步信號周期。藉此使循環處理高速化 (第3實施例) 其次,將循環處理之先頭地址及先頭指令加Μ登記放 置,以循環專用轉移指令藉由使用所指令之轉移地址對於 高速化循環處理之有两本發明第3實施例資訊處理装置加 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 27 i —flu vfn vnf. n^— t^nfl I n ml ϋν— na^i 一 .* (請先閱讀背面之注意事項再填寫本頁) 234802 A7 B7 五、發明説明(24) Μ說明。 (構成) 有關本實施例資訊處理裝置之構成,係與第4圖所示 第1實施例之裝置同樣。 (操作) 又,本装置之操作概要,係照第5圖及第6圖所示第 1實施例情形之流程圖,但在循環專用指令lcc之執行時 只有詳細之操作與第1實施例之情形不同,所以僅就不同 點加Μ說明。 將循環專用轉移指令lcc取回到解讀指令緩衝器l〇9b 並啟動轉移執行部113 *則轉移執行部113,藉由指令lcc L 所指定之轉移地址,即將加4於棲記L之值轉送到取出用 計數器108a,而在下次之同步信號周期中,將登記於轉移 目的地資訊記憶部114之地址及指令add a,b,c分別轉送到 解譯指令用計數器109a及解讀指令缓衝器109b。 經濟部中央橾準局員工消費合作社印製 第11圖為表示在循環專用轉移指令lcc之執行時管線 之動向反流程。第11圖,係對應於第1實施例中第9圖之 圖。在此,BR1及BR2,其意義分別為登記於轉移目的地資 訊記憶部114之轉移目的地地址及指令add a,b,c。[DR]係 指令DR之一部分,即其意義為符合於橒記L之地址。 在同步信號周期8之IF階段,係取出指令(1C)之後, 使加4在指令DR之一部分的棰記L之值轉送到1C。更且, 在同步信號周期9之DEC階段,係地址BR1及指令BR2分別 由轉移目的地資訊記憶部Π4轉送到DC及DR。該結果,如 28 β^—vt - n i nn ^ 1 · — - - I —^n —^ϋ - 1 0¾ 、-'° (請先閱讀背面之注意事項耳填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) Α7 Β7 經濟部中央標隼局貝工消費合作社印製 五、發明説明(25) 第11圖之管線滾程所示,成為與第1實施例同樣之操作。 由Μ上之說明明白顯示,若依據本裝置,則在翻譯源 程序時產生循環高速化指令,而在執行第1次之循環處理 時,循環處理之先頭指令及先頭地址係登記於處理器107 内部專用缓衝器之轉移目的地資訊記憶部114。而且,解 讀重覆循環處理轉移指令之處理器107,係不必用以計算 轉移目的地地址及取出地址,或,不必由低速之外部存儲 器用以取出轉移目的地指令,而由轉移目的地資訊記憶部 114及循環專用轉移指令lcc L可以取得轉移目的地指令、 轉移目的地地址及取出地址。 該结果,著依據本装置,刖藉由先前之装置可以解除 產生之2同步信號成分之轉移冒險。藉此,使循環處理高 速化。 (第4實施例) 其次,藉由將循環處理之先頭地址及先頭指令及取出 地址加以登記放置而對於將循環處理高速化之有關本發明 第4實麁例資訊處理裝置加以說明。 在第1實施例係將循環處理之先頭地址及先頭指令登 記於處理器107内部專用緩衝器之轉移目的地資訊記憶部 114,但在本實施例係進而將先頭指令之其次放置應取出 指令之外部存儲器106上之地址加Μ登記。 (構成) 有關本實施例資訊處理裝置之構成,係舆第4圖所示 第1實施侧之装置相同。但,在本裝置之轉移目的地資訊 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 29 ^^^1 mV —^ϋ* n^i nn ^in « fla^i— i^i— 1^111 nn TJ- 0¾. 、v4 (請先間讀背面之注意事項再填寫本f ) A7 B7 經濟部中夬樣準局員工消費合作社印製 五、發明説明(26 ) 記憶部114,係用Μ記憶循環處理之先頭地址及先頭指令 及取出地址。 (操作) 又,本裝置之操作概要,係照第5圖及第6圖所示第 1實施情形之流程圖,但在轉移目的地資訊登記指令set 及循環專用指令lcc之執行時只有詳細之操作與第1實施 例之情形不同,所以僅就不同酤加Μ說明。 將轉移目的地資訊登記指令set取回到解讀指令緩衝 器109b並啟動轉移目的地資訊登記部111,則轉移目的地 資訊登記部111,係在下次之同步信號周期將轉送到解讀 指令用計數器109a及解讀指令缓衝器109b之地址及指令 add a,b,c讀出,並將此等之資訊及加4在其地址之取出 地址登記於轉移目的地資訊記憶部114。 另外,將循環專用轉移指令lcc取回到解讀指令缓衝 器109b並啟動轉移執行部113,則轉移執行部113,係將登 記在轉移目的地資訊記憶部114之取出地址轉送到取出用 計數器r〇8a,而在下次之同步信號周期將登記於轉移目的 地資訊記憶部114之地址及指令add a,b,c分別轉送在解讀 指令用計數器109a及解讀指令緩衝器109b。 第12圖為表示在循瓌專用轉移指令lcc之執行時管線 之動向及流程。第12圖係對應於第1實施例中第9圖之圖 。在此,BR1、BR2及BR3,其意義係分別登記於轉移目的 地資訊記憶部114之地址、指令及取出地址。 在同步信號周期8之IF階段,係在取出指令(1C〉之後 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 30 I Bn— — Bn nn mit vn )· (請先閱讀背面之注意事項再填寫本頁) 經濟部中央樣準局員工消費合作社印製 Α7 Β7 五、發明説明(27) ,地址BR3係由轉移目的地資訊記憶部114轉送到1C。更且 ,在同步信號周期9之DEC階段,係指令BR2及地址BR1分 別由轉移目的地資訊記憶部114轉送到DR及DC。該結果, 如第12圖之管線流程所示,成為與第1實施例同樣之操作 0 由Μ上之說明明白顯示,若依據本裝置,則在翻譯源 程序時產生循環高速化指令,而在執行第1次之循環處理 時,循環處理之先頭指令,先頭地址及取出地址係登記於 處理器107内部專用緩衝器之轉移目的地資訊記憶部114。 而且,解讀重覆循環處理轉移指令之處理器107,係不必 用以計箕轉移目的地地址及取出地址,或,不必由低速之 外部存儲器用Μ取出轉移目的地指令,而由轉移目的地資 訊記憶部114可以取得轉移目的地指令,轉移目的地地址 及取出地址。 該結果,若依據本裝置,則藉由先前之裝置可Μ解除 產生之2同步信號成分之轉移冒險。藉此,使循環處理高 速化。_ (第5實施例) 其次,將循環處理之先頭指令及取出地址加Μ登記放 著,Μ循環專用轉移指令藉由使用所指定之轉移目的地地 址對於高速化循環處理之有鼷本發明第5實施例資訊處理 装置加Κ說明。 在第1實施係將循環處理之先頭地址及先頭指令登記 於遘理器107内部專用缓衝器之轉移目的地資訊記憶部114 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 31 I 裝 訂 (請先閱讀背面之注意事項再填寫本頁) A7 B7 五、 經濟部中夬橾準局員工消費合作杜印製 發明説明(28) ,但本實施例中係將先頭指令及取出地址加Μ登記。 (構成) 有關本買施例資訊處理裝置之構成,係與第4圖所示 第1實施例之裝置相同。但,在本装置之轉移目的地資訊 記憶部114,係將循環處理之先頭指令及取出地址加Μ記 憶。 (操作) 又,本裝置之操作既要,係照第5圖及第6圖所示第 1實施例情形之流程圖,但在轉移目的地資訊登記指令set 及循環專用指令lcc之執行時只有詳細操作與第1實施例 之情形不同,所以僅就不同點加Μ說明。 將轉移目的地資訊登記命令set取回到解讀指令緩衝 器109b並啟動轉移目的地資訊登記部111,則轉移目的地 資訊登記部111,係在下次之同步信號周期將轉送到解讀 指令用計數器109a及解讀指令緩衝器109b之地址及指令 add a, b, c讀出,將加4在其地址之取出地址及其指令add a,b,c登記在轉移目的地資訊記憶部114。 另外,將循環專用轉移指令lcc取回到解讀指令緩衝 器109b並啟動轉移執行部1Π,則轉移執行部1B,係將登 記於轉移目的地資訊記憶部114之取出地址轉送到取出用 計數器108a,在下次之同步信號周期中,藉由指令lcc所 指定之地址*即由解讀指令缓衝器109b將榡記L轉送到解 讚指令用計數器109a之後將登記於轉移目的地資訊記憶部 114之指令add a,b,c轉送到解讀指令緩衝器109b。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) ^^^1 nn» tm n^— mV ^HAB nn^i in flm ml fl^i^i ^ J. ♦ i (請先閱讀背面之注意事項再填寫本頁) 32 五、發明説明(29) 第13圖為表示在循環專用轉移指令lcc之執行時管線 之動向及滾程。第B圖係對應於第1實施例中第9圖之圖 。在此,BR2及BR3,其意義係分別爲登記於轉移目的地資 訊記憶部114之指令add a,b,c及取出地址。 在同步信號周期8之IF階段,係在取出指令(1C)之後 ,地址BR3由轉移目的地資訊記憶部114被轉送到1C。更且 ,在同步信號周期9之DEC階段,係指令DR之一部分被轉 送到DC之後指令BR2由轉移目的地資訊記憶部114被轉送到 DR。該結果,如第13圖之管線滾程所示,成為與第1實施 例同樣之操作。 經濟部中央標準局員工消費合作社印裝 (請先閱讀背面之注意事項耳填寫本頁) 由Μ上之說明明白顯示,若依據本装置,則在翻譯源 程序時會產生循環高速化指令,而在執行第1次之循環處 理時,循環處理之先頭指令及取出地址係登記於處理器107 内部專用緩衝器之轉移目的地資訊記憶部114。而且,解 讀重覆循環處理轉移指令之處理器107,係不必用以計算 轉移目的地地址及取出地址,或,不必由低速之外部存儲 器用以取出轉移指令,而由轉移目的地資訊記憶部114及 循環專用轉移指令lcc L可Μ取得轉移目的地指令、取出 地址及轉移目的地地址。 該结果,若依據本装置,則藉由先前之裝置可Μ解除 產生2同步信號成分之轉移冒險。藉此,使循環處理高速 化。 (第6實施例) 其次,將循瓌處理之先頭指令及取出地址加Μ登記放 本紙張尺度適用中國國家標準(CNS ) Α4現格(210 X 297公釐) 33 *. — 經濟部中央標隼局員工消費合作杜印製 A7 B7 五、發明説明(30) 著,將轉移目的地地址使利預定之演算藉由求出對於高速 化循環處理之有關第6實施例資訊處理裝置加以說明。 在第1實施例中係將循環處理之先頭地址及先頭指令 登記於處理器107內部專用缓衝器之轉移目的地資訊記憶 部114,但本實施例中係將先頭指令及取出地址加Μ登記 Ο (構成) 有關本實施例資訊處理裝置之構成,係與第4圖所示 第1實施例之裝置相同。但,本装置之轉移目的地資訊記 憶部114,係將循環處理之先頭指令及取出地址加以記憶 0 (操作) 又,本装置之動作既要,係照第5圖及第6圖所示第 1實施例情形之流程圖,但在轉移目的地資訊登記指令set 及循環專用指令lcc之執行時只有詳細之操作與第1實施 例之情形不同,所以僅就不同點加Μ說明。 將轉移目的地資訊登記命令set取回到解讀指令緩衝 器l〇9b並啟動轉移目的地資訊登記部111,則轉移目的地 資訊登記部111,係在下次之同步信號周期將轉送到解讀 指令用計數器109a及解讀指令缓衝器109b之地址及指令 add a, b, c讀出,將加4在其地址之取出地址及其指令add a.b.c登記於轉移目的地資訊記憶部114。 另外,將循環專用轉移指令lcc取回到解讀指令缓衝 本紙張尺度適用中國國家標準(CNS〉A4規格(2I0X 297公釐) - - 扣衣 訂 (請先閱讀背面之注意事項Γ1-填寫本頁) 34 經濟部中央橾準局員工消費合作杜印製 A7 B7 五、發明説明(31) 器109b並啟動轉移執行部113,所轉移執行部113,係將登 記於轉移目的地資訊記憶部114之取出地址轉送到取出用 計數器108a,而在下次之同步信號周期中,將登記於轉移 目的地資訊記憶部114之地址及指令add a,b,c讓出,將其 地址減4之地址及其指令add a,b,c轉送到解讀命令用計 數器109a及解讀指令緩衝器109b。 第14圖為表示在循環專用轉移指令lcc之執行時管線 動向及流程。第14圖係對應於第1實施例中第9圖之圖。 在此,BR2及BR3,其意義係分別為登記於轉移目的地資訊 記憶部114之指令add a,b,c及取出地址。 在同步信號周期8之IF階段,係在取出指令(1C)之後 ,將地址BR3由轉移目的地資訊記憶部114轉送到1C。更且 ,在同步信號周期9之DEC階段,係由轉移目的地資訊記 憶部114讀出指令BR2及取出地址BR3,命令BR2係轉送到DR *而取出地址BR3係減4並轉送到DC。該結果,如第14圖 之管線流程所示,成為與第1實施例同樣之操作。 由Μ上之說明明白顯示,若依據本裝置,則在翻譯源 程序時產生循環高速化指令,而在執行第1次之循環處理 時,循環處理之先頭指令及取出地址係登記於處理器107 内部專用緩衝器之轉移目的地資訊記憶部114。而且,解 讚重覆循環處理轉移指令之處理器107,係不必用Μ計算 取出地址,或,不必由低速之外部存儲器用以取出轉移指 令,而由轉移目的地資訊記憶部114可以取得轉移指令及 取出地址。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) ----------.批衣-------II (請先閲讀背面之注意事項年填寫本頁) A7 B7 294802 五、發明説明(32) (請先閲讀背面之注意事項再填寫本頁) 該結果,若依據本裝置,則藉由先前之裝置可Μ解除 產生2同步信號成分之轉移冒險。藉此,使循環處理高速 化。 (第7實施例) 其次,藉由將循環處理之先頭地址及先頭撤指令加Μ 登記放著,並對於高速化循環處理之有關本發明第7實施 例資訊處理裝置加Μ說明。 在第1實施例中係将循環處理之先頭地址及先頭指令 登記於處理器107内部專用缓衝器之轉移目的地資訊記憶 部114,但在本實施例係將先頭地址及先頭指令之譯碼結 果的撤指令加Μ登記。 (構成) 有關本實施例資訊處理裝置之構成,係與第4圖所示 第1實施例之装置相同。但,在本装置之轉移目的地資訊 記憶部114,係將循環處理之先頭地址及先頭撤指令加Μ 記憶。 (操作Γ 經濟部中央標準局員工消费合作社印製 又,本装置之操作槪要,係照第5圖及第6圖所示第 1實施例情形之流程圖,但在轉移目的地資訊登記指令set 及循環專用指令lcc之執行時只有詳細之操作與第1實施 例之情形不同,所Μ僅就不同點加Μ說明。 將轉移目的地資訊登記命令set取回到解讀指令缓衝 器109b並起動轉移目的地資訊登記部111,則轉移目的地 資訊登記部111,係在下次之同步信號周期將轉送到解讀 36 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) A7 B7 經濟部中夬標準局員工消費合作社印製 五、發明説明(33) 指令用計數器109a及解讀指令缓衝器109b之地址及指令 add a,b,c之譯碼結果讀出,並登記於轉移目的地資訊記 憶部114。 另外,將循環專用轉移指令lcc取回到解讀指令緩衝 器109b並啟動轉移執行部113,則轉移執行部113,係藉由 指令lcc L所指定之轉移地址,即將橒記L加4之值轉送到 取出用計數器108a,而在下次之同步信號周期藉由將〇轉 送在解讀指令用計數器109a及解讀指令緩衝器109b使無效 化,進而在下次之同步信號周期將登記於轉移目的地資訊 記憶部114之地址及指令add a,b,c之譯碼结果分別轉送於 執行指令用計數器110a及執行控制部ll〇b。 第15圖為表示在循環專用轉移指令lcc之執行時管線 動向及流程。第15圖爲對應於第1實施例中第9圖之圖。 在此,BR1及BR4,其意義分別為登記於轉移目的地資訊記 憶部114之地址及撤指令。 在同步信號周期8之IP階段,係在取出指令(1C)之後 ,將指4 DR—部分之橒記L加4之值轉送到I C。在同步信 號周期9之DEC階段,將0轉送到DR及DC。更且,在同步信 號周期10之EX階段,係將指令BR4及地址BR1分別由轉移目 的地資訊記憶部114轉送到ER及EC。該結果,如第15圖之 管線流程所示,成為與第1實施例同樣之操作。 由以上之說明明白顯示,若依據本装置,則在翻譯源 程序時會產生循環高速化指令,而在執行第1次之循環處 理時,循環處理之先頭檝指令及轉移目的地地址係登記於 本纸浪尺度逋用中國國家標準(CNS ) A4規格(210X297公釐) 37 ----,-----Μ衣------ir (請先閱讀背面之注意事項再填寫本頁) A 7 B7 34 五、發明説明( 處理器107内部專用緩衝器之轉移目的地資訊記憶部114。 而且,解讀重覆循環處理轉移指令之處理器107,係不必 用Μ計算轉移目的地地址及取出地址,或,不必由低速之 外部存儲器用以取出並解讀轉移目的地指令,而由轉移目 的地資訊記憶部114及循環專用轉移指令lccL可Μ取得轉 移目的地撤指令,轉移目的地地址及取出地址。 該結果,若依據本裝置,則藉由先前之裝置可以解除 產生2同步信號成分之轉移冒險。藉由,使循環處理高速 化。 (第8實施例) 其次*藉由將循環處理之先頭地址及先頭微指令加以 登記放著而對於高速化循環處理之有關本發明第8實施例 資訊處理裝置加以說明。 在第1實施例係將循環處理之先頭地址及先頭指令登 記於處理器107内部專用缓衝器之轉移目的地資訊記憶部 114,但在本實施例係將先頭地址及先頭指令之譯碼結果 的撤指令加以登記。 (構成) 有關本實施例資訊處理裝置之構成,係與第4圖所示 第1實施例之裝置相同。但,在本裝置之轉移目的地資訊 記憶部114,係將循環處理之先頭地址及先頭撤指令加Μ 記憶。 (操作) 又,本装置之操作既要,係照第5圖及第6圖所示第 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0:<297公釐) I — I - -1 nn nff^i 4— t —^in I— ^nn A^-5 (請先閱讀背面之注意事項耳填寫本頁) 經濟部中央標準局員工消費合作社印製 38 A 7 B7 經濟部中央橾準局員工消費合作社印製 五 '發明説明(35. 1實施例情形之流程圖,但在轉移目的地資訊登記指令set 及循瓖專用指令lcc之執行時只有詳細之操作與第1實施 例之情形不同,所以僅就不同點加Μ說明。 將轉移目的地資訊登記指令set取回到解讀指令緩衝 器109b並啟動轉移目的地資訊登記部111,則轉移目的地 資訊登記部111,係在下次之同步信號周期將轉送到解讀 指令用計數器109a及解讀指令緩衝器109b之地址及指令 add a,b,c的譯碼結果讀出,並登記於轉移目的地資訊記 憶部114。 另外,將循環專用轉移指令lcc取回到解讀指令缓衝 器109b並啟動轉移執行部113 »則轉移執行部113,係在登 記於轉移目的地資訊記憶部114之地址加4並轉送到取出 用計數器108a,而在下次之同步信號周期藉由將0轉送到 解讀指令用計數器109a及解讀指令緩衡器109b使無效化, 更且在下次之同步信號周期中將登記於轉移目的地資訊記 憶部114之地址及指令add a, b,c的譯碼結果分別轉送在執 行指令用計數器ll〇a及執行控制部ll〇b。 第16圖為表示在循環專用轉移指令lcc之執行時管線 動向及流程。第16圖為對應於第1實施例中第9圖之圖。 在此,BR1及BR4,其意義係分別爲登記於轉移目的地資訊 記憶部114之地址及撤指令。
在同步信號周期8之IF階段,係取出指令(1C)之後, 在由轉移目的地資訊記憶部114所讀出之地址BR1加4並轉 送到I C。而在同步信號周期9之DEC階段,係將〇轉送到DR 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X 297公釐) I II ! . '>^衣 訂 (請先閱讀背面之注意事項耳填寫本頁) 39 經濟部中央橾準局貝工消費合作杜印製 A7 Β7 五、發明説明(36) 及DC。更且,在同步信號周期1〇之EX階段,係將指令BR4 及地址BR1分別由轉移目的地資訊記憶部114轉送到£卩及£匸 。該結果,如第16圖之管線流程所示,成為與第1實施例 同樣之操作。 由以上之說明明白顯示,若依據本裝置,則在翻譯源 程序時會產生循環高速化指令,而在執行第1次之循環處 理時,將循環處理之先頭撤指令及轉移目的地地址登記於 處理器107內部專用缓衝器之轉移目的地資訊記憶部114。 而且,解讃重覆循環處理轉移指令之處理器107,係不必 用以計算轉移目的地地址,或,不必由低速之外部存儲器 用以取出並解讚轉移目的地指令,而由轉移目的地資訊記 憶部114可Μ取得轉移目的地撤指令及轉移目的地地址。 該結果,若依據本装置,則藉由先前之裝置可Κ解除 所產生2同步信號成分之轉移冒險。藉此,使循環處理高 速化。 (第9實施例) 其次,藉由將循環處理之先頭指令及先頭徹指令及取 出地址加Μ登記並放著而對於高速化循環處理之有關本發 明第9實施例資訊處理装置加Μ說明。 在第1實施例係將循環處理之先頭地址及先頭指令登 記於處理器107內部專用緩衝器之轉移目的地資訊記憶部 114,但在本實施例係將先頭地址及先頭徹指令及取出地 址加以登記。 (構成) 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) 40 (請先閱讀背面之注意事項再填寫本頁) 裝- 訂 經濟部中央標準局員工消費合作社印裝 A7 B7 五、發明説明(37) 有關本實施例資訊處理裝置之構成,係與第4圖所示 第1實施例之装置相同。但,在本裝置之轉移目的地資訊 記憶部114,係將循環處理之先頭地址及先頭徹指令及取 出地址加Μ記憶。 (操作) 又*本装置之操作既要,係照第5圖及第6圖所示第 1實施例情形之滾程圖,但在轉移目的地資訊登記指令set 及循環專用指令lcc之執行時只有詳細之操作與第1實施 例之情形不同,所以僅就不同點加以說明。 將轉移目的地資訊登記指令set取回到解讀指令缓衝 器109b並啟動轉移目的地資訊登記部111,則轉移目的地 資訊登記部111,係在下次之同步信號周期將轉送到解讀 指令用計數器109a及解讀指令缓衝器l〇9b之地址及指令 add a,b,c的譯碼結果讀出,並將此等之資訊及其地址加4 之取出地址登記在轉移目的地資訊記憶部114。 另外,將循環專用轉移指令lcc取回到解讀指令缓衝 器109bM啟動轉移執行部113,所轉移執行部113,係將登 記於轉移目的地資訊記憶部1U之取出地址轉送在取出用 計數器108a,而在下次之同步信號周期中藉由将〇轉送在 解讀指令用計數器109a及解讀指令缓衝器l〇9b使無效化, 更且在下次之同步信號周期中将登記於轉移目的地資訊記 憶部114之地址及指令 add a ,b,c 的譯碼結果分別轉送在執 行指令用計數器110a及執行控制部ll〇b。 第17圖為表示在循環專用轉移指令lcc之執行時管線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) _- (請先閱讀背面之注意事項再填寫本頁) 裝. 、νβ Α7 Β7 經濟部中央樣隼局員工消費合作杜印製 五、發明説明(38) 之動向及流程。第17圖為對應於第1實施例中第9圖之圖 。在此,BR1、BR3及BR4,其意義係分別登記於轉移目的 地資訊記憶部114之地址、取出地址及撤指令。 在同步信號周期8之IF階段,係取出指令(丨〇之後, 將地址BR3係由轉移目的地資訊記憶部114轉送到1C。在同 步信號周期9之DEC階段,係將0轉送到DR及DC。更且,在 同步信號周期10之EX階段,係將指令BR4及地址BR1分別由 轉移目的地資訊記憶部114轉送到ER及EC。該結果,如第 17圖之管線流程所示,成為與第1實施例同樣之操作。 由Μ上之說明明白顯示,若依據本裝置,則在翻譯源 程序時會產生循環高速化指令,而在執行第1次之循環處 理時,將循環處理之先頭撤指令、轉移目的地地址及取出 地址登記於處理器107内部專用緩衝器之轉移目的地資訊 記憶部114。而且,解讀重覆循環處理轉移指令之處理器 107,係不必用Μ計算轉移目的地地址及取出地址,或, 不必由低速之外部存儲器用Μ取出並解讀轉移目的地指令 ,而由轉'移目的地資訊記憶部114可以取得轉移目的地微 指令,轉移目的地地址及取出地址。 該結果,若依據本装置,則藉由先前之装置可以解除 所產生之2同步信號成分之轉移冒險。藉此,使循環處理 高速化。 (第10實施例) 其次*將循環處理之先頭徹指令及取出地址加Μ登記 放著,以循環專用轉移指令藉由使用所指定之轉移目的地 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) m n —If. n^i m - 111:! m i Mu tm 一OJ (請先閱讀背面之洼意事項耳填寫本頁) 42 A7 B7 經濟部中央標隼局員工消費合作杜印製 五、發明説明(39) 地址而對於高速化循環處理之有關本發明第10實施例資訊 處理装置加以說明。 在第1實施例係將循環處理之先頭地址及先頭指令登 記於處理器107内部專用缓衝器之轉移目的地資訊記憶部 114,但在本實施例中係將先頭撤指令及取出地址加以登 記。 (構成) 有關本實施例資訊處理裝置之構成,係與第4圖所示 第1實施例之装置相同。但,在本裝置中之轉移目的地資 訊記憶部114,係將循環處理之先頭微指令及取出地址加 以記憶。 (操作) 又,本裝置之操作既要,係照第5圖及第6圖所示第 1實施例情形之流程圖,但在轉移目的地資訊登記指令set 及循環專用指令lcc之執行時只有詳細之操作與第1實施 例之情形-不同,所Μ僅就不同點加以說明。 將轉移目的地資訊登記指令set取回到解讀指令缓衝 器109b並啟動轉移目的地資訊登記部111,則轉移目的地 資訊登記部111,係在同步信號周期將轉送到解讀指令用 計數器109a及解讓指令缓衝器109b之地址及指令add a, b, c的譯碼結果讀出,而將其地址加4之取出地址及其指令 add a,b,c的譯碼結果登記於轉移目的地資訊記憶部114。 另外,將循環專用轉移指令lcc取回到解讀指令緩衝 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨Ο X 297公釐) 裝 訂 〆„· (請先閱讀背面之注意事項S-填寫本頁) 43 204802 Α7 Β7 五、發明説明(40) 器109b並啟動轉移執行部113,則轉移執行部113,係將登 記於轉移目的地資訊記憶部114之取出地址轉送到取出用 計數器108a,而在下次之同步信號周期藉由將〇轉送在解 讀指令用計數器109a及解讀指令緩衝器l〇9b使無效化,更 且在下次之同步信號周期中藉由指令lcc所指定之地址, 即由執行控制部110b將橒記L轉送到執行指令用計數器ll〇a 之後將登記於轉移目的地資訊記憶部114之指令add a,b,c 的譯碼結果轉送在執行控制部110b。 第18圖為表示在循環專用轉移指令lcc之執行時管線 之動向及流程。第18圖為對應於第1實施例中第9圖之圖 。在此,BR3及BR4,其意義係分別為登記於轉移目的地資 訊記憶部114之取出地址及微指令。 經濟部中央標準局員工消費合作社印製 I II] !1 ·. I nil —In - -- HI -- .1 - ---- -^― !!! ji (請先閱讀背面之注意事項S-填寫本頁) 在同步信號周期8之IF階段,係取出指令(1C〉之後, 將地址BR3由轉移目的地資訊記憶部114轉送到1C。在同步 信號周期9之DEC階段,係將0轉送到DR及DC。更且,在同 步信號周期10之EX階段,係將指令ER之一部分轉送到EC之 後將指令BR4由轉移目的地資訊記憶部114轉送到ER。該結 果,如第18圖之管線滾程所示,成爲與第1實施例同樣之 操作。 由Μ上之說明明白顯示,若依據本装置,在翻譯源程 序時會產生循環高速化指令*而在執行第1次之循瓖處理 時,將循環處理之先頭撒指令及取出地址登記於處理器107 内部專用緩衝器之轉移目的地資訊記憶部114。而且,解 讀重覆循環處理轉移指令之處理器107,係不必用以計算 本紙張尺度適用中國國家標準(CNS ) A4現格(210X297公釐) 44 A7 B7 經濟部中央樣準局貝工消費合作社印製 五、發明説明(41 轉移目的地地址及取出地址,或,不必由低速之外部存儲 器用Μ取出並解讀轉移目的地指令,而由轉移目的地資訊 記憶部114及循環專用轉移指令lcc L可Μ取得轉移目的地 指令、取出地址及轉移目的地地址。 該結果,若依據本装置,則藉由先前之裝置可解除所 產生之2同步信號成分之轉移冒險。藉此,使循環處理高 速化。 (第11實施例) 其次*將循環處理之先頭撤指令及取出地址加Μ登記 故著,將轉移目的地地址利用預定之演算藉由求出而對於 高速化循環處理之有關本發明第11實施例資訊處理裝置加 Μ說明。 在第1實施例係將循環處理之先頭地址及先頭指令登 記於處理器107内部專用缓衝器之轉移目的地賫訊記憶部 114,但在本實施例中係將先頭徹指令及取出地址加Μ登 記。 (構成Γ 有關本實施例資訊處理装置之構成,係與第4圖所示 第1實施例之裝置相同。但,在本裝置之轉移目的地資訊 記憶部114,係將循環處理之先頭微指令及取出地址加以 記憶。 (操作) 又,本裝置之操作既要,係照第5圖及第6圖所示第 1實施例情形之流程圖,但在轉移目的地資訊登記指令set 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 45 . 裝 訂 (請先閱讀背面之注意事項再填寫本頁) A7 B7 經濟部中央樣準局員工消費合作社印裝 五、發明説明(42 ) 及循環專用指令lcc之執行時只有詳細之操作與第1實施 例之情形不同,所以僅就不同點加Μ說明。 將轉移目的地資訊登記指令set取回到解讀指令緩衝 器109b並啟動轉移目的地資訊登記部111,則轉移目的地 資訊登記部111,係在下次之同步信號馬期将轉送到解讀 指令用計數器109a及解讀指令緩衝器109b之地址及指令 add a,b,c的譯碼結果讀出,並將其地址加4之取出地址 及其指令add a,b,c的譯碼結果登記在轉移目的地資訊記 憶部114。 另外,將循環專用轉移指令lcc取回到解讀指令緩衝 器109b並啟動轉移執行部113,則轉移執行部113,係將登 記於轉移目的地資訊記憶部114之取出地址轉送到取出用 計數器108a,而在下次之同步信號周期中藉由將0轉送到解 讀指令用計數器109a及解讀指令缓衝器109b使無效化,更 且在下次之同步信號周期中,將登記於轉移目的地資訊記 憶部114之地址及指令add a,b,c之譯碼結果讀出,並將其 地址減4之地址及其譯碼結果轉送到執行指令用計數器 ll〇a及執行控制部110b。 第19圖為表示在循環專用轉移指令lcc之執行時管線 之動向及滾程。第19圖為對應於第1實施例中第9圖之圖 。在此,BR3及BR4,其意義係分別為登記於轉移目的地資 訊記憶部114之取出地址及微指令。 在同步信號周期8之IF階段,係取出指令(1C〉之後* 將地址BR3由轉移目的地資訊記憶部114轉送到1C。在同步 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X 297公釐) 46 ---------裝-- (請先聞讀背面之注意事項再填寫本頁) 訂 204802 A7 B7 五、發明説明(43) 信號周期9之DEC階段,係將0轉送在DR及DC。更且,在同 步信號周期10之EX階段,係將指令BR4及取出地址BR3由轉 移目的地資訊記憶部114讀出,而指令BR4係轉送到ER,取 出地址BR3係減4並轉送到EC。該結果,如第19圖之管線 滾程所示,成為與第1實施例同樣之操作。 由Μ上之說明明白顯示,若依據本裝置,則在翻譯源 程序時會產生循環高速化指令,而在執行第1次之循環處 理時,將循環處理之先頭撤指令及取出地址登記於處理器 107内部專用緩衝器之轉移目的地資訊記憶部114。而且, 解讚重覆循環處理轉移指令之處理器107,係不必用以計 算取出地址,或,不必由低速之外部存儲器用以取出並解 讀轉移目的地指令,而由轉移目的地資訊記慊部114可Μ 取得轉移目的地微指令及取出地址。 該結果,若依據本裝置,則藉由先前之裝置可解除所 產生2同步信號成分之轉移冒險。藉此,使循環處理高速 化。 以上,對於有關本發明資訊處理裝置,根據實施例做 了說明,但本發明當然並非限定於此等實施例。換言之, 經濟部中央標準局員工消費合作杜印製 .I . 裝 訂 (請先閣讀背面之注意事項Wt填寫本頁) (1)在上述實施例之翻譯裝置102,係用Μ輪出1種 之循環高速化指令set、clr、lcc,但並非限定於此。譬 如,對應於循環之位置及種類用Μ輓出2棰之循環高速化 指令 setl、set2、clrl、clr2、lccl、lcc2,使其種類對 應於轉移目的地資訊記憶部114之轉移目的地資訊的存儲 場所也可。藉此,可以縮短對轉移目的地資訊記憶部114 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 47 A7 B7 經濟部中央標準局員工消费合作社印製 五、發明説明(44 之存取時間。 (2) 在上述實施例之轉移目的地資訊記憶部114,係 由L I F0形式之閂鎖所構成,但並非限定於該形式。譬如, 以環狀形式之閂鎖也可。藉此,成為可Μ以柔軟高速之轉 移目的地資訊的輪出入。 又,轉移目的地資訊記憶部114,係用以記憶最大2 組之轉移目的地資訊,但並非限定於記憶容量。譬如,用 Μ記憶1組之轉移目的地資訊也可。在該情形,被啟動之 轉移目的地資訊登記部111經常藉由將轉移目的地資訊上 寫並登記於轉移目的地資訊記憶部114,而成為不必設置 轉移目的地資訊消去部112。 更且,在轉移目的地資訊記憶部114用Μ記憶指令列 時,則並非將用Μ記憶之指令個數做為固定,而将用以記 憶指令之合計體積數做爲固定也可。藉此,對於可變長之 指令,也可以將轉移目的地資訊記憶部114之記憶容量有 效利用。 (3) 在上述實施例之循環檢測部103,係存在有包含 鼷係之多數循環處理時,係在此等之循環處理中由最内側 用Μ檢測未超過2値之循環處理,但並非限定於如此之條 件。用以檢測最頻繁所執行之循環處理也可。 (4) 在上述實施例之指令取出部108,係用以維持1 個指令,但譬如,MFIFCKFirst丨n First Out)形式之缓 衝器用以維持多數値之指令也可。 (5) 在上述實施例之處理器107,係将循環高速化指 本紙張尺度適用中國國家標準(CNS ) A4规格(210X 297公釐) 48 —Bn im mV n^l A— IV em · nn nn —^ϋ —^ϋ-·* (請先閱讀背面之注意事項再填寫本頁) 經濟部中央樣準局貝工消費合作社印製 A 7 B7 五、發明説明(45) 令set、cl r逐一執行,但並非限定於如此之執行形態。將 此等之指令及前後之指令Μ並列執行也可。此等之指令 set、clr,係僅用以存取於轉移目的地資訊記憶部114, 所Μ不依存於其他指令可以用以獨立執行。 又,在上述實施例,係用Μ啟動轉移目的地資訊登記 部111、轉移目的地資訊消去部112及轉移執行部113之指 令,係分別稱爲set、cl r及lcc之單獨指令,但,其他指 令具有啟動此等之機能也可。藉此,成為可以並列執行此 等之循環高速化指令及其他指令。 (6)在第1及第8實施例,轉移執行部113,係將登 .記於轉移目的地資訊記憶部114之地址讀出並加4時,轉 移執行部113使用第4圖未圈示具有專用之增量器也可。 又,在第3、第5、第7及第10實施例中,轉移執行 部113,係在用Μ算出符合於檁記L之地址時,轉移執行部 113使用第4圖未匾示具有專用之演算器也可。 更且,在第6及第11實施例中,轉移執行部113,係 将登記於轉移目的地資訊記憶部114之地址讚出並減4時 ,轉移執行部113使用第4圖未圖示具有專用減量器也可 〇 轉移執行部113藉由具有此等專用之增置器、演算器 及減量器,可Κ達成處理器之操作高速化。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) (請先聞讀背面之注意事項再填寫本頁) 裝. 訂 -49 ~ 經濟部中央標隼局員工消費合作社印製 A7 B7 五、發明説明(46) 元件檫號對照 101____源程序 102.. ..翻譯装置 103.. ..循環檢測部 104. ...循環資訊記憶部 105. ...循環高速化適用部 106.. ..機器指令列 107 ____處理器 108 ____指令取出部 108a——取出用計數器 108b....取出指令緩衝器 109.. ..指令解讀部 l〇9a....解讀指令用計數器 109b. ...解讀指令緩衝器 110.. ..執行部 ll〇a.:執行指令用計數器 ll〇b....執行控制部 111.. ..轉移目的地資訊登記部 112.. ..轉移目的地資訊消去部 113.. ..轉移執行部 114——轉移目的地資訊記憶部 I I 知衣 訂I I I 〆., (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 50

Claims (1)

  1. 經濟部尹央標準局員工消費合作社印製 224802 A8 B8 C8 D8 七、申請專利範圍 ξΥ l2/ / . 第85102242號申請案申請專利範圍修正本 修正日期:85年10月 1. —種翻譯裝置,藉由翻譯源程序用以產生機器指令列 ,並具備以下装置: •循環檢測裝置* 用以檢測存在於前述源程序之預定循環處理,並 用以抽出爲了特定該循環處理之資訊; •循環高速化適用裝置, 藉由前述循環檢測裝置根據被抽出之資訊,具有 > 第1專用指令產生部,用Μ產生表示後續之指令 爲循環處理的入口之第1專用指令,並用Μ配置在前 述指令列中循環處理之入口,及, 第2專用指令產生部,用Μ產生爲了轉移在循環 處理之入口的第2專用指令,並用Μ配置在應轉移於 前述指令列中循環處理的入口位置。 2. 如申請專利範圍第1項之翻譯装置,其中循環高速化 適用裝置,更且, 藉由前述循環檢測装置根據被抽出之資訊,具有 第3專用指令產生部,用以產生表示终了循環處 理之第3專用指令,並用以配置在前述指令列中循環 處理之出口之後。 3. —種處理器,用Μ執行包含預定之第1及第2專用指 令之指令列,並具備有以下之装置: 本紙浪尺度適用中國國家標窣(CNS ) A4蚨洛(:10X;:9-公釐) n - - - - - n - --1 I (請先閲讀背面之注意事項再填寫本頁) 、-'° 經濟部中央標準局員工消費合作社印袋 A8 B8 C8 D8 ~、申請專利範園 •管線,具有 取出部,以逐一用Μ取出由前述指令列之指令, 及, 解讃部,用以解讀由取出部所取出之指令,及, 執行部,用Μ執行以解讚部所解讀之指令; •轉移目的地資訊記憶裝置, ♦登記裝置, 藉由前述解讀部而前述指令為第1專用指令則被 解讀時,係將有關後嫌於該指令之指令的轉移目的地 資訊用Μ登記在前述轉移目的地資訊記憶裝置; •轉移執行裝置, 藉由前述解讀部而前述指令為第2專用指令則被 解讀時,係依據預定之順序用Μ判斷是否應重覆循環 處理,在判斷為重覆循環處理時,則將登記於前述轉 移目的地資訊記憶裝置之轉移目的地資訊讀出,並根 據該資訊用Μ控制執行轉移處理之前述管線。 4.一棰處理器,用以執行包含預定之第1、第2及第3 專用指令之指令列,並具備有以下之裝置: •管線,具有 取出部,以逐一用以取出由前述指令列之指令, 及, 解讀部,用Μ解讀由取出部所取出之指令,及, 執行部,用Μ執行以解讓部所解讓之指令; *轉移目的地資訊記憶装置, 本紙浪尺度適用中國國家標準(CNS ) Λ4規洛(210Χ 297公釐) (請先閲讀背面之注意事項再填寫本頁) ^ 、-° 52 經濟部中央梂準局員工消費合作社印製 Α8 Β8 C8 D8 六、申請專利範圍 •登記装置, 藉由前述解讀部而前述指令為第1專用指令則被 解讀時,係將有關後續於該指令之指令的轉移目的地 資訊用以登記在前逑轉移目的地資訊記憶裝置; •轉移執行裝置, 藉由前述解讀部而前述指令為第2專用指令則被 解讀時,係依據預定之順序用Μ判斷是否應重覆循環 處理,在判斷為重覆循環處理時,則將登記於前述轉 移目的地資訊記憶裝置之轉移目的地資訊讓出,並根 據該資訊用Μ控制執行轉移處理之前述管線。 •消去裝置, 藉由前述解讀部而前述指令爲第3專用指令則被 解讀時,用以消去登記於前述轉移目的地資訊記憶裝 置之轉移目的地資訊。 5 .如申請專利範圍第4項之處理器, 其中前述登記装置, 係藉由前述解讀部而前述指令爲第1專用指令則 被解讀時,係將後續於該指令之指令所配置地址用Μ 登記在前述轉移目的地資訊記憶裝置, 而前述轉移執行装置, 係判斷爲重覆循環處理時,則將登記於前述轉移 目的地資訊記憶装置之地址讀出,而前述取出部由該 地址開始將指令列加以取出用以控制前述管線。 6.如申請專利範圍第4項之處理器, 衣紙浪尺度適用中国國家標準(CNS ) Α4ί;?υΰχ.297公慶) (請先閲讀背面之注意事項再填寫本頁) 訂 53 Α8 Β8 C8 D8 々、申請專利範圍 其中前述登記裝置, 係藉由前述解讀部而前述指令為第1專用指令則 被解讀時,係将後繙於該指令之指令所配置之地址及 後薄於該指令之預定數的指令用以登記在前述轉移目 的地資訊記憶裝置, 而前述轉移執行裝置, 係判斷為重覆循環處理時,則將登記於前述轉移 目的地資訊記憶装置之地址及指令列讀出,而前述解 讀部根據該地址將該指令列加以解讀,同時前述取出 部依據前述第2專用指令在所指定之地址藉由進行預 定之演算,由取得之地址開始將指令列加Μ取出用W 控制前述管線。 7 .如申請專利範圍第4項之處理器, 其中前逑登記裝置, 係藉由前述解讀部而前述指令為第1專用指令則 被解讀時,係將後續於該指令之指令所配置之地址及 後薄於該指令之預定數的指令列用Μ登記在前述轉移 目的地資訊記憶裝置, 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 而前述轉移執行裝置, 係判斷為重覆循環處理時,則將登記於前述轉移 目的地資訊記憶裝置之地址及指令列讀出,而前述解 讀部根據該地址將該指令列加Μ解讀,同時前述取出 部藉由在該地址進行預定之演算而由取得之地址開始 將指令列加Μ取出用以控制前述管線。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 54 A8 B8 C8 D8 六、申請專利範圍 8. 如申請專利範圍第4項之葙理器, 其中前述登記裝置, 係藉由前述解讓部而前逑指令為第1專用指令貝IJ 被解讀時,係將後續於該指令之指令所配置的第1地 址及後續於該指令之預定數的指令列及在該指令列之 下次應執行指令所配置的第2地址用Μ登記在前述轉 移目的地資訊記憶裝置, 而前述轉移執行装置, 係判斷為重覆循環處理時,則將登記於前述轉移 目的地資訊記憶裝置之第1地址及指令列及第2地址 讀出,而前述解讀部根據第1地址將該指令列加以解 讓,同時前述取出部由第2地址開始將指令列加Μ取 出用以控制前線管線。 9. 如申請專利範圍第4項之處理器, 其中前述登記装置, 經濟部中央標準局員工消費合作社印製 - - u -- ^^^1 ^^^1 H ~ i 1^1 m In ^^^1 n、一.eJ (請先閣讀背面之注意事項再填寫本頁) 係藉由前述解讀部而前述指令為第1專用指令則 被解讓時,係將後續於該指令之預定數的指令列及在 該指令列之下次應執行指令所配置之地址用Μ登記在 前述轉移目的地資訊記憶装置, 而前述轉移執行裝置, 係判斷為重覆循環處理時,則將登記於前述轉移 目的地資訊記憶装置之指令列及地址讀出,而前述解 讀部藉由前述第2專用指令根據所指定之地址將該指 令列加以解讀,同時前述取出部自前述轉移目的地資 本纸張尺度適用中國國家標準(CNS ) 44規洛(210X29?公釐) Α8 Β8 C8 D8 經濟部中夬榡準局員工消費合作枉印製 申請專利範圍 訊記憶裝置由讀出之地址開始將指令列加κ取出用以 控制前述管線。 1〇_如申請專利範圍第4項之處理器, 其中前述登記裝置, 係藉由前述解讀部而前述指令為第1專用指令貝 被解讀時,係將後續於該指令之預定數的指令列及在 該指令列之下次應執行指令所配置之地址用以登記在 前述轉移目的地資訊記憶裝置, 而前述轉移執行装置, 係判斷為重覆循環處理時,則將登記於前述轉移 目的地資訊記憶裝置之指令列及地址讀出,而前述解 讚部藉由在該地址進行預定之演算而根據取得之地址 將該指令列加以解讀,同時前述取出部自前述轉移目 的地資訊記憶裝置由讀出之地址開始將指令列加Μ取 出用Μ控制前述管線。 11.如申請專利範圍第4項之處理器, 其中前述登記装置, 係藉由前述解讀部而前述指令為第1專用指令則 被解讀時,係將後繙於該指令之指令所配置的地址及 將後鏞於該指令之預定數的指令列解讀後結果之徹指 令列用Μ登記在前述轉移目的地資訊記憶装置, 而前述轉移執行装置, 係判斷爲重覆循環處理時,則將登記於前述轉移 目的地資訊記憶裝置之地址及徹指令列讀出,而前述 如氏&尺度逋用中國國家標準(CMS ) A4規洛(:!1ΰχ297公釐) nn nn 1_ n^— m· n 1^1 I nn ^^^1 ^^^1 一eJ (請先閲讀背面之注意事項再填寫本頁) 56 Α8 Β8 C8 D8 ^4802 六、申請專利範圍 執行裝置根據該地址將該撤指令列加Μ執行,同時前 述取出部依據前述第2專用指令藉由在所指令之地址 進行預定的演算由取得之地址開始将指令列加Μ取出 用Μ控制前述管線。 12. 如申請專利範圍第4項之處理器, 其中前述登記裝置, 係藉由前述執行裝置而前述指令爲第1專用指令 則被解讀時,係將後續於該指令之指令所配置之地址 及將後縳於該指令之預定數的指令列解讓後結果之微 指令列用以登記在前述轉移目的地資訊記憶裝置。 而前述轉移執行裝置, 係判斷爲重覆循環處理時,則將登記於前述轉移 目的地資訊記憶装置之地址及撤指令列讓出,而前述 執行裝置根據該地址將該徹指令列加以執行,同時前 述取出部藉由在該地址進行預定之演算由取得之地址 開始將指令列加Μ取出用以控制前述管線。 13. 如申請專利範圍第4項之處理器, 其中前述登記裝置, 係藉由前述執行裝置而前述指令為第1專用指令 則被解讀時,係將後續於該指令之指令所配置之第1 地址及將後纊於該指令之預定數的指令列解讓後結果 之撤指令列及在該指令列之下次應執行指令所配置之 第2地址用Μ登記在前述轉移目的地資訊記憶裝置, 而前述轉移執行裝置, 本纸浪尺度適用中國國家標準(CNS ) Α4規珞(21〇x;^公釐) - - - - - -I - - - ....... I --冬 I (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部中央標準局員工消費合作社印製 57 Α8 Β8 C8 D8 六、申請專利範圍 係判斷爲重覆循環處理時,則將登記於前述轉移 目的地資訊記憶裝置之第1地址及撤指令及第2地址 讀出,而前述執行装置根據第1地址將該徹指令列加 K執行,同時前述取出部由第2地址開始將指令列加 Μ取出用Μ控制前述管線。 14. 如申請專利範圍第4項之處理器, 其中前述登記裝置, 係藉由前述執行裝置而前述指令爲第1專用指令 則被解讀時,係將後續於該指令之預定數的指令列解 讚後結果之撤指令列及在該指令列之下次應執行指令 所配置之地址用Μ登記在前述轉移目的地資訊記憶裝 置, 而前述轉移執行装置, 經濟部中央標準局員工消費合作社印裝 - - - -- I - - - - - - - - - I ; - - I :水 - ^1 (請先閱讀背面之注意事項再填寫本頁) 係判斷爲重覆循環處理時,則將登記於前述轉移 目的地資訊記憶裝置之撤指令列及地址讀出,而前述 執行裝置藉由前述第2專用指令而根據所指定之地址 將該撤指令列加Μ執行,同時前述取出部自前述轉移 目的地資訊記憶裝置由讀出之地址開始將指令列加以 取出用以控制前述管線。 15. 如申請專利範圍第4項之處理器, 其中前述登記装置, 係藉由前述執行装置而前述指令爲第1專用指令 則被解讀時,係將後續於該指令之預定數的指令列解 讀後結果之微指令列及在該指令列之下次應執行指令 本紙張尺度適用中國國家標準(CNS ) Α4規洛(2Ι0Χ 297公釐) 58 204802 ll D8 六、申請專利範園 所配置之地址用以登記在前述轉移目的地資訊記憶裝 置, 而前述轉移執行裝置, 係判斷爲重覆循環處理時,則將登記於前述轉移 目的地資訊記憶装置之微指令列及地址纊出,而前述 執行装置根據該地址將該撤指令列加以執行,同時前 述取出部自前述轉移目的地資訊記憶裝置由讀出之地 址開始將指令列加以取出用以控制前述管線。 ---------^------訂- (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消費合作社印袋 59 本紙張尺度適用中國國家標準(CMS ) A4规嗒(210 χ 2<ί7公釐)
TW085102242A 1995-05-12 1996-02-27 TW294802B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7114520A JP2987311B2 (ja) 1995-05-12 1995-05-12 プロセッサ及び翻訳装置

Publications (1)

Publication Number Publication Date
TW294802B true TW294802B (zh) 1997-01-01

Family

ID=14639814

Family Applications (1)

Application Number Title Priority Date Filing Date
TW085102242A TW294802B (zh) 1995-05-12 1996-02-27

Country Status (7)

Country Link
US (1) US5850551A (zh)
EP (1) EP0742518B1 (zh)
JP (1) JP2987311B2 (zh)
KR (1) KR100253655B1 (zh)
CN (1) CN1143213C (zh)
DE (1) DE69614917T2 (zh)
TW (1) TW294802B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10214203A (ja) * 1997-01-29 1998-08-11 Nec Corp 情報処理装置
US6189092B1 (en) * 1997-06-30 2001-02-13 Matsushita Electric Industrial Co., Ltd. Pipeline processor capable of reducing branch hazards with small-scale circuit
US6076159A (en) * 1997-09-12 2000-06-13 Siemens Aktiengesellschaft Execution of a loop instructing in a loop pipeline after detection of a first occurrence of the loop instruction in an integer pipeline
US6085315A (en) * 1997-09-12 2000-07-04 Siemens Aktiengesellschaft Data processing device with loop pipeline
US6233676B1 (en) * 1999-03-18 2001-05-15 Ip-First, L.L.C. Apparatus and method for fast forward branch
US20020087851A1 (en) * 2000-12-28 2002-07-04 Matsushita Electric Industrial Co., Ltd. Microprocessor and an instruction converter
US7278137B1 (en) 2001-12-26 2007-10-02 Arc International Methods and apparatus for compiling instructions for a data processor
JP3886870B2 (ja) * 2002-09-06 2007-02-28 株式会社ルネサステクノロジ データ処理装置
US7457936B2 (en) * 2003-11-19 2008-11-25 Intel Corporation Memory access instruction vectorization
JP5043560B2 (ja) 2007-08-24 2012-10-10 パナソニック株式会社 プログラム実行制御装置
US9286066B2 (en) 2009-11-24 2016-03-15 Nec Corporation Processor, and method of loop count control by processor
US9043769B2 (en) 2009-12-28 2015-05-26 Hyperion Core Inc. Optimization of loops and data flow sections in multi-core processor environment
US10241793B2 (en) * 2013-03-15 2019-03-26 Analog Devices Global Paralleizing loops in the presence of possible memory aliases

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4463422A (en) * 1982-07-12 1984-07-31 Csp, Inc. Method of processing an iterative program loop
JPS6051948A (ja) * 1983-08-31 1985-03-23 Hitachi Ltd 情報処理装置
JP2708405B2 (ja) * 1986-03-03 1998-02-04 株式会社日立製作所 コンパイラにおけるループ展開方法
US4933837A (en) * 1986-12-01 1990-06-12 Advanced Micro Devices, Inc. Methods and apparatus for optimizing instruction processing in computer systems employing a combination of instruction cache and high speed consecutive transfer memories
JP3102027B2 (ja) * 1990-11-20 2000-10-23 日本電気株式会社 ループ制御のネスティング管理機構
US5450585A (en) * 1991-05-15 1995-09-12 International Business Machines Corporation Compiler with delayed conditional branching
GB2285154B (en) * 1993-12-24 1998-04-01 Advanced Risc Mach Ltd Branch cache

Also Published As

Publication number Publication date
KR960042425A (ko) 1996-12-21
KR100253655B1 (ko) 2000-04-15
EP0742518A2 (en) 1996-11-13
DE69614917T2 (de) 2002-01-17
DE69614917D1 (de) 2001-10-11
US5850551A (en) 1998-12-15
CN1138175A (zh) 1996-12-18
JP2987311B2 (ja) 1999-12-06
EP0742518A3 (en) 1997-05-28
EP0742518B1 (en) 2001-09-05
JPH08314719A (ja) 1996-11-29
CN1143213C (zh) 2004-03-24

Similar Documents

Publication Publication Date Title
TW294802B (zh)
TW573253B (en) Apparatus and method for speculatively forwarding storehit data based on physical page index compare
TW454146B (en) Method and apparatus for reducing latency in set-associative caches using set prediction
TWI249673B (en) Microprocessor and apparatus for performing speculative load operation from a stack memory cache
US8117423B1 (en) Pipeline replay support for multicycle operations
TW559729B (en) Instruction for multithreaded parallel processor
US7003629B1 (en) System and method of identifying liveness groups within traces stored in a trace cache
US3878513A (en) Data processing method and apparatus using occupancy indications to reserve storage space for a stack
EP0135844A2 (en) A data processor with a branch target instruction storage
US10209995B2 (en) Processor core including pre-issue load-hit-store (LHS) hazard prediction to reduce rejection of load instructions
EP0096575A2 (en) Concurrent processing elements for using dependency free code
ATE244417T1 (de) Echtzeitprogramm-sprachbeschleuniger
US5664137A (en) Method and apparatus for executing and dispatching store operations in a computer system
TW201030612A (en) Pipelined microprocessor with fast conditional branch instructions based on static exception state
JPS6028015B2 (ja) 情報処理装置
IE80854B1 (en) Processor ordering consistency for a processor performing out-of-order instruction execution
KR100368166B1 (ko) 컴퓨터 처리 시스템에서 스택 레퍼런스를 변경하는 방법
Hosabettu et al. Proof of correctness of a processor with reorder buffer using the completion functions approach
TW448403B (en) Pipeline data processing device and method for executing multiple data processing data dependent relationship
US6332187B1 (en) Cumulative lookahead to eliminate chained dependencies
TW530259B (en) Apparatus and method for using tagged pointers for extract, insert and format operations
US5694553A (en) Method and apparatus for determining the dispatch readiness of buffered load operations in a processor
CA2304609A1 (en) Autonomously cycling data processing architecture
US9727340B2 (en) Hybrid tag scheduler to broadcast scheduler entry tags for picked instructions
CN101164042A (zh) 在条件指令将不执行时停止等待源操作数

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees
MK4A Expiration of patent term of an invention patent