TW202409835A - 快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統 - Google Patents

快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統 Download PDF

Info

Publication number
TW202409835A
TW202409835A TW111130637A TW111130637A TW202409835A TW 202409835 A TW202409835 A TW 202409835A TW 111130637 A TW111130637 A TW 111130637A TW 111130637 A TW111130637 A TW 111130637A TW 202409835 A TW202409835 A TW 202409835A
Authority
TW
Taiwan
Prior art keywords
peripheral component
error
connector
component interconnect
data
Prior art date
Application number
TW111130637A
Other languages
English (en)
Other versions
TWI800443B (zh
Inventor
余奇峯
Original Assignee
緯穎科技服務股份有限公司
Filing date
Publication date
Application filed by 緯穎科技服務股份有限公司 filed Critical 緯穎科技服務股份有限公司
Priority to TW111130637A priority Critical patent/TWI800443B/zh
Priority claimed from TW111130637A external-priority patent/TWI800443B/zh
Priority to CN202211115421.XA priority patent/CN117632628A/zh
Priority to US17/987,872 priority patent/US11953975B2/en
Application granted granted Critical
Publication of TWI800443B publication Critical patent/TWI800443B/zh
Publication of TW202409835A publication Critical patent/TW202409835A/zh

Links

Images

Abstract

快速周邊組件互連裝置的錯誤回報優化方法包含取得快速周邊組件互連裝置的高級錯誤報告資料;對快速周邊組件互連裝置執行移除偵測程序,以偵測快速周邊組件互連裝置是否安插於連接器上;若快速周邊組件互連裝置安插於連接器上,依據高級錯誤報告資料,將快速周邊組件互連裝置的錯誤記錄資料傳送至基板管理控制器及進階組態與電源介面中;及若快速周邊組件互連裝置與連接器電性分離,過濾快速周邊組件互連裝置的錯誤記錄資料,以使基板管理控制器及進階組態與電源介面接收過濾後的錯誤記錄資料。

Description

快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統
本發明描述一種快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統,尤指一種具有錯誤回報訊息過濾功能的快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統。
當快速周邊組件互連(Peripheral Component Interconnect Express,PCIe)裝置發生錯誤時,操作介面的錯誤回報訊息僅會顯示PCIe裝置的錯誤記錄資料類型,而不會顯示其對應的錯誤觸發事件。對於工程人員而言,無疑是增加除錯的複雜度。
本發明之一實施例提出一種快速周邊組件互連裝置的錯誤回報優化方法。快速周邊組件互連裝置的錯誤回報優化方法包含取得快速周邊組件互連裝置的高級錯誤報告資料,對快速周邊組件互連裝置執行移除偵測程序,以偵測快速周邊組件互連裝置是否安插於連接器上,若快速周邊組件互連裝置安插於連接器上,依據高級錯誤報告資料,將快速周邊組件互連裝置的錯誤記錄資料傳送至基板管理控制器及進階組態與電源介面中,及若快速周邊組件互連裝置與連接器電性分離,過濾快速周邊組件互連裝置的錯誤記錄資料,以使基板管理控制器及進階組態與電源介面接收過濾後的錯誤記錄資料。
本發明之另一實施例提出一種快速周邊組件互連裝置的錯誤回報優化系統。快速周邊組件互連裝置的錯誤回報優化系統包含快速周邊組件互連裝置、連接器、處理器、基板管理控制器及進階組態與電源介面。處理器耦接於連接器,用以執行基本輸入輸出系統以及移除偵測程序。基板管理控制器耦接於處理器,用以接收處理器過濾後的錯誤記錄資料。進階組態與電源介面耦接於處理器,用以接收處理器過濾後的錯誤記錄資料。處理器取得快速周邊組件互連裝置的高級錯誤報告資料。處理器對快速周邊組件互連裝置執行移除偵測程序,以偵測快速周邊組件互連裝置是否安插於連接器上。若快速周邊組件互連裝置安插於連接器上,依據高級錯誤報告資料,將快速周邊組件互連裝置的錯誤記錄資料傳送至基板管理控制器及進階組態與電源介面中。若快速周邊組件互連裝置與連接器電性分離,處理器過濾快速周邊組件互連裝置的錯誤記錄資料,以使基板管理控制器及進階組態與電源介面接收過濾後的錯誤記錄資料。
第1圖係為本發明之快速周邊組件互連(Peripheral Component Interconnect Express,PCIe)裝置的錯誤回報優化系統100之實施例的方塊圖。PCIe裝置的錯誤回報優化系統100包含快速周邊組件互連(PCIe)裝置10、連接器11、處理器12、基板管理控制器(Baseboard Management Controller,BMC)13以及進階組態與電源介面(Advanced Configuration and Power Interface,ACPI)14。PCIe裝置10可為顯示卡、硬碟、固態硬碟(Solid-State Disk)或網路卡,但不限定於此。連接器11可用以連接PCIe裝置10。PCIe裝置10可用熱插拔的方式電性連接於連接器11,或是與連接器11電性分離。處理器12耦接於連接器11,可用以執行基本輸入輸出系統(Basic Input/Output System,BIOS)12a以及移除偵測程序12b。處理器12可為中央處理器(Central Processing Unit,CPU)。當連接器11連接於PCIe裝置10時,處理器12與PCIe裝置10可用以進行資料傳輸。BMC 13耦接於處理器12,用以接收處理器12過濾後的錯誤記錄資料(Error Log Data)S1。ACPI 14耦接於處理器12,用以接收處理器12過濾後的錯誤記錄資料S1。
在PCIe裝置的錯誤回報優化系統100中,處理器12亦可以取得PCIe裝置10的高級錯誤報告(Advanced Error Reporting,AER)資料。PCIe裝置10之AER資料可包含可修正錯誤(Correctable Error)資料以及不可修正錯誤(Uncorrectable Error)資料。於此說明,當PCIe裝置10與連接器11電性分離時,PCIe裝置10的錯誤記錄資料對應於PCIe裝置10由連接器11拔起(Unplug)的可修正錯誤資料。進一步而言,在PCIe裝置10由連接器11上拔起後,處理器12可執行系統管理中斷(System Management Interrupt,SMI)程序。並且,在SMI程序執行後,可以取得PCIe裝置10的AER資料。依據AER資料,操作介面的錯誤回報訊息可用以顯示錯誤記錄資料類型為可修正錯誤資料,但不會顯示該筆錯誤記錄資料的錯誤觸發事件是對應於PCIe裝置10與連接器11的電性分離。
在一些情境中,處理器12可屏蔽(Mask)特定錯誤條件對應的錯誤記錄資料。然而,一旦屏蔽機制啟用,不僅特定錯誤條件對應的錯誤記錄資料會被屏蔽,剩下的錯誤條件對應的錯誤記錄資料也將一律被屏蔽,使得BMC 13及ACPI 14不會接收到任何錯誤記錄資料。由於各錯誤條件皆有其對應的狀況,此作法雖可減少工程人員除錯的複雜度,卻無法判斷特定錯誤條件對應的狀況,亦無法僅排除特定錯誤條件對應的錯誤記錄資料並繼續傳送剩下的錯誤記錄資料至BMC 13及ACPI 14中,操作上欠缺彈性、便利性,且應用範圍受限。
在本發明中,可基於實際應用及設計要求過濾特定錯誤觸發事件對應的錯誤記錄資料,以減少工程人員除錯的複雜度。舉例而言,當PCIe裝置10的錯誤記錄資料對應於PCIe裝置10由連接器11上拔起的可修正錯誤資料時,則可過濾該筆錯誤記錄資料。為此,需先確認該筆錯誤記錄資料的錯誤觸發事件是否對應於PCIe裝置10與連接器11的電性分離,因而在PCIe裝置的錯誤回報優化系統100中,可引入移除偵測程序12b。如此一來,處理器12取得AER資料後,可以對PCIe裝置10執行移除偵測程序12b,以偵測PCIe裝置10是否安插於連接器11上。
進一步而言,當PCIe裝置10有錯誤記錄資料產生,且處理器12判斷PCIe裝置10安插於連接器11上(即PCIe裝置10電性連接於連接器11),則表示該筆錯誤記錄資料的錯誤觸發事件不對應於PCIe裝置10與連接器11的電性分離,也即此時PCIe裝置10的錯誤記錄資料不包含PCIe裝置10由連接器11上拔起的可修正錯誤資料。處理器12可依據AER資料,將PCIe裝置10的錯誤記錄資料傳送至BMC 13及ACPI 14中,以將錯誤回報給工程人員;而當PCIe裝置10有錯誤記錄資料產生,且處理器12判斷PCIe裝置10與連接器11電性分離,則表示該筆錯誤記錄資料的錯誤觸發事件確實對應於PCIe裝置10與連接器11的電性分離,也即此時PCIe裝置10的錯誤記錄資料包含PCIe裝置10由連接器11上拔起的可修正錯誤資料。處理器12可過濾該筆錯誤記錄資料,以使BMC 13及ACPI 14接收過濾後的錯誤記錄資料S1。如此一來,PCIe裝置10的可修正錯誤資料中,僅PCIe裝置10由連接器11上拔起的可修正錯誤資料可被過濾,而不會被BMC 13及ACPI 14接收,亦不會回報給工程人員,並且剩下的可修正錯誤資料(即過濾後的錯誤記錄資料S1)仍可被BMC 13及ACPI 14接收,從而將錯誤回報給工程人員。對於工程人員而言,不僅可減少除錯的複雜度,且不會錯失其他可修正錯誤資料的錯誤回報訊息,操作上更具有彈性、便利性,並具有較廣的應用範圍。
第2圖係為PCIe裝置的錯誤回報優化系統100執行移除偵測程序12b的流程圖。移除偵測程序12b的流程包含但不限定於步驟S201至步驟S205,且其順序亦不限定於下述的順序。步驟S201至步驟S205任何的技術變更或是硬體置換都屬於本發明所揭露的範疇。步驟S201至步驟S205說明如下:
步驟S201: 程序開始;
步驟S202: 偵測PCIe裝置10的連結狀態(Link Status),若連結狀態的指標為真「+」進入步驟S203;否則,進入步驟S205;
步驟S203: 偵測PCIe裝置10的插槽狀態(Slot Status),若插槽狀態的指標為真「+」進入步驟S204;否則,進入步驟S205;
步驟S204: 偵測PCIe裝置10的複數個接腳訊號,若該些接腳訊號存在,則判斷PCIe裝置10為安插在連接器11上並進入步驟S205;否則,直接進入步驟S205;
步驟S205: 程序結束。
上述的步驟S202至步驟S204可依據連結狀態、插槽狀態以及接腳訊號,以判斷PCIe裝置10是否安插於連接器11上。然而,在其他實施例中,也可以僅利用連結狀態、插槽狀態以及接腳訊號的至少一個偵測結果判斷PCIe裝置10是否安插於連接器11上。其中,步驟S202及S203中的指標為真「+」皆用以表示PCIe裝置10安插於連接器11上。若處理器12依據上述步驟判斷PCIe裝置10安插於連接器11上,則表示該筆錯誤記錄資料的錯誤觸發事件不對應於PCIe裝置10與連接器11的電性分離,也即此時PCIe裝置10的錯誤記錄資料不包含PCIe裝置10由連接器11上拔起的可修正錯誤資料。反之,若處理器12依據上述步驟判斷PCIe裝置10與連接器11電性分離,則表示該筆錯誤記錄資料的錯誤觸發事件對應於PCIe裝置10與連接器11的電性分離,也即此時PCIe裝置10的錯誤記錄資料包含PCIe裝置10由連接器11上拔起的可修正錯誤資料。因此,在此情況中,PCIe裝置10由連接器11上拔起的可修正錯誤資料可被濾除。在其他實施例中,若BMC 13耦接於PCIe裝置10,則在步驟S204中,BIOS 12a可以透過BMC 13讀取該些接腳訊號,處理器12即可獲取該些接腳訊號的存在性,如利用多個在位接腳(Present Pin)判斷PCIe裝置10是否安插於連接器11上。或者,若通用型輸入輸出(General-Purpose Input/Output,GPIO)裝置耦接於PCIe裝置10,則在步驟S204中,BIOS 12a可透過GPIO裝置讀取該些接腳訊號,同理,處理器12即可獲取該些接腳訊號的存在性,以判斷PCIe裝置10是否安插於連接器11上。
第3圖係為PCIe裝置的錯誤回報優化系統100執行PCIe裝置的錯誤回報優化方法的流程圖。錯誤回報優化方法的流程包含但不限定於步驟S301至步驟S305,且其順序亦不限定於下述的順序,例如步驟S303與步驟S304可以交換。步驟S301至步驟S305之任何的技術變更或是硬體置換都屬於本發明所揭露的範疇。步驟S301至步驟S305說明如下:
步驟S301: 取得PCIe裝置10的AER資料;
步驟S302: 對PCIe裝置10執行移除偵測程序12b,以偵測PCIe裝置10是否安插於連接器11上,若PCIe裝置10安插於連接器11上,執行步驟S303;若PCIe裝置10與連接器11電性分離,執行步驟S305;
步驟S303: 依據AER資料,將PCIe裝置10的錯誤記錄資料傳送至BMC 13中;
步驟S304: 將PCIe裝置10的錯誤記錄資料傳送至ACPI 14中;
步驟S305: 結束程序。
步驟S301為取得PCIe裝置10的AER資料。如前述提及,在PCIe裝置10由連接器11上拔起後,處理器12可執行SMI程序。並且,在SMI程序執行後,可以取得PCIe裝置10的AER資料。依據AER資料,操作介面的錯誤回報訊息可用以顯示錯誤記錄資料類型為可修正錯誤資料,但不會顯示該筆錯誤記錄資料的錯誤觸發事件是對應於PCIe裝置10與連接器11的電性分離。為了確認該筆錯誤記錄資料的錯誤觸發事件是否對應於PCIe裝置10與連接器11的電性分離,故在步驟S302中,處理器12可對PCIe裝置10執行移除偵測程序12b,以偵測PCIe裝置10是否安插於連接器11上。若PCIe裝置10安插於連接器11上,則表示該筆錯誤記錄資料的錯誤觸發事件不對應於PCIe裝置10與連接器11的電性分離,也即此時PCIe裝置10的錯誤記錄資料不包含PCIe裝置10由連接器11上拔起的可修正錯誤資料,故進入步驟S303及步驟S304,將PCIe裝置10的錯誤記錄資料傳送至BMC 13中,以及將PCIe裝置10的錯誤記錄資料傳送至ACPI 14中,從而將錯誤回報給工程人員。若PCIe裝置10與連接器11電性分離,則表示該筆錯誤記錄資料的錯誤觸發事件對應於PCIe裝置10與連接器11的電性分離,也即此時PCIe裝置10的錯誤記錄資料包含PCIe裝置10由連接器11上拔起的可修正錯誤資料。因此,該筆可修正錯誤資料將不會被傳送至步驟S303及步驟S304之BMC 13以及ACPI 14中。換句話說,當錯誤記錄資料的錯誤觸發事件對應於PCIe裝置10與連接器11的電性分離,則處理器12可以過濾該筆錯誤記錄資料,以使剩下的可修正錯誤資料(即過濾後的錯誤記錄資料S1)仍可被BMC 13及ACPI 14接收,從而將錯誤回報給工程人員。
綜上所述,本發明揭露一種PCIe裝置的錯誤回報優化方法以及PCIe裝置的錯誤回報優化系統,目的在於過濾特定錯誤觸發事件對應的錯誤記錄資料,例如,PCIe裝置10由連接器11上拔起的可修正錯誤資料,從而減少工程人員除錯的複雜度,且不會錯失其他錯誤記錄資料的錯誤回報訊息,使得操作上更具有彈性、便利性,並具有較廣的應用範圍。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:快速周邊組件互連裝置的錯誤回報優化系統 10:快速周邊組件互連裝置 11:連接器 12:處理器 12a:基本輸入輸出系統 12b:移除偵測程序 13:基板管理控制器 14:進階組態與電源介面 S1:過濾後的錯誤記錄資料 S201至S205、S301至S305:步驟
第1圖係為本發明之快速周邊組件互連裝置的錯誤回報優化系統之實施例的方塊圖。 第2圖係為第1圖之快速周邊組件互連裝置的錯誤回報優化系統執行移除偵測程序的流程圖。 第3圖係為第1圖之快速周邊組件互連裝置的錯誤回報優化系統執行快速周邊組件互連裝置的錯誤回報優化方法的流程圖。
100:快速周邊組件互連裝置的錯誤回報優化系統
10:快速周邊組件互連裝置
11:連接器
12:處理器
12a:基本輸入輸出系統
12b:移除偵測程序
13:基板管理控制器
14:進階組態與電源介面
S1:過濾後的錯誤記錄資料

Claims (10)

  1. 一種快速周邊組件互連(Peripheral Component Interconnect Express)裝置的錯誤回報優化方法,包含: 取得一快速周邊組件互連裝置的高級錯誤報告(Advanced Error Reporting)資料; 對該快速周邊組件互連裝置執行一移除偵測程序,以偵測該快速周邊組件互連裝置是否安插於一連接器上; 若該快速周邊組件互連裝置安插於該連接器上,依據該高級錯誤報告資料,將該快速周邊組件互連裝置的錯誤記錄資料(Error Log Data)傳送至一基板管理控制器(Baseboard Management Controller)及一進階組態與電源介面(Advanced Configuration and Power Interface)中;及 若該快速周邊組件互連裝置與該連接器電性分離,過濾該快速周邊組件互連裝置的該錯誤記錄資料,以使該基板管理控制器及該進階組態與電源介面接收過濾後的該錯誤記錄資料。
  2. 如請求項1所述之方法,另包含: 提供該快速周邊組件互連裝置及該連接器; 在該快速周邊組件互連裝置由該連接器上拔起後,執行一系統管理中斷(System Management Interrupt)程序;及 在該系統管理中斷程序執行後,取得該快速周邊組件互連裝置的高級錯誤報告資料。
  3. 如請求項1所述之方法,其中對該快速周邊組件互連裝置執行該移除偵測程序包含: 偵測該快速周邊組件互連裝置的一連結狀態(Link Status); 依據該連結狀態,以判斷該快速周邊組件互連裝置是否安插於該連接器上。
  4. 如請求項1所述之方法,其中對該快速周邊組件互連裝置執行該移除偵測程序包含: 偵測該快速周邊組件互連裝置的一插槽狀態(Slot Status); 依據該插槽狀態,以判斷該快速周邊組件互連裝置是否安插於該連接器上。
  5. 如請求項1所述之方法,其中對該快速周邊組件互連裝置執行該移除偵測程序包含: 偵測該快速周邊組件互連裝置的複數個接腳訊號(Present Pin Signals); 依據該些接腳訊號,以判斷該快速周邊組件互連裝置是否安插於該連接器上。
  6. 如請求項5所述之方法,另包含: 若該基板管理控制器耦接於該快速周邊組件互連裝置,一基本輸入輸出系統(Basic Input/Output System)透過該基板管理控制器讀取該些接腳訊號。
  7. 如請求項5所述之方法,另包含: 若一通用型輸入輸出(General-Purpose Input/Output)裝置耦接於該快速周邊組件互連裝置,一基本輸入輸出系統透過該通用型輸入輸出裝置讀取該些接腳訊號。
  8. 如請求項1所述之方法,其中該快速周邊組件互連裝置之該高級錯誤報告資料包含可修正錯誤資料以及不可修正錯誤資料,且若該快速周邊組件互連裝置與該連接器電性分離時,該快速周邊組件互連裝置的錯誤記錄資料對應於該快速周邊組件互連裝置由該連接器拔起(Unplug)的可修正錯誤資料。
  9. 如請求項8所述之方法,其中該快速周邊組件互連裝置的該可修正錯誤資料中,僅該快速周邊組件互連裝置由該連接器拔起的可修正錯誤資料被過濾,剩下的可修正錯誤資料被該基板管理控制器及該進階組態與電源介面接收。
  10. 一種快速周邊組件互連裝置的錯誤回報優化系統,包含: 一快速周邊組件互連裝置; 一連接器; 一處理器,耦接於該連接器,用以執行一基本輸入輸出系統以及一移除偵測程序; 一基板管理控制器,耦接於該處理器,用以接收該處理器過濾後的錯誤記錄資料;及 一進階組態與電源介面,耦接於該處理器,用以接收該處理器過濾後的錯誤記錄資料; 其中該處理器取得該快速周邊組件互連裝置的高級錯誤報告資料,該處理器對該快速周邊組件互連裝置執行該移除偵測程序,以偵測該快速周邊組件互連裝置是否安插於該連接器上,若該快速周邊組件互連裝置安插於該連接器上,依據該高級錯誤報告資料,將該快速周邊組件互連裝置的錯誤記錄資料傳送至該基板管理控制器及該進階組態與電源介面中,且若該快速周邊組件互連裝置與該連接器電性分離,該處理器過濾該快速周邊組件互連裝置的該錯誤記錄資料,以使該基板管理控制器及該進階組態與電源介面接收過濾後的該錯誤記錄資料。
TW111130637A 2022-08-15 2022-08-15 快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統 TWI800443B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW111130637A TWI800443B (zh) 2022-08-15 2022-08-15 快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統
CN202211115421.XA CN117632628A (zh) 2022-08-15 2022-09-14 快速周边组件互连装置的错误回报优化方法以及系统
US17/987,872 US11953975B2 (en) 2022-08-15 2022-11-16 Peripheral component interconnect express device error reporting optimization method and system capable of filtering error reporting messages

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111130637A TWI800443B (zh) 2022-08-15 2022-08-15 快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統

Publications (2)

Publication Number Publication Date
TWI800443B TWI800443B (zh) 2023-04-21
TW202409835A true TW202409835A (zh) 2024-03-01

Family

ID=86949041

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111130637A TWI800443B (zh) 2022-08-15 2022-08-15 快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統

Country Status (3)

Country Link
US (1) US11953975B2 (zh)
CN (1) CN117632628A (zh)
TW (1) TWI800443B (zh)

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200508550A (en) * 2003-08-29 2005-03-01 Teco Elec & Machinery Co Ltd Online control method, device and communication protocol for remote air conditioners
US8140922B2 (en) * 2008-05-20 2012-03-20 International Business Machines Corporation Method for correlating an error message from a PCI express endpoint
US9086945B2 (en) * 2011-09-01 2015-07-21 Dell Products, Lp System and method to correlate errors to a specific downstream device in a PCIe switching network
CN105793828B (zh) * 2013-12-26 2019-06-21 英特尔公司 具有pci快速增强的系统和方法
WO2015196365A1 (zh) * 2014-06-24 2015-12-30 华为技术有限公司 一种故障处理方法、相关装置及计算机
US9965367B2 (en) * 2014-12-17 2018-05-08 Quanta Computer Inc. Automatic hardware recovery system
JP2016186719A (ja) * 2015-03-27 2016-10-27 富士通株式会社 入出力制御装置、情報処理装置及び入出力制御装置の制御方法
CN106502814B (zh) * 2016-10-19 2020-04-03 杭州迪普科技股份有限公司 一种记录pcie设备错误信息的方法及装置
CN109947585A (zh) * 2019-03-13 2019-06-28 西安易朴通讯技术有限公司 Pcie设备故障的处理方法及装置
TWI761668B (zh) * 2019-03-22 2022-04-21 緯創資通股份有限公司 具自我檢測的電腦系統及其偵錯方法
CN110457164A (zh) * 2019-07-08 2019-11-15 华为技术有限公司 设备管理的方法、装置和服务器
US11868174B2 (en) * 2020-12-18 2024-01-09 Xilinx, Inc. Clock tree routing in a chip stack
CN114138606A (zh) * 2021-12-01 2022-03-04 苏州浪潮智能科技有限公司 Pcie错误信息的处理方法、装置和计算机设备
CN114265731A (zh) * 2021-12-15 2022-04-01 成都海光集成电路设计有限公司 一种pcie接口验证板、测试系统及测试方法
CN217787754U (zh) * 2022-07-08 2022-11-11 成都登临科技有限公司 自动化测试装置及系统

Similar Documents

Publication Publication Date Title
US7594144B2 (en) Handling fatal computer hardware errors
TWI229796B (en) Method and system to implement a system event log for system manageability
US9697167B2 (en) Implementing health check for optical cable attached PCIE enclosure
CN104639380A (zh) 服务器监控方法
WO2016202040A1 (zh) 一种基于pcie子卡热插拔的方法及装置
TWI588660B (zh) 使用基板管理控制器偵測通訊匯流排上錯誤的方法以及用於網路系統的偵錯器
US20060161714A1 (en) Method and apparatus for monitoring number of lanes between controller and PCI Express device
CN112306766A (zh) 用于错误检测的方法、电子设备、存储系统和计算机程序产品
CN112069002B (zh) 一种服务器热插拔调试装置及方法
CN112527582A (zh) 服务器线缆的检测方法、检测装置、检测设备及存储介质
CN102339236B (zh) 侦测可插拔储存装置的方法及电子装置
WO2017011277A1 (en) Sideband serial channel for pci express peripheral devices
US20080288828A1 (en) structures for interrupt management in a processing environment
TW202409835A (zh) 快速周邊組件互連裝置的錯誤回報優化方法以及快速周邊組件互連裝置的錯誤回報優化系統
CN114579392A (zh) 用于写事务的axi总线监视器
US11953975B2 (en) Peripheral component interconnect express device error reporting optimization method and system capable of filtering error reporting messages
CN111522757A (zh) 一种基于i2c总线的中断读取与清除的控制方法
CN116627729A (zh) 外接线缆、外接线缆在位检测装置、开机自检方法及系统
TWI772024B (zh) 減少停機時間的方法及系統
JP7435035B2 (ja) PCIeデバイス、障害復旧方法、プログラム
CN115098342A (zh) 系统日志收集方法、系统、终端及存储介质
JP6962243B2 (ja) コンピュータシステム
TWI837031B (zh) I2c匯流排監控裝置
US20130326287A1 (en) Programmable logic controller
CN113672537B (zh) 一种sata设备热插拔管理方法和装置