TW202401197A - 低壓差穩壓器 - Google Patents

低壓差穩壓器 Download PDF

Info

Publication number
TW202401197A
TW202401197A TW112123163A TW112123163A TW202401197A TW 202401197 A TW202401197 A TW 202401197A TW 112123163 A TW112123163 A TW 112123163A TW 112123163 A TW112123163 A TW 112123163A TW 202401197 A TW202401197 A TW 202401197A
Authority
TW
Taiwan
Prior art keywords
terminal
transistor
stage
gain stage
signal
Prior art date
Application number
TW112123163A
Other languages
English (en)
Inventor
沙赫巴茲 艾巴希
Original Assignee
佳易科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 佳易科技股份有限公司 filed Critical 佳易科技股份有限公司
Publication of TW202401197A publication Critical patent/TW202401197A/zh

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/565Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/468Regulating voltage or current wherein the variable actually regulated by the final control device is dc characterised by reference voltage circuitry, e.g. soft start, remote shutdown
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/59Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices including plural semiconductor devices as final control devices for a single load
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • G05F3/262Current mirrors using field-effect transistors only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

本案提供了一個低壓差穩壓器,該低壓差穩壓器包括一第一增益級、一第二增益級、一輸出設定級及一米勒電路;該第一增益級用於基於一第二增益級端子上的信號,以在一第一增益級端子處產生信號;該第二增益級接收在該第一增益級端子處所產生的信號,並在一感測器端產生信號;該輸出設定級用於向一輸出端輸出一負載電流;該檢測端的信號隨該負載電流而變化;該米勒電路電連接到該第一增益級、該第二增益級及該輸出設定級;該米勒電路用以提供與該低壓差穩壓器之主極相關的電容值;該電容值隨該檢測端處的信號而變化。

Description

低壓差穩壓器
本案是有關於一種低壓差穩壓器,尤其涉及一種具有更好電源抑制比的無電容低壓差穩壓器。
在電子設備中,線性穩壓器用於穩定電源電壓Vdd並將其轉換為穩定的輸出電壓Vout。低壓差(以下簡稱LDO)穩壓器是一種具有低成本、低雜訊和快速電壓轉換等優點的線性穩壓器。 由於傳統晶片外(off-chip)的LDO穩壓器需要大輸出電容,佔用面積很大,因此開發了無電容LDO穩壓器。
在電池供電的產品/應用中,因為切換式DDC/DC穩壓器具有高功率效率,因此,切換式DC/DC穩壓器通常直接連接到電池進行電壓轉換。 然而,使用切換式DDC/DC穩壓器會伴隨著大量的切換活動,並且在輸出電壓處會產生紋波。因此,在切換式DDC/DC穩壓器的輸出端需要一個LDO來抑制紋波。
電源抑制比(以下簡稱PSRR)是測量紋波抑制量的關鍵LDO性能指標。因此,必須具有高PSRR,才能有效降低電源紋波 無電容LDO穩壓器可能會遇到影響其PSRR的不同負載條件,因此應開發具有更好PSRR的無電容LDO穩壓器。
因此,本發明涉及一種具有與負載相關米勒電路的LDO穩壓器。負載相關米勒電路能夠根據負載條件改變其電容值。電容的動態調整意味著LDO穩壓器的主極可以在不同的負載條件下移動,並且可以提高LDO穩壓器的PSRR。
本發明實施例提供了一種低壓差穩壓器。 低壓差穩壓器包括一第一增益級、一第二增益級、一輸出設定及一米勒電路。基於該第二增益級信號處的一信號,該第一增益級在一第一增益級端子處產生一信號。該第二增益級與該第一增益級端子電連接。該第二增益級在該第一增益級端子接收信號,並在一檢測端產生信號。該輸出設定級與該第一增益級端子及該檢測端子電連接。該輸出設定級向一輸出端子輸出一負載電流。該檢測端的信號隨該負載電流而變化。該米勒電路與該第一增益級、該第二增益級和該輸出設定級電連接。米勒電路提供與低壓差穩壓器主極相關的電容 電容隨檢測端子的信號而變化。
在下面的詳細描述中,為了解釋的目的,提出了許多具體細節,以便提供對所公開實施例的透徹理解。 然而,顯而易見的是,可以在沒有這些具體細節的情況下實施一個或多個實施例。 在其他實例中,以示意性方式顯示眾所周知的結構和設備以簡化繪圖。
圖1是根據本案所揭露實施例的無電容LDO穩壓器的方塊圖。LDO穩壓器20包括第一增益級(gain-stage)23、第二增益級25、米勒(Miller)電路27、輸出設定級(output setting stage)28、參考生成器(reference generator)29、偏置級(bias stage)21及負載電容。負載電容器可以電氣連接到輸出端子Nout及接地端子Gnd。
底下介紹LDO穩壓器20中元件的功能。輸出設定級28為具有基於翻轉電壓隨耦器(以下為FVF)的方案。第二增益級25屬性為LDO穩壓器20在重負載條件下工作時的總環路增益。 第一增益級23與增益級端子Ng1、Ng2電連接,且第二增益級25電連接到增益級端子Ng1和感測端子Nsen。
米勒電路27與輸出端Nout、增益級端Ng1和感測端Nsen電連接。 米勒電路27用於頻率補償,米勒電路27的電容值係因應傳感端Nsen處的信號而自由地調節。
輸出設定級28電連接於輸出端Nout、增益級端子Ng1、Ng2及感測端Nsen。輸出設定級28應連續地向輸出端Nout輸出穩定的輸出電壓Vout。 參考生成器29向輸出設定級28提供控制電壓Vctl,向第一增益級23提供參考電壓Vref。
解釋了與偏置級21和參考生成器29相關的連接。偏置級21通過偏置端Nb1電連接到第一增益級23和第二增益級25,並通過輸出端Nout和偏置端Nb2電連接到輸出設定級28。參考生成器29與偏置級21、第一增益級23和輸出設定級28電連接。有關偏置級21、第一增益級23、第二增益級25、米勒電路27和參考生成器29的示例性內部設計,則請參閱圖2所示者。
輸出設定級28包括功率電晶體Qp1、Qp2、輸出設定電晶體Qos和輸出偏置電晶體Qob1、Qob2。功率電晶體Qp1、Qp2和輸出設定電晶體Qos是PMOS電晶體,輸出偏置電晶體Qob1、Qob2是NMOS電晶體。
功率電晶體Qp1、Qp2的源極端與電源電壓端Vdd電連接,輸出偏置電晶體Qob1、Qob2的源極端電連接接地端子Gnd。功率電晶體Qp1的閘極端電連接到第一增益級23的輸出端(即增益級端子Ng1),功率電晶體Qp2的閘極端電連接第二增益級25的輸出(即感測端Nsen)。因此,功率電晶體Qp1回應增益級端子Ng1處的信號而選擇性導通,功率電晶體Qp2回應檢測端Nsen處的信號而選擇性導通。功率電晶體Qp2的幾何縱橫比遠大於功率電晶體Qp1的幾何縱橫比。例如, 功率電晶體Qp2的幾何縱橫比相當於功率電晶體Qp1的幾何縱橫比的五十倍或一百倍。
功率電晶體Qp1、Qp2的汲極端和輸出設定電晶體Qos的源極端與輸出端Nout電連接。 輸出設定電晶體Qos的汲極端和輸出偏置電晶體Qob1的汲極端與增益級端Ng2電連接。 輸出偏置電晶體Qob2的汲極端與輸出端Nout電連接。 輸出偏置電晶體Qob1、Qob2的閘極端與偏置端Nb2電連接。
輸出偏置電晶體Qob1的幾何縱橫比大於輸出偏置電晶體Qob2的幾何縱橫比。 例如,輸出偏置電晶體Qob1的幾何縱橫比相當於功率電晶體Qob2的長寬比的兩倍。 因此,流過輸出偏置電晶體Qob1的輸出偏置電流Iob相當於流過輸出偏置電晶體Qob2的輸出設定電流Ios2的倍數,這取決於輸出偏置電晶體Qob1、Qob2的長寬比。
圖2是根據本案所揭露實施例的示例性無電容LDO穩壓器的具體實施示例圖。請一起參考圖1及圖2。偏置級21、第一增益級23、第二增益級25、米勒電路27和參考生成器29的內部元件及其互連分別描述如下。
偏置級21包括偏置電晶體Qb1、Qb2、Qb3、電流源211、電阻R和高通電容Ch。 偏置電晶體Qb3是PMOS電晶體,偏置電晶體Qb1、Qb2是NMOS電晶體。
偏置電晶體Qb1、Qb2共同形成電流鏡,假設偏置電晶體Qb1、Qb2的長寬比相同。 電流源211與電源電壓端Vdd和偏置端Nb2電連接。 偏置電晶體Qb1的汲極端及閘極端,係與偏置端Nb2電連接。 電阻R與偏置端子Nb2、Nb3電連接。 偏置電晶體Qb2的汲極端和閘極端分別電連接偏置端Nb1和偏置端Nb3。高通電容Ch與輸出端Nout和偏置端Nb3電連接。 偏置電晶體Qb1、Qb2的源端與接地端子Gnd電連接。 偏置電晶體Qb3的閘極端及汲極端,係與偏置端Nb1電連接,偏置電晶體Qb3的源極與電源電壓端Vdd電連接。
在偏置級21中,電流源211連續地提供Ibias電流的灌電流偏置。 灌電流偏置(sink bias)電流Ibias具有恆定的電流值,灌電流偏置電流Ibias流過偏置電晶體Qb1。基於電流鏡結構,流過偏置電晶體Qb3、Qb2的鏡像偏置電流Imb係與灌電流偏置電流Ibias有關。
高通電容Ch和電阻R共同提供高通(high-pass)功能。如果輸出電壓Vout處存在過衝(overshoot),則輸出電壓Vout變化的高頻成分通過高通電容Ch。 通過高通電容Ch,瞬間注入高電流,偏置端Nb3瞬間上升。 之後,偏置端Nb3處的信號逐漸恢復到其原始值。 使用電阻R時,輸出電壓Vout的突然變化不直接傳導至偏置端Nb2,並且灌電流偏置Ibias可以保持恆定。
第一增益級23包括第一級電晶體Q1a、Q1b。 第一級電晶體Q1a是PMOS電晶體,第一級電晶體Q1b是NMOS電晶體。 第一級電晶體Q1a的源極端、閘極端和汲極端分別與電源電壓端Vdd、偏置端Nb1和增益級端Ng1電連接。由於偏置電晶體Qb3和第一級電晶體Q1a形成電流鏡,因此通過複製鏡像偏置電流Imb產生第一級電流I1。 第一級電晶體Q1b的汲極端、閘極端和源極端分別與增益級端Ng1、反相輸入端Nin1和增益級端Ng2電連接。
在第一增益級23中,第一級電晶體Q1b可視為提供第一增益值G1的共閘級(common-gate stage),第一級電晶體Q1a為共閘級提供偏置電流。 如果輸出電壓Vout突然變化,增益級端子Ng1的信號可能會暫時受到影響,且第一級電流I1可能會暫時受到影響。
第二增益級25包括第二級電晶體Q2a、Q2b、Q2c、Q2d。 第二級電晶體Q2a、Q2b是PMOS電晶體,第二級電晶體Q2c、Q2d是NMOS電晶體。 第二級電晶體Q2a的源極端和閘極端分別與電源電壓端Vdd和增益級端Ng1電連接。 第二級電晶體Q2b的源極端和閘極端分別與電源電壓端Vdd和偏置端Nb1電連接。
因此, 第二級電晶體Q2a由電源電壓Vdd(在其源極端)和增益級端Ng1(在其閘極端)的信號之間的電壓差控制,第二級電晶體Q2a可被視為電壓-電流轉換器。如果增益級端子Ng1處的信號增加,則第二級電晶體Q2a的源極端及閘極端之間的電壓差變小,第二級電流I2a減小。如果增益級端子Ng1處的信號減小,則第二級電晶體Q2a的源極端和閘極端子之間的電壓差變大,第二級電流I2a增加。
第二級電晶體Q2a、Q2c的汲極端和第二級電晶體Q2c的閘極端電連接在一起。 第二級電晶體Q2b、Q2d的汲極端電連接在一起。 第二級電晶體Q2c、Q2d的源極端與接地端Gnd電連接。
在第二增益級25中, 第二級電晶體Q2a、Q2c可視為第一第二級分支(a first second-stage branch),而第二級電晶體Q2b、Q2d可視為第二第二級分支(a second second-stage branch)。 對於第一第二級分支,如果第二級電晶體Q2a導通,則第二級電流I2a流過第二級電晶體Q2a、Q2c。 對於第二第二級分支,第二級電流I2b流過第二級電晶體Q2b,Q2d。 第二級電晶體Q2b、Q2d的組合可以認為是共源放大器,其中第二級電晶體Q2d是輸入電晶體,第二級電晶體Q2b是有源負載(active load)。
第二級電晶體Q2c、Q2d共同形成另一面電流鏡。 偏置電晶體Q2d從偏置電晶體Q2c複製第二級電流I2a,併產生第二級電流I2b。
感測端Nsen處的信號與第二級電流I2b相關,米勒電路27的操作與感測端Nsen處的信號有關。 米勒電路27包括米勒電容器Cm1、Cm2、比較器CMP和開關SW。 米勒電容器Cm2的電容值遠大於米勒電容器Cm1(Cm2>Cm1)的電容值。
電容Cm1與增益級端子Ng1和輸出端子Nout電連接。 電容器 Cm2 和開關 sw 串聯連接。 電容器Cm2的端子與增益級端子Ng1和輸出端Nout之一電連接,電容器Cm2的另一端電連接到開關sw。 開關sw電連接到比較器CMP的輸出端,以及增益級端Ng1和輸出端Nout的另一端。 比較器CMP與感測端子Nsen及內部/外部電壓源電連接。
比較器CMP在檢測端Nsen處接收信號和比較電壓Vcmp。 比較電壓Vcmp的值可由設計人員根據所需的轉換點(以負載電流Ild表示)而自由地設置。 比較電壓Vcmp的來源不受限制。 例如,比較電壓 Vcmp 可能來自內部電壓源或外部電壓源。
比較器CMP根據預設條件的滿足情況而產生其輸出至開關SW。 預設條件將以比較電壓Vcmp與檢測端子Nsen上的信號進行比較。 如果檢測端Nsen處的信號高於或等效於比較電壓Vcmp(不滿足預設條件),則比較器CMP的輸出設定為邏輯高電平(H)。 如果檢測端子Nsen處的信號低於比較電壓Vcmp(滿足預設條件),則比較器CMP的輸出設定為邏輯低電平(L)。
根據比較器CMP的輸出,開關sw被選擇性地打開或關閉,並且米勒電路27的電容值被動態改變。 表1總結了米勒電路27的操作。
表1
比較器CMP輸入之間的關係 Nsen ≥Vcmp Nsen < Vcmp
開關sw的狀態 ON OFF
米勒電路電容值 Cm1+Cm2 Cm1
圖式 圖4A及圖4B 圖4C
參考生成器29包括帶隙電路291、參考電晶體Qr1、Qr2、Qr3和運算放大器293。 帶隙電路291將穩定的基準電壓Vref輸出到運算放大器293的反相輸入端Nin1和第一級電晶體Q1b的閘極端。 因此,第一級電晶體Q1b仍有待導通。
參考電晶體Qr1的源極端、閘極端和汲極端分別電連接到運算放大器293的電源電壓端Vdd、運算放大器293的輸出端和同相輸入端Nin2。 參考電晶體Qr2的源極端與運算放大器293的同相端Nin2電連接,參考電晶體Q2的閘極端和汲極端與控制端Nctl電連接。參考電晶體Qr3的汲極端、閘極端和源極端分別與控制端Nctl、偏置端Nb2和接地端Gnd電連接。
請注意,參考電晶體Qr2和輸出設定電晶體Qos形成電流鏡。 因此,流過輸出設定電晶體Qos的輸出設定電流Ios1複製了流過參考電晶體Qr2的基準電流Iref。
而且,基於電流鏡結構,輸出端Nout處的信號等效於運算放大器293的同相輸入端Nin2。 結合運算放大器293的虛短路特性(Nin1=Nin2)可知,輸出電壓Vout等效於基準電壓Vref(Nout=Nin2=Nin1=Vref)。
在增益級端子Ng2處,輸出設定電流Ios1和第一級電流I1合併在一起,產生輸出偏置電流Iob。 由於輸出偏置電晶體Qob1及偏置電晶體Qb1形成電流鏡,並且輸出偏置電晶體Qob1具有較大的幾何縱橫比,輸出偏置電流Iob是恆定的,並且與灌電流Ibias成正比。 因此,輸出設定電流Ios1和第一級電流I1的變化呈負相關。
圖3是示出圖2中無電容LDO穩壓器之操作狀態的狀態圖。根據本案所揭露的實施例,LDO調節器20可以在三種操作狀態下工作。 關於LDO在這些工作狀態下的內部信號的細節分別顯示在圖4A、圖4B及圖4C。
圖4A、圖4B及圖4C均為示意圖,分別示出了圖2中的無電容LDO穩壓器在輕負載狀態(ST1)、過渡狀態(ST2)及重負載狀態(ST3) 下的工作狀態。並請一起參考圖3、圖4A、圖4B及圖4C。
當LDO穩壓器20遇到輕負載條件時,負載電流Ild突然降低,輸出端Nout處的信號突然增加(發生過衝(overshoot))。在輸出端Nout處,流過功率電晶體Qp1的電流分成兩個支路,負載電流Ild和輸出設定電流Ios1。因此,當負載電流Ild降低時,輸出設定電流Ios1增加。同時,基於輸出設定電流Ios1與第一級電流I1的負相關關係,第一級電流I1會被降低。過衝發生後不久,輸出端Nout的信號需要被降低/被恢復。如此,即意味著電源電壓Vdd和輸出端子Nout之間的導通路徑需要較小的電流來抑制過衝。
當降低的第一級電流I1流過第一級電晶體Q1a時,電源電壓Vdd和增益級端子Ng1之間存在很小的電壓差。 因此,電源電壓Vdd和增益級端子Ng1之間的小電壓差足以接通功率電晶體Qp1,但不足以接通第二級電晶體Q2a。
由於偏置電晶體Qb3和第二級電晶體Q2b形成電流鏡,偏置電晶體Qb3和第二級電晶體Q2b汲極端處的信號是等效的。 因此,當第二級電晶體Q2b被導通時,偏置電晶體Qb3也同樣會被導通。 由於沒有第二級電流I2b,因此檢測端子Nsen處的信號不會被拖拽(dragged)。因此,感測端子Nsen設置為電源電壓Vdd(Nsen=Vdd),因為第二級電晶體Q2b被導通。 一旦檢測端子Nsen設置為電源電壓Vdd(Nsen=Vdd),功率電晶體Qp2被關斷,且比較器CMP輸出邏輯高電平以導通開關SW。 簡而言之,米勒電路27在輕負載狀態ST1下提供更大的電容值(Cm=Cm1+Cm2)(請參閱圖4)。
當LDO穩壓器20遇到重負載條件時,負載電流Ild突然增加,輸出端Nout處的信號突然減小(發生下衝(undershoot))。 同時,輸出整定電流Ios1減小,第一級電流I1增大。下衝發生後不久,輸出端Nout的信號需要被增加/被恢復。此意味著電源電壓Vdd和輸出端Nout之間的導通路徑需要更大的電流來拉起輸出端Nout以消除下衝。
當增加的第一級電流I1流過第一級電晶體Q1b時,增益級端子Ng1的信號被第一級電流I1拖拽(dragged)。 因此,電源電壓Vdd和增益級端子Ng1之間存在更大的電壓差。 因此,電源電壓Vdd和增益級端子Ng1之間的電壓差變大,且增益級端子Ng1足夠高到可以導通第二級電晶體Q2a。
第二級電晶體Q2a被導通後,第二級電流I2a產生並增加,因此其鏡像電流為第二級電流I2b。 隨著第二級電流I2b的增加,檢測端Nsen處的信號從電源電壓Vdd逐漸減小,功率電晶體Qp2導通。
如上所述,功率電晶體Qp2的幾何縱橫比遠大於功率電晶體Qp1的幾何縱橫比。 因此,當負載電流Ild在重載條件下較高時,功率電晶體Qp1無法支援如此高的電流,並且不會有電流流過功率電晶體Qp1。 由於沒有電流流過功率電晶體Qp1,功率電晶體Qp1的閘極端及源極端Vgs之間的電壓差變小。因此,增益級端子Ng1將變為高電準位以關斷功率電晶體Qp1。 因此,功率電晶體Qp1被關斷,且一旦第二級電晶體Q2a被導通,增益級端子Ng1就會變為高電準位。
根據比較器CMP的輸出,檢測端Nsen處信號的遞減過程可分為兩部分。 在第一部分,感測端Nsen處的信號仍然大於或等於比較電壓Vcmp(即Vcmp≤Nsen<Vdd)。 在第二部分中,檢測端Nsen處的信號低於比較電壓Vcmp(即Nsen<Vcmp)。
當比較器CMP輸出邏輯高電準位以在檢測端Nsen的信號遞減過程的第一部分導通開關sw時,米勒電路27提供更大的電容值(Cm=Cm1+Cm2)。 因此,第二增益級24處於活動狀態,米勒電路27在過渡狀態ST2提供更大的電容值(Cm=Cm1+Cm2)。(請參閱圖4B)
當比較器CMP輸出邏輯低電準位以在檢測端Nsen的信號遞減過程的第二部分關閉開關sw時,米勒電路27提供較小的電容值(Cm=Cm1)。 因此,第二增益級24處於活動狀態,米勒電路27在重負載狀態ST3下提供較小的電容值(Cm=Cm1)。(請參閱圖4C)
狀態轉換方向與感測端子Nsen處信號的變化有關。 虛線箭頭示出了LDO調節器20的工作狀態如何反映感測器Nsen的變化。 為了進行比較之緣故,有關狀態轉換的詳細信息沒有解釋,但總結在表 2 中。
表2
操作狀態 米勒電路電容值 負載電流 Ild的原點 Nsen狀態 狀態 轉換
輕負載狀態(ST1) Cm=Cm1+Cm2 Qp1 Nsen 維持不變 ST1
Nsen 減少 ST1à ST2
過渡狀態 (ST2) Cm=Cm1+Cm2 Qp2 Nsen 增加且變成Vdd ST2à ST1
Nsen 在Vcmp及Vdd之間變動 ST2
Nsen 減少且變成低於Vdmp ST2à ST3
重負載狀態(ST3) Cm=Cm1 Qp2 Nsen 維持低於Vcmp ST3
Nsen 增加 ST3à ST2
對於沒有米勒電路27的無電容LDO穩壓器,假如在輕負載的條件下工作,則其在輸出端Nout的負載極點將會位於低頻,並且相位區間會受到限制。 因此,沒有米勒電路27的無電容LDO穩壓器在輕負載條件下是極不穩定。
根據本案所揭露的實施例,當LDO穩壓器20在輕負載條件下工作時,米勒電路27提供更大的電容值(Cm=Cm1+Cm2)。 通過這樣做,負載極點可移動到更高的頻率,並且增益級端子Ng1處的極點將成為LDO穩壓器20的主極點。
當LDO穩壓器20在重負載條件下工作時,輸出端Nout的負載極點位於高頻處,且LDO穩壓器20不需要在米勒電路27處具有較大的電容值。 因此,米勒電路27可提供了一個非常小的電容值(Cm=Cm1)以改善LDO穩壓器20的PSRR。
根據本案所揭露的實施例,LDO穩壓器20採用與負載相關的米勒電路27來調整LDO穩壓器20的主極的位置。 因此,LDO穩壓器20的穩定性可以提高,並且LDO穩壓器20可以具有更好的PSRR。
是故,本案能有效解決先前技術中所提出之相關問題,而能成功地達到本案發展之主要目的。
雖然本案已以實施例揭露如上,然其並非用以限定本案。本案所屬技術領域中具有通常知識者,在不脫離本案之精神和範圍內,當可作各種之更動與潤飾。因此,本案之保護範圍當視後附之申請專利範圍所界定者為準。
20:低壓差穩壓器 21:偏置級 23:第一增益級 25:第二增益級 27:米勒電路 28:輸出設定級 29:參考生成器
本發明的上述目的和優點在回顧以下詳細描述和附圖之後,將變得更容易為本領域通常技術人員所明顯,其中:
圖1是根據本案所揭露實施例的無電容LDO穩壓器的方塊圖;
圖2是根據本案所揭露實施例的示例性無電容LDO穩壓器之具體實施示例圖;
圖3是示出圖2中無電容LDO穩壓器之操作狀態的狀態圖;以及
圖4A、圖4B、圖4C分別表示圖2中的無電容LDO穩壓器,在輕負載狀態(ST1)、過渡狀態(ST2)、及重負載狀態(ST3)下的工作示意圖。
20:低壓差穩壓器
21:偏置級
23:第一增益級
25:第二增益級
27:米勒電路
28:輸出設定級
29:參考生成器

Claims (20)

  1. 一種低壓差穩壓器,包括 一第一增益級,用於基於一第二增益級端子上的信號,以在一第一增益級端子處產生信號; 一第二增益級,電連接到該第一增益級端子,用於接收在該第一增益級端子處所產生的信號,並在一感測器端產生信號; 一輸出設定級,電連接到該第一增益級端子及該檢測端,用於向一輸出端輸出一負載電流,其中該檢測端的信號隨該負載電流而變化;以及 一米勒電路,電連接到該第一增益級、該第二增益級及該輸出設定級,用以提供與該低壓差穩壓器之主極相關的電容值;其中,該電容值隨該檢測端處的信號而變化。
  2. 如請求項1之低壓差穩壓器,其中當該檢測端的信號滿足一預設條件時,該電容值相當於一第一電容值,當該檢測端的信號不滿足該預設條件時,該電容相當於一第二電容值。
  3. 如請求項2之低壓差穩壓器,其中該第一電容值大於該第二電容值。
  4. 如請求項2之低壓差穩壓器,其中如果該檢測端的信號低於一比較電壓,則滿足該預設條件。
  5. 如請求項1之低壓差穩壓器,其中,該米勒電路至少包括: 一第一米勒電容器,電連接到該第一增益級端子及該輸出端; 一第二米勒電容器,電連接到該第一增益級端子與該輸出端中之一者;其中,該第二米勒電容器的電容值大於該第一米勒電容器的電容值;以及 一開關,電連接到該第二米勒電容器與該第一增益級端子及該輸出端子中之一者,用以根據該感測端的信號而選擇性地接通。
  6. 如請求項5之低壓差穩壓器,其中,該米勒電路更包括: 一比較器,電連接到該檢測端及該開關,用於接收一比較電壓,並基於該比較電壓及該檢測端的信號而產生一輸出。
  7. 如請求項6之低壓差穩壓器,其中, 當該檢測端的信號大於或等於該比較電壓時,該比較器的該輸出被設定為一邏輯高電準位;以及 當該檢測端的信號低於該比較電壓時,該比較器的該輸出被設定為一邏輯低電準位。
  8. 如請求項1之低壓差穩壓器,其中該第一增益級至少包括: 一第一第一級電晶體,電連接到該第一增益級端子;以及 一第二第一級電晶體,電連接到該第一增益級端子及該第二增益級端子,其中,該第一增益級端子處的信號隨著該第一增益級電流流過該第一第一級電晶體及該第二第一級電晶體而改變。
  9. 如請求項1之低壓差穩壓器,其中該第二增益級至少包括: 一第一第二級電晶體,電連接到該第一增益級端子,用以選擇性地導通以回應該第一增益級端子上的信號; 一第二第二級電晶體,電連接到該感測端; 一第三第二級電晶體,與該第一第二級電晶體電連接;以及 一第四第二級電晶體,電連接到該第二第二級電晶體及該第三第二級電晶體; 其中,流過該第一第二級電晶體及該第三第二級電晶體的一第一第二級電流相當於流過該第二第二級電晶體及該第四第二級電晶體的一第二第二級電流。
  10. 如請求項9之低壓差穩壓器,其中該檢測端的信號隨該第二第二級電流而變化。
  11. 如請求項1之低壓差穩壓器,其中, 如果該負載電流突然增加,該輸出端發生一下衝;以及 如果該負載電流突然降低,該輸出端子會發生一過衝。
  12. 如請求項1之低壓差穩壓器,其中該輸出設定級至少包括: 一第一功率電晶體,電連接到該第一增益級端子及該輸出端,用以選擇性地接通以回應於該第一增益級端子上的信號; 一第二功率電晶體,電連接到該檢測端及該輸出端,用以選擇性地接通以回應該感測端的信號; 其中,該輸出端的信號隨著該第一功率電晶體及該第二功率電晶體的開關狀態而改變。
  13. 如請求項12之低壓差穩壓器,其中該第一功率電晶體的幾何縱橫比小於該第二功率電晶體的幾何縱橫比。
  14. 如請求項12之低壓差穩壓器,其中, 該負載電流低時,該第一功率電晶體被導通,且該第二功率電晶體被關斷;以及 當該負載電流高時,該第一功率電晶體被導通。
  15. 如請求項12之低壓差穩壓器,其中該輸出設定級更包括: 一輸出設定電晶體,電連接到該輸出端及該第二增益級端,用於將該輸出端的信號設置為等效於基於一控制電壓的一參考電壓。
  16. 如請求項15之低壓差穩壓器,其中更包括: 一參考生成器,電連接到該第一增益級及該輸出設定級,用以接收該參考電壓,並提供基於該參考電壓的該控制電壓;其中,該參考電壓及該控制電壓是恆定的。
  17. 如請求項16之低壓差穩壓器,其中該參考生成器包括: 一運算放大器,包括一第一輸入端、一第二輸入端及一放大器輸出端,用於在該第一輸入端接收該參考電壓; 一第一參考電晶體,電連接到該第二輸入端及該放大器輸出端,用以選擇性地接通以回應於該放大器輸出端的信號; 一第二參考電晶體,電連接該輸出設定電晶體及該第二輸入端;以及 一第三參考電晶體,與該第二參考電晶體電連接,其中,一參考電流依次流過該第一參考電晶體、該第二參考電晶體及該第三參考電晶體。
  18. 如請求項17之低壓差穩壓器,其中該第二參考電晶體及該輸出設定電晶體形成一電流鏡,且通過複製該參考電流,產生流過該輸出設定管的一輸出設定電流。
  19. 如請求項18之低壓差穩壓器,其中該輸出設定電流隨著該輸出端的信號而變化。
  20. 如請求項17之低壓差穩壓器,其中更包括: 一偏置級,電連接到該第一增益級、該第二增益級、該米勒電路、該輸出設定級及該參考生成器,用以提供一灌電流偏置電流;其中,該參考電流是基於該灌電流偏置電流而產生。
TW112123163A 2022-06-20 2023-06-20 低壓差穩壓器 TW202401197A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/844,216 2022-06-20
US17/844,216 US20230409061A1 (en) 2022-06-20 2022-06-20 Low dropout regulator

Publications (1)

Publication Number Publication Date
TW202401197A true TW202401197A (zh) 2024-01-01

Family

ID=82939857

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112123163A TW202401197A (zh) 2022-06-20 2023-06-20 低壓差穩壓器

Country Status (5)

Country Link
US (1) US20230409061A1 (zh)
EP (1) EP4296817A1 (zh)
JP (1) JP2024000546A (zh)
CN (1) CN117270615A (zh)
TW (1) TW202401197A (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7589507B2 (en) * 2005-12-30 2009-09-15 St-Ericsson Sa Low dropout regulator with stability compensation
US7710091B2 (en) * 2007-06-27 2010-05-04 Sitronix Technology Corp. Low dropout linear voltage regulator with an active resistance for frequency compensation to improve stability
US7956589B1 (en) * 2008-02-25 2011-06-07 Fairchild Semiconductor Corporation Compensation network for error amplifier of a low dropout regulator
CN106610684B (zh) * 2015-10-23 2018-08-03 恩智浦有限公司 低压差稳压器及其负载电流跟踪补偿方法

Also Published As

Publication number Publication date
EP4296817A1 (en) 2023-12-27
CN117270615A (zh) 2023-12-22
US20230409061A1 (en) 2023-12-21
JP2024000546A (ja) 2024-01-05

Similar Documents

Publication Publication Date Title
US11082047B2 (en) Low dropout linear voltage regulator
US9274537B2 (en) Regulator circuit
US8378654B2 (en) Voltage regulator with high accuracy and high power supply rejection ratio
US10416695B1 (en) Linear regulator with first and second feedback voltages
US20080218139A1 (en) Voltage regulator circuit and control method therefor
JP6292859B2 (ja) ボルテージレギュレータ
US9477246B2 (en) Low dropout voltage regulator circuits
US20150015222A1 (en) Low dropout voltage regulator
US20230236615A1 (en) Low-dropout regulator having bidirectional current adjustment
CN113467559B (zh) 一种应用于ldo的自适应动态零点补偿电路
TW202234193A (zh) 放大器電路及在放大器電路中降低輸出電壓過衝的方法
CN117389371B (zh) 一种适用于ldo的双环路频率补偿电路及其补偿方法
CN110389614B (zh) 高效低压差稳压器
CN115840483B (zh) 一种具有瞬态增强特性的低压差线性稳压器
WO2020258420A1 (zh) 一种稳压器
TW202401197A (zh) 低壓差穩壓器
WO2022267026A1 (zh) 一种用于ldo的辅助电路、芯片系统及设备
CN214586613U (zh) 一种低电压降落的线性稳压电源
JP3833440B2 (ja) 電圧発生回路、ボルテージレギュレータ、及びそれらを用いた携帯端末機器
Huan-ChienYang et al. High-PSR-bandwidth capacitor-free LDO regulator with 50μA minimized load current requirement for achieving high efficiency at light loads
Dwibedy et al. Fully on chip low dropout (LDO) voltage regulator with improved transient response
Tang et al. A Low-Power Fast-Transient Output-Capacitorless LDO
TWI811974B (zh) 具有雙向電流調整的低壓差穩壓器
US20230280774A1 (en) Ldo output power-on glitch removal circuit
Liao et al. A Fast-Transient Responses Power-efficiency LDO Regulator with Transient-current Enhanced Buffer