TW202347406A - 基板支持部及電漿處理裝置 - Google Patents

基板支持部及電漿處理裝置 Download PDF

Info

Publication number
TW202347406A
TW202347406A TW112103220A TW112103220A TW202347406A TW 202347406 A TW202347406 A TW 202347406A TW 112103220 A TW112103220 A TW 112103220A TW 112103220 A TW112103220 A TW 112103220A TW 202347406 A TW202347406 A TW 202347406A
Authority
TW
Taiwan
Prior art keywords
electrode
base
bias
layer
substrate support
Prior art date
Application number
TW112103220A
Other languages
English (en)
Inventor
石川真矢
針生大輝
佐藤隆彦
永井力
津田塁文
豊田啓吾
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2023008538A external-priority patent/JP2023112675A/ja
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202347406A publication Critical patent/TW202347406A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • H01L21/6833Details of electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32623Mechanical discharge control means
    • H01J37/32642Focus rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32697Electrostatic control
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32715Workpiece holder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32715Workpiece holder
    • H01J37/32724Temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67103Apparatus for thermal treatment mainly by conduction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67109Apparatus for thermal treatment mainly by convection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68735Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge profile or support profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68757Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a coating or a hardness or a material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching
    • H01J2237/3341Reactive etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Drying Of Semiconductors (AREA)
  • Chemical Vapour Deposition (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)

Abstract

[課題] 本發明旨在提供一種基板支持部及電漿處理裝置,可提高偏壓電力在低頻側之效率。 [解決手段] 一種基板支持部,配置在處理容器內,具有:靜電吸盤,係以介電質形成,且具備支持基板之第一支持面,並於靜電吸盤之內部,從第一支持面側依序具備第一電極、第二電極;及基座,支持靜電吸盤;第二電極,配置於「其至第一支持面為止之距離,在其至基座為止之距離以下」的位置;第一電極,被施加用以吸附基板之電壓;第二電極,被供給偏壓電力。

Description

基板支持部及電漿處理裝置
本發明有關基板支持部及電漿處理裝置。
以往,人們在電漿處理裝置中,使用「進行靜電吸附來固持基板」之靜電吸盤。靜電吸盤內,配置有靜電吸附用之電極,並從直流電源施加電壓至該電極,藉以吸附靜電吸盤上之基板。又,電漿處理裝置中,為了供給偏壓電力,例如在「支持靜電吸盤之介電膜」的基材連接射頻電源(專利文獻1)。又,為了供給偏壓電力,例如介電膜內部配置有內周部電極與外周部電極,並在內周部電極與外周部電極連接射頻電源(專利文獻2)。 [先前技術文獻]
[專利文獻1]美國專利公開公報第2019/0295823號說明書 [專利文獻2]美國專利公開公報第2019/0237300號說明書
[發明欲解決之課題]
本發明之課題為:提供一種基板支持部及電漿處理裝置,可提高偏壓電力在低頻側之效率。 [解決課題之手段]
本發明一態樣之基板支持部,配置在處理容器內,具有:靜電吸盤,係以介電質形成,且具備支持基板之第一支持面,並於靜電吸盤之內部,從第一支持面側依序具備第一電極、第二電極;及基座,支持靜電吸盤;第二電極,配置於「其至第一支持面為止之距離,在其至基座為止之距離以下」的位置;第一電極,被施加用以吸附基板之電壓;第二電極,被供給偏壓電力。 [發明之效果]
依本發明,可提高偏壓電力在低頻側之效率。
以下,針對本發明之基板支持部及電漿處理裝置之實施態樣,基於圖式進行詳細的說明。又,本發明之技術不受以下實施態樣限定。
在基座連接射頻電源而供給偏壓電力時,為了提高蝕刻速率,可考慮將基板上之電壓(Vpp)加高。然而,在從射頻電源經由電漿直到上部電極為止之電路中,基座與「靜電吸盤內的加熱器電極」之間的靜電電容所產生的串聯分壓。此種方法並無助於提高基板上之Vpp,而成為無用的電力消耗掉。甚且,該電路中,供給至基座之偏壓電力的電壓變高,電路之各個構件被要求的耐受電壓也變高。特別是,偏壓電力之頻率較低時,影響變大。因此,人們期待一種技術,可降低供給至基座之偏壓電力的電壓,同時提高偏壓電力在低頻側之效率。
(第一實施態樣) [電漿處理系統之構成] 以下,針對電漿處理系統之構成例進行說明。圖1係顯示本發明第一實施態樣之電漿處理裝置一例之圖式。如圖1所示,電漿處理系統包含感應耦合式之電漿處理裝置1、及控制部2。亦即,感應耦合式之電漿處理裝置1,為電感耦合電漿(ICP,Inductively Coupled Plasma)式之電漿處理裝置。感應耦合式之電漿處理裝置1包含:電漿處理室10、氣體供給部20、電源30、及排氣系統40。電漿處理室10為處理容器之一例,包含介電窗。又,電漿處理裝置1包含:基板支持部11、氣體導入部、及天線14。基板支持部11配置在電漿處理室10內。天線14配置在電漿處理室10上、或其上方(亦即介電窗101上、或其上方)。電漿處理室10具有:電漿處理空間10s,由介電窗101、電漿處理室10之側壁102、及基板支持部11界定而成。電漿處理室10具有:至少一氣體供給口,用以將至少一種處理氣體供給至電漿處理空間10s;及至少一氣體排出口,用以從電漿處理空間排出氣體。電漿處理室10呈接地狀態。
基板支持部11包含本體部111及環組件112。本體部111具有:中央區域111a,用以支持基板W;及環狀區域111b,用以支持環組件112。晶圓為基板W之一例。本體部111之環狀區域111b,俯視觀察時包圍本體部111之中央區域111a。基板W,配置在本體部111之中央區域111a上。環組件112,以包圍本體部111之中央區域111a上的基板W之方式,配置在本體部111之環狀區域111b上。因此,中央區域111a亦稱為「用以支持基板W」之基板支持面,環狀區域111b亦稱為「用以支持環組件112」之環支持面。又,中央區域111a為第一支持面之一例,環狀區域111b為第二支持面之一例。
一實施態樣中,本體部111包含:基座1110、靜電吸盤1111、及黏接層1112。基座1110包含導電性構件。靜電吸盤1111,藉由黏接層1112配置在基座1110上。靜電吸盤1111包含:陶瓷構件1111a;及配置在陶瓷構件1111a內之靜電電極1111b、1111d、加熱器電極1111c、及偏壓電極33、34。陶瓷構件1111a具有中央區域111a。一實施態樣中,陶瓷構件1111a亦具有環狀區域111b。又,例如環狀靜電吸盤或環狀絕緣構件,乃是包圍靜電吸盤1111之其他構件具有環狀區域111b亦可。此時,環組件112,可配置在環狀靜電吸盤或環狀絕緣構件上,亦可配置在靜電吸盤1111與環狀絕緣構件兩邊上。
靜電電極1111b,用以吸附中央區域111a上載置之基板W。靜電電極1111d,用以吸附環狀區域111b上載置之環組件112。對於靜電電極1111b、1111d,從未圖示之直流電源,分別施加「用以吸附基板W或環組件112」之電壓。加熱器電極1111c,為構成後述調溫模組之一部分的加熱器一例。偏壓電極33、34,乃是「耦合於後述射頻(RF,Radio Frequency)電源31及/或直流(DC,Direct Current)電源32」之至少一射頻/直流電極一例。又,基座1110之導電性構件、與至少一射頻/直流電極,可發揮作為複數之偏壓電極的功能。又,靜電電極1111b亦可發揮作為偏壓電極的功能。因此,基板支持部11包含至少一偏壓電極。
陶瓷構件1111a內,於中央區域111a,從中央區域111a一側依序具備:靜電電極1111b、偏壓電極33、及加熱器電極1111c。亦即,偏壓電極33配置在靜電電極1111b、與加熱器電極1111c之間。又,於環狀區域111b,從環狀區域111b一側依序具備:靜電電極1111d、及偏壓電極34。又,靜電電極1111d,以電偶極吸附環組件112時,可為兩個以上之電極。又,靜電電極1111d,不吸附環組件112時亦可不配置。在此,偏壓電極33,配置於「其至中央區域111a頂面為止之距離,係在其至基座1110頂面為止之距離以下」的位置。又,偏壓電極33,配置於「其至中央區域111a頂面為止之距離,較其至基座1110頂面為止之距離為短」的位置,係屬更佳。同樣地,偏壓電極34,配置於「其至環狀區域111b頂面為止之距離,在其至基座1110頂面為止之距離以下」的位置。又,偏壓電極34,配置於「其至環狀區域111b頂面為止之距離,較其至基座1110頂面為止之距離為短」的位置,係屬更佳。
偏壓電極33、34,利用「由陶瓷構件1111a內之導電體、及基座1110之穿通孔80設有之絕緣套筒81內之導電體81a所構成」的電氣通路,連接於後述第二射頻信號產生部31b。又,靜電電極1111b為第一電極之一例,偏壓電極33為第二電極之一例。又,靜電電極1111d為第三電極之一例,偏壓電極34為第四電極之一例。亦即,第三電極為至少一電極,以電偶極進行吸附夾持時,可為兩個以上之電極。此外,靜電電極1111d可以和靜電電極1111b一體構成,偏壓電極34可以和偏壓電極33一體構成。
環組件112包含一或複數之環狀構件。一實施態樣中,一或複數之環狀構件,包含一或複數之邊緣環、及至少一蓋環。邊緣環以導電性材料或絕緣材料形成,蓋環以絕緣材料形成。
又,基板支持部11可包含:調溫模組,將靜電吸盤1111、環組件112、及基板W中至少一者加以調節為目標溫度。調溫模組,可包含加熱器電極1111c、傳熱媒體、流道1110a、或其等之組合。流道1110a,有例如滷水或氣體等傳熱流體流通其中。一實施態樣中,流道1110a形成在基座1110內,一或複數之加熱器配置在靜電吸盤1111之陶瓷構件1111a內。又,基板支持部11可包含:傳熱氣體供給部,供給傳熱氣體至基板W背面、與中央區域111a之間的間隙。
氣體導入部,將來自氣體供給部20之至少一種處理氣體,加以導入至電漿處理空間10s內。一實施態樣中,氣體導入部包含中央氣體注入部(CGI,Center Gas Injector )13。中央氣體注入部13,配置在基板支持部11之上方,並安裝在「形成於介電窗101」之中央開口部。中央氣體注入部13具有:至少一氣體供給口13a、至少一氣體流道13b、及至少一氣體導入口13c。被供給至氣體供給口13a之處理氣體,通過氣體流道13b,而從氣體導入口13c導入至電漿處理空間10s內。又,氣體導入部,可除了中央氣體注入部13之外,進一步包含「形成於側壁102的一或複數之開口部上所安裝」的一或複數之側面氣體注入部(SGI,Side Gas Injector )。或者,該氣體導入部,可包含一或複數之該側面氣體注入部,來取代中央氣體注入部13。
氣體供給部20,可包含至少一氣體源21、及至少一流量控制器22。一實施態樣中,氣體供給部20,將至少一種處理氣體,從對應於各處理氣體之氣體源21,藉由對應於各處理氣體之流量控制器22供給至氣體導入部。各流量控制器22,可包含例如質量流量控制器、或壓力控制式流量控制器。進一步而言,氣體供給部20,包含「將至少一種處理氣體之流量加以調變或脈衝化」的一個或一個以上之流量調變元件亦可。
電源30包含:射頻電源31,藉由至少一阻抗匹配電路,而耦合於電漿處理室10。射頻電源31,將至少一種射頻信號(射頻電力),供給至至少一偏壓電極33、34及天線14。藉此,從「被供給至電漿處理空間10s內」之至少一種處理氣體,來形成電漿。因此,射頻電源31可發揮作為「在電漿處理室10中從一種或一種以上之處理氣體來產生電漿」之電漿產生部至少一部分的功能。又,藉由將偏壓射頻信號供給至至少一偏壓電極33、34,可在基板W產生偏壓電位,而將所形成之電漿中的離子導入至基板W。
一實施態樣中,射頻電源31包含第一射頻信號產生部31a及第二射頻信號產生部31b。第一射頻信號產生部31a,耦合於天線14,並藉由至少一阻抗匹配電路,而產生電漿產生用之來源射頻信號(來源射頻電力)。一實施態樣中,來源射頻信號具有10MHz~150MHz之範圍內的頻率。一實施態樣中,第一射頻信號產生部31a,可產生具有不同頻率的複數之來源射頻信號。所產生的一或複數之來源射頻信號,被供給至天線14。
第二射頻信號產生部31b,藉由至少一阻抗匹配電路,而耦合於至少一偏壓電極33、34,並產生偏壓射頻信號(偏壓射頻電力)。偏壓射頻信號之頻率,與來源射頻信號之頻率可相同亦可不同。一實施態樣中,偏壓射頻信號具有低於來源射頻信號之頻率。一實施態樣中,偏壓射頻信號具有100kHz~60MHz之範圍內的頻率。一實施態樣中,第二射頻信號產生部31b,可產生具有不同頻率的複數之偏壓射頻信號。所產生的一或複數之偏壓射頻信號,被供給至至少一偏壓電極33、34。又,在各種實施態樣中,將來源射頻信號及偏壓射頻信號中至少一者加以脈衝化亦可。
又,電源30可包含耦合於電漿處理室10之直流電源32。直流電源32包含偏壓直流信號產生部32a。一實施態樣中,偏壓直流信號產生部32a連接於至少一偏壓電極33、34,並產生偏壓直流信號。所產生之偏壓直流信號,被施加於至少一偏壓電極33、34。
各種實施態樣中,偏壓直流信號可以被脈衝化。此時,將電壓脈衝之序列施加於至少一偏壓電極33、34。電壓脈衝可形成矩形、梯形、三角形、鋸齒形、或其等組合之脈衝波形。亦即,偏壓直流信號,可為矩形波、梯形波、三角波、鋸齒波、或其等組合之脈衝波。一實施態樣中,用以從直流信號產生電壓脈衝之序列的波形產生部,連接於偏壓直流信號產生部32a、與至少一偏壓電極33、34之間。因此,偏壓直流信號產生部32a及波形產生部,構成電壓脈衝產生部。電壓脈衝可帶有正極性,亦可帶有負極性。又,電壓脈衝之序列,可在一周期內包含一或複數之正極性電壓脈衝、及一或複數之負極性電壓脈衝。又,偏壓直流信號產生部32a,可在射頻電源31之外進一步設置,亦可設置偏壓直流信號產生部32a來取代第二射頻信號產生部31b。
天線14,包含一或複數之線圈。一實施態樣中,天線14可包含配置在同軸上之外側線圈及內側線圈。此時,射頻電源31,可連接於外側線圈與內側線圈兩邊,亦可連接於外側線圈與內側線圈中任一邊。若是前者,可同一射頻信號產生部連接於外側線圈及內側線圈兩邊,亦可個別的射頻信號產生部分開連接於外側線圈及內側線圈。
排氣系統40,例如可連接於設在電漿處理室10之底部的氣體排出口10e。排氣系統40可包含壓力調整閥及真空泵。藉由壓力調整閥,來調整電漿處理空間10s內之壓力。真空泵,可包含渦輪分子泵、乾式泵浦、或其等之組合。
控制部2,將電腦可執行之指令加以處理,該指令使電漿處理裝置1執行本發明中敘述之各種步驟。控制部2可控制電漿處理裝置1之各要素,俾執行在此所述之各種步驟。一實施態樣中,控制部2之一部分或全部包含於電漿處理裝置1亦可。控制部2,可包含處理部2a1、儲存部2a2、及通訊介面2a3。控制部2,例如以電腦2a來實現。處理部2a1,可從儲存部2a2讀取程式,並執行讀取到的程式,藉以進行各種控制動作。此程式預先存放於儲存部2a2,必要時藉由媒體取得亦可。所取得之程式存放於儲存部2a2,並以處理部2a1從儲存部2a2讀取出來而執行。媒體可為電腦2a可讀取之各種儲存媒體,亦可為連接於通訊介面2a3之通訊線路。處理部2a1,可為中央處理單元(CPU,Central Processing Unit )。儲存部2a2,可包含:隨機存取記憶體(RAM,Random Access Memory)、唯讀記憶體(ROM,Read Only Memory)、硬碟機(HDD,Hard Disk Drive)、固態硬碟(SSD,Solid State Drive)、或其等之組合。通訊介面2a3,可藉由區域網路(LAN,Local Area Network)等通訊線路,而與電漿處理裝置1之間通訊。
[靜電吸盤附近之等效電路] 接著,使用圖2,針對偏壓射頻信號流動之電路的等效電路進行說明。圖2係顯示本實施態樣及參考例中之靜電吸盤及電漿的等效電路一例之圖式。圖2中,以V RF表示「被供給至偏壓電極」之偏壓射頻信號,以V H表示「被供給至加熱器電極1111c」之加熱器電源的交流(AC,Alternating Current)信號。又,圖2中,使用偏壓電極33作為偏壓電極之一例進行說明。
圖2所示之等效電路60,顯示「參考例之習知基板支持部中供給偏壓射頻信號至基座1110h」之情形。等效電路60中,偏壓射頻信號,通過「基座1110h與加熱器電極1111h之間」的靜電電容61後,分流出:通路62,經由靜電電極1111g、基板W、及電漿,而流入接地端(GND);及通路63,分支到加熱器電源側,而流入接地端(GND)。亦即,等效電路60中,必然相應於靜電電容61之分壓而發生Vpp的浪費。亦即,等效電路60中,使越多電流流入電漿,就有越多電流流入通路63,相應於靜電電容61之阻抗的大小,基座1110h與加熱器電極1111h之間產生電位差。
圖2所示之等效電路64,顯示「本實施態樣之基板支持部11中供給偏壓射頻信號至偏壓電極33」之情形。等效電路64中,偏壓射頻信號分流出:通路65,經由偏壓電極33、靜電電極1111b、基板W、及電漿,而流入接地端(GND);及通路66,從偏壓電極33分支出來,並經由加熱器電極1111c,而流入加熱器電源側之接地端(GND)。基板支持部11中,偏壓電極33靠近靜電電極1111b,因此偏壓電極33與靜電電極1111b之間的阻抗較小。又,由於加熱器電極1111c側之通路66、與電漿側之通路65構成並列通路,故可使加熱器電極1111c與偏壓電極33為大致相同電位,不會產生電位差。亦即,將有助於耐受電壓的設計。又,如偏壓電極34般,即便沒有加熱器電極1111c位在其下部,偏壓電極34與靜電電極1111d之間的阻抗也比較小。
[實驗結果] 首先,針對於「對參考例之習知基板支持部、本實施態樣之基板支持部11中的基座1110、1110h或偏壓電極33施加10Vpp時」之各部的電位進行說明。基座1110、1110h之電位,參考例為10.2V,本實施態樣為9.4V。加熱器電極1111c、1111h之電位,參考例為6.4V,本實施態樣為8.6V。基板W之電位,參考例為2.9V,本實施態樣為7.2V。環組件112之邊緣環之電位,參考例為2.4V,本實施態樣為4.6V。由此可知:相較於參考例,本實施態樣中,基座1110與加熱器電極1111c之電位差比較小。
接著,將此等結果應用於「供給偏壓射頻信號,俾基板W為10kVpp(400kHz)之電位」的情形,而進行模擬。此時,參考例中,有必要供給偏壓射頻信號,俾基座1110h為35kV之電位。相對於此,本實施態樣中,有必要供給偏壓射頻信號,俾偏壓電極33為13kV之電位。亦即,以「成為較參考例為小之電位(約40%)」的偏壓射頻信號,即可使得基板W之電位和習知技術相同。同樣地,加熱器電極1111c、1111h之電位,相對於參考例為22kV,本實施態樣中為12kV,大約54%。
接著,針對使用電漿處理裝置1進行實驗之結果,使用圖3~圖5進行說明。圖3及圖4係顯示供給偏壓電力之實驗結果一例之圖式。圖3所示之圖形70顯示:將電漿處理室10內之壓力設定為15mTorr(2.0Pa),並供給2500W之27MHz來源射頻信號、最大500W之400kHz偏壓射頻信號時,參考例與本實施態樣之實施例中之基座1110h或偏壓電極33、與加熱器電極1111c、1111h的電位(Vpp)。又,圖3及圖4中,為方便比較,將實施例之偏壓電極33記載為基座。如圖形70所示,參考例中,基座1110h之電位、與加熱器電極1111h之電位,兩者差異頗大,供給250W之偏壓射頻信號後,產生約800V之電位差。另一方面,本實施態樣中,即便供給了500W之偏壓射頻信號,偏壓電極33與加熱器電極1111c也幾乎未產生電位差。又,本實施態樣中,使用和參考例相同之來源射頻信號的電力時,基座1110及加熱器電極1111c之電位,較參考例為低。此外,如圖4之圖形71所示,就基座1110h或偏壓電極33之電流I而言,參考例中供給250W之偏壓射頻信號後,產生3.3Arms之電流,實施例中供給500W之偏壓射頻信號後,產生3.5Arms之電流。
接著,使用圖5,針對參考例、與本實施態樣之實施例中各部的電壓、及蝕刻速率進行說明。圖5係顯示蝕刻處理之實驗結果一例之圖式。圖5所示之表72中,將來源射頻信號記載為「來源電力」,將偏壓射頻信號記載為「偏壓電力」。又,表72中,為方便比較,將「實施例之偏壓電極33之電壓」記載為「基座之電壓」。如表72所示,例如供給2500W之27MHz來源電力、200W之400kHz偏壓電力時,基座1110(偏壓電極33)之電壓,可從參考例之1735V下降至實施例之434V,亦即下降至參考例的25%。此時,加熱器電極1111c之電壓,亦可從參考例之861V下降至實施例之407V,亦即下降至參考例的47%。甚且,此時之蝕刻速率,可從參考例之1104nm/min提高至實施例之1235nm/min,亦即提高至參考例的112%。同樣地,來源電力與偏壓電力之組合為800W/50W、800W/200W、及2500W/50W時,亦可降低基座1110(偏壓電極33)之電壓,同時提高蝕刻速率。
同樣地,例如供給2500W之27MHz來源電力、900W之13MHz偏壓電力時,基座1110(偏壓電極33)之電壓,可從參考例之392V下降至實施例之220V,亦即下降至參考例的56%。此時,加熱器電極1111c之電壓,亦可從參考例之15V下降至實施例之14V,亦即下降至參考例的95%。甚且,此時之蝕刻速率,可從參考例之1998nm/min提高至實施例之2012nm/min,亦即提高至參考例的101%。同樣地,來源電力與偏壓電力之組合為800W/900W時,亦可降低基座1110(偏壓電極33)之電壓,同時提高蝕刻速率。如上述,本實施態樣之基板支持部11,可提高偏壓電力在低頻側之效率。
[連接於偏壓電極] 接著,使用圖6,針對從第二射頻信號產生部31b連接於偏壓電極之詳細方法進行說明。圖6係顯示在基座與偏壓電極電性絕緣時對偏壓電極之連接的一例之圖式。又,以下之說明中,使用偏壓電極33作為偏壓電極之一例,同時省略說明靜電電極1111b及加熱器電極1111c。又,圖6中,基座1110視為導電性構件。如圖6所示,基座1110之穿通孔80內配置絕緣套筒81,絕緣套筒81內配置供電用之插口端子82、供電線83、及接合端子84。插口端子82、供電線83、及接合端子84,為導電體81a之一例。插口端子82,以黏接劑85固定在絕緣套筒81。又,插口端子82之頂部、與接合端子84,以供電線83連接起來。接合端子84,接合於偏壓電極33之端子33a。插口端子82連接未圖示之纜線,該纜線連接於第二射頻信號產生部31b。又,穿通孔80,避開基座1110之流道1110a而設置。圖6所示連接於偏壓電極33之例子中,基座1110與偏壓電極33,係藉由陶瓷構件1111a及絕緣套筒81來電性絕緣。
[變形例1] 上述實施態樣中,對偏壓電極33之連接方式,係在絕緣套筒81內使用供電線83,但將插口端子82接合於偏壓電極33之端子33a亦可,此種實施態樣作為變形例1來說明。又,變形例1之電漿處理裝置,由於和上述實施態樣相同,因此省略說明該重複之構成及動作。
圖7係顯示變形例1之「基座與偏壓電極電性絕緣時連接於偏壓電極」方法一例之圖式。圖7中,基座1110視為導電性構件。如圖7所示,基座1110之穿通孔80內配置絕緣套筒81,絕緣套筒81內配置供電用之插口端子82a。插口端子82a為導電體81a之一例。插口端子82a,以黏接劑85a固定在絕緣套筒81。又,插口端子82a之頂部,接合於偏壓電極33之端子33a。插口端子82a之底部連接未圖示之纜線,該纜線連接於第二射頻信號產生部31b。又,穿通孔80,避開基座1110之流道1110a而設置。圖7所示連接於偏壓電極33之例子中,基座1110與偏壓電極33,係藉由陶瓷構件1111a及絕緣套筒81來電性絕緣。
[變形例2] 上述實施態樣及變形例1中,基座1110與偏壓電極33電性絕緣,但基座1110與偏壓電極33電性連接亦可,此種實施態樣作為變形例2來說明。又,變形例2之電漿處理裝置,由於和上述實施態樣相同,因此省略說明該重複之構成及動作。
圖8係顯示變形例2之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。圖8中,基座1110視為導電性構件。如圖8所示,基座1110之穿通孔80內配置供電用之插口端子82、供電線83、及接合端子84。插口端子82、供電線83、及接合端子84,為導電體81a之一例。插口端子82,以導電性之黏接劑86固定在穿通孔80之內壁。作為黏接劑86,例如可使用含有焊料或導電膠之黏接劑等。又,插口端子82之頂部、與接合端子84,以供電線83連接起來。接合端子84,接合於偏壓電極33之端子33a。插口端子82連接未圖示之纜線,該纜線連接於第二射頻信號產生部31b。又,穿通孔80,避開基座1110之流道1110a而設置。圖8所示連接於偏壓電極33之例子中,基座1110與偏壓電極33,係藉由黏接劑86、插口端子82、供電線83、及接合端子84來電性連接。亦即,變形例2中,基座1110與偏壓電極33為相同電位。因此,可抑制「在穿通孔80內或未圖示之傳熱氣體供給孔產生放電」之情況。又,不使用熱傳導特性不同之絕緣套筒81與黏接劑85、85a,可使得穿通孔80之直徑較為小,因此可使排熱性與周圍之變化減小,而抑制基板W上產生過熱點。此外,絕緣套筒81之配置步驟可以省略。
[變形例3] 上述變形例2中,連接於偏壓電極33之方法,係在穿通孔80內使用供電線83,但將插口端子82接合於偏壓電極33之端子33a亦可,此種實施態樣作為變形例3來說明。又,變形例3之電漿處理裝置,由於和上述實施態樣相同,因此省略說明該重複之構成及動作。
圖9係顯示變形例3之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。圖9中,基座1110視為導電性構件。如圖9所示,基座1110之穿通孔80內配置供電用之插口端子82a。插口端子82a為導電體81a之一例。插口端子82a,以導電性之黏接劑86a固定在穿通孔80之內壁。又,插口端子82a之頂部,接合於偏壓電極33之端子33a。插口端子82a之底部連接未圖示之纜線,該纜線連接於第二射頻信號產生部31b。又,穿通孔80,避開基座1110之流道1110a而設置。圖9所示連接於偏壓電極33之例子中,基座1110與偏壓電極33,係藉由黏接劑86a及插口端子82a來電性連接。亦即,變形例3中,基座1110與偏壓電極33為相同電位。因此,可抑制「在穿通孔80內或未圖示之傳熱氣體供給孔產生放電」之情況。又,不使用熱傳導特性不同之絕緣套筒81與黏接劑85、85a,可使得穿通孔80之直徑較為小,因此可使排熱性與周圍之變化較為小,而抑制基板W上產生過熱點。此外,絕緣套筒81之配置步驟可以省略。
[電位之圖像] 在此,針對「圖6及圖7所示之基座1110與偏壓電極33電性絕緣時、圖8及圖9所示之基座1110與偏壓電極33電性連接時」的各電位之圖像,使用圖10進行說明。圖10係顯示基座、偏壓電極、及基板各自的電位之圖像一例的圖式。圖10所示之圖形90,係「基座1110與偏壓電極33電性絕緣時之各部之電位」的圖像。如圖形90所示,基座1110與偏壓電極33電性絕緣時,產生基座1110與偏壓電極33之電位差91。又,由於基板支持部11之各部的阻抗,而在基座1110、偏壓電極33、與基板W之間,產生電壓之相位差92。因為產生相位差92,而如基座1110與偏壓電極33之間的電位差93、或基座1110與基板W之間的電位差94所示,一瞬間產生較大的電位差。
圖10所示之圖形95,係「基座1110與偏壓電極33電性連接時之各部之電位」的圖像。如圖形95所示,基座1110與偏壓電極33電性連接時,基座1110與偏壓電極33之間並未產生電位差,兩者為相同電位。又,因為基板支持部11之各部的阻抗,而在基座1110及偏壓電極33、與基板W之間,產生電壓之相位差96。因為相位差96所產生「基座1110及偏壓電極33、與基板W之間」的電位差97,相較於圖形90所示之電位差94為小。藉此,可抑制傳熱氣體中之放電、或供電線與基座1110之間的絕緣破壞。又,由於基座1110與偏壓電極33電性連接,因此供給來源射頻信號予基座1110時之電位差也能夠抑制。此外,由於偏壓電極33與基板W之間的阻抗變小,因此電壓之相位差也會較小。
[變形例4~6] 上述變形例2、3中,在穿通孔80內配置對應於導電體81a之插口端子82等,但使用其他連接方法亦可,此種實施態樣作為變形例4~6來說明。又,變形例4~6之電漿處理裝置,由於和上述實施態樣相同,因此省略說明該重複之構成及動作。
圖11係顯示變形例4之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。圖11中,基座1110視為導電性構件。如圖11所示,基座1110設有:頂部側之孔80a、及直徑較孔80a為小的底部側之孔80b。孔80a與孔80b連接為穿通孔。又,孔80a與孔80b不連接,各自獨立設置亦可。孔80a之頂部,以導電性之黏接劑87固定成使得孔80a之側面、與偏壓電極33之端子33a電性連接。作為黏接劑87,例如可使用焊料、含有導電膠之黏接劑、燒結銀、及焊材等。孔80b連接未圖示之纜線,該纜線連接於第二射頻信號產生部31b。孔80b,可使用既有的孔來取代,基座1110之底面側位置並不限定。又,孔80a、80b避開基座1110之流道1110a而設置。圖11所示連接於偏壓電極33之例子中,基座1110與偏壓電極33,係藉由黏接劑87來電性連接。亦即,變形例4中,基座1110與偏壓電極33為相同電位。因此,可抑制「在孔80a、80b內或未圖示之傳熱氣體供給孔產生放電」之情況。又,不使用熱傳導特性不同之絕緣套筒81與黏接劑85、85a,可使得孔80a之直徑較為小,因此可使排熱性與周圍之變化較為小,而抑制基板W上產生過熱點。此外,絕緣套筒81之配置步驟可以省略。
圖12係顯示變形例5之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。圖12中,基座1110視為導電性構件。如圖12所示,基座1110中,其底面側設有孔80b,並在與孔80b對應之頂面側,配置有「用以和偏壓電極33之端子33a接觸」的板片彈簧87a。又,孔80b與板片彈簧87a,亦可不設置在對應之位置。板片彈簧87a,係連接基座1110與端子33a之電氣接點。又,板片彈簧87a,只要能發揮作為電氣接點之功能,亦可使用線圈彈簧等其他態樣。孔80b連接未圖示之纜線,該纜線連接於第二射頻信號產生部31b。孔80b,可使用既有的孔來取代,基座1110之底面側位置並不限定。又,孔80b避開基座1110之流道1110a而設置。圖12所示連接於偏壓電極33之例子中,基座1110與偏壓電極33,係藉由板片彈簧87a來電性連接。亦即,變形例5中,基座1110與偏壓電極33為相同電位。因此,可抑制「在孔80b內或未圖示之傳熱氣體供給孔產生放電」之情況。又,由於不在基座1110之頂面側設置孔,因此可抑制基板W上產生過熱點。此外,絕緣套筒81之配置步驟可以省略。
圖13係顯示變形例6之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。圖13中,基座1110視為導電性構件。如圖13所示,基座1110設有:頂部側之孔80a、直徑較孔80a為小的底部側之孔80b、及歛縫部80c。孔80a與孔80b連接為穿通孔。孔80a、80b之內部,配置有接合端子87b、供電線87c。接合端子87b接合於偏壓電極33之端子33a。供電線87c,其頂部連接於接合端子87b,並且底部嵌入歛縫部80c而電性連接於基座1110。歛縫部80c連接未圖示之纜線,該纜線連接於第二射頻信號產生部31b。孔80b及歛縫部80c,可使用既有的孔及歛縫部來取代,基座1110之底面側位置並不限定。又,孔80a、80b及歛縫部80c,避開基座1110之流道1110a而設置。圖13所示連接於偏壓電極33之例子中,基座1110與偏壓電極33,係藉由歛縫部80c、供電線87c、及接合端子87b來電性連接。亦即,變形例6中,基座1110與偏壓電極33為相同電位。因此,可抑制「在孔80a、80b內或未圖示之傳熱氣體供給孔產生放電」之情況。又,不使用熱傳導特性不同之絕緣套筒81與黏接劑85、85a,可使得孔80a之直徑較為小,因此可使排熱性與周圍之變化較為小,而抑制基板W上產生過熱點。此外,絕緣套筒81之配置步驟可以省略。
[變形例7] 上述實施態樣及變形例1~6中,基座1110使用導電性構件,但基座1110亦可使用介電質形成,此種實施態樣作為變形例7來說明。又,變形例7之電漿處理裝置,由於和上述實施態樣相同,因此省略說明該重複之構成及動作。
變形例7中,將本體部111之黏接層1112設成具有導電性,僅有偏壓電極33之端子33a之周圍以絕緣體包圍起來。又,對於端子33a,例如接合「與變形例3之插口端子82a相同」之插口端子,該插口端子電性連接有「來自第二射頻信號產生部31b」之纜線。此時,黏接層1112與偏壓電極33成電性絕緣的狀態。又,變形例7中,對於黏接層1112,例如接合「與變形例3之插口端子82a相同」之插口端子,該插口端子電性連接有「來自第二射頻信號產生部31b」之纜線。黏接層1112與偏壓電極33,以端子33a接合起來。此時,黏接層1112與偏壓電極33電性連接,為相同電位。不論黏接層1112與偏壓電極33電性絕緣、抑或電性連接,任一種狀態均和上述實施態樣同樣地,可提高偏壓電力在低頻側之效率。又,黏接層1112與偏壓電極33電性連接時,可抑制「在穿通孔80內或未圖示之傳熱氣體供給孔產生放電」之情況。
(第二實施態樣) 上述第一實施態樣中,偏壓電極33係使用單層電極,但亦可使用具備複數層之偏壓電極。具備複數層之偏壓電極的實施態樣,作為第二實施態樣來說明。又,第二實施態樣之電漿處理裝置,除了靜電吸盤1111內各種電極的配置之外,和上述第一實施態樣相同,因此省略說明該重複之構成及動作。
圖14係顯示第二實施態樣之靜電吸盤一例之部分剖面圖。如圖14所示,第二實施態樣中,不具備第一實施態樣之偏壓電極33,乃具備「由第一層331、第二層332、及第三層333構成」之偏壓電極330。又,第二實施態樣中,第三層333延伸設置至區域340為止,來取代第一實施態樣之偏壓電極34。又,偏壓電極330,可更被供給電漿產生用之來源電力。
陶瓷構件1111a內,於中央區域111a,從中央區域111a一側依序具備:靜電電極1111b、偏壓電極330之第一層331、第二層332、第三層333、連接於靜電電極1111b之供給層350、及加熱器電極1111c。靜電電極1111b,與供給層350之間以複數之介層351連接起來。供給層350,藉由介層352連接於端子353。
偏壓電極330中,第一層331與第二層332之間以複數之介層334連接起來,第二層332與第三層333之間以複數之介層335連接起來。第三層333,藉由介層336連接於端子337。端子337,對應於第一實施態樣之端子33a。又,偏壓電極330為第二電極之一例,第一層331及第二層332為第一層及第二層之一例。又,第二層332與第三層333,可省略其中任一者。例如,省略第二層332時,第三層333為第二層之一例。又,於中央區域111a,發揮作為偏壓電極330之功能的部分,乃是第一層331。此時,第二層332及第三層333,藉由將供給自射頻電源31之射頻信號(射頻電力)從複數處供給至第一層331,以發揮「使第一層331之電場分布均等化」的功能。亦即,藉由配置第二層332及第三層333,可提高電漿處理之面內均一性。加熱器電極1111c,藉由介層355連接於端子356。
又,陶瓷構件1111a內,於環狀區域111b,從環狀區域111b一側依序具備:偏壓電極之第三層333、供給層350、及加熱器電極357。亦即,如圖14所示,第二實施態樣之靜電吸盤1111內之各電極間、及各層間,配置有介電質亦即陶瓷構件1111a。又,於環狀區域111b,作為環組件112,配置有邊緣環1120、及蓋環1121。邊緣環1120,例如以矽、碳化矽等導電性構件(導電性材料)或半導體形成。蓋環1121,例如以石英等介電質(絕緣材料)形成。亦即,作為第二支持面一例之環狀區域111b,支持:以導電性構件形成之邊緣環1120、及以介電質形成之蓋環1121。又,作為第四電極一例的第三層333之區域340,配置在「對應於邊緣環1120」之靜電吸盤1111內,而未配置在「對應於蓋環1121」的區域341之靜電吸盤1111內。
於環狀區域111b,第三層333之區域340發揮作為偏壓電極之功能。亦即,第二實施態樣中,中央區域111a之偏壓電極的一部分、與環狀區域111b之偏壓電極一體化。又,於環狀區域111b,供給層350也具有吸附邊緣環1120之作用,來取代第一實施態樣之靜電電極1111d。加熱器電極357,藉由介層358連接於端子359。加熱器電極357,係調溫模組之一例,將邊緣環1120調節為目標溫度。
接下來,使用圖15~圖19,針對「俯視觀察靜電吸盤1111時之靜電電極1111b、第一層331、第二層332、第三層333、及供給層350」之各剖面進行說明。又,圖15~圖19中,為了使介層等之構造清楚易見,省略了一部分表示剖面之網點。圖15係顯示俯視觀察時之靜電電極一例之剖面圖。如圖15所示,靜電電極1111b形成與中央區域111a對應之圓盤狀。靜電電極1111b例如具有10μm~20μm之厚度。於靜電電極1111b,例如有16個介層351等間隔配置在圓周351a上。靜電電極1111b,藉由各介層351電性連接於供給層350。又,從中央區域111a之頂面到靜電電極1111b為止的距離(陶瓷構件1111a之厚度),例如可設定為0.35mm。
圖16係顯示俯視觀察時之偏壓電極第一層一例之剖面圖。如圖16所示,第一層331形成與中央區域111a對應之圓盤狀。第一層331例如具有10μm~20μm之厚度。有各介層351貫通其中之各區域331a內,不配置第一層331,俾防止各介層351與第一層331電性連接。亦即,區域331a中,藉由陶瓷構件1111a,使各介層351與第一層331彼此絕緣。又,從靜電電極1111b到第一層331為止的距離(陶瓷構件1111a之厚度),例如可設定為0.35mm。亦即,從中央區域111a之頂面到第一層331為止的距離,例如可設定為約0.7mm。該距離,較「從第一層331到基座1110之頂面為止」的距離(例如約5mm)為短。
圖17係顯示俯視觀察時之偏壓電極第二層一例之剖面圖。如圖17所示,第二層332形成與中央區域111a對應之圓盤狀。第二層332例如具有10μm~20μm之厚度。有各介層351貫通其中之各區域332a內,不配置第二層332,俾防止各介層351與第二層332電性連接。亦即,區域332a中,藉由陶瓷構件1111a,使介層351與第二層332彼此絕緣。於第二層332,介層334例如配置在各為同心圓之圓周334a~334d,其中在圓周334a~334c上各自等間隔配置16個,在圓周334d上等間隔配置8個,進一步在第二層332之中心配置一個。第二層332,藉由各介層334電性連接於第一層331。
圖18係顯示俯視觀察時之偏壓電極第三層一例之剖面圖。如圖18所示,第三層333,形成與「中央區域111a、及環狀區域111b中配置邊緣環1120之區域(對應於圖14中之區域340)」對應的圓盤狀。又,環狀區域111b中配置蓋環1121之區域(對應於圖14中之區域341),未形成第三層333。又,第三層333,在半徑方向之大致中央,以環狀之區域342分成內周側、與外周側。圖18中,在最外周之與「配置有蓋環1121之區域341」對應的部分、及區域342,畫有斜線,俾容易和第三層333區別。又,第三層333之內周側與外周側,藉由各介層335及第二層332來電性連接。第三層333例如具有10μm~20μm之厚度。有各介層351貫通其中之各區域333a內,不配置第三層333,俾防止各介層351與第三層333電性連接。亦即,區域333a中,藉由陶瓷構件1111a,使各介層351與第三層333彼此絕緣。於第三層333,介層335例如配置在互為同心圓之圓周335a~335d,其中在圓周335a~335c上各自等間隔配置16個,在圓周335d上等間隔配置8個,進一步在第三層333之中心配置一個。亦即,各介層335,可配置在與各介層334相同之位置。又,各介層335,亦可配置在與各介層334不同之位置,亦可具有和介層334不同之個數。又,於第三層333,用以電性連接於端子337之介層336,例如在內周側、與外周側各自配置三個。亦即,端子337可配置複數個。
圖19係顯示「俯視觀察時之連接於靜電電極的供給層一例」之剖面圖。如圖19所示,供給層350呈環狀,從中央區域111a與環狀區域111b之邊界附近,形成到「環狀區域111b中配置有邊緣環1120之區域」的一部分。供給層350例如具有10μm~20μm之厚度。於供給層350,各介層351配置在圓周351b上。亦即,供給層350,藉由各介層351電性連接於靜電電極1111b。又,供給層350,例如於「在外周側設有一處」之凸部352a配置有介層352,並藉由介層352電性連接於端子353。
接著,使用圖20,針對「中央區域111a與環狀區域111b之邊界附近」的鞘層電位進行說明。圖20係顯示第二實施態樣之環組件附近的鞘層電位一例之圖式。又,圖20中,將電漿鞘層之特定電位記載為鞘層電位343。如圖20所示,於中央區域111a,從端子337,藉由介層336、第三層333、介層335、第二層332、及介層334,供給偏壓射頻信號至第一層331,而發揮作為偏壓電極之作用。於環狀區域111b中配置有邊緣環1120之區域,從端子337藉由介層336,供給偏壓射頻信號至包含區域340之第三層333,區域340發揮作為偏壓電極之作用。此時,從第一層331經由基板W之通路的阻抗、與從區域340經由邊緣環1120之通路的阻抗相近,因此鞘層電位343之高度在基板W上、與邊緣環1120上大致相同。亦即,於環狀區域111b中配置有邊緣環1120之區域,由於設有第三層333之區域340,因此邊緣環1120上之鞘層電位343和基板W上大致相同。因此,第二實施態樣之靜電吸盤1111中,基板W之端部也有離子垂直地入射其中,因此可抑制形成在基板W之電洞的傾斜。另一方面,環狀區域111b中配置有蓋環1121之區域,由於乃是未配置第三層333之區域341,因此蓋環1121上之鞘層電位343下降。藉此,可抑制對蓋環1121造成損害、或導致其損耗。又,由於設有區域340,故「因為邊緣環1120之厚度對鞘層電位343產生的影響」得以減輕,因此可使邊緣環1120較厚,延長邊緣環1120之壽命。
[實驗結果] 接下來,使用圖21,針對第二實施態樣之實驗結果進行說明。圖21係顯示第二實施態樣之實驗結果一例之圖式。圖21中,作為基板W在直徑方向之蝕刻速率的圖形,顯示有:使用「第二實施態樣之靜電吸盤1111」的實施例之圖形360、及「供給偏壓射頻信號至基座1110h」的參考例之圖形361。至於處理條件,實施例與參考例,皆將電漿處理室10內之壓力設定為20mTorr(2.67Pa),並供給500W之27MHz來源射頻信號、1600W之400kHz偏壓射頻信號。如圖形360所示,實施例之蝕刻速率為±3.5%。又,實施例之基板W之電位(Vpp)為2424V。另一方面,如圖形361所示,參考例之蝕刻速率為±2.5%。又,參考例之基板W之電位(Vpp)為3337V。亦即,相較於參考例,實施例之蝕刻速率提高約5%,基板W之電位(Vpp)降低約28%。
此外,比較圖形360與圖形361的話,就基板W之端部附近之區域362、363而言,圖形360順利地拉上來,相對於此,圖形361則往下掉。由此差異可知:實施例中,於基板W之端部,鞘層電位並未下降而未發生傾斜,相對於此,參考例中,於基板W之端部,鞘層電位下降而發生傾斜。如上述,第二實施態樣中,由於「發揮作為偏壓電極之功能」的第一層331、及第三層333之區域340、與基板W、及邊緣環1120的距離較短,因此各通路之阻抗下降。如此一來,由於可流出較多之電流作為偏壓射頻信號,因此電壓下降,能抑制靜電吸盤1111之各部(例如被載置之基板W的背面、升降銷的孔、或氦氣供給孔等)的異常放電。又,實施例中,從射頻電源31供給與參考例相同之電力的偏壓射頻信號後,可使得蝕刻速率較參考例為高。亦即,第二實施態樣中,即便使用在高功率區域也不致發生異常放電,可提高射頻效率,而提高蝕刻速率。
以上,依各實施態樣,基板支持部11,設置在處理容器(電漿處理室10)內,具有:靜電吸盤1111,係以介電質形成,且具備支持基板W之第一支持面(中央區域111a),並於靜電吸盤1111之內部,從第一支持面側依序具備第一電極(靜電電極1111b)、第二電極(偏壓電極33、330);及基座1110,支持靜電吸盤1111;第二電極,配置於「其至第一支持面為止之距離,在其至基座為止之距離以下」的位置;第一電極,被施加用以吸附基板W之電壓;第二電極,被供給偏壓電力。其結果,可提高偏壓電力在低頻側之效率。
又,依各實施態樣,基座1110以導電性構件形成。其結果,可提高偏壓電力在低頻側之效率。
又,依各實施態樣,第二電極,配置於「其至第一支持面為止之距離,較其至基座1110為止之距離為短」的位置。其結果,可提高偏壓電力在低頻側之效率。
又,依各實施態樣,靜電吸盤1111之內部更具備加熱器電極1111c;第二電極,配置在第一電極與加熱器電極1111c之間。其結果,可使加熱器電極1111c、與偏壓電極33、330為大致相同電位。
又,依第一實施態樣,靜電吸盤1111,具備「以包圍第一支持面之方式設置,並支持邊緣環(環組件112)」之第二支持面(環狀區域111b),並於靜電吸盤1111之內部,從第二支持面側依序具備第三電極(靜電電極1111d)、第四電極(偏壓電極34);第四電極,配置於「其至第二支持面為止之距離,在其至基座1110為止之距離以下」的位置;第三電極,被施加用以吸附邊緣環之電壓;第四電極,被供給偏壓電力。其結果,於環狀區域111b,亦可提高偏壓電力在低頻側之效率。
又,依第一實施態樣,第三電極和第一電極一體構成。其結果,於環狀區域111b,亦可提高偏壓電力在低頻側之效率。
又,依各實施態樣,靜電吸盤1111,具備「以包圍第一支持面之方式設置,並支持邊緣環(環組件112)」之第二支持面(環狀區域111b),並於第二支持面之內部具備第四電極(偏壓電極34、區域340);第四電極,配置於「其至第二支持面為止之距離,在其至基座1110為止之距離以下」的位置;第四電極,被供給偏壓電力。其結果,於環狀區域111b,亦可提高偏壓電力在低頻側之效率。
又,依各實施態樣,第四電極,配置於「其至第二支持面為止之距離,較其至基座1110為止之距離為短」的位置。其結果,於環狀區域111b,亦可提高偏壓電力在低頻側之效率。
又,依各實施態樣,第四電極和第二電極一體構成。其結果,於環狀區域111b,亦可提高偏壓電力在低頻側之效率。
又,依變形例7,基座1110以介電質形成,基座與靜電吸盤1111之間配置有導電性的黏接層1112。其結果,即便基座1110為介電質,仍可以提高偏壓電力在低頻側之效率。
又,依各實施態樣,第二電極更被供給電漿產生用之來源電力。其結果,即使從基板W之底部供給來源電力,仍可提高偏壓電力在低頻側之效率。
又,依各實施態樣及變形例1、7,第二電極、與基座1110或導電性之黏接層1112未電性連接。其結果,可提高偏壓電力在低頻側之效率。
又,依變形例2~7,第二電極、與基座1110或導電性之黏接層1112電性連接;偏壓電力,被供給至基座1110或導電性之黏接層1112。其結果,可抑制在基座1110內部之各種孔的放電。
又,依各實施態樣及變形例1~6,第二電極,係使用導電膠、燒結銀、焊材、焊料、插口、板片彈簧、或供電線之歛縫部,來與基座1110或導電性之黏接層1112電性連接。其結果,可使基座1110或導電性之黏接層1112、與偏壓電極33、34、330為相同電位。
又,依各實施態樣,偏壓電力為交流或直流脈衝。其結果,可提高偏壓電力在低頻側之效率。
又,依第二實施態樣,第二電極(偏壓電極330),包含第一層(第一層331)、第二層(第二層332),並且第一層與第二層之間配置有介電質,第一層與第二層之間以複數之介層334連接起來。其結果,可抑制異常放電,並且提高面內均一性及蝕刻速率。
又,依第二實施態樣,第二支持面支持:以導電性構件或半導體形成之邊緣環1120、及以介電質形成之蓋環1121。第四電極,係配置在與邊緣環1120對應之靜電吸盤1111內,而未配置在與蓋環1121對應之靜電吸盤1111內。其結果,可抑制形成在基板W端部之電洞的傾斜。又,由於蓋環1121上之鞘層電位343下降,因此可避免對蓋環1121造成損害、或導致其損耗。
本次揭示之各實施態樣,在全部之面向皆應視為例示,而非限定之內容。上述各實施態樣,在不脫離附件之申請專利範圍及其主旨的情況下,以各式各樣之態樣進行省略、替換、變更亦可。
又,上述各實施態樣中,針對「從第二射頻信號產生部31b供給偏壓射頻信號作為偏壓電力」之情形進行說明,但不限於此。例如,從偏壓直流信號產生部32a供給偏壓直流信號作為偏壓電力亦可。
又,上述各實施態樣中,以「使用電感耦合電漿作為電漿源,來對基板W進行蝕刻等處理」之電漿處理裝置1為例進行說明,但本發明之技術不限於此。只要是「使用電漿來對基板W進行處理」之裝置,電漿源不限於電感耦合電漿,例如使用電容耦合電漿、微波電漿、磁控電漿等任何電漿源亦可。
又,本發明亦可得到如下述的構成。 (1) 一種基板支持部,配置在處理容器內,具有: 靜電吸盤,係以介電質形成,且具備支持基板之第一支持面,並於該靜電吸盤之內部,從該第一支持面側依序具備第一電極、第二電極;及 基座,支持該靜電吸盤; 該第二電極,配置於「其至該第一支持面為止之距離,在其至該基座為止之距離以下」的位置; 該第一電極,被施加用以吸附該基板之電壓; 該第二電極,被供給偏壓電力。 (2) 如該(1)之基板支持部,其中, 該基座以導電性構件形成。 (3) 如該(1)或(2)之基板支持部,其中, 該第二電極,配置於「其至該第一支持面為止之距離,較其至該基座為止之距離為短」的位置。 (4) 如該(1)~(3)中任一項之基板支持部,其中, 該靜電吸盤,其內部更具備加熱器電極; 該第二電極,配置在該第一電極與該加熱器電極之間。 (5) 如該(1)~(4)中任一項之基板支持部,其中, 該靜電吸盤,具備「以包圍該第一支持面之方式設置,並支持邊緣環」之第二支持面,並於該靜電吸盤之內部,從該第二支持面側依序具備第三電極、第四電極; 該第四電極,配置於「其至該第二支持面為止之距離,在其至該基座為止之距離以下」的位置; 該第三電極,被施加用以吸附該邊緣環之電壓; 該第四電極,被供給偏壓電力。 (6) 如該(5)之基板支持部,其中, 該第三電極,係與該第一電極一體構成。 (7) 如該(1)~(4)中任一項之基板支持部,其中, 該靜電吸盤,具備「以包圍該第一支持面之方式設置,並支持邊緣環」之第二支持面,並於該第二支持面之內部具備第四電極; 該第四電極,配置於「其至該第二支持面為止之距離,在其至該基座為止之距離以下」的位置; 該第四電極,被供給偏壓電力。 (8) 如該(5)~(7)中任一項之基板支持部,其中, 該第四電極,配置於「其至該第二支持面為止之距離,較其至該基座為止之距離為短」的位置。 (9) 如該(5)~(8)中任一項之基板支持部,其中, 該第四電極,係與該第二電極一體構成。 (10) 如該(1)之基板支持部,其中, 該基座,以介電質形成,與該靜電吸盤之間具有導電性黏接層。 (11) 如該(1)~(10)中任一項之基板支持部,其中, 該第二電極,更被供給電漿產生用之來源電力。 (12) 如該(1)~(11)中任一項之基板支持部,其中, 該第二電極,與該基座或該導電性黏接層未電性連接。 (13) 如該(1)~(11)中任一項之基板支持部,其中, 該第二電極,與該基座或該導電性黏接層電性連接; 該偏壓電力,被供給至該基座或該導電性黏接層。 (14) 如該(13)之基板支持部,其中, 該第二電極,使用導電膠、燒結銀、焊材、焊料、插口、板片彈簧、或供電線之歛縫部,來與該基座或該導電性黏接層電性連接。 (15) 如該(1)~(14)中任一項之基板支持部,其中, 該偏壓電力,為交流或直流脈衝。 (16) 如該(1)~(15)中任一項之基板支持部,其中, 該第二電極,包含第一層、第二層,並且該第一層與該第二層之間配置有該介電質,該第一層與該第二層之間以複數之介層連接起來。 (17) 如該(5)~(9)中任一項之基板支持部,其中, 該第二支持面,支持:以導電性構件或半導體形成之該邊緣環、及以介電質形成之蓋環; 該第四電極,配置在與該邊緣環對應之該靜電吸盤內,而未配置在與該蓋環對應之該靜電吸盤內。 (18) 一種電漿處理裝置,包含: 處理容器;及 基板支持部,設置在該處理容器內; 該基板支持部,具有: 靜電吸盤,係以介電質形成,且具備支持基板之第一支持面,並於該靜電吸盤之內部,從該第一支持面側依序具備第一電極、第二電極;及 基座,支持該靜電吸盤; 該第二電極,配置於「其至該第一支持面為止之距離,在其至該基座為止之距離以下」的位置; 該第一電極,被施加用以吸附該基板之電壓; 該第二電極,被供給偏壓電力。
1:電漿處理裝置 2:控制部 2a:電腦 2a1:處理部 2a2:儲存部 2a3:通訊介面 10:電漿處理室 101:介電窗 102:側壁 10e:氣體排出口 10s:電漿處理空間 11:基板支持部 111:本體部 111a:中央區域 111b:環狀區域 1110:基座 1110a:流道 1110h:基座 1111:靜電吸盤 1111a:陶瓷構件 1111b:靜電電極 1111c:加熱器電極 1111d:靜電電極 1111g:靜電電極 1111h:加熱器電極 1112:黏接層 112:環組件 1120:邊緣環 1121:蓋環 13:中央氣體注入部 13a:氣體供給口 13b:氣體流道 13c:氣體導入口 14:天線 20:氣體供給部 21:氣體源 22:流量控制器 30:電源 31:射頻電源 31a:第一射頻信號產生部 31b:第二射頻信號產生部 32:直流電源 32a:偏壓直流信號產生部 33:偏壓電極 33a:端子 330:偏壓電極 331:第一層 331a:區域 332:第二層 332a:區域 333:第三層 333a:區域 334:介層 334a~334d:圓周 335:介層 335a~335d:圓周 336:介層 337:端子 34:偏壓電極 340~342:區域 343:鞘層電位 350:供給層 351:介層 351a,351b:圓周 352:介層 352a:凸部 353:端子 355:介層 356:端子 357:加熱器電極 358:介層 359:端子 360:圖形 361:圖形 362,363:區域 40:排氣系統 60:等效電路 61:靜電電容 62,63:通路 64:等效電路 65,66:通路 70,71:圖形 72:表 80:穿通孔 80a,80b:孔 80c:歛縫部 81:絕緣套筒 81a:導電體 82,82a:插口端子 83:供電線 84:接合端子 85,85a:黏接劑 86,86a:黏接劑 87:黏接劑 87a:板片彈簧 87b:接合端子 87c:供電線 90:圖形 91:電位差 92:相位差 93,94:電位差 95:圖形 96:相位差 97:電位差 GND:接地端 I:電流 V H:交流信號 V RF:偏壓射頻信號 W:基板
[圖1]圖1係顯示本發明第一實施態樣之電漿處理裝置一例之圖式。 [圖2]圖2係顯示本實施態樣及參考例中之靜電吸盤及電漿的等效電路一例之圖式。 [圖3]圖3係顯示供給偏壓電力之實驗結果一例之圖式。 [圖4]圖4係顯示供給偏壓電力之實驗結果一例之圖式。 [圖5]圖5係顯示蝕刻處理之實驗結果一例之圖式。 [圖6]圖6係顯示「基座與偏壓電極電性絕緣時連接於偏壓電極」方法一例之圖式。 [圖7]圖7係顯示變形例1之「基座與偏壓電極電性絕緣時連接於偏壓電極」方法一例之圖式。 [圖8]圖8係顯示變形例2之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。 [圖9]圖9係顯示變形例3之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。 [圖10]圖10係顯示基座、偏壓電極、及基板各自的電位之圖像一例的圖式。 [圖11]圖11係顯示變形例4之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。 [圖12]圖12係顯示變形例5之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。 [圖13]圖13係顯示變形例6之「基座與偏壓電極電性連接時連接於偏壓電極」方法一例之圖式。 [圖14]圖14係顯示第二實施態樣之靜電吸盤一例之部分剖面圖。 [圖15]圖15係顯示俯視觀察時之靜電電極一例之剖面圖。 [圖16]圖16係顯示俯視觀察時之偏壓電極第一層一例之剖面圖。 [圖17]圖17係顯示俯視觀察時之偏壓電極第二層一例之剖面圖。 [圖18]圖18係顯示俯視觀察時之偏壓電極第三層一例之剖面圖。 [圖19]圖19係顯示「俯視觀察時之連接於靜電電極的供給層一例」之剖面圖。 [圖20]圖20係顯示第二實施態樣之環組件附近的鞘層電位一例之圖式。 [圖21]圖21係顯示第二實施態樣之實驗結果一例之圖式。
1:電漿處理裝置
2:控制部
2a:電腦
2a1:處理部
2a2:儲存部
2a3:通訊介面
10:電漿處理室
101:介電窗
102:側壁
10e:氣體排出口
10s:電漿處理空間
11:基板支持部
111:本體部
111a:中央區域
111b:環狀區域
1110:基座
1110a:流道
1111:靜電吸盤
1111a:陶瓷構件
1111b:靜電電極
1111c:加熱器電極
1111d:靜電電極
1112:黏接層
112:環組件
13:中央氣體注入部
13a:氣體供給口
13b:氣體流道
13c:氣體導入口
14:天線
20:氣體供給部
21:氣體源
22:流量控制器
30:電源
31:射頻電源
31a:第一射頻信號產生部
31b:第二射頻信號產生部
32:直流電源
32a:偏壓直流信號產生部
33,34:偏壓電極
40:排氣系統
80:穿通孔
81:絕緣套筒
81a:導電體
W:基板

Claims (18)

  1. 一種基板支持部,配置在處理容器內,具有: 靜電吸盤,係以介電質形成,且具備支持基板之第一支持面,並於該靜電吸盤之內部,從該第一支持面側依序具備第一電極、第二電極;及 基座,支持該靜電吸盤; 該第二電極,配置於其至該第一支持面為止之距離係在其至該基座為止之距離以下的位置; 該第一電極,被施加用以吸附該基板之電壓; 該第二電極,被供給偏壓電力。
  2. 如請求項1之基板支持部,其中, 該基座係以導電性構件形成。
  3. 如請求項1或2之基板支持部,其中, 該第二電極,配置於其至該第一支持面為止之距離係較其至該基座為止之距離為短的位置。
  4. 如請求項1或2之基板支持部,其中, 該靜電吸盤,其內部更具備加熱器電極; 該第二電極,配置在該第一電極與該加熱器電極之間。
  5. 如請求項1或2之基板支持部,其中, 該靜電吸盤,具備以包圍該第一支持面之方式設置並支持邊緣環之第二支持面,並於該靜電吸盤之內部,從該第二支持面側依序具備第三電極、第四電極; 該第四電極,配置於其至該第二支持面為止之距離係在其至該基座為止之距離以下的位置; 該第三電極,被施加用以吸附該邊緣環之電壓; 該第四電極,被供給偏壓電力。
  6. 如請求項5之基板支持部,其中, 該第三電極,係與該第一電極一體構成。
  7. 如請求項1或2之基板支持部,其中, 該靜電吸盤,具備以包圍該第一支持面之方式設置並支持邊緣環之第二支持面,並於該第二支持面之內部具備第四電極; 該第四電極,配置於其至該第二支持面為止之距離係在其至該基座為止之距離以下的位置; 該第四電極,被供給偏壓電力。
  8. 如請求項5之基板支持部,其中, 該第四電極,配置於其至該第二支持面為止之距離係較其至該基座為止之距離為短的位置。
  9. 如請求項5之基板支持部,其中, 該第四電極,係與該第二電極一體構成。
  10. 如請求項1之基板支持部,其中, 該基座,係以介電質形成,且與該靜電吸盤之間具有導電性黏接層。
  11. 如請求項1或10之基板支持部,其中, 該第二電極,更被供給電漿產生用之來源電力。
  12. 如請求項10之基板支持部,其中, 該第二電極,與該基座或該導電性黏接層未電性連接。
  13. 如請求項10之基板支持部,其中, 該第二電極,與該基座或該導電性黏接層電性連接; 該偏壓電力,被供給至該基座或該導電性黏接層。
  14. 如請求項13之基板支持部,其中, 該第二電極,使用導電膠、燒結銀、焊材、焊料、插口、板片彈簧、或供電線之歛縫部,來與該基座或該導電性黏接層電性連接。
  15. 如請求項1或2之基板支持部,其中, 該偏壓電力,為交流或直流脈衝。
  16. 如請求項1或2之基板支持部,其中, 該第二電極,包含第一層、第二層,並且該第一層與該第二層之間配置有該介電質,該第一層與該第二層之間以複數之介層連接起來。
  17. 如請求項7之基板支持部,其中, 該第二支持面,支持著:以導電性構件或半導體形成之該邊緣環、及以介電質形成之蓋環; 該第四電極,配置在與該邊緣環對應之該靜電吸盤內,而未配置在與該蓋環對應之該靜電吸盤內。
  18. 一種電漿處理裝置,包含: 處理容器;及 基板支持部,配置在該處理容器內; 該基板支持部,具有: 靜電吸盤,係以介電質形成,具備支持基板之第一支持面,並於該靜電吸盤之內部,從該第一支持面側依序具備第一電極、第二電極;及 基座,支持該靜電吸盤; 該第二電極,配置於其至該第一支持面為止之距離係在其至該基座為止之距離以下的位置; 該第一電極,被施加用以吸附該基板之電壓; 該第二電極,被供給偏壓電力。
TW112103220A 2022-02-01 2023-01-31 基板支持部及電漿處理裝置 TW202347406A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2022013858 2022-02-01
JP2022-013858 2022-02-01
JP2023-008538 2023-01-24
JP2023008538A JP2023112675A (ja) 2022-02-01 2023-01-24 基板支持部及びプラズマ処理装置

Publications (1)

Publication Number Publication Date
TW202347406A true TW202347406A (zh) 2023-12-01

Family

ID=87560593

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112103220A TW202347406A (zh) 2022-02-01 2023-01-31 基板支持部及電漿處理裝置

Country Status (3)

Country Link
US (1) US20230268216A1 (zh)
KR (1) KR20230117668A (zh)
TW (1) TW202347406A (zh)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6997642B2 (ja) 2018-01-30 2022-01-17 株式会社日立ハイテク プラズマ処理装置およびプラズマ処理方法
JP7059064B2 (ja) 2018-03-26 2022-04-25 株式会社日立ハイテク プラズマ処理装置

Also Published As

Publication number Publication date
US20230268216A1 (en) 2023-08-24
KR20230117668A (ko) 2023-08-08

Similar Documents

Publication Publication Date Title
JP2009170509A (ja) ヒータ内蔵静電チャックを備えたプラズマ処理装置
US20150243486A1 (en) Plasma processing apparatus
JP3292270B2 (ja) 静電吸着装置
US11600471B2 (en) Substrate support, plasma processing apparatus, and focus ring
US11798791B2 (en) Substrate support and plasma processing apparatus
TW201406213A (zh) 電漿處理裝置
JP4467667B2 (ja) プラズマ処理装置
TW202347406A (zh) 基板支持部及電漿處理裝置
US20230090650A1 (en) Plasma processing apparatus
JP2023112675A (ja) 基板支持部及びプラズマ処理装置
JP2023002987A (ja) 基板支持器、プラズマ処理装置、及びエッジリング
CN116544167A (zh) 基片支承部和等离子体处理装置
US20240258078A1 (en) Plasma processing apparatus, electrostatic chuck, and plasma processing method
US20240062991A1 (en) Plasma processing apparatus and substrate processing method
US20220270854A1 (en) Plasma processing apparatus and substrate supporter
CN115602518A (zh) 基片支承体、基片支承体组件和等离子体处理装置
US20240087857A1 (en) Plasma processing apparatus and substrate support
WO2024171714A1 (ja) プラズマ処理装置
TW202333191A (zh) 電漿處理裝置及靜電吸盤
TW202232572A (zh) 電漿處理裝置及電漿處理方法
TW202341344A (zh) 基板支持器及電漿處理裝置
JP2024066928A (ja) プラズマ処理装置及び基板支持台
CN115799029A (zh) 等离子体处理方法及等离子体处理装置
CN115775716A (zh) 基片支承体组件和等离子体处理装置
JP2023165222A (ja) 静電チャック、基板支持アセンブリ、及びプラズマ処理装置