TW202335066A - 使用極薄光阻的電路基板全板鍍銅減除法製程 - Google Patents

使用極薄光阻的電路基板全板鍍銅減除法製程 Download PDF

Info

Publication number
TW202335066A
TW202335066A TW111105853A TW111105853A TW202335066A TW 202335066 A TW202335066 A TW 202335066A TW 111105853 A TW111105853 A TW 111105853A TW 111105853 A TW111105853 A TW 111105853A TW 202335066 A TW202335066 A TW 202335066A
Authority
TW
Taiwan
Prior art keywords
layer
copper plating
photoresist layer
photoresist
area
Prior art date
Application number
TW111105853A
Other languages
English (en)
Inventor
李家銘
Original Assignee
李家銘
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 李家銘 filed Critical 李家銘
Priority to TW111105853A priority Critical patent/TW202335066A/zh
Publication of TW202335066A publication Critical patent/TW202335066A/zh

Links

Images

Landscapes

  • Manufacturing Of Printed Circuit Boards (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

一種電路基板全板鍍銅減除法製程,包括:在一電路基板的一銅箔層上形成至少一鍍銅層;在該鍍銅層表面形成一光阻層,該光阻層的厚度不大於10μm;對該光阻層進行曝光處理,使該光阻層一部份成為保留區且另一部份成為待移除區;將該待移除區的光阻層移除而裸露其原先覆蓋的所述鍍銅層;以蝕刻液移除裸露的所述鍍銅層及所述裸露的鍍銅層原先覆蓋的所述銅箔層;以及移除該保留區的光阻層。

Description

使用極薄光阻的電路基板全板鍍銅減除法製程
本發明是關於一種電路基板的銅層圖形化技術,特別是關於一種電路基板全板鍍銅減除法製程。
電路基板的電路圖形化處理中,經常需要對電鍍銅層進行貼附/塗布光阻、曝光、顯影、蝕刻等一系列處理,其中,全板鍍銅減除法是其中一種常見的電路圖形化製程。
現有的全板鍍銅減除製程中,在電鍍銅層上所形成的光阻層一般都在15μm以上,這是因為在該技術領域中普遍存在著一種技術偏見:如果使用過薄的光阻層,薄光阻層容易在蝕刻製程中,因受到蝕刻液的噴洗而導致破損;另一方面,該技術領域所屬技術人員也普遍認為薄光阻層的製作良率偏低。
除此之外,現有的全板鍍銅減除製程中,光阻曝光時所使用的光束並非是理想的平行光,其光束無可避免地具有平行半角及傾斜角,這使得曝光製程無可避免地產生曝光誤差,從而導致難以製作具有較小線寬解析度(L/S Resolution)的電路圖形。
有鑑於此,本發明之主要目的在於提供一種能製作具有較小線寬解析度的電路基板全板鍍銅減除法製程。
為了達成上述的目的,本發明提供一種電路基板全板鍍銅減除法製程,包括: 在一電路基板的一銅箔層上形成至少一鍍銅層; 在該鍍銅層表面形成一光阻層,該光阻層的厚度不大於10μm; 對該光阻層進行曝光處理,使該光阻層一部份成為保留區且另一部份成為待移除區; 將該待移除區的光阻層移除而裸露其原先覆蓋的所述鍍銅層; 以蝕刻液移除裸露的所述鍍銅層及所述裸露的鍍銅層原先覆蓋的所述銅箔層;以及 移除該保留區的光阻層。
本發明一改本技術領域的技術偏見,捨棄使用厚度較厚的光阻層,改採用厚度不大於10μm的極薄光阻層。本申請的發明人發現,在全板鍍銅減除法製程中,極薄光阻層所覆蓋的鍍銅層並沒有預先形成孔洞,因此極薄光阻層並不易在蝕刻液噴洗的過程中破損;但另一方面,極薄光阻層出於其厚度極薄的特性,使得曝光時光束需要穿透光阻層的垂直距離(即光阻的厚度方向)顯著減少,因此縱使光束存在平行半角及傾斜角,也會因為所穿越的垂直距離縮短而一併減少橫向曝光誤差,曝光誤差一旦明顯降低,即有助於實現更精細的線寬解析度。
請參考第1至8圖,所繪示者是本發明的電路基板全板鍍銅減除法製程的其中一實施例。
首先,請參考第1圖,在一電路基板10的一銅箔層11上形成至少一鍍銅層12,鍍銅層12例如是以電鍍方式形成,鍍銅層12的數量可視需求增加。需說明的是,所述銅箔層11可以是以化學鍍銅法形成的。
請參考第2、3圖,在鍍銅層12的表面形成一光阻層20,光阻層20的厚度不大於10μm。本實施例中,光阻層20被形成於鍍銅層12表面前是被塗布於一PET膜21,其中,光阻層的厚度均勻度較佳可被控制於±2μm或更高的均勻度。
而後,如第4圖所示,PET膜21被移除,亦即,PET膜21是在光阻層20被形成於鍍銅層12表面後、進行後續曝光處理前被移除,從而使得後續曝光處理時,光阻層20的表面不具有該PET膜。
如第5圖所示,使用曝光機31及光罩32對光阻層20進行曝光處理,使光阻層20一部份成為保留區201且另一部份成為待移除區202。本實施例中,曝光處理是以非接觸式曝光方式進行,但並不以此為限。需說明的是,本實施例所使用的光阻層20適用於正顯影製程(正性光阻),亦即,受光束照射的區域會溶解於顯影液中,從而,本實施例中,受光束照射的區域為待移除區;在其他可能的實施方式中,也可以使用適用於負顯影製程的光阻層(負性光阻),此時,未受光束照射的區域會溶解於顯影液中,亦即,未受光束照射的區域為待移除區;從而,正性光阻及負性光阻的保留區及待移除區會是相反的,並不侷限於本實施例所示的位置。
接著,請參考第6圖,將待移除區202的光阻層20移除而裸露其原先覆蓋的鍍銅層12。
如第7圖所示,以蝕刻液40移除裸露的鍍銅層12及所述裸露鍍銅層12原先覆蓋的銅箔層11,亦即,未被保留區201的光阻層20覆蓋的鍍銅層12及銅箔層11被蝕刻液移除了。需說明的是,在蝕刻製程中,保留區201的光阻層20底部受到鍍銅層12的支撐,因此不易在蝕刻液沖洗的過程中產生破損。
最後,如第8圖所示,移除保留區的光阻層,完成至少一部份所需的電路圖形化處理。
10:電路基板 11:銅箔層 12:鍍銅層 20:光阻層 201:保留區 202:待移除區 21:PET膜 31:曝光機 32:光罩 40:蝕刻液
第1至8圖是本發明其中一實施例的製程示意圖。
12:鍍銅層
20:光阻層
21:PET膜

Claims (3)

  1. 一種使用極薄光阻的電路基板全板鍍銅減除法製程,包括: 在一電路基板的一銅箔層上形成至少一鍍銅層; 在該鍍銅層的表面形成一光阻層,該光阻層的厚度不大於10μm; 對該光阻層進行曝光處理,使該光阻層一部份成為保留區且另一部份成為待移除區; 將該待移除區的光阻層移除而裸露其原先覆蓋的所述鍍銅層; 以蝕刻液移除裸露的所述鍍銅層及所述裸露的鍍銅層原先覆蓋的所述銅箔層;以及 移除該保留區的光阻層。
  2. 如請求項1所述使用極薄光阻的電路基板全板鍍銅減除法製程,其中所述光阻層的厚度均勻度為±2μm。
  3. 如請求項1所述使用極薄光阻的電路基板全板鍍銅減除法製程,其中該光阻層被形成於該鍍銅層表面前是被塗布於一PET膜,並且,在該光阻層被形成於該鍍銅層表面後、該光阻層進行曝光處理前,該PET膜被移除而使該光阻層進行曝光處理時,該光阻層的表面不具有該PET膜。
TW111105853A 2022-02-17 2022-02-17 使用極薄光阻的電路基板全板鍍銅減除法製程 TW202335066A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW111105853A TW202335066A (zh) 2022-02-17 2022-02-17 使用極薄光阻的電路基板全板鍍銅減除法製程

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111105853A TW202335066A (zh) 2022-02-17 2022-02-17 使用極薄光阻的電路基板全板鍍銅減除法製程

Publications (1)

Publication Number Publication Date
TW202335066A true TW202335066A (zh) 2023-09-01

Family

ID=88927549

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111105853A TW202335066A (zh) 2022-02-17 2022-02-17 使用極薄光阻的電路基板全板鍍銅減除法製程

Country Status (1)

Country Link
TW (1) TW202335066A (zh)

Similar Documents

Publication Publication Date Title
US7025865B2 (en) Method for producing metal mask and metal mask
US4328298A (en) Process for manufacturing lithography masks
TW201726289A (zh) 成膜遮罩之製造方法
TWI487443B (zh) 基板結構的製造方法及以此方法製造的基板結構
TW202335066A (zh) 使用極薄光阻的電路基板全板鍍銅減除法製程
JP4676317B2 (ja) レジストパターンの形成方法、回路基板の製造方法及び回路基板
JPH04181749A (ja) 2層tab製造用フォトマスク
US20130044041A1 (en) Portable electronic device, antenna structure, and antenna producing process thereof
CN116744564A (zh) 使用极薄光阻的电路基板全板镀铜减除法制程
KR20130060999A (ko) 패턴 형성 방법
TWI823259B (zh) 無膜式乾式光阻曝光製程
JP2002076575A (ja) 半導体装置用基板の製造方法
US5773198A (en) Method of forming high resolution circuitry by depositing a polyvinyl alcohol layer beneath a photosensitive polymer layer
JP2014077186A (ja) メタルマスクの製造方法
KR101777772B1 (ko) 금속 마스터 몰드 제조방법 및 그 제조방법에 의해 제조된 마스터 몰드
CN116744565A (zh) 无膜式干式光阻曝光制程
KR20000063830A (ko) 감광막을 이용한 연성 인쇄회로기판의 구리 회로배선 형성방법.
JP2012214858A (ja) パターン形成方法
JP4421706B2 (ja) 表面にメッキパターンを備えた金属部品の製造方法
CN113380607A (zh) 一种晶圆曝光方法
JPH0760927B2 (ja) 印刷配線板の製造方法
TW202335543A (zh) 配線基板之製造方法、配線基板、光掩模及曝光描繪資料結構
JPS59147430A (ja) 微細回路の形成方法
JPH03228052A (ja) プリント配線板の製造方法
JPH06260366A (ja) 金属薄層パターンの製造方法及びパターン形成用フィルム並びにフィルムコンデンサー