TW202310275A - 在堆疊式半導體裝置中之混合金屬結構以及相關聯之系統及方法 - Google Patents
在堆疊式半導體裝置中之混合金屬結構以及相關聯之系統及方法 Download PDFInfo
- Publication number
- TW202310275A TW202310275A TW111125679A TW111125679A TW202310275A TW 202310275 A TW202310275 A TW 202310275A TW 111125679 A TW111125679 A TW 111125679A TW 111125679 A TW111125679 A TW 111125679A TW 202310275 A TW202310275 A TW 202310275A
- Authority
- TW
- Taiwan
- Prior art keywords
- bonding
- sites
- semiconductor die
- site
- die
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76898—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/07—Structure, shape, material or disposition of the bonding areas after the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L24/08—Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/16146—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06524—Electrical connections formed on device or on substrate, e.g. a deposited or grown layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06527—Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06565—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Wire Bonding (AREA)
Abstract
本文中揭示一種具有混合金屬結構之堆疊式半導體裝置以及相關聯之系統及方法。該堆疊式半導體裝置可包括一第一半導體晶粒及一第二半導體晶粒。該第一半導體晶粒可包括一頂部表面、該頂部表面處之一第一接合位點,及該第一表面處之與該第一接合位點間隔開之一第二接合位點。該第二半導體晶粒可包括面向該第一半導體晶粒之該頂部表面之一下部表面、該下部表面處之一第三接合位點,及該下部表面處之一第四接合位點。該第三接合位點包括藉由一金屬-金屬接合件接合至該第一接合位點之一導電結構。該下部表面處之該第四接合位點包括接合至該第二接合位點之一焊料球。
Description
本發明大體上係關於用於堆疊式半導體裝置之系統及方法。詳言之,本發明技術係關於堆疊式半導體裝置,在堆疊式半導體裝置中具有混合金屬結構接合晶粒。
諸如記憶體裝置、微處理器及其他電子裝置之微電子裝置通常包括安裝至基板且包覆在保護性覆蓋物中之一或多個半導體晶粒。半導體晶粒包括功能特徵,例如記憶體單元、處理器電路、互連電路系統等。為減小半導體晶粒所佔據之體積並增大所得半導體總成之容量及/或速度,半導體晶粒製造商承受著愈來愈大的壓力。為滿足此等需求,半導體晶粒製造商通常豎直疊加地堆疊多個半導體晶粒,以增大半導體晶粒及/或總成所安裝至的電路板或其他元件上之有限面積內之微電子裝置之容量或效能。
此外,半導體晶粒製造商已不斷地減小接合線厚度以減小半導體晶粒堆疊之總高度及/或已減小接合特徵之間的節距以減小晶粒堆疊之縱向佔據面積。然而,減小可引起晶粒之間的接合問題。舉例而言,半導體晶粒堆疊之間的傳統焊料接合通常具有擠出部分。隨著高度要求收縮,晶粒壓縮在一起,從而產生可在接合特徵之間形成熱及/或電短路之更多擠出。接合特徵之間的節距之減小亦可使擠出部分在接合特徵之間形成短路。
概述
本文中揭示一種具有混合金屬結構之堆疊式半導體裝置以及相關聯之系統及方法。該堆疊式半導體裝置包括第一半導體晶粒及第二半導體晶粒。第一半導體晶粒具有頂部表面及與頂部表面相對之底部表面。一或多個第一接合位點定位於頂部表面上。一或多個第二接合位點在頂部表面處定位成與第一接合位點間隔開。第二半導體晶粒包括面向第一半導體晶粒之頂部表面之下部表面。一或多個第三接合位點定位於對應於第一接合位點之下部表面處。一或多個第四接合位點定位於對應於第二接合位點之下部表面處。第三接合位點包括藉由金屬-金屬接合件接合至第一接合位點之導電結構。第四接合位點包括接合至第二接合位點之焊料結構(例如,焊料球、焊料柱等) (例如,使用傳統的焊料接合技術)。亦即,堆疊式半導體裝置具有混合接合方案,該混合接合方案包括一或多個金屬-金屬接合件(例如,金屬-金屬接頭,在本文中有時被稱為「無焊料」接合件)及堆疊式半導體晶粒上之接合位點之間的一或多個焊料接合(例如,焊料接頭)。混合接合方案可利用焊料接合之益處(例如,自對準、成本等),同時使焊料接合之缺點(例如,接合位點之間的短路風險)最小化。此外,混合接合方案可利用金屬-金屬接合件之益處(品質連接、短路風險低),同時解決金屬-金屬接合件之限制(例如,對準)。
在一些實施例中,金屬-金屬接合件在半導體晶粒之間形成帶電電連接,而焊料接合在半導體晶粒中之熱結構之間形成熱連接。在一些實施例中,第一接合位點至第四接合位點中之每一者通常對應於半導體晶粒中之特徵(例如,穿基板通孔、重佈層、熱特徵及/或任何其他合適元件)。在一些實施例中,第一接合位點及第二接合位點之結構大體上類似。在一些此類實施例中,第一接合位點及第二接合位點在相同製造製程中形成。舉例而言,可藉由相同銅沈積製程形成第一接合位點及第二接合位點。此外,在一些實施例中,第一接合位點與第三接合位點之間的金屬-金屬接合件為銅-銅接合件。
為了便於參考,本文中有時參考相對於各圖中展示之實施例之空間定向的頂部及底部、上部及下部、向上及向下及/或水平平面、x-y平面、豎直或z方向來描述堆疊式半導體裝置及其中之組件。然而,應理解,在不改變本發明技術之所揭示實施例之結構及/或功能的情況下,堆疊式半導體裝置及其中之組件可移動至不同空間定向且在不同空間定向中使用。
附圖之描述
圖1為根據本發明技術之一些實施例的在半導體晶粒之間具有混合金屬結構之堆疊式半導體裝置100 (「裝置100」)之橫截面圖。在所繪示之實施例中,裝置100包括具有第一表面104 (例如,上部表面或晶粒堆疊表面)及與第一表面104相對之第二表面106 (例如,下部表面)的封裝基板102。半導體晶粒110 (「晶粒110」,個別地稱為第一晶粒110a至第四晶粒110d)堆疊於封裝基板102之第一表面104上,且模製化合物安置於晶粒110中之每一者之間以及第四晶粒110d (例如,最下晶粒)與封裝基板102之間。
如參考第一晶粒110a (例如,最上部晶粒)所繪示,晶粒110中之每一者具有第一表面112 (例如,上部表面或頂部表面)及第二表面114 (例如,下部表面或底部表面)。晶粒110中之每一者可包括由第一表面112及第二表面114處之介電基板118絕緣之主半導體基板116。第一晶粒110a包括由第一表面112承載之接合位點120a之第一陣列、至少部分地延伸穿過第一晶粒110a之穿基板通孔130 (「TSV 130」)之陣列,以及由第二表面114承載之接合位點120b之第二陣列。在所繪示之實施例中,TSV 130完全延伸穿過第一晶粒110a;接合位點120a之第一陣列中之每一個別接合位點直接耦接至個別TSV 130;且接合位點120b之第二陣列中之每一個別接合位點直接耦接至個別TSV 130。在各種其他實施例中,TSV 130中之一或多者可僅部分地延伸穿過第一晶粒110a,接合位點120a之第一陣列中之一或多個接合位點可耦接至第一表面112上之另一結構(例如,耦接至重佈層、熱元件或另一合適結構中之跡線),及/或接合位點120b之第二陣列中之一或多個接合位點可耦接至第二表面114上之另一結構。
如在圖1中進一步繪示,接合位點120a之第一陣列包括一或多個第一接合位點122 (展示為兩個)及與第一接合位點122間隔開之一或多個第二接合位點124 (展示為兩個)。在所繪示之實施例中,第一接合位點122及第二接合位點124之結構大體上類似。舉例而言,如所繪示,第一接合位點122及第二接合位點124可各自具有接合結構,該接合結構包括在第一表面112處接合至第一TSV 132及第二TSV 134之導電墊121、由導電墊121承載之金屬墊126,以及由金屬墊126承載之接合膜128。
在各種實施例中,導電墊121可由合適導電金屬形成,例如,銅、金、銀、鋁或任何其他合適導電材料。類似地,在各種實施例中,金屬墊126可由合適導電金屬形成,例如,銅、金、銀、鋁或任何其他合適導電材料。類似地,在各種實施例中,接合膜128可由合適導電金屬形成,例如,銅、金、銀、鋁或任何其他合適導電材料。在各種實施例中,導電墊121、金屬墊126及接合膜128可由相同導電材料及/或不同導電材料形成。舉例而言,在一些實施例中,導電墊121及金屬墊126由銅形成,而接合膜128由金形成。導電墊121及金屬墊126之銅構造可幫助降低製造成本,而接合膜128之金構造可幫助改良第一接合位點122之表面之接合能力。
接合位點120b之第二陣列包括一或多個第一接合位點142 (展示為兩個)及與第一接合位點142間隔開之一或多個第二接合位點144 (展示為兩個)。在所繪示之實施例中,第一接合位點142之結構大體上不同於第二接合位點144之結構。如所繪示,第一接合位點142之結構大體上類似於上文所論述之第一接合位點122之結構。舉例而言,第一接合位點142包括在第二表面114處接合至第一TSV 132之導電墊141、由導電墊141承載之金屬墊146,以及由金屬墊146承載之接合膜148。同樣如上文所論述,在各種實施例中,導電墊141、金屬墊146及/或接合膜148可由合適導電金屬形成,例如,銅、金、銀、鋁或任何其他合適導電材料。舉例而言,在一些實施例中,導電墊141及金屬墊146由銅形成,而接合膜148由金形成。
在一些實施例中,金屬墊126、146中之每一者由充分精煉的金屬材料形成,以允許金屬墊126、146彼此直接接合。舉例而言,在一些實施例中,金屬墊126、146中之每一者由具有相對不含(或不含)缺陷之接合表面之銅形成。在此類實施例中,可省略接合膜128、148,且金屬墊126、146中之銅可以金屬-金屬接合件之形式直接接合。
然而,第二接合位點144之結構大體上不同於第二接合位點124之結構。在所繪示之實施例中,第二接合位點144包括接合至第二TSV 134之導電墊141、由導電墊141承載之金屬墊156,以及由金屬墊156承載之焊料結構158。導電墊141及/或金屬墊156可由合適導電金屬形成,例如,銅、金、銀、鋁或任何其他合適導電材料。焊料結構可為一焊料球、焊料材料柱或任何其他合適結構。
如在圖1中進一步繪示,第二晶粒110b至第四晶粒110c中之每一者包括接合位點120a之第一陣列及接合位點120b之第二陣列。在裝置100中之每一接合界面處,相對較低晶粒之接合位點120a之第一陣列接合至相對較高晶粒之接合位點120b之第二陣列。舉例而言,如關於第一晶粒110a及第二晶粒110b所繪示,第二晶粒110b上之接合位點120a之第一陣列接合至第一晶粒110a處之接合位點120b之第二陣列。詳言之,第二晶粒110b上之第一接合位點122藉由接合膜128、148之間的金屬-金屬接合件接合至第一晶粒110a之第一接合位點142,而第二晶粒110b上之第二接合位點124藉由接合膜128與焊料結構158之間的焊料接合接合至第一晶粒110a之第二接合位點144。
在接合程序期間,第二接合位點124、144之間的焊料接合程序可幫助對準第一晶粒110a及第二晶粒110b (例如,藉由焊料自對準程序)。然而,接合程序擠壓焊料結構158,該焊料結構在一x-y平面中朝向其他接合位點向外漂移。若裝置100中之每一接合都為焊料接合,則接合位點分隔開之距離必須至少為漂移距離的兩倍,以避免接合位點之間的短路。當圖1中所繪示之類型之裝置之高度要求收縮時,堆疊中之晶粒110更緊密地壓縮在一起,此可增加焊料結構158漂移之平均距離。此外,可能需要減小接合位點之間的距離(例如,減小節距),以減小裝置100之x-y佔據面積及/或提供晶粒110之間的額外通信線路。由於高度及節距減小,在接合位點之間擠出之焊料可在接合位點之間形成短路,由此損害裝置100之效能。第一接合位點122、142之間的金屬-金屬接合件對於在接合位點之間形成短路不具有相同的擠出問題,且金屬-金屬接合件可在接合位點之間提供高品質連接。然而,金屬-金屬接合件不適用於節距大於5微米(μm)之接合位點,例如由於對準接合位點之成本較高。
第一接合位點142及第二接合位點144之混合構造以及裝置100中之混合接合方案降低了在接合位點之間形成橋接器的可能性,同時維持焊料接合之許多益處。舉例而言,如下文關於圖4A至圖4D更詳細地論述,可首先接合第二接合位點124、144以對準第一晶粒110a及第二晶粒110b,接著可在第一接合位點122、142之間形成金屬-金屬接合件。此外,混合接合方案可利用第一接合位點122、142之間的金屬-金屬接合件之益處。舉例而言,在一些實施例中,第一TSV 132為晶粒110之間的電通信通道(例如,帶電TSV),而第二TSV 134形成晶粒110之間的熱通信通道(例如,熱耗散路線)。金屬-金屬接合件可幫助確保晶粒110之間的品質電連接,而焊料接合可幫助確保晶粒110準確地對準。
當柱節距及/或接合線厚度足夠小使得純焊料接合方案開始形成太多短路時,裝置100中之混合接合方案可為尤其有利的。在各種實施例中,例如,當柱節距高於約3 μm、在約60 μm與約4 μm之間或在約40 μm與約5 μm之間時,可使用混合金屬接合結構。在一些實施例中,當晶粒110之間的接合線厚度在約1 μm與30 μm之間、在約2 μm與約25 μm之間、在約5 μm與約20 μm之間或在約10 μm與約20 μm之間時,可使用混合金屬接合結構。
圖2A至圖2J繪示根據本發明技術之一些實施例的用於在半導體晶粒110上產生接合位點之程序。下文關於圖2A至圖2J所描述之程序可例如用於產生上文關於圖1所論述之接合位點120b之第二陣列中之混合導電結構。此外,下文所描述之程序可在介電基板118 (圖1)已沈積於第二表面114上且導電層121' (例如,至導電墊121之前驅體)已沈積於介電基板118上之後開始。
圖2A繪示使光阻材料220沈積在晶粒110之第二表面114上且對其進行圖案化之後的晶粒110。如所繪示,對光阻材料220進行圖案化可在光阻材料220中形成曝露晶粒110中之一或多個TSV 130之上的導電層121'之通孔222。在一些實施例中,通孔222曝露對應於穿過晶粒110之帶電通信通道之TSV 130。
圖2B繪示在金屬鍍覆一或多個通孔222以形成金屬墊146之一或多個例項之後的晶粒110。如圖2B中所繪示,可藉由金屬鍍覆製程將通孔222中之每一者填充至光阻材料220之上部表面221處或附近之位階。如在圖2B中進一步繪示,金屬墊146可在金屬鍍覆製程之後具有不相似的高度。
圖2C繪示在自金屬墊146中之每一者之上部表面147移除材料之後的晶粒110。如下文關於圖5A及圖5B更詳細地論述,移除製程可確保金屬墊146具有大體上均一的高度及/或上部表面147相對不含缺陷。
圖2D繪示在金屬墊146之上部表面147上進行金屬鍍覆製程以沈積接合膜148之後的晶粒110。在一些實施例中,接合膜148可在晶粒110之進一步處理期間保護金屬墊146,由此防止雜質重新引入至上部表面147中。在一些實施例中,接合膜148可為至少部分地基於形成上文關於圖1所論述之金屬-金屬接合件之金屬能力而選擇之導電金屬。舉例而言,在一些實施例中,接合膜148為金層。
如上文所論述,在一些實施例中,省略接合膜148。在此類實施例中,用於產生接合位點之第一陣列之程序可省略圖2D之第二金屬鍍覆製程。舉例而言,在一些實施例中,金屬墊146可具有足夠均一的上部表面147及/或由用於形成金屬-金屬接合件之合適金屬形成以省略第二沈積製程。
此外,在一些實施例中,用於產生接合位點之第一陣列之程序可省略上文關於圖2C所論述之移除製程。舉例而言,在一些實施例中,上文關於圖2B所論述之沈積製程可產生高度在可接受容差範圍內之金屬墊146,使得移除製程為不必要的。在另一實例中,圖2D之第二沈積製程可考慮高度之差異。
圖2E繪示在將接合膜148沈積至金屬墊146上以完成在第一接合位點142處之導電結構之形成之後的晶粒110。一旦完成導電結構,就可自晶粒110剝離光阻材料220。
圖2F繪示在晶粒110之第二表面114上使第二光阻材料230沈積及圖案化之後的晶粒110。如所繪示,使第二光阻材料230圖案化形成曝露晶粒110中之一或多個TSV 130之上的導電層121'之通孔234。在一些實施例中,光阻材料中之通孔234曝露對應於穿過晶粒110之熱通道之TSV 130。
圖2G繪示在依次沈積金屬墊156及焊料結構158之金屬及焊料鍍覆製程之後的晶粒110。如所繪示,所得焊料墊可具有不同高度,但各自具有接合至金屬墊156之矩形結構。
圖2H繪示在自晶粒110剝離第二光阻材料230之後的晶粒110。圖2I繪示在蝕刻導電層121'以曝露晶粒110之第二表面114且隔離新形成之導電結構之後的晶粒110。亦即,逐出程序自導電層121'移除材料以隔離第一接合位點142及第二接合位點144之導電墊121。
圖2J繪示在重新塑形焊料結構158之焊料回焊程序之後的晶粒110。在一些實施例中,焊料回焊程序可改良金屬墊156與焊料結構158之間的接合。在一些實施例中,焊料回焊程序可改良晶粒110上之焊料結構158之高度之均一性。
圖3A至圖3H繪示根據本發明技術之一些實施例的用於在半導體晶粒110上產生大體上類似的接合位點之陣列之程序。下文關於圖3A至圖3H所描述之程序可例如用於產生上文關於圖1所論述之接合位點120a之第一陣列。在所繪示之實施例中,圖3A至圖3H之程序在上文關於圖2A至圖2J所論述之程序之後發生。在其他實施例中,圖3A至圖3H之程序在形成接合位點120b之第二陣列之混合導電結構之前發生。
參考圖3A,程序可藉由將晶粒110固定在諸如承載晶圓之承載結構302上而開始。在一些實施例中,承載晶圓包括與接合位點120b之第二陣列中之導電結構等高的保護材料304 (例如,模製材料)。一旦安裝,就可處理晶粒110之未處理第一表面112'以曝露晶粒110中之TSV 130。
圖3B繪示在第一表面112'上之塊狀移除及/或薄化程序之後的晶粒110,該程序在TSV 130上方之高程處與第一表面112''一起完成。在各種實施例中,塊狀薄化程序可包括研磨程序及/或化學機械平坦化(CMP)程序以快速及/或有效地自第一表面112''移除半導體基板116材料。
圖3C繪示在第二移除及/或薄化程序之後的晶粒110,從而在平行於TSV 130或剛好在該等TSV下方之高程處產生第一表面112。在一些實施例中,第二移除製程為乾式蝕刻製程,以小心地移除半導體基板116材料,同時使對TSV 130之損壞及/或自該等TSV之移除最小化。
圖3D繪示例如藉由化學氣相沈積製程在晶粒110之第一表面112上沈積介電層118 (及/或鈍化層)之後的晶粒110。如圖3D中所繪示,沈積製程可產生介電層118,TSV 130之最近曝露之末端。
圖3E繪示在重新曝露晶粒110中之TSV 130之選用移除製程及沈積導電層121'之沈積製程之後的晶粒110。在各種實施例中,選用移除製程可包括CMP製程、乾式蝕刻製程或其他合適移除製程,從而在晶粒110之第一表面112上產生完成之介電層118。
如在圖3E中進一步繪示,一旦TSV 130曝露,沈積製程就可橫越第一表面112沈積導電層121'。在一些實施例中,導電層121'為金屬晶種層。導電層121'中使用之金屬之實例包括銅、錫、鋁、金、銀及/或任何其他合適金屬。在一些實施例中,導電層121'藉由物理氣相沈積(PVD)製程沈積。
圖3F繪示在導電層121'之上使第三光阻材料320沈積及圖案化之後的晶粒110。如所繪示,圖案化可產生通孔322,該等通孔在大體上對應於晶粒110中之TSV 130之位置中曝露導電層121'。在一些實施例中,通孔322中之每一者具有大體上類似的大小及形狀。在其他實施例中,通孔322可具有不同大小及/或形狀。舉例而言,對應於穿過晶粒110之帶電通信通道的通孔之第一群組可具有經組態以與第一接合位點142 (圖1)上之導電結構配合之大小,而對應於穿過晶粒110之熱通道的通孔之第二群組可具有經組態以與第二接合位點144上之導電結構配合之大小。
圖3G繪示在鍍覆製程之後的晶粒110,以將金屬墊126及接合膜128沈積在通孔322中,由此形成第一接合位點122及第二接合位點124。如圖3G中所繪示,通孔322之大體上等效寬度產生第一接合位點122與第二接合位點124之間的大體上等效寬度。如上文所論述,第一接合位點122及第二接合位點124可形成有與在另一半導體晶粒及/或另一合適基板之第二表面114上之第一接合位點142及第二接合位點144 (圖1)之寬度對應的不同寬度。在所繪示之實施例中,鍍覆程序亦產生具有大體上均一高度之第一接合位點122及第二接合位點124。在其他實施例中,鍍覆程序可經調整以產生具有不同高度之第一接合位點122及第二接合位點124,以進一步促進與對應接合位點之間的接合。此外,鍍覆製程可省略將接合膜128沈積在與第一接合位點122相關聯之金屬墊126中。
圖3H繪示在自晶粒110剝離第三光阻材料320以曝露導電層121'之後的晶粒110。如進一步繪示,程序接著包括蝕刻曝露之導電層121'以隔離導電墊121 (且因此隔離第一接合位點122及第二接合位點124)且曝露晶粒110之第一表面112。
儘管上文關於圖2A至圖3H所描述之程序描述首先在半導體晶粒上產生混合導電結構,但應理解,在一些實施例中,以不同次序產生晶粒110。舉例而言,在一些實施例中,晶粒110之第一表面112上之大體上類似的導電結構在產生晶粒110之第二表面114上之混合導電結構之前產生(例如,藉由將上文關於圖2A至圖2J所描述之程序替換為上文關於圖3F至圖3H所描述之程序)。
圖4A至圖4D繪示根據本發明技術之一些實施例的用於形成具有混合導電結構之堆疊式半導體裝置之程序。可例如在根據上文關於圖2A至圖3H所論述之實施例在晶粒110上產生混合結構之後完成所描述之程序。
參考圖4A,可自承載結構302剝離一或多個晶粒110 (展示為一個)。舉例而言,晶粒110可與承載晶圓之基板解除接合及/或自模製材料剝離。在一些實施例中,在圖4A處之程序包括切割一晶圓(未展示)以自晶圓中單體化晶粒110。
參考圖4B,一或多個晶粒110 (展示為兩個)可堆疊於封裝基板102之頂部上。在所繪示之實施例中,第二晶粒110b堆疊於封裝基板102之上部表面104上,且第一晶粒110a堆疊於第二晶粒110b之頂部上。在一些實施例中,多個晶粒可堆疊於各種其他基板上。舉例而言,在一些實施例中,可在基底晶粒附接至封裝基板102或任何其他合適材料之前或之後將一或多個晶粒110堆疊於基底晶粒上。如圖4B中所繪示,堆疊晶粒110可包括將第一晶粒110a上之接合位點120b之第二陣列與第二晶粒110b上之接合位點120a之第一陣列大體上對準。
圖4C繪示在焊料回焊程序及/或熱壓接合程序之後的裝置100。焊料回焊程序在第一晶粒110a上之第二接合位點144與第二晶粒110b上之第二接合位點124之間形成接合。如所繪示,焊料回焊程序包括壓縮晶粒110,從而導致在水平平面上擠出一些焊料結構158。在一些實施例中,焊料回焊程序建立穿過裝置100之熱通道434。在一些實施例中,焊料回焊程序進一步對準晶粒110,由此校正來自堆疊之對準中之任何微小錯誤。當焊料調整以使焊料結構158之表面積最小化時,焊料回焊程序中之自對準發生,且可相應地調整晶粒110之位置。
熱壓接合程序(在本文中有時被稱為「退火程序」)在第一晶粒110a上之第一接合位點142與第二晶粒110b上之第一接合位點122之間形成金屬-金屬接合件。所形成之金屬-金屬接合件可取決於沈積於第一接合位點122、142上之接合膜128、148。在一些實施例中,金屬-金屬接合件包括銅-銅接合件、銀-銀接合件、金-金接合件及/或任何其他合適金屬-金屬接合件。在一些實施例中,金屬-金屬接合件通過裝置100建立電通道432。在一些實施例中,熱壓接合程序與焊料回焊程序同時發生。舉例而言,在一些實施例中,熱壓接合程序引入足夠熱以使焊料結構158回焊。在一些實施例中,可在焊料回焊程序之後執行熱壓接合程序以在形成金屬-金屬接合件之前改良第一接合位點122、142之間的對準。
圖4D繪示在將底部填充材料160沈積在第一晶粒110a與第二晶粒110b之間以及第二晶粒110b與封裝基板102之間之後的裝置100。底部填充材料160可為熱固性環氧化物或其他合適材料。底部填充材料160可幫助減少由晶粒110之表面與焊料材料之間的熱膨脹係數之不匹配產生的焊料結構158上之熱應力。在一些實施例中,底部填充材料160增加裝置100之硬度以幫助減少晶粒110之間的解除接合。在一些實施例中,底部填充材料160藉由毛細管型底部填充製程沈積。
在一些實施例中,可將一或多個額外晶粒堆疊於第一晶粒110a之頂部上以增加裝置100中之晶粒計數。舉例而言,如圖1中所繪示,兩個額外晶粒110可堆疊於裝置100中。在各種實施例中,可將一個額外晶粒、兩個額外晶粒、五個額外晶粒、十個額外晶粒或任何合適數目個額外晶粒添加至堆疊。在一些實施例中,一或多個額外晶粒可堆疊於上文關於圖4B所論述之初始堆疊程序中。在一些實施例中,一旦晶粒堆疊完成,囊封物(未展示)就可在裝置100之上流動以進一步使晶粒110絕緣並保護該等晶粒。在一些實施例中,一旦晶粒堆疊完成,就可將蓋(未展示)附接至封裝基板102以進一步使晶粒110絕緣及/或保護該等晶粒。
圖5A及圖5B繪示根據本發明技術之一些實施例的用於調平晶粒110上之接合結構522之程序。如上文所論述,在一些實施例中,在沈積製程之後使用調平製程以改良接合結構522之均一性。舉例而言,調平製程可在沈積上文關於圖2B所描述之金屬鍍覆製程之後執行,從而產生上文關於圖2C所論述之第一接合位點122。
圖5A繪示在至第二光阻材料230中之通孔中之沈積製程之後的三個接合結構522a至522c。如所繪示,接合結構522a至522c中之每一者可包括在其各別上部表面上之雜質層523a至523c。此外,接合結構522a至522c中之每一者可具有不同高度。舉例而言,第一接合結構522a高於第二接合結構522b,但短於第三接合結構522c。在不進行進一步處理的情況下,雜質層523a至523c及接合結構522之不同高度可妨礙及/或防止接合結構522a至522c與另一晶粒上之結構接合。
圖5B繪示在調平製程之後的接合結構522。如所繪示,已自接合結構522中之每一者移除雜質層523。此外,接合結構522中之每一者已自上部表面移除額外材料,以產生橫越接合結構522之大體上均一高度。亦即,調平製程包括自接合結構522剝離材料之移除製程。移除製程可為電及/或化學製程(例如,杜倫達爾(Durendal)製程、將接合結構522浸沒在化學浴中或任何其他合適製程)以避免相對較薄的接合結構上之機械應力。此外,電及/或化學製程可允許自接合結構522移除材料,同時接合結構522由第二光阻材料230支撐。如上文所論述,一旦調平製程完成,就可自晶粒110剝離第二光阻材料230。
圖6為包括根據本發明技術之實施例組態的半導體晶粒總成之系統之示意圖。具有上述特徵及/或由上文參考圖1至圖5B所描述之程序產生之半導體裝置中之任一者可併入至無數的更大及/或更複雜系統中之任一者中,其代表性實例為圖6中示意性地展示之系統900。系統900可包括記憶體990 (例如,SRAM、DRAM、快閃及/或其他記憶體裝置)、電力供應器992、驅動器994、處理器996及/或其他子系統或組件998。與上文參考圖1所描述之彼等半導體裝置類似的半導體裝置,或由上文關於圖2A至圖5B所描述之程序產生之半導體裝置可包括於圖6中展示之元件中之任一者中。舉例而言,記憶體990可包括具有混合金屬接合結構之堆疊式半導體裝置,例如上文關於圖1所描述之彼等混合金屬接合結構。所得系統900可經組態以執行多種多樣的合適計算、處理、儲存、感測、成像及/或其他功能中之任一者。因此,系統900之代表性實例包括但不限於電腦及/或其他資料處理器,例如桌上型電腦、膝上型電腦、網際網路器具、手持式裝置(例如,掌上型電腦、可穿戴式電腦、蜂巢式或行動電話、個人數位助理、音樂播放器等)、平板電腦、多處理器系統、基於處理器之或可程式化之消費型電子裝置、網路電腦及微型電腦。系統900之額外代表性實例包括燈、攝影機、車輛等。關於此等及其他實例,系統900可容納在單一單元中或例如藉由通信網路分佈在多個互連單元上。因此,系統900之組件可包括本端及/或遠端記憶體儲存裝置以及多種多樣的合適電腦可讀媒體中之任一者。
結論
根據前述內容,應瞭解,本文中已出於說明性目的而描述本技術之特定實施例,但尚未展示或詳細描述熟知的結構及功能以避免不必要地模糊本技術之實施例之描述。在以引用之方式併入本文中之任何材料與本發明衝突的情況下,以本發明為凖。在上下文允許的情況下,單數或複數術語亦可分別包括複數或單數術語。此外,除非詞語「或」明確地限制成僅意謂對參考兩個或更多個項目之清單之其他項目具有排他性的單一項目,否則此清單中之「或」之使用應理解為包括:(a)清單中之任何單一項目、(b)清單中之所有項目,或(c)清單中之項目之任何組合。此外,如本文中所使用,如「A及/或B」中之片語「及/或」係指僅A、僅B,及A及B兩者。此外,術語「包含」、「包括」、「具有」及「帶有」貫穿全文用以意謂至少包括一或多個所敍述特徵,使得不排除任何更大數目個相同特徵及/或額外類型之其他特徵。
根據前述內容,亦應瞭解,可在不背離本發明或本發明技術的情況下作出各種修改。舉例而言,熟習此項技術者將理解,本技術之各種組件可進一步劃分成子組件,或可組合及整合本技術之各種組件及功能。此外,在特定實施例之上下文中描述之技術之某些態樣亦可在其他實施例中組合或消除。此外,儘管已經在本發明技術之某些實施例之上下文中描述與彼等實施例相關聯之優點,但其他實施例亦可展現此等優點,且並非所有實施例都必定展現此等優點以落入本發明技術之範疇內。因此,本發明及相關聯技術可涵蓋未明確地在本文中展示或描述之其他實施例。
100:堆疊式半導體裝置
102:封裝基板
104:第一表面
106:第二表面
110:半導體晶粒
110a:第一晶粒
110b:第二晶粒
110c:第三晶粒
110d:第四晶粒
112:第一表面
112':第一表面
112'':第一表面
114:第二表面
116:主半導體基板
118:介電基板
121:導電墊
121':導電層
122:第一接合位點
124:第二接合位點
126:金屬墊
128:接合膜
130:穿基板通孔(TSV)
132:第一穿基板通孔(TSV)
134:第二穿基板通孔(TSV)
141:導電墊
142:第一接合位點
144:第二接合位點
146:金屬墊
147:上部表面
148:接合膜
156:金屬墊
158:焊料結構
160:底部填充材料
220:光阻材料
221:上部表面
222:通孔
230:第二光阻材料
234:通孔
302:承載結構
320:第三光阻材料
322:通孔
432:電通道
434:熱通道
522:接合結構
522a:接合結構
522b:接合結構
522c:接合結構
900:系統
990:記憶體
992:電力供應器
994:驅動器
996:處理器
998:其他子系統或組件
圖1為根據本發明技術之一些實施例的在晶粒之間具有混合金屬接合結構之堆疊式半導體裝置之橫截面圖。
圖2A至圖2J繪示根據本發明技術之一些實施例的用於產生具有用於堆疊式半導體裝置中之混合金屬接合結構之半導體晶粒之程序。
圖3A至圖3H繪示根據本發明技術之一些實施例的用於產生具有用於堆疊式半導體裝置中之對應金屬接合結構之半導體晶粒之程序。
圖4A至圖4D繪示根據本發明技術之一些實施例的用於形成具有混合金屬接合結構之堆疊式半導體裝置之程序。
圖5A及圖5B繪示根據本發明技術之一些實施例的用於調平金屬接合結構之程序。
圖6為包括根據本發明技術之一些實施例組態的半導體晶粒總成之系統之示意圖。
圖式未必按比例繪製。類似地,出於論述本發明技術之一些實施方案之目的,一些組件及/或操作可分成不同區塊或組合成單一區塊。此外,雖然本發明技術可容許各種修改及替代形式,但在圖式中已經藉由舉例而展示特定實施方案且在下文中對其進行詳細描述。
102:封裝基板
104:第一表面
110:半導體晶粒
110a:第一晶粒
110b:第二晶粒
Claims (21)
- 一種堆疊式半導體裝置,其包含: 一第一半導體晶粒,其具有一頂部表面及與該頂部表面相對之一底部表面,該第一半導體晶粒包括該頂部表面處之一第一接合位點及該頂部表面處之與該第一接合位點間隔開之一第二接合位點;及 一第二半導體晶粒,其具有面向該第一半導體晶粒之該頂部表面之一下部表面及與該下部表面相對之一上部表面,該第二半導體晶粒包括: 該下部表面處之一第三接合位點,其中該第三接合位點包括藉由一金屬-金屬接合件接合至該第一接合位點之一導電結構;及 該下部表面處之一第四接合位點,其中該第四接合位點包括接合至該第二接合位點之一焊料球。
- 如請求項1之堆疊式半導體裝置,其中該第三接合位點之該導電結構為一第一銅柱,且其中該第一接合位點包括藉由一銅-銅接合件電連接至該第一銅柱之一第二銅柱。
- 如請求項1之堆疊式半導體裝置,其中該第四接合位點包括接合至該焊料球之一第一導電墊,且其中該第二接合位點包括藉由該焊料球接合至該第一導電墊之一第二導電墊。
- 如請求項1之堆疊式半導體裝置,其中該頂部表面處之該第一接合位點對應於自該頂部表面朝向該底部表面延伸之一第一穿基板通孔(TSV),且其中該下部表面處之該第三接合位點對應於自該下部表面朝向該上部表面延伸之一第三TSV。
- 如請求項4之堆疊式半導體裝置,其中該第一TSV及該第三TSV在該第一半導體晶粒與該第二半導體晶粒之間形成一電通信線路。
- 如請求項1之堆疊式半導體裝置,其中該頂部表面處之該第二接合位點對應於自該頂部表面朝向該底部表面延伸之一第二TSV,且其中該下部表面處之該第四接合位點對應於自該下部表面朝向該上部表面延伸之一第四TSV。
- 如請求項1之堆疊式半導體裝置,其中該第一接合位點及該第二接合位點分隔開之一距離在5微米與40微米之間。
- 如請求項1之堆疊式半導體裝置,其中該第一半導體晶粒及該第二半導體晶粒具有在5微米與20微米之間的一接合線厚度。
- 一種堆疊式半導體裝置,其包含: 一第一半導體晶粒,其具有一第一接合表面、該第一接合表面上之一第一陣列中之複數個第一接合位點,及該第一接合表面上之一第二陣列中之複數個第二接合位點; 一第二半導體晶粒,其具有面向該第一半導體晶粒之該第一接合表面之一第二接合表面、該第二接合表面上之該第一陣列中之複數個第三接合位點,及該第二接合表面處之該第二陣列中之複數個第四接合位點; 複數個無焊料互連結構,其在該第一半導體晶粒與該第二半導體晶粒之間,其中每一無焊料互連結構在該複數個第一接合位點中之一個別接合位點與該複數個第三接合位點中之一個別接合位點之間形成一電連接;及 複數個焊料接頭,其在該第一半導體晶粒與該第二半導體晶粒之間,其中每一焊料接頭耦接至該複數個第二接合位點中之一個別接合位點及該複數個第四接合位點中之一個別接合位點。
- 如請求項9之堆疊式半導體裝置,其中每一無焊料互連結構在該複數個第一接合位點中之該個別接合位點與該複數個第三接合位點中之該個別接合位點之間形成一金屬-金屬接合件。
- 如請求項9之堆疊式半導體裝置,其中該複數個第一接合位點與該複數個第三接合位點之間的該電連接在該第一半導體晶粒與該第二半導體晶粒之間建立複數個電通信通道。
- 如請求項9之堆疊式半導體裝置,其中該複數個第一接合位點中之每一者接合至該第一半導體晶粒中之一TSV,且其中該複數個第三接合位點中之每一者接合至該第二半導體晶粒中之一TSV。
- 如請求項9之堆疊式半導體裝置,其中該複數個第二接合位點中之每一接合位點接合至該第一半導體晶粒中之一熱結構。
- 如請求項12之堆疊式半導體裝置,其中該複數個第一接合位點包括延伸至一高度之複數個第一接合墊,且其中該複數個第二接合位點包括延伸至該高度之複數個第二接合墊。
- 如請求項9之堆疊式半導體裝置,其中該複數個第二接合位點與該複數個第四接合位點之間的該複數個焊料接頭在該第一半導體晶粒與該第二半導體晶粒之間建立複數個熱通道。
- 如請求項9之堆疊式半導體裝置,其中: 該第二半導體晶粒具有與該第二接合表面相對之一第三接合表面、該第三接合表面上之該第一陣列中之複數個第五接合位點,及該第三接合表面處之該第二陣列中之複數個第六接合位點,其中: 該複數個第五接合位點中之一或多個接合位點藉由延伸穿過該第二半導體晶粒之一互連結構電連接至該複數個第三接合位點中之一對應接合位點,且 該複數個第六接合位點中之一或多個接合位點藉由延伸穿過該第二半導體晶粒之一熱結構熱連接至該複數個第四接合位點中之一對應接合位點。
- 如請求項16之堆疊式半導體裝置,其進一步包含: 一第三半導體晶粒,其具有面向該第二半導體晶粒之該第三接合表面之一第四接合表面、該第四接合表面上之該第一陣列中之複數個第七接合位點,及該第四接合表面處之該第二陣列中之複數個第八接合位點,其中: 該複數個第七接合位點中之每一接合位點包括直接接合至該複數個第五接合位點中之一對應導電結構之一導電結構,且 該複數個第八接合位點中之每一接合位點包括接合至該複數個第六接合位點中之一對應導電結構之一焊料結構。
- 一種用於形成一堆疊式半導體裝置之方法,其包含: 在一第一半導體晶粒之至少一個第一接合位點上形成一導電墊; 在該第一半導體晶粒之鄰近該至少一個第一接合位點之至少一個第二接合位點上形成一焊料結構; 將該第一半導體晶粒堆疊於一第二半導體晶粒上,該第二半導體晶粒具有個別地對應於該至少一個第一接合位點及該至少一個第二接合位點中之每一者之對應導電墊;及 將該至少一個第一接合位點及該至少一個第二接合位點接合至該第二半導體晶粒上之該等對應導電墊,其中該接合包括: 在該至少一個第二接合位點上回焊該焊料結構以將該至少一個第二接合位點接合至該第二半導體晶粒上之該等對應導電墊;及 使該導電墊退火以在該第一半導體晶粒上之該至少一個第一接合位點與該第二半導體晶粒上之該對應導電墊之間形成一金屬-金屬接合件。
- 如請求項18之方法,其中該第一半導體晶粒之該至少一個第一接合位點為至少兩個第一接合位點,且其中在該至少兩個第一接合位點上形成該等導電墊包括: 將一光阻材料安置於該第一半導體晶粒之一接合表面之上; 使該光阻材料圖案化以曝露該至少兩個第一接合位點; 將一導電材料以超出該等導電墊之一均一高度的方式沈積至該圖案化光阻材料中; 移除該導電材料,直至該等導電墊中之每一者處於該均一高度;及 自該第一半導體晶粒剝離該光阻材料。
- 如請求項19之方法,其中該第一半導體晶粒之該至少一個第二接合位點為至少兩個第二接合位點,且其中在該至少兩個第二接合位點上形成該焊料結構包括: 將一第二光阻材料安置於該第一半導體晶粒之該接合表面之上,且將該等導電墊安置於該至少兩個第一接合位點上; 使該第二光阻材料圖案化以曝露該至少兩個第二接合位點; 將焊料材料沈積至該第二圖案化光阻材料中; 自該第一半導體晶粒剝離該第二光阻材料;及 在該至少兩個第二接合位點上至少部分地回焊該焊料材料。
- 如請求項18之方法,其中該第一半導體晶粒之該至少一個第一接合位點上之該導電墊及該第二半導體晶粒上之該對應導電墊都為銅墊,且其中該退火在該等銅墊之間形成一銅-銅接合件。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/405,673 | 2021-08-18 | ||
US17/405,673 US20230055854A1 (en) | 2021-08-18 | 2021-08-18 | Hybrid metallic structures in stacked semiconductor devices and associated systems and methods |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202310275A true TW202310275A (zh) | 2023-03-01 |
Family
ID=85229129
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111125679A TW202310275A (zh) | 2021-08-18 | 2022-07-08 | 在堆疊式半導體裝置中之混合金屬結構以及相關聯之系統及方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20230055854A1 (zh) |
KR (1) | KR20230028159A (zh) |
CN (1) | CN115714115A (zh) |
TW (1) | TW202310275A (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015226046A (ja) * | 2014-05-30 | 2015-12-14 | ソニー株式会社 | 半導体装置、半導体装置の製造方法、電子機器 |
JP6656836B2 (ja) * | 2015-07-24 | 2020-03-04 | 新光電気工業株式会社 | 実装構造体及びその製造方法 |
US10199356B2 (en) * | 2017-02-24 | 2019-02-05 | Micron Technology, Inc. | Semiconductor device assembles with electrically functional heat transfer structures |
KR20220030676A (ko) * | 2020-09-03 | 2022-03-11 | 삼성전자주식회사 | 반도체 패키지 |
-
2021
- 2021-08-18 US US17/405,673 patent/US20230055854A1/en active Pending
-
2022
- 2022-07-08 TW TW111125679A patent/TW202310275A/zh unknown
- 2022-07-18 CN CN202210840630.4A patent/CN115714115A/zh active Pending
- 2022-08-11 KR KR1020220100614A patent/KR20230028159A/ko unknown
Also Published As
Publication number | Publication date |
---|---|
KR20230028159A (ko) | 2023-02-28 |
CN115714115A (zh) | 2023-02-24 |
US20230055854A1 (en) | 2023-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10354942B2 (en) | Staged via formation from both sides of chip | |
US20220359447A1 (en) | Chip Package Structure with Bump | |
US10546834B2 (en) | Multi-chip modules formed using wafer-level processing of a reconstituted wafer | |
US20210028147A1 (en) | Multi-Die Package Structures Including Redistribution Layers | |
US11037910B2 (en) | Semiconductor device having laterally offset stacked semiconductor dies | |
US9748216B2 (en) | Apparatus and method for a component package | |
US11282761B2 (en) | Semiconductor packages and methods of manufacturing the same | |
US10319607B2 (en) | Package-on-package structure with organic interposer | |
TWI499002B (zh) | 封裝元件與其製法 | |
US9433100B2 (en) | Low-stress TSV design using conductive particles | |
US11756844B2 (en) | Semiconductor device with a protection mechanism and associated systems, devices, and methods | |
TWI767082B (zh) | 用於形成半導體裝置之後柱方法及半導體裝置 | |
US20210098354A1 (en) | Package structure and fabricating method thereof | |
TWI723414B (zh) | 電子封裝件及其製法 | |
TW202310275A (zh) | 在堆疊式半導體裝置中之混合金屬結構以及相關聯之系統及方法 | |
US10361171B2 (en) | Stacked package structure and manufacturing method thereof | |
US11646269B2 (en) | Recessed semiconductor devices, and associated systems and methods | |
TW202135259A (zh) | 互連結構及相關聯系統及方法 | |
JP2024014780A (ja) | マルチチップが相互接続しているパッケージ構造及びその製造方法 |