TW202304140A - 用於在單晶多輸出時鐘系統中的相移減少的技術 - Google Patents

用於在單晶多輸出時鐘系統中的相移減少的技術 Download PDF

Info

Publication number
TW202304140A
TW202304140A TW111100945A TW111100945A TW202304140A TW 202304140 A TW202304140 A TW 202304140A TW 111100945 A TW111100945 A TW 111100945A TW 111100945 A TW111100945 A TW 111100945A TW 202304140 A TW202304140 A TW 202304140A
Authority
TW
Taiwan
Prior art keywords
clock
circuit
clock generating
coupled
generating circuits
Prior art date
Application number
TW111100945A
Other languages
English (en)
Inventor
姜季則
伊爾凱爾 戴里戈茲
Original Assignee
美商高通公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商高通公司 filed Critical 美商高通公司
Publication of TW202304140A publication Critical patent/TW202304140A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0016Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Electromagnetism (AREA)
  • Automation & Control Theory (AREA)
  • Mathematical Physics (AREA)
  • Computing Systems (AREA)
  • Computer Hardware Design (AREA)
  • Logic Circuits (AREA)
  • Manipulation Of Pulses (AREA)
  • Power Engineering (AREA)

Abstract

本案內容的某些態樣提供用於時鐘信號產生的電路。該電路通常包括複數個時鐘產生電路和電源電路,複數個時鐘產生電路被配置為根據一時鐘信號產生複數個時鐘信號,電源電路具有耦合到複數個時鐘產生電路的電源輸入的輸出。該電路亦可以包括耦合到電源電路的輸出並且包括複數個電容元件的電容器陣列,電容器陣列被配置為基於複數個時鐘產生電路中的一或多個活動時鐘產生電路的數量,選擇性地將複數個電容元件之每一者電容元件耦合到電源電路的輸出。

Description

用於在單晶多輸出時鐘系統中的相移減少的技術
本專利申請案主張享有於2021年1月21日提出申請的美國專利申請案第17/154,726的利益和優先權,該申請案在此經由引用的方式全部明確地併入本文中,如同在下文中完全記載一樣並且用於所有適用的目的。
概括而言,本案內容的某些態樣係關於電子元件,以及更具體地,係關於時鐘產生電路系統。
無線設備可以包括用於處理和放大信號以進行傳輸和接收的射頻(RF)前端(RFFE)電路系統。在一些實現方式中,無線設備可以包括單獨的RF晶片,每個RF晶片包括RFFE電路系統,其用於針對各種應用的無線傳輸和接收,諸如近場通訊(NFC)或蜂巢通訊。RF晶片之每一者RF晶片可以使用可以經由電源管理積體電路(PMIC)產生的RF時鐘信號進行操作。例如,PMIC可以包括用於產生供電電壓的調節器,該調節器可以由時鐘緩衝器用於緩衝經由晶體振盪器產生的振盪信號。在一些情況下,可以使用多個時鐘緩衝器來緩衝振盪信號,以產生要提供給RF晶片的多個RF時鐘信號。
本案內容的系統、方法和設備均具有若干態樣,其中沒有單個一個態樣可以單獨地負責其期望的屬性。在不限制如經由所附的申請專利範圍所表示的本案內容的範疇的情況下,現在將簡要地論述一些特徵。在思考本論述之後,並且特別是在閱讀標題為「具體實施方式」的部分之後,人們將理解本案內容的特徵是如何具有優勢的,該等優勢包括與時鐘產生電路系統相關聯的降低的成本和麵積消耗。
本案內容的某些態樣提供用於時鐘信號產生的電路。該電路通常包括複數個時鐘產生電路和電源電路,該複數個時鐘產生電路被配置為根據一時鐘信號來產生複數個時鐘信號,該電源電路具有耦合到該複數個時鐘產生電路的電源輸入的輸出。該電路亦可以包括耦合到該電源電路的該輸出並且包括複數個電容元件的電容器陣列,該電容器陣列被配置為基於該複數個時鐘產生電路中的一或多個活動時鐘產生電路的數量,選擇性地將該複數個電容元件之每一者電容元件耦合到該電源電路的該輸出。
本案內容的某些態樣提供用於時鐘信號產生的方法。該方法通常包括以下步驟:啟用複數個時鐘產生電路中的一或多個時鐘產生電路;經由該一或多個活動時鐘產生電路,根據一時鐘信號來產生一或多個時鐘信號;經由電源電路,在耦合到該複數個時鐘產生電路的電源輸入的該電源電路的輸出處產生電源電壓。在某些態樣中,該方法亦可以包括以下步驟:基於該一或多個活動時鐘產生電路的數量,選擇性地將複數個電容元件之每一者電容元件耦合到該電源電路的該輸出。
本案內容的某些態樣提供用於時鐘信號產生的裝置。該裝置通常包括:用於啟用的構件,其用於啟用複數個時鐘產生電路中的一或多個時鐘產生電路,該一或多個活動時鐘產生電路被配置為根據一時鐘信號來產生一或多個時鐘信號;用於產生的構件,其用於在耦合到該複數個時鐘產生電路的電源輸入的該用於產生的構件的輸出處產生電源電壓。該裝置亦可以包括用於選擇性耦合的構件,其用於基於該一或多個活動時鐘產生電路的數量,選擇性地將複數個電容元件之每一者電容元件耦合到該用於產生的構件的該輸出。
本案內容的某些態樣提供電腦可讀取媒體,其具有儲存在其上的使得處理器進行以下操作的指令:啟用複數個時鐘產生電路中的一或多個時鐘產生電路,該一或多個活動時鐘產生電路被配置為根據一時鐘信號來產生一或多個時鐘信號。該電腦可讀取媒體亦可以包括儲存在其上的使得該處理器進行以下操作的指令:基於該一或多個活動時鐘產生電路的數量,選擇性地將複數個電容元件之每一者電容元件耦合到電源電路的輸出,該電源電路被配置為在耦合到該複數個時鐘產生電路的電源輸入的該電源電路的輸出處產生電源電壓。
為了實現前述和有關的目的,一或多個態樣包括在下文充分地描述並且在申請專利範圍中具體指出的特徵。以下描述和附圖詳細闡述一或多個態樣的某些說明性特徵。然而,該等特徵指示可以以其採用各個態樣的基本原理的各種方法中的僅一些方法。
本案內容的某些態樣通常係關於時鐘產生電路系統,其具有不同的時鐘緩衝器以產生要提供給多個射頻(RF)晶片的單獨的時鐘信號。RF晶片之每一者RF晶片皆可以包括RF前端(RFFE)電路系統,以處理用於各種應用的傳輸和接收的信號。在任何時間點,時鐘緩衝器中的一或多個時鐘緩衝器可以是活動的,並且可以向其提供共用的電源信號。根據活動時鐘緩衝器的數量,當活動時鐘緩衝器的輸出從一種邏輯狀態轉換到另一種邏輯狀態時,電源信號可能經歷不同程度的下沖(例如,電壓下降)。此種變化可能導致由活動時鐘緩衝器產生的時鐘信號的不同的上升時間,從而導致與時鐘信號相關聯的相移,並且不利地影響提供時鐘信號的對應RF晶片的操作。本案內容的某些態樣提供電容器陣列,電容器陣列基於活動時鐘緩衝器的數量,選擇性地將電容元件耦合到提供電源電壓的電源節點。以此種方式,減少電源電壓下沖的變化,實際上減少與時鐘信號相關的相移。 示例性無線通訊
圖1圖示可以在其中實施本案內容的各態樣的具有存取點110和使用者終端120的無線通訊系統100。為了簡單起見,在圖1中僅圖示一個存取點110。存取點(AP)通常是與使用者終端進行通訊的固定站並且亦可以被稱為基地站(BS)、進化節點B(eNB)或者某種其他術語。使用者終端(UT)可以是固定的或者行動的並且亦可以被稱為行動站(MS)、存取終端、使用者設備(UE)、站(STA)、客戶端、無線設備或者某種其他術語。使用者終端可以是無線設備,諸如蜂巢式電話、個人數位助理(PDA)、手持設備、無線數據機、膝上型電腦、平板設備、個人電腦等等。
存取點110可以在任何給定時刻在下行鏈路和上行鏈路上與一或多個使用者終端120進行通訊。下行鏈路(亦即,前向鏈路)是從存取點到使用者終端的通訊鏈路,以及上行鏈路(亦即,反向鏈路)是從使用者終端到存取點的通訊鏈路。使用者終端亦可以與另一使用者終端進行同級間通訊。系統控制器130耦合到存取點,並且針對存取點提供協調和控制。
無線通訊系統100採用多個傳輸天線和多個接收天線來在下行鏈路和上行鏈路上進行資料傳輸。存取點110可以裝備有數個( N ap 個)天線以實現針對下行鏈路傳輸的傳輸分集及/或針對上行鏈路傳輸的接收分集。一組 N u 個選定的使用者終端120可以接收下行鏈路傳輸,並且傳輸上行鏈路傳輸。每個選定的使用者終端向存取點傳輸特定於使用者的資料及/或從存取點接收特定於使用者的資料。通常,每個選定的使用者終端可以裝備有一或多個天線(亦即, N ut ≥1)。 N u 個選定的使用者終端可以具有相同數量的天線或者不同的數量的天線。
無線通訊系統100可以是分時雙工(TDD)系統或者分頻雙工(FDD)系統。對於TDD系統,下行鏈路和上行鏈路共享相同的頻帶。對於FDD系統,下行鏈路和上行鏈路使用不同的頻帶。無線通訊系統100亦可以使用單個載波或者多個載波來進行傳輸。每個使用者終端120可以裝備有單個天線(例如,為了使成本降低)或者多個天線(例如,在可以支援額外成本的情況下)。
在一些態樣中,使用者終端120或存取點110可以包括多個RF晶片,以用於傳輸和接收針對各種應用的信號。多個晶片可以接收使用共用電源電壓產生的單獨的時鐘信號。在某些態樣中,可以使用電容器陣列來減少與時鐘信號相關聯的相移,從而改良RF晶片的操作,如本文中更詳細地描述的。
圖2圖示在無線通訊系統100中的存取點110和兩個使用者終端120m和120x的方塊圖。存取點110裝備有 N ap 個天線224a至224ap。使用者終端120m裝備有 N ut,m 個天線252ma至252mu,以及使用者終端120x裝備有 N ut,x 個天線252xa至252xu。存取點110是用於下行鏈路的傳輸實體和用於上行鏈路的接收實體。每個使用者終端120是用於上行鏈路的傳輸實體和用於下行鏈路的接收實體。如本文所使用的,「傳輸實體」是能夠經由頻率通道來傳輸資料的獨立操作的裝置或設備,以及「接收實體」是能夠經由頻率通道來接收資料的獨立操作的裝置或設備。在以下描述中,下標「 dn」表示下行鏈路,下標「 up」表示上行鏈路,選擇 N up 個使用者終端在上行鏈路上進行同時傳輸,選擇 N dn 個使用者終端在下行鏈路上進行同時傳輸, N up 可以等於或者可以不等於 N dn ,並且 N up N dn 可以是靜態值,或者可以針對每個排程間隔進行改變。可以在存取點及/或使用者終端處使用波束控制、波束成形或者某種其他空間處理技術。
在上行鏈路上,在針對上行鏈路傳輸選擇的每個使用者終端120處,TX資料處理器288從資料來源286接收訊務資料並且從控制器280接收控制資料。TX資料處理器288基於與針對該使用者終端選擇的速率相關聯的譯碼和調制方案,對針對該使用者終端的訊務資料{ d up }進行處理(例如,編碼、交錯和調制),並且針對 N ut,m 個天線中的一個天線提供資料符號串流{ s up }。收發機前端(TX/RX)254(亦被稱為射頻前端(RFFE))對相應的符號串流進行接收和處理(例如,轉換到類比、放大、濾波和升頻轉換),以產生上行鏈路信號。例如,收發機前端254亦可以將上行鏈路信號路由到 N ut,m 個天線中的一個天線,以經由RF開關進行傳輸分集。控制器280可以控制在收發機前端254內的路由。記憶體282可以儲存用於使用者終端120的資料和程式碼,並且可以與控制器280進行對接。
可以排程數個( N up 個)使用者終端120在上行鏈路上進行同時傳輸。該等使用者終端之每一者使用者終端在上行鏈路上向存取點傳輸其處理的符號串流的集合。
在存取點110處, N ap 個天線224a至224ap接收在上行鏈路上傳輸的來自所有 N up 個使用者終端的上行鏈路信號。對於接收分集,收發機前端222可以選擇從天線224中的一個天線224接收的信號來進行處理。可以對從多個天線224接收的信號進行組合以獲得增強的接收分集。存取點的收發機前端222亦執行與由使用者終端的收發機前端254所執行的處理互補的處理,並且提供恢復的上行鏈路資料符號串流。恢復的上行鏈路資料符號串流是對由使用者終端傳輸的資料符號串流{ s up }的估計。RX資料處理器242根據用於所恢復的上行鏈路資料符號串流的速率,對該串流進行處理(例如,解調、解交錯和解碼),以便獲得解碼的資料。針對每個使用者終端的經解碼的資料,可以提供給資料槽244以進行儲存及/或提供給控制器230以進行進一步處理。
在下行鏈路上,在存取點110處,TX資料處理器210從資料來源208接收用於被排程用於下行鏈路傳輸的 N dn 個使用者終端的訊務資料,從控制器230接收控制資料,並且可能地從排程器234接收其他資料。各種類型的資料可以在不同的傳輸通道上發送。TX資料處理器210基於針對每個使用者終端所選定的速率,對用於該使用者終端的訊務資料進行處理(例如,編碼、交錯和調制)。TX資料處理器210可以提供用於 N dn 個使用者終端中的一或多個使用者終端的下行鏈路資料符號串流,以從 N ap 個天線中的一個天線進行傳輸。收發機前端222對符號串流進行接收和處理(例如,轉換到類比、放大、濾波和升頻轉換)以產生下行鏈路信號。例如,收發機前端222亦可以將下行鏈路信號路由到 N ap 個天線224中的一或多個天線,以經由RF開關進行傳輸分集。控制器230可以控制在收發機前端222內的路由。記憶體232可以儲存用於存取點110的資料和程式碼,並且可以與控制器230對接。
在每個使用者終端120處, N ut,m 個天線252從存取點110接收下行鏈路信號。對於在使用者終端120處的接收分集,收發機前端254可以選擇從天線252中的一或多個天線接收的信號來進行處理。可以對從多個天線252接收的信號進行組合以實現增強的接收分集。使用者終端的收發機前端254亦執行與由存取點的收發機前端222所執行的處理互補的處理,並且提供恢復的下行鏈路資料符號串流。RX資料處理器270對恢復的下行鏈路資料符號串流進行處理(例如,解調、解交錯和解碼),以獲得用於使用者終端的解碼的資料。
在一些態樣中,收發機前端254或222可以包括多個RF晶片,以對用於各種應用的信號進行傳輸和接收。多個晶片可以接收使用共用電源電壓產生的單獨的時鐘信號。在某些態樣中,可以使用電容器陣列來減少與時鐘信號相關聯的相移,從而改良RF晶片的操作,如本文中更詳細地描述的。
圖3是可以在其中實施本案內容的各態樣的示例性收發機前端300(諸如在圖2中的收發機前端222、254)的方塊圖。收發機前端300包括用於經由一或多個天線來傳輸信號的傳輸(TX)路徑302(亦被稱為傳輸鏈)以及用於經由天線來接收信號的接收(RX)路徑304(亦被稱為接收鏈)。當TX路徑302和RX路徑304共享天線303時,路徑可以經由介面306與天線連接。
從數位類比轉換器(DAC)308接收同相(I)或正交(Q)基頻類比信號,TX路徑302可以包括基頻濾波器(BBF)310、混頻器312、驅動放大器(DA)314和功率放大器(PA)316。BBF 310、混頻器312和DA 314可以被包括在射頻積體電路(RFIC)中,而PA 316可以在RFIC的外部。
BBF 310對從DAC 308接收的基頻信號進行濾波,並且混頻器312將經濾波的基頻信號與傳輸本端振盪器(LO)信號進行混頻,以將感興趣的基頻信號轉換到不同的頻率(例如,從基頻升頻轉換到射頻)。此種頻率轉換程序產生LO頻率和感興趣信號頻率的和頻和差頻。和頻和差頻稱為拍頻。拍頻通常在RF範圍內,使得由混頻器312輸出的信號通常是RF信號,RF信號可以在由天線303進行傳輸之前,由DA 314及/或由PA 316進行放大。
RX路徑304包括低雜訊放大器(LNA)322、混頻器324和基頻濾波器(BBF)326。LNA 322、混頻器324和BBF 326可以被包括在射頻積體電路(RFIC)中,該RFIC可以是或者可以不是包含TX路徑元件的相同的RFIC。經由天線303接收的RF信號可以由LNA 322進行放大,並且混頻器324將經放大的RF信號與接收本端振盪器(LO)信號進行混頻,以將感興趣的RF信號轉換到不同的基頻頻率(亦即,降頻轉換)。由混頻器324輸出的基頻信號可以在被類比數位轉換器(ADC)328轉換成數位I或Q信號以進行數位信號處理之前,由BBF 326進行濾波。
儘管希望LO的輸出在頻率上保持穩定,但是將LO調諧到不同頻率通常需要使用可變頻率振盪器,此舉可能涉及在穩定性與可調諧性之間的折衷。現代系統可以採用具有壓控振盪器(VCO)的頻率合成器,來產生具有特定調諧範圍的穩定的、可調諧的LO。因此,可以由TX頻率合成器318來產生傳輸LO頻率,傳輸LO頻率在與混頻器312中的基頻信號進行混頻之前,可以由放大器320進行緩衝或放大。類似地,可以由RX頻率合成器330來產生接收LO頻率,接收LO頻率在與混頻器324中的RF信號進行混頻之前,可以由放大器332進行緩衝或放大。
在一些情況下,收發機前端300可以是RF晶片的一部分,並且使用利用電源電壓產生的時鐘信號來操作,該電源電壓亦用於針對其他RF晶片產生一或多個其他時鐘信號。在某些態樣中,可以使用電容器陣列來減少與時鐘信號相關聯的相移,從而改良收發機前端300的操作,如本文中更詳細地描述的。 用於時鐘產生的示例性技術
如本文中所描述的,無線設備可以利用用於各種應用的多個射頻(RF)晶片來實現。RF晶片之每一者RF晶片可以使用單獨的RF時鐘信號進行操作。在一些情況下,可以使用單晶振盪器(XO)來產生RF時鐘信號。與具有針對多個時鐘之每一者時鐘的單獨的XO相比,基於單個XO的多時鐘方案可以節省成本。然而,此種單XO多輸出時鐘架構導致在時鐘通道之間的相互依賴性,此舉可能導致由與時鐘通道相關聯的相移引起的效能下降。本案內容的某些態樣整體上針對用於以與習知應用相比節省成本和麵積消耗的方式來減少與單XO多輸出時鐘架構相關聯的效能下降的技術。
圖4圖示根據本案內容的某些態樣的利用單XO多輸出時鐘架構實現的電源管理積體電路(PMIC)400。可以利用具有時鐘產生電路的時鐘產生系統401來實現PMIC 400,該等時鐘產生電路用於產生n個單獨的RF時鐘信號RFCLK1、RFCLK2、...、RFCLKn以提供給RF設備410 1、410 2、...、410 n(例如,RF晶片)。例如,PMIC可以包括XO核心,以及耦合到XO 404的預緩衝電路系統402,XO 404可以在PMIC外部。XO核心和預緩衝電路系統402產生預緩衝時鐘信號,預緩衝時鐘信號被提供給RF時鐘緩衝電路系統408。RF時鐘緩衝電路系統408可以包括單獨的時鐘緩衝器406 1、406 2、...、406 n,n是大於2的整數。如所圖示的,時鐘緩衝器406 1、406 2、...、406 n之每一者時鐘緩衝器產生RF時鐘信號RFCLK1、RFCLK2、...、RFCLKn中的相應一個RF時鐘信號,以提供給RF設備410 1、410 2、...、410 n中的相應RF設備。
儘管為了促進理解,示例性PMIC 400是利用產生三個不同的時鐘信號的三個時鐘緩衝器來實現的,但是本文中所描述的各態樣可以應用於用於產生兩個或更多個時鐘信號的實現方式(例如,其使用兩個或更多個時鐘緩衝器)。此外,儘管本文中所提供的實例是針對RF時鐘信號來描述的,但是本文中所描述的各態樣亦可以應用於針對各種應用產生任何適當頻率的時鐘信號。
如所圖示的,可以經由由電源電路414在輸出416處產生的相同穩壓電源電壓(VREG_RF),為RF時鐘緩衝器406 1、406 2、...、406 n供電。如所圖示的,電源電路414可以包括用於在電源電路414的輸出416處產生VREG_RF的調節器412(例如,低壓差(LDO)調節器)。可以提供VREG_RF以對時鐘緩衝器406 1、406 2、...、406 n的輸入進行供電,以產生多個時鐘信號。然而,使用單個電源電壓來產生多個時鐘信號可能遭受電源拉動效應。例如,時鐘緩衝器406 1、406 2、...、406 n中的一個時鐘緩衝器的輸出在時鐘緩衝器406 1、406 2、...、406 n中的另一時鐘緩衝器被啟動(例如,啟用)時,可能經歷相移,如在本文中關於圖5更詳細地描述的。在一些態樣中,電容器陣列420可以耦合到電源電路414的輸出416以減少該相移,如本文中更詳細地描述的。
圖5圖示RF時鐘信號RFCLK1和RFCLK2,以及用於在沒有電容器陣列420的PMIC實現方式中產生RF時鐘信號的電源電壓波形VREG_RF。如所圖示的,RFCLK1可以在一時鐘週期期間具有上升時間502以及在隨後的時鐘週期期間具有第二上升時間504。如所圖示的,由於在RFCLK1的邏輯轉換(例如,上升時間504)期間由於RFCLK2被啟用用於隨後的時鐘週期導致的VREG_RF的下沖增加,上升時間504可能比上升時間502長。例如,當RFCLK1、RFCLK2、...、RFCLKn信號中的一或多個信號從邏輯低位準轉變為邏輯高位準時,可能發生VREG_RF的暫態振盪(ringing)(例如,振盪),並且與暫態振盪相關聯的下沖量取決於處於活動狀態並且同時從邏輯低位準轉換為邏輯高位準的RF時鐘的數量。例如,如圖5中所示,當僅有RFCLK1活動時,可能出現相對較低的下沖506,並且當RFCLK1和RFCLK2皆活動時,可能出現相對較高的下沖508。較高的下沖508導致較長的上升時間504,以及針對RFCLK2的類似上升時間510。上升時間502、504的此種變化可能導致RFCLK1的相移,不利地影響向其提供RFCLK1的RF設備410 1的效能。
如圖4中所示,晶片外(例如,PMIC 400外)電容元件440可以耦合到電源電路414的輸出416。電容元件440(和相關聯的佈線)可以具有寄生電感444,其可以促成在VREG_RF上的暫態振盪,如關於圖5所描述的。為了減少暫態振盪,可以在PMIC 400上實現相對較大的電容元件(例如,大約1 nF)。然而,包含如此大的電容元件可能導致PMIC的較高的成本和麵積。
在本案內容的某些態樣,電容器陣列420可以耦合到輸出416以便減少與下沖相關聯的VREG_RF的變化量,從而導致與本文所描述的RF時鐘信號相關聯的時鐘相移的減少。換言之,代替在PMIC上實現相對大的電容元件以減少與VREG_RF相關聯的暫態振盪,可以實現具有可程式設計電容的電容器陣列,該電容器陣列被配置為在啟用時鐘緩衝器的不同組合時減少下沖的變化。下沖變化的減少改良與時鐘信號相關聯的相移,而無需實現相對大的晶片上電容元件,從而降低成本和麵積消耗。
圖6圖示根據本案內容的某些態樣的電容器陣列420的示例性實現方式。如所圖示的,電容器陣列420包括電容元件602 1、602 2、...、602 n,均經由開關604 1、604 2、...、604 n中的相應一個開關選擇性地耦合到輸出416。電容元件602 1、602 2、...、602 n中的至少一個電容元件可以使用電容器來實現。儘管示例性電容器陣列420是利用與時鐘緩衝器406 1、406 2、...、406 n相同數量的電容元件602 1、602 2、...、602 n來實現的,但是電容器陣列420可以利用與時鐘緩衝器不同數量的電容元件來實現。與第二時鐘緩衝器被啟用時相比,電容器陣列420可以被配置為:在第一時鐘緩衝器被啟用時,將更多數量的電容元件耦合到輸出416(例如,由於第一時鐘緩衝器具有較高的負載)。電容元件602 1、602 2、...、602 n之每一者電容元件可以經由時鐘啟用信號clk1_en、clk2_en、...、clkn_en中的相應一個時鐘啟用信號來控制。如所圖示的,時鐘啟用信號clk1_en、clk2_en、...、clkn_en亦可以用於啟用(啟動)相應的時鐘緩衝器406 1、406 2、...、406 n。例如,若啟用(例如,啟動)了時鐘緩衝器406 1,則可以封閉開關604 1,若啟用(例如,啟動)了時鐘緩衝器406 2,則可以封閉開關604 2,以此類推。如所圖示的,可以經由控制器230來產生時鐘啟用信號clk1_en、clk2_en、...、clkn_en。在某些態樣中,與沒有電容器陣列420的PMIC的實現方式相比,電容元件440可以具有較低的電容。當電容器陣列420的所有開關皆開啟時,電容元件440可以提供基線水平的濾波。
圖7根據本案內容的某些態樣圖示與利用電容器陣列420實現的PMIC 400相關聯的RF時鐘信號RFCLK1和RFCLK2以及電源電壓波形VREG_RF。如所圖示的,在VREG_RF的下沖506、508之間的變化不存在,或者至少經由電容器陣列420的實現方式來減少。換言之,在RFCLK1的第一時鐘週期期間,電容元件602 1可以耦合到輸出416。在RFCLK1的第二時鐘週期期間,電容元件602 1、602 2兩者皆可以耦合到輸出416,因為RFCLK1和RFCLK2皆是活動的。因此,下沖508被減小到與下沖506大致相同的水平,使得減小在時鐘週期之間的下沖變化,實際上減小與RFCLK1相關聯的相移。由於耦合到輸出416的電容元件的數量不同,因此與下沖508相關聯的暫態振盪相比,與下沖506相關聯的暫態振盪可以具有較高的頻率。
圖8圖示根據本案內容的某些態樣的電容器陣列420的開關和電容元件的示例性實現方式。例如,可以使用電晶體(例如,n型金屬氧化物半導體(NMOS)電晶體)來實現開關604 1,並且可以使用電晶體(例如,p型金屬氧化物半導體(PMOS)電晶體))來實現電容元件602 1。例如,PMOS電晶體(例如,電容元件602 1)的閘極可以耦合到開關604 1,而PMOS電晶體的源極和汲極耦合到參考電位節點(例如,電接地)。實現開關604 1的電晶體可以具有耦合到輸出416的源極、耦合到電容元件602 1的汲極,以及被配置為接收時鐘啟用信號CLK1_enb(例如,CLK1_en的反相)的閘極。
可以存在與電容元件602 1相關聯的洩漏電流。因此,當開關604 1開啟時,在節點806處的電壓可能由於電容元件602 1的洩漏而降低,從而導致在開關604 1封閉時對VREG_RF的干擾。
在一些態樣中,電阻元件可以與開關604 1並聯地耦合,以嘗試補償與電容元件602 1相關聯的洩漏電流。例如,可以使用電晶體808(例如,PMOS電晶體)來實現電阻元件,電晶體808具有耦合到輸出416的源極、耦合到電容元件602 1的汲極,以及被偏置以實現電阻元件的閘極。電阻元件的電阻(PMOS電晶體的導通電阻)可以被配置為使得電流從輸出416經由電阻元件被提供給電容元件602 1以補償電容元件602 1的洩漏電流,從而避免在節點806處的電壓降落(或至少降低節點806處的電壓降落)。
圖9是根據本案內容的某些態樣的圖示用於時鐘信號產生的示例性操作900的流程圖。操作900可以由時鐘產生系統(諸如時鐘產生系統401)來執行。
操作900在方塊905處開始,時鐘產生系統啟用複數個時鐘產生電路中的一或多個時鐘產生電路(例如,時鐘緩衝器406 1、406 2、...、406 n)。在方塊910處,時鐘產生系統經由一或多個活動時鐘產生電路,根據一時鐘信號(例如,由預緩衝電路系統402產生的預緩衝時鐘信號)來產生一或多個時鐘信號(例如,RFCLK1、RFCLK2、...、RFCLKn)。在方塊915處,時鐘產生系統在耦合到複數個時鐘產生電路的電源輸入的電源電路的輸出(例如,輸出416)處產生(例如,經由電源電路414)電源電壓(例如,VREG_RF)。
在方塊920處,時鐘產生系統基於一或多個活動時鐘產生電路的數量,選擇性地將複數個電容元件(例如,電容元件602 1、602 2、...、602 n)之每一者電容元件耦合到電源電路的輸出。例如,耦合到電源電路的輸出的複數個電容元件的數量可以對應於一或多個活動時鐘產生電路的數量。在一些態樣中,時鐘產生系統可以改變一或多個活動時鐘產生電路的數量,並且基於經改變的一或多個活動時鐘產生電路的數量,來改變耦合到電源電路的輸出的複數個電容元件的數量。亦即,可以改變複數個電容元件的數量,使得與電源電壓相關聯的下沖在改變一或多個活動時鐘產生電路的數量之前和之後相同(例如,在30 mV的裕度內)。
在一些態樣中,選擇性地耦合複數個電容元件之每一者電容元件可以包括:控制耦合在複數個電容元件之每一者電容元件與電源電路的輸出之間的開關(例如,開關604 1、604 2、...、604 n)。在一些實現方式中,複數個電容元件中的至少一個電容元件可以包括電晶體(例如,NMOS電晶體),電晶體具有耦合到開關中的相應一個開關的閘極,電晶體的汲極和源極耦合到參考電位節點(例如,參考電位節點810)。在一些態樣中,電阻元件(例如,電晶體808)可以與開關中的至少一個開關並聯地耦合。電阻元件的電阻可以被配置為使得經由電阻元件的電流對應於當開關開啟時電容元件的洩漏電流。
在某些態樣中,時鐘產生系統可以經由複數個時鐘產生電路之每一者時鐘產生電路,接收被配置為啟用時鐘產生電路的啟用信號(例如,時鐘啟用信號clk1_en、clk2_en、…、clkn_en),基於啟用信號中的相應一個啟用信號來控制開關。在一些態樣中,時鐘產生系統可以經由複數個時鐘產生電路中的至少一個時鐘產生電路,將一或多個時鐘信號中的相應一個時鐘信號提供給RFFE電路(例如,RF設備410 1、410 2、...、410 n)。在一些態樣中,複數個時鐘產生電路的輸入可以耦合到振盪器(例如,XO 404)的輸出。
在本案內容中,詞語「示例性的」用於意指「用作示例、實例或說明」。本文中描述被為「示例性」的任何實現方式或者態樣不應被解釋為較佳的或者比本案內容的其他態樣具有優勢。同樣,術語「態樣」不要求本案內容的所有態樣皆包括所論述的特徵、優點或者操作模式。術語「耦合」在本文中用於代表在兩個物件之間的直接耦合或者間接耦合。例如,若物件A實體地接觸物件B,並且物件B接觸物件C,則物件A和C可以仍然被認為是彼此之間耦合的,即使物件A和物件C彼此之間並沒有直接地實體接觸。例如,第一物件可以耦合到第二物件,即使第一物件從未直接地與第二物件實體地接觸。術語「電路」和「電路系統」被廣泛地使用並且意欲包括電子設備和導體的兩種硬體實現方式(電子設備和導體在被連接和配置時實現本案內容中所描述的功能的執行,而不限制電子電路的類型)。
在附圖中經由各種方塊、模組、元件、電路、步驟、程序、演算法等(統稱為「元素」)來說明在具體實施方式中描述的裝置和方法。例如,可以使用硬體來實現該等元素。
可以對本文中所圖示的元件、步驟、特徵及/或功能中的一項或多項進行重新排列及/或組合成單個元件、步驟、特徵或者功能,或者在若干元件、步驟或者功能中體現。亦可以在不偏離本文中所揭示的特徵的情況下增加額外的元素、元件、步驟及/或功能。本文中所圖示的裝置、設備及/或元件可以被配置為執行本文中所描述的方法、特徵或步驟中的一項或多項。
應當理解的是,在所揭示方法中的特定順序或步驟層次僅是示例性程序的說明。基於設計偏好,要理解的是,可以重新排列在方法中的特定順序或步驟層次。所附的方法請求項以取樣順序提供各種步驟的元素,並且不意欲限於所提供的特定順序或層次,除非本文中明確地說明。
提供先前描述以使熟習此項技術者能夠實踐本文中所描述的各個態樣。對該等態樣的各種修改對於熟習此項技術者將是顯而易見的,並且本文中所定義的整體原理可以適用於其他態樣。因此,請求項不意欲限於本文中所展示的各態樣,而是要被賦予與請求項的語言相一致的全部範疇,其中除非特別如此說明,否則以單數形式對元素的引用不意欲意指「一個和僅一個」,而是「一或多個」。除非另外專門說明,否則術語「一些」代表一或多個。如本文所使用的,提及項目列表「中的至少一個」的短語代表該等項目的任意組合,包括單個成員。例如,「 abc中的至少一個」意欲至少覆蓋: abca-ba-cb-ca b c,以及具有相同元素的倍數的任意組合(例如, a-aa-a-aa-a-ba-a-ca-b-ba-c-cb-bb-b-bb-b-cc-cc-c-c或者 abc的任何其他排序)。貫穿本案內容描述的各個態樣的元素的所有結構和功能均等物(對於一般技術者是公知的或將要是公知的)經由引用方式明確地併入本文中,並且意欲由請求項所涵蓋。此外,本文中所揭示的內容不意欲要奉獻給公眾,不管此種揭示內容是否明確記載在申請專利範圍中。沒有請求項元素要根據專利法施行細則第18條第8項的規定來解釋,除非元素是明確地使用短語「用於……的構件」來記載的,或者在方法請求項的情況下,元素是使用短語「用於……的步驟」來記載的。
要理解的是,請求項不意欲限於上文所說明的精確配置和元件。在不脫離本發明的範疇的情況下,可以對上文所描述的方法和裝置的排列、操作和細節做出各種修改、改變和變化。
上文所描述的方法的各種操作可以由能夠執行相應功能的任何適當構件來執行。該等構件可以包括各種硬體及/或軟體元件及/或模組,包括但不限於:電路、特殊應用積體電路(ASIC)或者處理器。通常,在存在在附圖中所圖示的操作的情況下,該等操作可以具有帶有類似編號的對應配對的功能構件元件。在某些態樣中,用於啟用的構件可以包括控制器,諸如控制器230。在某些態樣中,用於產生的構件可以包括電源電路,諸如電源電路414。在某些態樣中,用於選擇性耦合的構件可以包括電容器陣列,諸如電容器陣列420。
結合本案內容描述的各種實例的邏輯方塊、模組和電路可以利用被設計為執行本文所述功能的通用處理器、數位信號處理器(DSP)、特殊應用積體電路(ASIC)、現場可程式設計閘陣列(FPGA)或其他可程式設計邏輯設備(PLD)、個別閘門或者電晶體邏輯、個別硬體元件或者其任意組合來實現或執行。通用處理器可以是微處理器,但是在替代方案中,處理器亦可以是任何商業可用處理器、控制器、微控制器或者狀態機。處理器亦可以被實現為計算設備的組合,例如,DSP和微處理器的組合、複數個微處理器、一或多個微處理器與DSP核心的結合,或者任何其他此種配置。
當以軟體實現時,該等功能可以作為一或多個指令或代碼被儲存在電腦可讀取媒體上或者經由電腦可讀取媒體進行傳輸。無論被稱為軟體、韌體、中間軟體、微代碼、硬體描述語言還是其他術語,軟體應當被廣義地解釋為意指指令、資料或者其任意組合等等。電腦可讀取媒體包括電腦儲存媒體和通訊媒體兩者,通訊媒體包括促進電腦程式從一個地方傳送到另一地方的任何媒體。處理器可以負責管理匯流排和通用處理,包括執行被儲存在機器可讀取儲存媒體上的軟體模組。電腦可讀取儲存媒體可以耦合至處理器,使得處理器可以從儲存媒體讀取資訊並且向儲存媒體寫入資訊。在替代方案中,儲存媒體亦可以是處理器的一部分。例如,機器可讀取媒體可以包括傳輸線、經由資料調制的載波波形及/或與無線節點分離的其上儲存有指令的電腦可讀取儲存媒體,其中所有媒體皆可以由處理器經由匯流排介面來存取。替代地或者另外地,機器可讀取媒體或者其任何部分可以被併入處理器中,諸如,可以是具有快取記憶體及/或通用暫存器檔案的情況。機器可讀取儲存媒體的實例可以包括例如RAM(隨機存取記憶體)、快閃記憶體、ROM(唯讀記憶體)、PROM(可程式設計唯讀記憶體)、EPROM(可抹除可程式設計唯讀記憶體)、EEPROM(電子可抹除可程式設計唯讀記憶體)、暫存器、磁碟、光碟、硬碟或者任何其他適當的儲存媒體、或者其任意組合。機器可讀取媒體可以以電腦程式產品來體現。
軟體模組可以包括單個指令或者許多指令,並且可以分佈在若干不同的程式碼片段上、分佈在不同的程式之中,以及跨越多個儲存媒體而分佈。電腦可讀取媒體可以包括多個軟體模組。軟體模組包括指令,指令在由裝置(諸如處理器)執行時,使得處理系統執行各種功能。軟體模組可以包括傳輸模組和接收模組。每個軟體模組可以位於單個儲存設備中,或者跨越多個儲存設備而分佈。例如,當觸發事件發生時,可以將軟體模組從硬碟載入到RAM中。在軟體模組的執行期間,處理器可以將指令中的一些指令載入到快取記憶體中,以增加存取速度。隨後,可以將一或多個快取列載入到通用暫存器檔案中以供處理器執行。當下文提及軟體模組的功能時,將理解的是,此種功能是由處理器在執行來自該軟體模組的指令時實現的。
此外,任何連接被適當地稱作電腦可讀取媒體。例如,若軟體是使用同軸電纜、光纖電纜、雙絞線、數位用戶線路(DSL)或者諸如紅外線(IR)、無線電和微波之類的無線技術,從網站、伺服器或其他遠端源傳輸的,則該同軸電纜、光纖電纜、雙絞線、DSL或者諸如紅外線、無線電和微波之類的無線技術被包括在媒體的定義中。如本文所使用的,磁碟和光碟包括壓縮光碟(CD)、鐳射光碟、光碟、數位多功能光碟(DVD)、軟碟和藍光®光碟,其中磁碟通常磁性地複製資料,而光碟則用鐳射來光學地複製資料。因此,在一些態樣中,電腦可讀取媒體可以包括非暫時性電腦可讀取媒體(例如,有形媒體)。此外,對於其他態樣,電腦可讀取媒體可以包括暫時性電腦可讀取媒體(例如,信號)。上述的組合亦應當被包括在電腦可讀取媒體的範疇內。
100:無線通訊系統 110:存取點 120a:使用者終端 120b:使用者終端 120c:使用者終端 120d:使用者終端 120e:使用者終端 120f:使用者終端 120g:使用者終端 120h:使用者終端 120i:使用者終端 120m:使用者終端 120x:使用者終端 130:系統控制器 208:資料來源 210:TX資料處理器 222:收發機前端 224a:天線 224ap:天線 230:控制器 232:記憶體 234:排程器 242:RX資料處理器 244:資料槽 252ma:天線 252mu:天線 252xa:天線 252xu:天線 254m:收發機前端 254x:收發機前端 270m:RX資料處理器 270x:RX資料處理器 280m:控制器 280x:控制器 282m:記憶體 282x:記憶體 286m:資料來源 286x:資料來源 288m:TX資料處理器 288x:TX資料處理器 300:收發機前端 302:TX路徑 303:天線 304:RX路徑 306:介面 308:數位類比轉換器(DAC) 310:基頻濾波器(BBF) 312:混頻器 314:驅動放大器(DA) 316:功率放大器(PA) 318:TX頻率合成器 320:放大器 322:低雜訊放大器(LNA) 324:混頻器 326:基頻濾波器(BBF) 328:類比數位轉換器(ADC) 330:RX頻率合成器 332:放大器 400:PMIC 401:時鐘產生系統 402:預緩衝電路系統 404:XO 406 1:時鐘緩衝器 406 2:時鐘緩衝器 406 n:時鐘緩衝器 408:RF時鐘緩衝電路系統 410 1:RF設備 410 2:RF設備 410 n:RF設備 412:調節器 414:電源電路 416:輸出 420:電容器陣列 440:電容元件 444:寄生電感 502:上升時間 504:上升時間 506:較低的下沖 508:較高的下沖 510:上升時間 602 1:電容元件 602 2:電容元件 602 n:電容元件 604 1:開關 604 2:開關 604 n:開關 806:節點 808:電晶體 810:參考電位節點 900:操作 905:方塊 910:方塊 915:方塊 920:方塊 I:同相 Q:正交
為了可以詳細地理解本案內容的上述特徵,可以參考各態樣對上文簡要概述的內容進行更具體的描述,該等態樣中的一些態樣是在附圖中圖示的。然而,要注意的是,附圖僅圖示本案內容的某些態樣並且因此不被認為是對其範疇的限制,因為說明書可以承認其他等同有效的態樣。
圖1是根據本案內容的某些態樣的示例性無線通訊網路的示意圖。
圖2是根據本案內容的某些態樣的示例性存取點(AP)和示例性使用者終端的方塊圖。
圖3是根據本案內容的某些態樣的示例性收發機前端的方塊圖。
圖4圖示根據本案內容的某些態樣的利用單晶振盪器(XO)多輸出時鐘架構實現的電源管理積體電路(PMIC)。
圖5圖示用於在沒有電容器陣列的情況下產生PMIC實現方式的RF時鐘信號的射頻(RF)時鐘信號和電源電壓波形。
圖6圖示根據本案內容的某些態樣的PMIC的電容器陣列的示例性實現方式。
圖7圖示根據本案內容的某些態樣的與利用電容器陣列實現的PMIC相關聯的RF時鐘信號和電源電壓波形。
圖8圖示根據本案內容的某些態樣的電容器陣列的開關和電容元件的示例性實現方式。
圖9是描述根據本案內容的某些態樣的用於時鐘信號產生的示例性操作的流程圖。
為了促進理解,已經儘可能地使用相同元件符號來表示對附圖共有的相同元件。預期在一個態樣中揭示的元素可以在沒有具體敘述的情況下有益地應用於其他態樣。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
230:控制器
4061:時鐘緩衝器
4062:時鐘緩衝器
406n:時鐘緩衝器
412:調節器
416:輸出
420:電容器陣列
440:電容元件
444:寄生電感
6021:電容元件
6022:電容元件
602n:電容元件
6041:開關
6042:開關
604n:開關

Claims (30)

  1. 一種用於時鐘信號產生的電路,包括: 複數個時鐘產生電路,其被配置為根據一時鐘信號來產生複數個時鐘信號; 一電源電路,其具有耦合到該複數個時鐘產生電路的電源輸入的一輸出;及 一電容器陣列,其耦合到該電源電路的該輸出並且包括複數個電容元件,該電容器陣列被配置為基於該複數個時鐘產生電路中的一或多個活動時鐘產生電路的一數量,選擇性地將該複數個電容元件之每一者電容元件耦合到該電源電路的該輸出。
  2. 根據請求項1之電路,其中該電容器陣列被配置為使得耦合到該電源電路的該輸出的該複數個電容元件的一數量與該一或多個活動時鐘產生電路的該數量相對應。
  3. 根據請求項1之電路,其中該複數個時鐘產生電路之每一者時鐘產生電路皆包括一時鐘緩衝器。
  4. 根據請求項1之電路,其中該電源電路包括一低壓差(LDO)調節器。
  5. 根據請求項1之電路,其中該電容器陣列包括耦合在該複數個電容元件之每一者電容元件與該電源電路的該輸出之間的一開關。
  6. 根據請求項5之電路,其中該複數個電容元件中的至少一個電容元件包括一電晶體,該電晶體具有耦合到該等開關中的一相應一個開關的一閘極,該電晶體的一汲極和一源極耦合到一參考電位節點。
  7. 根據請求項5之電路,其中該複數個電容元件中的至少一個電容元件包括耦合在該等開關中的一相應一個開關與一參考電位節點之間的一電容器。
  8. 根據請求項6之電路,其中該電晶體包括一n型金屬氧化物半導體(NMOS)電晶體。
  9. 根據請求項5之電路,亦包括:與該等開關中的至少一個開關並聯地耦合的一電阻元件。
  10. 根據請求項9之電路,其中該電阻元件的一電阻被配置為使得經由該電阻元件的一電流與在該開關開啟時該電容元件的一洩漏電流相對應。
  11. 根據請求項10之電路,其中該電阻元件是一電晶體,該電晶體具有耦合到該輸出的一源極、耦合到該電容元件的一汲極,以及被偏置以實現該電阻的一閘極。
  12. 根據請求項5之電路,其中該等開關中的至少一個開關包括一p型金屬氧化物半導體(PMOS)電晶體。
  13. 根據請求項5之電路,其中該複數個時鐘產生電路之每一者時鐘產生電路被配置為接收一啟用信號,該啟用信號被配置為啟用該時鐘產生電路,該開關被配置為基於該等啟用信號中的一相應一個啟用信號而被控制。
  14. 根據請求項13之電路,其中該啟用信號是由一控制器提供的,其中該控制器被配置為控制對該複數個時鐘產生電路中的何者時鐘產生電路進行啟用。
  15. 根據請求項1之電路,其中該複數個時鐘產生電路中的至少一個時鐘產生電路被配置為將該複數個時鐘信號中的一相應一個時鐘信號提供給一射頻(RF)前端(RFFE)電路。
  16. 根據請求項1之電路,亦包括一振盪器,其中該複數個時鐘產生電路的輸入耦合到該振盪器的一輸出。
  17. 一種用於時鐘信號產生的方法,包括以下步驟: 啟用複數個時鐘產生電路中的一或多個時鐘產生電路; 經由該一或多個活動時鐘產生電路,根據一時鐘信號來產生一或多個時鐘信號; 經由一電源電路,在耦合到該複數個時鐘產生電路的電源輸入的該電源電路的一輸出處產生一電源電壓;及 基於該一或多個活動時鐘產生電路的一數量,選擇性地將複數個電容元件之每一者電容元件耦合到該電源電路的該輸出。
  18. 根據請求項17之方法,其中耦合到該電源電路的該輸出的該複數個電容元件的一數量與該一或多個活動時鐘產生電路的該數量相對應。
  19. 根據請求項18之方法,亦包括以下步驟: 改變該一或多個活動時鐘產生電路的該數量;及 基於該一或多個活動時鐘產生電路的該經改變的數量,改變耦合到該電源電路的該輸出的該複數個電容元件的該數量。
  20. 根據請求項19之方法,其中改變該一或多個活動時鐘產生電路的該數量是由向該等時鐘產生電路提供啟用信號的一控制器來執行的。
  21. 根據請求項19之方法,其中改變該複數個電容元件的該數量是由向耦合到該複數個電容元件中的該相應一個電容元件的每個開關提供啟用信號的一控制器來執行的。
  22. 根據請求項19之方法,其中該複數個電容元件的該數量被改變為使得與該電源電壓相關聯的一下沖在改變該一或多個活動時鐘產生電路的該數量之前和之後是相同的。
  23. 根據請求項17之方法,其中該複數個時鐘產生電路之每一者時鐘產生電路包括一時鐘緩衝器。
  24. 根據請求項17之方法,其中選擇性地耦合該複數個電容元件之每一者電容元件之步驟包括以下步驟:控制耦合在該複數個電容元件之每一者電容元件與該電源電路的該輸出之間的一開關。
  25. 根據請求項24之方法,其中該複數個電容元件中的至少一個電容元件包括一電晶體,該電晶體具有耦合到該等開關中的一相應一個開關的一閘極,該電晶體的一汲極和一源極耦合到一參考電位節點。
  26. 根據請求項24之方法,其中一電阻元件與該等開關中的至少一個開關並聯地耦合。
  27. 根據請求項26之方法,其中該電阻元件的一電阻被配置為使得經由該電阻元件的一電流與在該開關開啟時該電容元件的一洩漏電流相對應。
  28. 根據請求項20之方法,亦包括以下步驟:經由該複數個時鐘產生電路之每一者時鐘產生電路來接收被配置為啟用該時鐘產生電路的一啟用信號,該開關是基於該等啟用信號中的一相應一個啟用信號而被控制的。
  29. 一種用於時鐘信號產生的裝置,包括: 用於啟用的構件,其用於啟用複數個時鐘產生電路中的一或多個時鐘產生電路,該一或多個活動時鐘產生電路被配置為根據一時鐘信號來產生一或多個時鐘信號; 用於產生的構件,其用於在耦合到該複數個時鐘產生電路的電源輸入的該用於產生的構件的一輸出處產生一電源電壓;及 用於選擇性耦合的構件,其用於基於該一或多個活動時鐘產生電路的一數量,選擇性地將複數個電容元件之每一者電容元件耦合到該用於產生的構件的該輸出。
  30. 一種電腦可讀取媒體,其具有儲存在其上的使得一處理器執行以下操作的指令: 啟用複數個時鐘產生電路中的一或多個時鐘產生電路,該一或多個活動時鐘產生電路被配置為根據一時鐘信號來產生一或多個時鐘信號;及 基於該一或多個活動時鐘產生電路的一數量,選擇性地將複數個電容元件之每一者電容元件耦合到一電源電路的一輸出,該電源電路被配置為在耦合到該複數個時鐘產生電路的電源輸入的該電源電路的該輸出處產生一電源電壓。
TW111100945A 2021-01-21 2022-01-10 用於在單晶多輸出時鐘系統中的相移減少的技術 TW202304140A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/154,726 US11480992B1 (en) 2021-01-21 2021-01-21 Techniques for phase shift reduction in a single crystal multiple output clock system
US17/154,726 2021-01-21

Publications (1)

Publication Number Publication Date
TW202304140A true TW202304140A (zh) 2023-01-16

Family

ID=80447501

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111100945A TW202304140A (zh) 2021-01-21 2022-01-10 用於在單晶多輸出時鐘系統中的相移減少的技術

Country Status (8)

Country Link
US (1) US11480992B1 (zh)
EP (1) EP4282074A1 (zh)
JP (1) JP2024503686A (zh)
KR (1) KR20230131852A (zh)
CN (1) CN116671016A (zh)
BR (1) BR112023013884A2 (zh)
TW (1) TW202304140A (zh)
WO (1) WO2022159918A1 (zh)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5446420A (en) 1993-08-25 1995-08-29 Motorola, Inc. Method and apparatus for reducing jitter and improving testability of an oscillator
US6633202B2 (en) 2001-04-12 2003-10-14 Gennum Corporation Precision low jitter oscillator circuit
JP5027472B2 (ja) 2005-11-09 2012-09-19 ルネサスエレクトロニクス株式会社 発振器およびそれを用いた情報機器
US20090088194A1 (en) 2007-09-27 2009-04-02 Telefonaktiebolaget Lm Ericsson (Publ) Single Multi-Mode Clock Source for Wireless Devices
US7880554B2 (en) 2009-02-03 2011-02-01 Qualcomm Incorporated Periodic timing jitter reduction in oscillatory systems
DE112017006442T5 (de) 2016-12-21 2019-09-19 Intel Corporation Drahtlose kommunikationstechnologie, einrichtungen und verfahren
US9985644B1 (en) * 2018-01-16 2018-05-29 Realtek Semiconductor Corp. Digital to-time converter and method therof
WO2020053879A1 (en) 2018-09-10 2020-03-19 INDIAN INSTITUTE OF TECHNOLOGY MADRAS (IIT Madras) Multi-phase low dropout voltage regulator
US11177819B1 (en) * 2020-12-03 2021-11-16 Qualcomm Incorporated Power and area efficient digital-to-time converter with improved stability

Also Published As

Publication number Publication date
CN116671016A (zh) 2023-08-29
KR20230131852A (ko) 2023-09-14
WO2022159918A1 (en) 2022-07-28
EP4282074A1 (en) 2023-11-29
JP2024503686A (ja) 2024-01-26
US11480992B1 (en) 2022-10-25
BR112023013884A2 (pt) 2024-01-23

Similar Documents

Publication Publication Date Title
US8669816B2 (en) Integrated circuit device, electronic device and method therefor
US11606096B2 (en) Power supply for voltage controlled oscillators with automatic gain control
CN106605366B (zh) 高准确度毫米波/射频宽带同相和正交生成
US10033338B2 (en) Switched inductor/transformer for dual-band low-noise amplifier (LNA)
US20120074998A1 (en) Integrated circuit device, electronic device and method for compensating frequency drift of a controllable oscillator
JP2006319393A (ja) 通信用半導体集積回路および無線通信装置
EP3501110A1 (en) Center frequency and q tuning of biquad filter by amplitude-limited oscillation-based calibration
US9438249B1 (en) Resonant circuit temperature compensation
CN109478870B (zh) 具有在升压电源和电池电源之间进行选择的包络追踪
US11181939B2 (en) Multi-mode oscillation circuitry with stepping control
TW202304140A (zh) 用於在單晶多輸出時鐘系統中的相移減少的技術
US9866234B1 (en) Digital-to-analog converter
TW202247613A (zh) 用於數位類比轉換器(dac)的資料相關的時鐘閘控開關驅動器
US20170085220A1 (en) FLICKER NOISE, POWER CONSUMPTION, AND PULLING REDUCTION TECHNIQUES FOR VOLTAGE-CONTROLLED OSCILLATORS (VCOs)
US9621166B1 (en) Wide frequency/voltage-ratio buffer with adaptive power consumption
US10644711B1 (en) Self-biased digitally controlled oscillator architecture
US10862461B1 (en) Techniques for generating switch control signals
US20240275345A1 (en) Reconfigurable transimpedance filter
US11695372B1 (en) Quadrature voltage-controlled oscillator (QVCO) with improved phase noise and quadrature imbalance trade-off
US20240322838A1 (en) Load matching for a current-steering digital-to-analog converter
US11677390B2 (en) Multimode frequency multiplier
TWI631828B (zh) 頻率產生電路及通信設備
Elbadry et al. Wideband Transceivers: Challenges