TW202301848A - 處理晶片、插件裝置以及運作方法 - Google Patents

處理晶片、插件裝置以及運作方法 Download PDF

Info

Publication number
TW202301848A
TW202301848A TW110122239A TW110122239A TW202301848A TW 202301848 A TW202301848 A TW 202301848A TW 110122239 A TW110122239 A TW 110122239A TW 110122239 A TW110122239 A TW 110122239A TW 202301848 A TW202301848 A TW 202301848A
Authority
TW
Taiwan
Prior art keywords
configuration
logic circuit
electronic device
function
networking
Prior art date
Application number
TW110122239A
Other languages
English (en)
Other versions
TWI774429B (zh
Inventor
黃振庭
翁而咨
朱世強
林群皓
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW110122239A priority Critical patent/TWI774429B/zh
Priority to US17/655,365 priority patent/US20220405233A1/en
Application granted granted Critical
Publication of TWI774429B publication Critical patent/TWI774429B/zh
Publication of TW202301848A publication Critical patent/TW202301848A/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
    • G06F15/7885Runtime interface, e.g. data exchange, runtime control
    • G06F15/7892Reconfigurable logic embedded in CPU, e.g. reconfigurable unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
    • G06F15/7871Reconfiguration support, e.g. configuration loading, configuration switching, or hardware OS
    • G06F15/7875Reconfiguration support, e.g. configuration loading, configuration switching, or hardware OS for multiple contexts
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)
  • Hardware Redundancy (AREA)

Abstract

一種處理晶片包含一邏輯電路。邏輯電路用以耦接一電子裝置。邏輯電路的組態對應複數候選組態。邏輯電路的組態於該些候選組態中切換,以使電子裝置協同處理晶片實現對應於邏輯電路的組態的一功能。當邏輯電路的組態為一第一組態且電子裝置執行一第一驅動程式時,功能為一第一連網功能。當邏輯電路的組態為一第二組態且電子裝置執行一第二驅動程式時,功能為不同於第一連網功能的一第二連網功能。

Description

處理晶片、插件裝置以及運作方法
本揭示中所述實施例內容是有關於一種處理晶片、插件裝置以及運作方法,特別關於一種組態可切換的處理晶片、插件裝置以及運作方法。
隨著技術的發展,各式電子裝置已被發展出來且被應用於日常生活中。在一些應用中,電子裝置可提供外接功能。舉例而言,當插件裝置(dongle device)插入原先不支援一特定功能的電子裝置中時,此電子裝置可透過此插件裝置支援此特定功能。
本揭示之一些實施方式是關於一種處理晶片。處理晶片包含一邏輯電路。邏輯電路用以耦接一電子裝置。邏輯電路的組態對應複數候選組態。邏輯電路的組態於該些候選組態中切換,以使電子裝置協同處理晶片實現對應於邏輯電路的組態的一功能。當邏輯電路的組態為一第一組態且電子裝置執行一第一驅動程式時,功能為一第一連網功能。當邏輯電路的組態為一第二組態且電子裝置執行一第二驅動程式時,功能為不同於第一連網功能的一第二連網功能。
本揭示之一些實施方式是關於一種插件裝置。插件裝置包含一處理晶片。處理晶片包含一邏輯電路。插件裝置用以耦接一電子裝置。邏輯電路的組態對應複數候選組態。邏輯電路的組態於該些候選組態中切換,以使電子裝置協同處理晶片實現對應於邏輯電路的組態的一功能。當邏輯電路的組態為一第一組態且電子裝置執行一第一驅動程式時,功能為一第一連網功能。當邏輯電路的組態為一第二組態且電子裝置執行一第二驅動程式時,功能為不同於第一連網功能的一第二連網功能。
本揭示之一些實施方式是關於一種電子系統的運作方法。電子系統包含一插件裝置以及一電子裝置。插件裝置包含一處理晶片。運作方法包含以下操作:將處理晶片中的一邏輯電路的組態於複數候選組態中切換,其中插件裝置用以耦接電子裝置;以及藉由電子裝置協同處理晶片實現對應於邏輯電路的組態的一功能。當邏輯電路的組態為一第一組態且電子裝置執行一第一驅動程式時,功能為一第一連網功能。當邏輯電路的組態為一第二組態且電子裝置執行一第二驅動程式時,功能為不同於第一連網功能的一第二連網功能。
綜上所述,在本揭示中,插件裝置中處理晶片的組態可於多個候選組態中切換。據此,本揭示中的插件裝置可適用於不同的電子裝置。
在本文中所使用的用詞『耦接』亦可指『電性耦接』,且用詞『連接』亦可指『電性連接』。『耦接』及『連接』亦可指二個或多個元件相互配合或相互互動。
參考第1圖。第1圖是依照本揭示一些實施例所繪示的電子系統100的示意圖。
以第1圖示例而言,電子系統100包含電子裝置110以及插件(dongle)裝置120。在一些實施例中,電子裝置110可為一平板電腦、一筆記型電腦、一顯示裝置或其他各式電子裝置,而插件裝置120可為一通用串列匯流排(universal serial bus,USB)裝置。然而,本揭示不以上述為限。
電子裝置110可包含處理電路111、記憶體112以及連接埠T1。處理電路111耦接記憶體112以及連接埠T1。處理電路111可為一中央處理器或其他各式具有處理資料或處理訊號功能的電路或電子元件。記憶體112可儲存有作業系統OS。作業系統OS例如為Windows、Linux、Android等,但本揭示不以上述為限。處理電路111可執行作業系統OS以運作。連接埠T1可供插件裝置120插入。舉例而言,插件裝置120可包含有對應於連接埠T1(例如:母連接器)的一連接埠(例如:公連接器),而插件裝置120的連接埠可插入電子裝置110的連接埠T1,以使插件裝置120耦接電子裝置110。
插件裝置120可更包含處理晶片121。處理晶片121包含邏輯電路1211、發射電路1212以及接收電路1213。邏輯電路1211耦接發射電路1212以及接收電路1213。邏輯電路1211可由一或多個電晶體、一或多個邏輯閘以及一或多個控制訊號共同組成。這些電晶體、邏輯閘以及控制訊號的不同配置(不同耦接關係或不同訊號邏輯位準)可對應於不同的組態。也就是說,透過改變這些電晶體、邏輯閘以及控制訊號的耦接關係或邏輯位準,邏輯電路1211的組態將可改變。發射電路1212可向插件裝置120的外部發射資料或訊號。而接收電路1213可自插件裝置120的外部接收資料或訊號。
在運作上,當插件裝置120插入連接埠T1後(即,邏輯電路1211耦接至電子裝置110),若電子裝置110中内建有符合邏輯電路1211之組態的驅動程式,電子裝置110可執行此驅動程式以協同插件裝置120的處理晶片121實現對應的功能。
舉例而言,在電子裝置110原先不支援連網功能但作業系統OS內建有基礎連網驅動程式C1的情況下,當插件裝置120插入電子裝置110的連接埠T1且邏輯電路1211的組態對應於基礎連網組態時,電子裝置110可執行基礎連網驅動程式C1以協同插件裝置120的處理晶片121實現基礎連網功能。
上述基礎連網驅動程式C1可為通用串列匯流排的網路控制模式(Network Control Mode,NCM)驅動程式或乙太網路控制模式(Ethernet Network Control Mode,ECM)驅動程式。網路控制模式為每個傳送單位中包含多個網路封包,而乙太網路控制模式則是每個傳送單位僅包含單一個網路封包。對應地,上述基礎連網組態可為網路控制模式組態或乙太網路控制模式組態。也就是說,當插件裝置120插入電子裝置110的連接埠T1且邏輯電路1211的組態對應於網路控制模式組態(或乙太網路控制模式組態)時,電子裝置110可執行網路控制模式驅動程式(或乙太網路控制模式驅動程式)以協同插件裝置120的處理晶片121實現基礎連網功能。
在實際應用上,不同的電子裝置110的作業系統OS可能會內建有不同的基礎連網驅動程式C1。舉例而言,有些電子裝置110的作業系統OS內建有網路控制模式的驅動程式,而有些電子裝置110的作業系統OS則內建有乙太網路控制模式的驅動程式。據此,在一些實施例中,邏輯電路1211的組態可在兩種基礎連網組態中切換,以使上述該些電子裝置110皆能透過插件裝置120實現基礎連網功能。舉例而言,邏輯電路1211的組態可自網路控制模式組態切換為乙太網路控制模式組態,或者自乙太網路控制模式組態切換為網路控制模式組態。如此,插件裝置120將可適用於作業系統OS中內建不同基礎連網驅動程式C1的電子裝置110。
基於相似的運作原理,在電子裝置110原先不支援連網功能但作業系統OS內建有供應商定義驅動程式C2的情況下,當插件裝置120插入電子裝置110的連接埠T1且邏輯電路1211的組態為供應商定義組態時,電子裝置110可執行供應商定義驅動程式C2以協同插件裝置120的處理晶片121實現供應商定義驅動程式C2所提供的進階連網功能。
上述供應商定義驅動程式C2可由供應商提供。不同供應商所提供的供應商定義驅動程式C2可對應不同效能的進階連網功能。在一些實施例中,供應商定義驅動程式C2可被供應商定期或不定期更新以成為更新版本的驅動程式。在一些實施例中,供應商定義驅動程式C2不限於僅提供進階連網功能,亦可提供其他功能。舉例而言,供應商定義驅動程式C2可提供讓插件裝置120上的發光二極體發光的功能。
上述基礎連網驅動程式C1或供應商定義驅動程式C2主要是用以完成電子裝置110與插件裝置120之間的溝通。舉例而言,藉由基礎連網驅動程式C1或供應商定義驅動程式C2,可使來自電子裝置110的資料封包得以順利地被插件裝置120接收,且由插件裝置120傳輸出去。或者,來自網路的資料封包得以順利地被插件裝置120所接收,且由插件裝置120傳輸給電子裝置110。
一般而言,相較於基礎連網驅動程式C1所對應的基礎連網功能,供應商定義驅動程式C2所對應的進階連網功能具有較佳的效能。舉例而言,基礎連網功能中的網路封包之間具有較高的封包碰撞率,而進階連網功能中的網路封包之間具有較低的封包碰撞率。換句話說,基礎連網功能的封包碰撞率高於進階連網功能的封包碰撞率。
在一些相關技術中,處理晶片中邏輯電路的組態是固定的。也就是說,插件裝置無法協同某些電子裝置(未内建符合邏輯電路組態之驅動程式的電子裝置)實現相關功能。舉例而言,當邏輯電路的組態固定對應於供應商定義組態且插件裝置中未內建有供應商定義驅動程式時,電子裝置將無法執行任何供應商定義驅動程式以協同插件裝置實現進階連網功能,且也無法切換至基礎連網驅動程式以實現基礎連網功能,使用者僅能感受到插件裝置未順利地使電子裝置實現連網功能而無法理解原因。
相較於上述該些相關技術,在本揭示中,邏輯電路1211的組態可於複數候選組態中切換。當邏輯電路1211的組態改變時,邏輯電路1211中該些電晶體、該些邏輯閘以及該些控制訊號的配置(耦接關係或訊號邏輯位準)將會對應改變。據此,組態可切換的插件裝置120將可協同各式電子裝置110運作。
一併參考第1圖以及第2圖。第2圖是依照本揭示一些實施例所繪示的組態切換的示意圖。在一些實施例中,邏輯電路1211的候選組態包含基礎連網組態以及供應商定義組態,但不以此為限。
以第2圖示例而言,在一些實施例中,當邏輯電路1211的組態為基礎連網組態且電子裝置110的作業系統OS僅內建有基礎連網驅動程式C1且未內建有供應商定義驅動程式C2時,電子裝置110可執行基礎連網驅動程式C1以透過處理晶片121實現基礎連網功能,其中接收電路1213可自動自網路下載供應商定義驅動程式C2’。例如,在一些實施例中,供應商定義驅動程式C2’可事先儲存於供應商的伺服器中供接收電路1213下載。如前所述,邏輯電路1211的組態可自網路控制模式組態(例如:第2圖中的第一基礎連網組態)切換為乙太網路控制模式組態(例如:第2圖中的第二基礎連網組態),或者自乙太網路控制模式組態(例如:第2圖中的第一基礎連網組態)切換為網路控制模式組態(例如:第2圖中的第二基礎連網組態)。如此,插件裝置120將可適用於內建有不同基礎連網驅動程式C1的電子裝置110。
接著,邏輯電路1211的組態可切換為供應商定義組態。當邏輯電路1211的組態切換為供應商定義組態時,電子裝置110可執行自網路下載來的供應商定義驅動程式C2’以協同插件裝置120的處理晶片121實現進階連網功能。
在一些實施例中,大部分的電子裝置110(搭載相同或不同作業系統OS)皆內建有上述其中一種基礎連網驅動程式C1,因此這些電子裝置110可先協同插件裝置120的處理晶片121實現基礎連網功能。接著,電子裝置110可協同插件裝置120自網路下載供應商定義驅動程式C2’以實現進階連網功能。如前所述,一般而言,進階連網功能具有較佳的效能。據此,插件裝置120不僅可適用於大部分的電子裝置110(搭載相同或不同作業系統OS),且電子裝置110的連網功能得以被優化(例如:自基礎連網功能轉為進階連網功能)。
參考第1圖以及第3A圖。第3A圖是依照本揭示一些實施例所繪示的插件裝置120A如何切換組態的示意圖。在一些實施例中,第1圖的插件裝置120可被實現為插件裝置120A的態樣。
以第3A圖示例而言,插件裝置120A包含處理晶片121A。處理晶片121A包含接腳P1。處理晶片121A中的邏輯電路1211A的組態可依據來自接腳P1的控制訊號CS1的位準於複數候選組態中切換。
在一些實施例中,插件裝置120A上可配置有一開關元件SS,而接腳P1可耦接至開關元件SS以及邏輯電路1211A。開關元件SS例如但不限於實體按鍵或實體開關。當使用者按下此按鍵或開關,接腳P1可接收到按鍵或開關被按下所對應的訊號且可依據接收到的訊號輸出對應的控制訊號CS1(例如:具有邏輯值0)至邏輯電路1211A。當控制訊號CS1具有邏輯值0時,邏輯電路1211A的組態可切換為其中一候選組態。接著,若使用者再次按下此按鍵或此開關,接腳P1可接收到按鍵或開關被按下所對應的訊號且可依據接收到的訊號輸出對應的控制訊號CS1(例如:具有邏輯值1)。而當控制訊號CS1具有邏輯值1時,邏輯電路1211A的組態可切換為另一候選組態。換句話說,在上述實施例中,可供使用者自行控制是否切換邏輯電路1211A的組態。
在一些實施例中,接腳P1為通用型之輸入輸出(general-purpose input/output,GPIO)接腳或積體電路間(Inter-Integrated Circuit,I 2C)匯流排接腳,但本揭示不以此些為限。
在一些其他的實施例中,處理晶片121A可包含複數個接腳P1,該些接腳P1可用以表示複數個位元。舉例而言,若處理晶片121A包含三個接腳P1,此三個接腳P1可對應三個位元。據此,基於此三個接腳P1的控制訊號的位準,邏輯電路1211A的組態最多可於八種(二的三次方)候選組態中切換。
參考第1圖以及第3B圖。第3B圖是依照本揭示一些實施例所繪示的插件裝置120B如何切換組態的示意圖。在一些實施例中,第1圖的插件裝置120可被實現為插件裝置120B的態樣。
以第3B圖示例而言,插件裝置120B包含處理晶片121B。處理晶片121B更包含計時器124。計時器124耦接至插件裝置120B中的邏輯電路1211B。計時器124用以執行計時功能。若於一臨限時間內未偵測到一特徵值,計時器124將觸發邏輯電路1211B的組態被切換。
在一些實施例中,此特徵值可對應特定的封包形式。舉例而言,若電子裝置110尚未協同插件裝置120B實現進階連網功能,將不會產生對應於進階連網功能的資料封包(此種資料封包具特定封包形式)。假若臨限時間為3秒,當計時器124自0秒計時至3秒時皆未接收到對應於進階連網功能的封包(即未偵測到特徵值)時,計時器124或其他控制電路可輸出控制訊號CS2,而邏輯電路1211B的組態將依據控制訊號CS2被切換。
參考第3C圖。第3C圖是依照本揭示一些實施例所繪示的插件裝置120C如何切換組態的示意圖。在一些實施例中,第1圖的插件裝置120可被實現為插件裝置120C的態樣。
以第3C圖示例而言,插件裝置120C包含處理晶片121C。當插件裝置120C接收到來自第1圖的電子裝置110的指令CT時,處理晶片121C中的邏輯電路1211C的組態將被切換。如前所述,插件裝置120可為通用串列匯流排裝置。在這些實施例中,電子裝置110中的作業系統OS可包含通用串列匯流排驅動程式或應用程式(APP)。而處理電路111可依據不同應用場景執行上述通用串列匯流排驅動程式以產生通用串列匯流排協定指令(USB protocol command)CT或執行上述應用程式以產生通用串列匯流排協定指令CT,以控制邏輯電路1211C的組態進行切換。
舉例而言,當電子裝置110執行連網品質要求較高的工作(例如:需連網的遊戲程式)時,作業系統OS中通用串列匯流排驅動程式或應用程式可將邏輯電路1211C的組態切換為供應商定義組態以實現進階連網功能,進而達到較佳的連網品質。而當電子裝置110執行連網品質要求較低的工作(例如:文書處理程式)時,作業系統OS中通用串列匯流排驅動程式或應用程式可將邏輯電路1211C的組態切換為基礎連網組態以實現基礎連網功能,進而達到低功耗。
參考第4圖。第4圖是依照本揭示一些實施例所繪示的電子系統400的示意圖。第4圖的電子系統400的配置及操作相似於第1圖的電子系統100的配置及操作。
具體而言,電子系統400包含電子裝置410以及插件裝置420。電子裝置410的配置相似於第1圖中的電子裝置110。然而,插件裝置420的處理晶片421更包含記憶體4214,且處理晶片421中邏輯電路4211的候選組態除了基礎連網組態以及供應商定義組態之外更包含記憶體組態。在一些實施例中,記憶體4214為快閃記憶體,但本揭示不以此為限。記憶體4214中可儲存有驅動程式C4。當邏輯電路4211的組態切換為記憶體組態時,驅動程式C4可傳輸至電子裝置410且安裝於電子裝置410中。接著,處理電路111可執行此驅動程式C4以使電子裝置410可協同插件裝置420的處理晶片421實現連網功能。
據此,在這些實施例中,即使電子裝置410中未內建有任何相關於基礎連網驅動程式或供應商定義驅動程式,電子裝置410仍可利用記憶體4214中的驅動程式C4以協同插件裝置420的處理晶片421實現連網功能。
相似於供應商定義驅動程式C2,在一些實施例中,驅動程式C4不限於僅提供連網功能,亦可提供其他功能。另外,在一些其他的實施例中,記憶體4214可設置於插件裝置420中但設置於處理晶片421的外部以耦接邏輯電路4211。
在一些實施例中,當邏輯電路4211的組態切換為記憶體組態時,電子裝置410可更新記憶體4214中的驅動程式C4。舉例而言,電子裝置410可將其他版本或更新的版本存入記憶體4214中。也就是說,當邏輯電路4211的組態切換為記憶體組態時,記憶體4214可被讀取或寫入。
參考第5圖。第5圖是依照本揭示一些實施例所繪示的組態切換的示意圖。
為了易於理解的目的,第5圖將搭配第4圖的電子系統400進行描述,但本揭示並不以第4圖的電子系統400為限。
以第5圖示例而言,插件裝置420中邏輯電路4211的該些候選組態依據其優先級依序包含第一優先組態、第二優先組態以及第三優先組態。該些組態可於基礎連網組態、供應商定義組態以及記憶體組態之間切換。
在電子裝置410的作業系統OS內建有如第1圖所示的供應商定義驅動程式C2但未內建有如第1圖所示的基礎連網驅動程式C1的實施例中,當邏輯電路4211的組態為供應商定義組態時,電子裝置410可執行供應商定義驅動程式C2以協同插件裝置420的處理晶片421實現供應商定義驅動程式所提供的進階連網功能。
在電子裝置410的作業系統OS內建有如第1圖所示的基礎連網驅動程式C1但未內建有如第1圖所示的供應商定義驅動程式C2的實施例中,若作業系統OS(例如:Linux)未限制於第一優先組態時,由於邏輯電路4211的該些組態中包含有基礎連網組態,因此電子裝置410可執行基礎連網驅動程式C1以協同插件裝置420的處理晶片421實現基礎連網功能。
在電子裝置410的作業系統OS內建有如第1圖所示的基礎連網驅動程式C1但未內建有如第1圖所示的供應商定義驅動程式C2的實施例中,在作業系統OS(例如:Window)有限制於第一候選組態的情況下,當邏輯電路4211的第一優先組態為供應商定義組態時,電子裝置410將無法執行基礎連網驅動程式C1。然而,當邏輯電路4211的第一組態切換為基礎連網組態時,電子裝置410可執行基礎連網驅動程式C1以協同插件裝置420的處理晶片421實現基礎連網功能。
在電子裝置410的作業系統OS未內建有任何驅動程式的實施例中,當邏輯電路4211的組態為供應商定義組態或基礎連網組態時,電子裝置410皆無法協同插件裝置420的處理晶片421實現連網功能。然而,當邏輯電路4211的組態切換為記憶體組態時,驅動程式C4可傳輸至電子裝置410且安裝於電子裝置410中。接著,處理電路111可執行此驅動程式C4以使電子裝置410協同插件裝置420的處理晶片421實現連網功能。
由第5圖可知,本揭示的插件裝置420最終將可適用於不同的電子裝置410。
參考第6圖。第6圖是依照本揭示一些實施例所繪示的運作方法600的流程圖。以第6圖示例而言,運作方法600包含操作S610以及操作S620。
在一些實施例中,運作方法600可應用於第1圖中的電子系統100或第4圖中的電子系統400中,但本揭示不以此為限。為易於理解,以下段落將搭配第4圖的電子系統400進行描述。
在操作S610中,將插件裝置420中的處理晶片421中的邏輯電路4211的組態於複數候選組態中切換。在一些實施例中,邏輯電路4211的組態可於基礎連網組態與供應商定義組態之間進行切換。在一些進一步的實施例中,基礎連網組態包含網路控制模式組態與乙太網路控制模式組態中的至少一者。在一些其他的實施例中,邏輯電路4211的組態可於基礎連網組態、供應商定義組態以及記憶體組態之間進行切換。
在操作S620中,藉由電子裝置410協同處理晶片421實現對應於邏輯電路4211之組態的功能。在一些實施例中,電子裝置410可依據其內建且對應於邏輯電路4211之組態的驅動程式、自網路下載且對應於邏輯電路4211之組態的驅動程式或記憶體4214中所儲存且對應於邏輯電路4211之組態的驅動程式協同插件裝置420的處理晶片421實現連網功能(例如:前述的基礎連網功能及/或進階連網功能)。
綜上所述,在本揭示中,插件裝置中處理晶片的組態可於多個候選組態中切換。據此,本揭示中的插件裝置可適用於不同的電子裝置。
雖然本揭示已以實施方式揭示如上,然其並非用以限定本揭示,任何本領域具通常知識者,在不脫離本揭示之精神和範圍內,當可作各種之更動與潤飾,因此本揭示之保護範圍當視後附之申請專利範圍所界定者為準。
100,400:電子系統 110,410:電子裝置 111:處理電路 112:記憶體 120,120A,120B,120C,420:插件裝置 121,121A,121B,121C,421:處理晶片 1211,1211A,1211B,1211C,4211:邏輯電路 1212:發射電路 1213:接收電路 4214:記憶體 600:運作方法 T1:連接埠 OS:作業系統 C1:基礎連網驅動程式 C2,C2’:供應商定義驅動程式 C4:驅動程式 P1:接腳 SS:開關元件 CS1,CS2:控制訊號 CT:指令 S610,S620:操作
為讓本揭示之上述和其他目的、特徵、優點與實施例能夠更明顯易懂,所附圖式之說明如下: 第1圖是依照本揭示一些實施例所繪示的一電子系統的示意圖; 第2圖是依照本揭示一些實施例所繪示的組態切換的示意圖; 第3A圖是依照本揭示一些實施例所繪示的一插件裝置如何切換組態的示意圖; 第3B圖是依照本揭示一些實施例所繪示的一插件裝置如何切換組態的示意圖; 第3C圖是依照本揭示一些實施例所繪示的一插件裝置如何切換組態的示意圖; 第4圖是依照本揭示一些實施例所繪示的一電子系統的示意圖; 第5圖是依照本揭示一些實施例所繪示的組態切換的示意圖;以及 第6圖是依照本揭示一些實施例所繪示的一運作方法的流程圖。
100:電子系統
110:電子裝置
111:處理電路
112:記憶體
120:插件裝置
121:處理晶片
1211:邏輯電路
1212:發射電路
1213:接收電路
T1:連接埠
OS:作業系統
C1:基礎連網驅動程式
C2,C2’:供應商定義驅動程式

Claims (10)

  1. 一種處理晶片,包含: 一邏輯電路,用以耦接一電子裝置,其中該邏輯電路的組態對應複數候選組態, 其中該邏輯電路的組態於該些候選組態中切換,以使該電子裝置協同該處理晶片實現對應於該邏輯電路的組態的一功能, 其中當該邏輯電路的組態為一第一組態且該電子裝置執行一第一驅動程式時,該功能為一第一連網功能, 其中當該邏輯電路的組態為一第二組態且該電子裝置執行一第二驅動程式時,該功能為不同於該第一連網功能的一第二連網功能。
  2. 如請求項1所述的處理晶片,其中該第一連網功能的一第一封包碰撞率高於該第二連網功能的一第二封包碰撞率。
  3. 如請求項1所述的處理晶片,其中該處理晶片配置於一插件裝置中,該插件裝置更包含一記憶體,且該記憶體儲存一第三驅動程式,其中該些候選組態更包含一第三組態, 其中當該邏輯電路的組態切換為該第三組態時,該電子裝置執行該第三驅動程式以實現一第三連網功能。
  4. 如請求項1所述的處理晶片,其中該邏輯電路的組態自該第一組態切換為該第二組態, 其中當該邏輯電路的組態為該第一組態且該電子裝置的一作業系統包含該第一驅動程式時,該功能包含該第一連網功能以及下載該第二驅動程式, 其中當該邏輯電路的組態切換為該第二組態時,該功能為執行下載的該第二驅動程式以實現該第二連網功能。
  5. 如請求項4所述的處理晶片,其中該第一組態包含一第一基礎連網組態以及一第二基礎連網組態,該邏輯電路的組態自該第一基礎連網組態切換為該第二基礎連網組態,且自該第二基礎連網組態切換為該第二組態,其中該第一基礎連網組態為一網路控制模式組態以及一乙太網路控制模式組態中的一者,且該第二基礎連網組態為該網路控制模式組態以及該乙太網路控制模式組態中的另一者。
  6. 如請求項1所述的處理晶片,其中該處理晶片配置於一插件裝置中,該插件裝置上配置一開關元件,其中該處理晶片具有一接腳且該接腳耦接該開關元件以及該邏輯電路,且該接腳依據相關於該開關元件上的一操作輸出該控制訊號, 其中該邏輯電路的組態依據來自該接腳的一控制訊號於該些候選組態中切換。
  7. 如請求項1所述的處理晶片,更包含: 一計時器,耦接該邏輯電路,該計時器用以於一臨限時間內未偵測到一特徵值時輸出一控制訊號以切換該邏輯電路的組態,其中該特徵值對應於一封包形式。
  8. 如請求項1所述的處理晶片,其中該邏輯電路的組態依據來自該電子裝置的一指令而切換,其中該指令由該電子裝置中一作業系統的一通用串列匯流排驅動程式或一應用程式依據該電子裝置的一應用場景所產生。
  9. 一種插件裝置,包含: 一處理晶片,包含一邏輯電路,該插件裝置用以耦接一電子裝置,其中該邏輯電路的組態對應複數候選組態, 其中該邏輯電路的組態於該些候選組態中切換,以使該電子裝置協同該處理晶片實現對應於該邏輯電路的組態的一功能, 其中當該邏輯電路的組態為一第一組態且該電子裝置執行一第一驅動程式時,該功能為一第一連網功能, 其中當該邏輯電路的組態為一第二組態且該電子裝置執行一第二驅動程式時,該功能為不同於該第一連網功能的一第二連網功能。
  10. 一種電子系統的運作方法,其中該電子系統包含一插件裝置以及一電子裝置,該插件裝置用以耦接該電子裝置,該插件裝置包含一處理晶片,且該運作方法包含: 將該處理晶片中的一邏輯電路的組態於複數候選組態中切換;以及 藉由該電子裝置協同該處理晶片實現對應於該邏輯電路的組態的一功能, 其中當該邏輯電路的組態為一第一組態且該電子裝置執行一第一驅動程式時,該功能為一第一連網功能, 其中當該邏輯電路的組態為一第二組態且該電子裝置執行一第二驅動程式時,該功能為不同於該第一連網功能的一第二連網功能。
TW110122239A 2021-06-17 2021-06-17 處理晶片、插件裝置以及運作方法 TWI774429B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110122239A TWI774429B (zh) 2021-06-17 2021-06-17 處理晶片、插件裝置以及運作方法
US17/655,365 US20220405233A1 (en) 2021-06-17 2022-03-17 Processor chip, dongle device, and operation method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110122239A TWI774429B (zh) 2021-06-17 2021-06-17 處理晶片、插件裝置以及運作方法

Publications (2)

Publication Number Publication Date
TWI774429B TWI774429B (zh) 2022-08-11
TW202301848A true TW202301848A (zh) 2023-01-01

Family

ID=83807209

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110122239A TWI774429B (zh) 2021-06-17 2021-06-17 處理晶片、插件裝置以及運作方法

Country Status (2)

Country Link
US (1) US20220405233A1 (zh)
TW (1) TWI774429B (zh)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6253334B1 (en) * 1997-05-13 2001-06-26 Micron Electronics, Inc. Three bus server architecture with a legacy PCI bus and mirrored I/O PCI buses
US8244916B1 (en) * 2002-02-14 2012-08-14 Marvell International Ltd. Method and apparatus for enabling a network interface to support multiple networks
US20080144493A1 (en) * 2004-06-30 2008-06-19 Chi-Hsiang Yeh Method of interference management for interference/collision prevention/avoidance and spatial reuse enhancement
US20080069079A1 (en) * 2006-09-19 2008-03-20 Star-H Corporation System and method for spectrum sharing
CN107015825A (zh) * 2009-07-10 2017-08-04 中兴通讯股份有限公司 一种通用串行接口数据卡的配置方法和系统
US20110270952A1 (en) * 2010-04-30 2011-11-03 Guy Ray Computer in a dongle
US9577906B2 (en) * 2013-09-06 2017-02-21 Cisco Technology, Inc. Scalable performance monitoring using dynamic flow sampling
CN105515811A (zh) * 2014-10-14 2016-04-20 中兴通讯股份有限公司 Usb无线网卡配置方法、主机、usb无线网卡及通信系统
CN105988943B (zh) * 2015-01-28 2019-09-20 青岛海信移动通信技术股份有限公司 一种驱动无线适配器的方法及装置

Also Published As

Publication number Publication date
US20220405233A1 (en) 2022-12-22
TWI774429B (zh) 2022-08-11

Similar Documents

Publication Publication Date Title
US10007628B2 (en) Dynamically adjustable multi-line bus shared by multi-protocol devices
TWI601010B (zh) 用於整合在根複合體中的裝置之方法、設備及系統
US10241955B2 (en) Dynamically adjustable multi-line bus shared by multi-protocol devices
US5781774A (en) Processor having operating modes for an upgradeable multiprocessor computer system
KR20180050728A (ko) 멀티-노드 네트워크에서의 입력/출력 신호 브릿징 및 가상화
US20180329837A1 (en) Input/output direction decoding in mixed vgpio state exchange
US9501403B2 (en) Electronic apparatus implemented with microprocessor with rewritable micro program and method to rewrite micro program
JP6924026B2 (ja) 半導体装置、ヒューマンインターフェース装置及び電子機器
US7930535B1 (en) Method and apparatus for loading configuration data
TWI581108B (zh) 具usb外觀之連接器、資料傳輸裝置及其資料儲存裝置
US9817778B2 (en) Electronic device and method for communicating with USB device
US9665526B2 (en) Implementing IO expansion cards
US10419227B2 (en) Network card
US20190354505A1 (en) Fast termination of multilane single data rate transactions
US10460622B2 (en) Assisted programming using an interconnectable block system
TWI774429B (zh) 處理晶片、插件裝置以及運作方法
KR20200093106A (ko) 반도체 집적 회로 및 그것의 동작 방법
US20040015615A1 (en) Method for performing data transfer of KVM switch
CN115509614A (zh) 处理晶片、插件装置以及操作方法
KR100426304B1 (ko) 스마트 카드 에뮬레이터 및 그 에뮬레이션 방법
KR200439053Y1 (ko) 직렬통신 채널을 이용하여 프로세서와 상호작용하는재설정가능칩이 구비된 장치 및 시스템
CN115422110B (zh) 电子设备和PCIE Switch芯片的端口配置方法
CN112131157B (zh) 一种使用usb接口实现ipmi功能的方法、usb接口和服务器
TWI706258B (zh) 計算裝置
CN113076274B (zh) 一种光模块以及软件程序获取方法